JP2018207069A - 半導体装置及びその製造方法 - Google Patents

半導体装置及びその製造方法 Download PDF

Info

Publication number
JP2018207069A
JP2018207069A JP2017114292A JP2017114292A JP2018207069A JP 2018207069 A JP2018207069 A JP 2018207069A JP 2017114292 A JP2017114292 A JP 2017114292A JP 2017114292 A JP2017114292 A JP 2017114292A JP 2018207069 A JP2018207069 A JP 2018207069A
Authority
JP
Japan
Prior art keywords
semiconductor
electrode
region
semiconductor region
insulating
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017114292A
Other languages
English (en)
Other versions
JP6666305B2 (ja
Inventor
謙次郎 上杉
Kenjiro Uesugi
謙次郎 上杉
重哉 木村
Shigeya Kimura
重哉 木村
雅彦 蔵口
Masahiko Kuraguchi
雅彦 蔵口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP2017114292A priority Critical patent/JP6666305B2/ja
Priority to US15/901,006 priority patent/US10629724B2/en
Publication of JP2018207069A publication Critical patent/JP2018207069A/ja
Application granted granted Critical
Publication of JP6666305B2 publication Critical patent/JP6666305B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/0843Source or drain regions of field-effect devices
    • H01L29/0847Source or drain regions of field-effect devices of field-effect transistors with insulated gate
    • H01L29/0852Source or drain regions of field-effect devices of field-effect transistors with insulated gate of DMOS transistors
    • H01L29/0856Source regions
    • H01L29/0865Disposition
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1037Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure and non-planar channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1054Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure with a variation of the composition, e.g. channel with strained layer for increasing the mobility
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/201Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys
    • H01L29/205Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds including two or more compounds, e.g. alloys in different semiconductor regions, e.g. heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66446Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET]
    • H01L29/66462Unipolar field-effect transistors with an active layer made of a group 13/15 material, e.g. group 13/15 velocity modulation transistor [VMT], group 13/15 negative resistance FET [NERFET] with a heterojunction interface channel or gate, e.g. HFET, HIGFET, SISFET, HJFET, HEMT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66522Unipolar field-effect transistors with an insulated gate, i.e. MISFET with an active layer made of a group 13/15 material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66734Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7788Vertical transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/778Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface
    • H01L29/7789Field effect transistors with two-dimensional charge carrier gas channel, e.g. HEMT ; with two-dimensional charge-carrier layer formed at a heterojunction interface the two-dimensional charge carrier gas being at least partially not parallel to a main surface of the semiconductor body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/04Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes
    • H01L29/045Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their crystalline structure, e.g. polycrystalline, cubic or particular orientation of crystalline planes by their particular orientation of crystalline planes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Junction Field-Effect Transistors (AREA)

Abstract

【課題】オン抵抗の低減が可能な半導体装置及びその製造方法を提供する。
【解決手段】実施形態によれば、半導体装置は、第1〜第3電極、第1〜第4半導体領域、及び、絶縁部を含む。第1電極の第1電極部分から第2電極に向かう第1方向は、第1電極部分から第1電極の第2電極部分に向かう第2方向と交差する。第2電極部分から第3電極に向かう方向は、第1方向に沿う。第2半導体領域は、第1方向において第1半導体領域の一部と第2電極との間に設けられ、不純物濃度が低い。第3半導体領域は、Alx3Ga1−x3N(0<x3<1)を含む。第3半導体領域は、第2半導体領域と第3電極との間に位置する。絶縁部は、第1半導体領域の別の一部と第3電極との間、及び、第3半導体領域と第3電極との間に位置する。第4半導体領域は、第2半導体領域と第2電極との間に設けられる。
【選択図】図1

Description

本発明の実施形態は、半導体装置及びその製造方法に関する。
例えば、トランジスタなどの半導体装置がある。半導体装置において、オン抵抗の低減が求められている。
特開2008−258514号公報
本発明の実施形態は、オン抵抗の低減が可能な半導体装置及びその製造方法を提供する。
本発明の実施形態によれば、半導体装置は、第1〜第3電極、第1〜第4半導体領域、及び、絶縁部を含む。前記第1電極は、第1電極部分及び第2電極部分を含む。前記第1電極部分から前記第2電極に向かう第1方向は、前記第1電極部分から前記第2電極部分に向かう第2方向と交差する。前記第2電極部分から前記第3電極に向かう方向は、前記第1方向に沿う。前記第1半導体領域は、前記第1方向において前記第1電極部分と前記第2電極との間に設けられた第1半導体部分と、前記第1方向において前記第2電極部分と前記第3電極との間に設けられた第2半導体部分と、前記第2方向において前記第1半導体部分と前記第2半導体部分との間に設けられた第3半導体部分と、を含む。前記第1半導体領域は、Alx1Ga1−x1N(0≦x1<1)を含む。前記第1半導体領域は、第1導電形の第1不純物を第1濃度で含む。前記第2半導体領域は、前記第1方向において前記第1半導体部分と前記第2電極との間に設けられ、Alx2Ga1−x2N(0≦x2<1)を含む。前記第2半導体領域は、第1不純物を含まない、または、前記第2半導体領域における前記第1不純物の第2濃度は、前記第1濃度よりも低い。前記第3半導体領域は、Alx3Ga1−x3N(0<x3<1、x1<x3、x2<x3)を含む。前記第3半導体部分から前記第3半導体領域に向かう方向は、前記第1方向に沿う。前記第3半導体領域は、前記第2方向において前記第2半導体領域と前記第3電極との間に位置する。前記絶縁部は、第1絶縁領域及び第2絶縁領域を含む。前記第1絶縁領域は、前記第1方向において前記第2半導体部分と前記第3電極との間に位置する。前記第2絶縁領域は、前記第2方向において前記第3半導体領域と前記第3電極との間に位置する。前記第4半導体領域の少なくとも一部は、前記第2半導体領域と前記第2電極との間に設けられる。前記第4半導体領域は、Alx4Ga1−x4N(0≦x4<1)を含み、前記第4半導体領域における前記第1不純物の第4濃度は、前記第2濃度よりも高い。
図1は、第1実施形態に係る半導体装置を例示する模式的断面図である。 図2は、第1実施形態に係る半導体装置を例示する模式的断面図である。 図3(a)〜図3(d)は、第1実施形態に係る半導体装置の製造方法を例示する工程順模式的断面図である。 図4(a)〜図4(d)は、第1実施形態に係る半導体装置の製造方法を例示する工程順模式的断面図である。 図5は、第1実施形態に係る半導体装置の特性を例示するグラフ図である。 図6は、第1実施形態に係る半導体装置の特性を例示するグラフ図である。 図7(a)〜図7(c)は、第1実施形態に係る別の半導体装置を例示する模式的断面図である。 図8(a)及び図8(b)は、第1実施形態に係る半導体装置を例示する模式的平面図である。
以下に、本発明の各実施の形態について図面を参照しつつ説明する。
図面は模式的または概念的なものであり、各部分の厚さと幅との関係、部分間の大きさの比率などは、必ずしも現実のものと同一とは限らない。同じ部分を表す場合であっても、図面により互いの寸法や比率が異なって表される場合もある。
本願明細書と各図において、既出の図に関して前述したものと同様の要素には同一の符号を付して詳細な説明は適宜省略する。
(第1実施形態)
図1及び図2は、第1実施形態に係る半導体装置を例示する模式的断面図である。
図1に示すように、第1実施形態に係る半導体装置110は、第1〜第3電極31〜33、第1〜第4半導体領域11〜14、及び、絶縁部35を含む。
第1電極31は、第1電極部分31p及び第2電極部分31qを含む。第1電極部分31pは、第2電極部分31qと連続している。第1電極部分31pは、第1電極31の1つの領域である。第2電極部分31qは、第1電極31の別の1つの領域である。
第2電極32は、第1方向において、第1電極部分31pから離れている。第1電極部分31pから第2電極32に向かう方向を第1方向D1とする。
第1方向D1をZ軸方向とする。Z軸方向に対して垂直な1つ方向をX軸方向とする。Z軸方向及びX軸方向に対して垂直な方向をY軸方向とする。
第1電極部分31pから第2電極部分31qに向かう方向を第2方向D2とする。上記の第1方向D1は、第2方向D2と交差する。この例では、第2方向D2は、X軸方向である。
第3電極33は、第1方向D1に沿って第2電極部分31qから離れている。第2電極部分31qから第3電極33に向かう方向は、第1方向D1に沿う。
第1半導体領域11は、第1半導体部分11p、第2半導体部分11q及び第3半導体部分11rを含む。これらの半導体部分は、互いに連続している。第1半導体部分11pは、第1半導体領域11の1つの領域である。第2半導体部分11qは、第1半導体領域11の別の1つの領域である。第3半導体部分11rは、第1半導体領域11のさらに別の1つの領域である。
第1半導体部分11pは、第1方向D1において、第1電極部分31pと第2電極32との間に設けられる。第2半導体部分11qは、第1方向D1において、第2電極部分31qと第3電極33との間に設けられる。第3半導体部分11rは、第2方向D2において、第1半導体部分11pと第2半導体部分11qとの間に設けられる。
第1半導体領域11は、Alx1Ga1−x1N(0≦x1<1)を含む。第1半導体領域11は、第1導電形の第1不純物を第1濃度で含む。第1導電形は、例えば、n形である。n形の第1不純物は、例えば、Si、Ge、及びSnからなる群から選択される少なくとも1つを含む。第1半導体領域11は、例えば、nGaN領域である。
第2半導体領域12は、第1方向D1において、第1半導体部分11pと第2電極32との間に設けられる。第2半導体領域12は、Alx2Ga1−x2N(0≦x2<1)を含む。第2半導体領域12は、第1不純物を含まない。または、第2半導体領域12における第1不純物の第2濃度は、第1濃度よりも低い。第2半導体領域12における不純物濃度は、例えば、2×1016cm−3以下である。第2半導体領域12は、例えばi−GaN領域である。
第3半導体部分11rから第3半導体領域13に向かう方向は、第1方向D1に沿う。第3半導体領域13は、第2方向D2において、第2半導体領域12と第3電極33との間に位置する。第3半導体領域13は、Alx3Ga1−x3N(0<x3<1、x1<x3、x2<x3)を含む。第3半導体領域13は、例えば、AlGaN領域である。
絶縁部35は、第1絶縁領域35a及び第2絶縁領域35bを含む。第1絶縁領域35aは、第1方向D1において、第2半導体部分11qと第3電極33との間に位置する。第2絶縁領域35bは、第2方向D2において、第3半導体領域13と第3電極33との間に位置する。第1絶縁領域35aは、第2絶縁領域35bと連続する。第1絶縁領域35aは、第2半導体部分11qと接している。
例えば、第4半導体領域14の少なくとも一部は、第2半導体領域12と第2電極32との間に設けられる。例えば、第4半導体領域14の一部は、第1方向D1において、第2半導体領域12と第2電極32との間に設けられる。第4半導体領域14は、Alx4Ga1−x4N(0≦x4<1)を含む。第4半導体領域14における第1不純物の第4濃度は、第2半導体領域12における第1不純物の第2濃度よりも高い。第4半導体領域14は、例えば、n形のGaN領域である。第4半導体領域14における第1不純物の第4濃度は、第1半導体領域11における第1不純物の第1濃度よりも高くても良い。第4半導体領域14は、例えば、nGaNである。
この例では、基体10sがさらに設けられている。基体10sは、例えば、基板である。基体10sは、例えば、nGaN基板である。第1方向D1において、第1電極31と第1半導体領域11との間に基体10sが設けられる。
第1電極31は、例えば、ドレイン電極として機能する。第2電極32は、例えば、ソース電極として機能する。第3電極33は、例えば、ゲート電極として機能する。絶縁部は、ゲート絶縁膜として機能する。第4半導体領域14は、コンタクト領域(例えばオーミックコンタクト領域)として機能する。半導体装置110は、例えば、トランジスタである。半導体装置110においては、例えば、ノーマリオフ動作が行われる。
後述するように、半導体装置110において、第3電極33にしきい値よりも高い電圧が印加されると、第1電極31と第2電極32との間に電流が流れる。第2半導体領域12は、第3半導体領域13の近傍部分(界面部分)を含む。電流は、第2半導体領域12のこの界面部分を通過して、第1半導体領域11の第1半導体部分11pに流れる。チャネルCP(電流経路)は、例えば、第2半導体領域12の上記の界面部分を含む。
実施形態に係る半導体装置110においては、第2半導体領域12の界面部分を電流が流れるため、高い移動度が得られる。これにより、オン抵抗RonAを低減できる。
例えば、電流が、界面部分ではなく、半導体領域のバルク部分を流れる第1参考例がある。第1参考例においては、素子を微細化(例えば、ソース電極とゲート電極との間の距離を短く)した場合に、オン抵抗が高くなる。
これに対して、実施形態においては、電流は、第2半導体領域12の界面部分を流れる。このため、素子を微細化したときのオン抵抗の上昇が抑制できる。
実施形態においては、第2半導体領域12と第3半導体領域13との間の界面は、第1方向D1に沿って延びる。チャネルCPの少なくとも一部は、この界面に沿う。例えば、第3半導体領域13(AlGaN)における分極により、第2半導体領域12(GaNであり、チャネルに対応する)におけるエネルギーバンドが上昇する。例えば、バックバリア効果が得られる。例えば、小さいオフ電流が得られる。これにより、良好なノーマリオフ特性が得られる。
一方、第2半導体領域12が第2導電形(p形)の不純物(例えばMgなど)が含む第2参考例がある。第2参考例においては、p形の不純物領域によりノーマリオフ動作が得られる。第2参考例において、第2導電形の不純物により、第2半導体領域12における結晶性が低くなる場合がある。例えば、第2導電形の不純物が電子を散乱させる場合もある。このため、例えば、オン抵抗が上昇し易い。
これに対して、実施形態においては、第2半導体領域12が第2導電形(p形)の不純物を実質的に含まなくてもオフ抵抗を高く維持できる。良好なノーマリオフ特性が得られる。
図1に示すように、この例では、絶縁部35は、第3絶縁領域35cをさらに含む。第3絶縁領域35cは、第1方向D1において第4半導体領域14と第3半導体領域13との間に位置する。第3絶縁領域35cにより、電流の経路が適正に制御される。
図1に示すように、第4半導体領域14の一部から第2半導体領域12に向かう方向は、第2方向D2に沿っても良い。
図1に示すように、第1半導体領域11の一部(例えば、第3半導体部分11r)は、第2方向D2において、第2半導体領域12と第3電極33との間に位置する。例えば、第3半導体領域13の底部は、第2半導体領域12の底部よりも上に位置し、第3電極33の底部よりも上に位置する。
後述するように、実施形態に係る半導体装置110の製造方法の1つの例において、第2半導体領域12が設けられる孔(トレンチ)と、第3電極33(及び絶縁部35)が設けられる孔(トレンチ)と、が、同時に形成される。このとき、これらの孔の深さは、互いに同じである。
例えば、第1電極部分31pと第2半導体領域12との間の第1方向D1に沿った距離を第1距離d1とする。第2電極部分31qと第1絶縁領域35aとの間の第1方向D1に沿った距離を第2距離d2とする。第1距離d1と第2距離d2との差の絶対値の第1距離d1に対する比は、0.05以下である。この比は、例えば、0.03以下でも良い。
一方、第2電極部分31qと第3電極33との間の第1方向D1に沿った距離を第3距離d3とする。第1距離d1は、第3距離d3よりも短い。第1距離d1と第3距離d3との差は、第1絶縁領域35aの第1方向D1に沿った厚さと、実質的に同じである。例えば、第1距離d1と第3距離d3との差は、第1絶縁領域35aの第1方向D1に沿った厚さの0.9倍以上1.1倍以下である。
後述するように、実施形態において、第2半導体領域12の第2方向D2に沿った長さL1は、例えば、500nm以上であることが好ましい。
第2半導体領域12の第1方向D1に沿った長さL4は、例えば、1000nm以上5000nm以下であることが好ましい。
第3半導体領域13の第2方向D2に沿った長さL2は、例えば、1000nm以下であることが好ましい。
第3半導体領域13の第1方向D1に沿った長さL3は、例えば、1000nm以上5000nm以下であることが好ましい。
図2に示すように、第1半導体領域11の厚さt1(第1方向D1に沿う長さ)は、第2半導体領域12の厚さ(長さL4、図1参照)よりも厚く、第3半導体領域13の厚さ(長さL3、図1参照)よりも厚い。第1半導体領域11の厚さt1は、例えば、5μm以上20μm以下である。第1半導体領域11は、例えば、ドリフト層に対応する。
基体10sの厚さt2(第1方向D1に沿う長さ)は、例えば、300μm以上1000μm以下(例えば約500μm)である。
以下、実施形態に係る半導体装置110の製造方法の例について説明する。
図3(a)〜図3(d)、及び、図4(a)〜図4(d)は、第1実施形態に係る半導体装置の製造方法を例示する工程順模式的断面図である。
図3(a)に示すように、積層体SBを準備する。積層体SBは、基体10sの上に設けられる。積層体SBは、第1半導体膜11f及び第3半導体膜13fを含む例えば、Alx1Ga1−x1N(0≦x1<1)を含む第1半導体膜11fの上に、Alx3Ga1−x3N(0<x3<1、x1<x3)を含む第3半導体膜13fが形成される。これらの半導体膜は、例えば、エピタキシャル成長により形成される。第1半導体膜11fは、第1導電形の第1不純物を第1濃度で含む。第1半導体膜11fは、第1半導体領域11となる。第3半導体膜13fは、第3半導体領域13となる。
図3(b)に示すように、第3半導体膜13fの上面から、第1孔H1及び第2孔H2を形成する。これらの孔は、第1半導体膜11fに届く。これらの孔は、例えばトレンチでも良い。これらの孔の形成により、第1半導体膜11fから第1半導体領域11が形成され、第3半導体膜13fから第3半導体領域13が形成される。
図3(c)に示すように、第1絶縁膜35fを形成する。第1絶縁膜35fは、第1孔H1及び第2孔H2のそれぞれの側面及び底面に形成される。第1絶縁膜35fは、第3半導体領域13の上面にも形成される。
図3(d)に示すように、第1絶縁膜35fのうちの、第2孔H2の側面及び底面の上に位置する部分を除去する。これにより、第1絶縁膜35fは、第1孔H1の底面及び側面に残る。このように、第1孔H1の底面及び側面に第1絶縁膜35fを形成する。
図4(a)に示すように、第2孔H2において、第2半導体領域12を形成する。第2半導体領域12は、Alx2Ga1−x2N(0≦x2<1、x2<x3)を含む。第2半導体領域12は、不純物を含まない。または、第2半導体領域12における第1不純物の第2濃度は、第1濃度よりも低い。
さらに、図4(a)に示すように、第2半導体領域12の上に、第4半導体領域14を形成する。第4半導体領域14は、Alx4Ga1−x4N(0≦x4<1)を含む。第4半導体領域14における第1不純物の第4濃度は、第2濃度よりも高い。第2半導体領域12及び第4半導体領域14は、例えば、エピタキシャル成長により形成される。
図4(b)に示すように、第4半導体領域14の上に、第2絶縁膜35gを形成する。第1絶縁膜35f及び第2絶縁膜35gの少なくともいずれかが、絶縁部35となる。
図4(c)に示すように、第2絶縁膜35gの一部を除去し、第4半導体領域14を露出させる。露出した第4半導体領域14の上に、第2電極32を形成する。一方、基体10sの下面(裏面)に第1電極31を形成する。
図4(d)に示すように、第1孔H1の残余の空間に、第3電極33を形成する。
このように、本製造方法では、第4半導体領域14と電気的に接続された第2電極32と、第1孔H1の残余の空間に設けられた第3電極33と、第1半導体領域11と電気的に接続された第1電極31と、を形成する。これにより、半導体装置110が製造される。
上記の半導体膜または半導体領域の形成には、例えば、有機金属気相成長法(MOCVD:Metal Organic Chemical Vapor Deposition)、または、分子線エピタキシー法(MBE:Molecular Beam Epitaxy)などによる結晶成長が行われる。上記の電極の形成には、例えば、スパッタ、蒸着、または、原子層堆積(ALD:Atomic Layer Deposition)などの手法が用いられる。上記の絶縁部(絶縁膜)の形成には、例えば、スパッタ、プラズマ援用CVD、減圧CVD、または、ALDなどの手法が用いられる。
実施形態において、第1電極31は、例えば、Al、Ti、Ni、及び、Auからなる群から選択された少なくとも1つを含む。第2電極32は、例えば、Al、Ti、Ni、及び、Auからなる群から選択された少なくとも1つを含む。第3電極33は、例えば、Al、Ni、Au、TiN、WN、及び、ポリシリコンからなる群から選択された少なくとも1つを含む。
絶縁部35は、シリコン酸化物、シリコン窒化物、シリコン酸窒化物、金属酸化物、金属窒化物、及び、金属酸窒化物からなる群から選択された少なくとも1つを含む。
以下、半導体装置の特性の例について説明する。
図5は、第1実施形態に係る半導体装置の特性を例示するグラフ図である。
図5は、第2半導体領域12の第2方向D2に沿った長さL1(図1参照)を変えたときのドレイン電流のシミュレーション結果を示す。長さL1は、例えば、チャネル幅に対応する。シミュレーションのモデルにおいて、第1半導体領域11は、nGaNである。第2半導体領域12は、i−GaNである。第3半導体領域13は、Al0.2Ga0.8Nである。第4半導体領域14は、nGaNである。長さL2の2倍と、長さL1と、の和(2つの第3電極33の間の距離、図1参照)は、1.5μmと一定である。第1電極31と第2電極32との間に印加される電圧(Vds)は、1Vである。図5の横軸は、ゲート電圧Vg(V)である。縦軸は、ドレイン電流Id(×10−5A)である。
図5に示すように、長さL1が200nmのときは、ゲート電圧Vgが0V以下のときのドレイン電流Idが大きい。一方、長さL1が500nmまたは800nmのときは、ゲート電圧Vgが0V以下のときのドレイン電流Idが小さい。長さL1が500nm以上のときに、良好なオフ特性が得られる。さらに、長さL1が長くなると、ドレイン電流Idの飽和値(オン時の電流)が大きくなる。
実施形態において、長さL1が500nm以上であることが好ましい。これにより、良好なノーマリオフ特性が得られる。オン時において、大きなドレイン電流Idが得られる。低いオン抵抗が得られる。
実施形態において、長さL1は、例えば5000nm以下である。
このように、実施形態においては、ノーマリオフ動作が得られる。ノーマリオフ動作においては、以下の状態が得られる。第2電極32と第3電極33との間の電位差が第1電位差のとき(例えば0Vのとき)に、第2電極32と第1電極31との間に流れる電流を第1電流とする。第2電極32と第3電極33との間の電位差が第2電位差のとき(高電圧のとき)に、第2電極32と第1電極31との間に流れる電流を第2電流とする。第1電流は、第2電流よりも小さい。第1電位差の絶対値は、第2電位差の絶対値よりも小さい。例えば、第1電位差が0Vであり第2電位差が2Vのときに、第1電流は、第2電位差が第2電流の1/100以下である。
図6は、第1実施形態に係る半導体装置の特性を例示するグラフ図である。
図6は、第3半導体領域13の第1方向D1に沿った長さL3(図1参照)を変えたときのドレイン電流のシミュレーション結果を示す。長さL3は、例えば、チャネル長に対応する。シミュレーションのモデルにおいて、第1半導体領域11は、nGaNである。第2半導体領域12は、i−GaNである。第3半導体領域13は、Al0.2Ga0.8Nである。第4半導体領域14は、nGaNである。長さL1は、500nmである。長さL2は、500nmである。第1電極31と第2電極32との間に印加される電圧(Vds)は、1Vである。図6の横軸は、ゲート電圧Vg(V)である。縦軸は、ドレイン電流Id(×10−5A)である。
図6に示すように、長さL3が短いと、ゲート電圧Vgが0V以下においてドレイン電流Idが大きくなり、リーキーな特性になる。一方、長さL3が過度に長いと、ドレイン電流Idの飽和値(オン時の電流)が小さくなる。オン抵抗が上昇する。
実施形態において、長さL3は、例えば、1000nm以上5000nm以下であることが好ましい。長さL3は、例えば、2000nm以上であることがさらに好ましい。長さL3が長いことで、オフ時において、ドレイン電流Idを小さくできる。大きなオン−オフ比が得られる。長さL3が5000nm以下の時に、例えば、飽和電流密度の低下が抑制され、低いオン抵抗が得られる。長さL3が過度に長いと、例えば、第3半導体領域13における結晶性が低くなる。長さL3が5000nm以下のときに、良好な結晶性が得られる。これにより、例えば、低いオン抵抗が得られる。
実施形態において、第3半導体領域13の第2方向D2に沿った長さL2は、例えば、1000nm以下であることが好ましい。長さL2が過度に長いと、半導体装置の集積度(例えば、複数の第3電極33を設けたときにおける複数の第3電極33の間の距離)を小さくできない。長さL2が過度に長いと、応答特性が悪化する。長さL2が1000nm以下のときに、高い集積度と良好な応答特性が得られる。
一方、長さL2が過度に短いと、例えば、第3半導体領域13(AlGaN)における結晶の歪が緩和して、バックバリア効果が小さくなる。長さL2は、例えば、200nm以上である。
以下、本実施形態に係る半導体装置の別の例について説明する。
図7(a)〜図7(c)は、第1実施形態に係る別の半導体装置を例示する模式的断面図である。
図7(a)に示すように、本実施形態に係る別の半導体装置111においては、第4半導体領域14の構成が、半導体装置110における第4半導体領域14の構成とは異なる。半導体装置111におけるこれ以外の構成は、半導体装置110と同様である。
半導体装置111においては、第4半導体領域14の一部は、Z軸方向において、第3半導体領域13と重なる。例えば、第3半導体領域13の一部から第4半導体領域14の一部に向かう方向は、第1方向D1(Z軸方向)に沿う。第3半導体領域13のこの一部は、第4半導体領域14のこの一部と電気的に接続される。
半導体装置111において、例えば、第2電極32(例えばソース電極)と第4半導体領域14(例えば、nGaNコンタクト層)との間の界面、及び、第3半導体領域13(例えばAlGaN層)と第2半導体領域12(例えばGaN)との間の界面を含むチャネルが連続的になる。この連続的なチャネルを電子が流れる。このため、オン抵抗が低減される。
図7(b)に示すように、本実施形態に係る別の半導体装置112においては、第3電極33は、絶縁部35に囲まれている。そして、第2電極32の一部は、絶縁部35を介して第3電極33の上に設けられる。半導体装置112におけるこれ以外の構成は、半導体装置110と同様である。
半導体装置112において、絶縁部35は、第4絶縁領域35dをさらに含む。第4絶縁領域35dは、第1方向D1(Z軸方向)において、第2電極32の一部と、第3電極33との間に位置する。
半導体装置112において、例えば、第2電極32(例えばソース電極)の形成において、高精度のパターニングが不要になる。これにより、例えば、集積度を高め易くなる。例えば、半導体装置における平坦性が向上する。これにより、半導体装置の実装の自由度が向上する。
図7(c)に示すように、本実施形態に係る別の半導体装置113においては、第3電極33及び第2絶縁領域35bが、Z軸方向に対して傾斜している。半導体装置113におけるこれ以外の構成は、半導体装置110と同様である。
半導体装置113において、第2絶縁領域35bは、第3半導体領域13と対向する側面35sを有している。この側面35sは、第1方向D1(Z軸方向)に対して傾斜している。側面35sと、Z軸方向と、の間の角度は、例えば、50度以上90度未満である。
このような傾斜は、第1孔H1及び第2孔H2(図3(b)参照)の側面がテーパ状である場合に形成される。
例えば、第2半導体領域12は、第1部分領域12aと、第2部分領域12bと、を含む。第2部分領域12bは、第1方向D1(Z軸方向)において、第1部分領域12aと第1半導体部分11pとの間に位置する。第1部分領域12aの第2方向D2(X軸方向)に沿う長さL11は、第2部分領域12bの第2方向に沿う長さL12よりも長い。
例えば、第3半導体領域13は、第3部分領域13cと、第4部分領域13dと、を含む。第4部分領域13dは、第1方向D1(Z軸方向)において、第3部分領域13cと第3半導体部分11rとの間に位置する。第3部分領域13cの第2方向D2(X軸方向)に沿う長さL23は、第4部分領域13dの第2方向D2に沿う長さL24よりも短い。
半導体装置113において、例えば、第3電極33(例えばゲート電極)または絶縁部35(例えばゲート絶縁膜)における電気的な接続不良が抑制される。例えば、安定した特性が得やすくなる。例えば、高い歩留まりが得られる。
図8(a)及び図8(b)は、第1実施形態に係る半導体装置を例示する模式的平面図である。
これらの図は、図1の矢印ARから見た平面図である。
図8(a)に示すように、実施形態に係る1つの例(半導体装置114)において、第2電極32及び第3電極33は、1つの方向に延びるストライプ状である。
図8(b)に示すように、実施形態に係る別の1つの例(半導体装置115)において、第2電極32及び第3電極33は、六角形状のパターンを有している。
実施形態において、第2電極32及び第3電極33のパターンは種々の変形が可能である。
(第2実施形態)
本実施形態は、半導体装置の製造方法に係る。本製造方法においては、例えば、図3(a)〜図3(d)、及び、図4(a)〜図4(d)に関して説明した処理が実施される。
例えば、既に説明したように、第1半導体膜11fと、第1半導体膜11fの上に設けられた第3半導体膜13fと、を含む積層体SBを準備する。第1半導体膜11fは、Alx1Ga1−x1N(0≦x1<1)を含む。第3半導体膜13fは、Alx3Ga1−x3N(0<x3<1、x1<x3)を含む。第1半導体膜11fは、第1導電形の第1不純物の第1濃度を有する。
第3半導体膜13fの上面から、第1半導体膜11fに届く第1孔及び第2孔を形成して、第1半導体膜11fから第1半導体領域11を形成し、第3半導体膜13fから第3半導体領域13を形成する。第1孔H1の底面及び側面に第1絶縁膜35fを形成する。
第2孔H2において、Alx2Ga1−x2N(0≦x2<1、x2<x3)を含む第2半導体領域12を形成する。第2半導体領域12は、不純物を含まない。または、第2半導体領域12における第1不純物の第2濃度は、第1濃度よりも低い。
第2半導体領域12の上に、Alx4Ga1−x4N(0≦x4<1)を含む第4半導体領域14を形成する。第4半導体領域14における第1不純物の第4濃度は、第2濃度よりも高い。この後、第1電極31、第2電極32及び第3電極33を形成する。本製造方法によれば、オン抵抗の低減が可能な半導体装置を、簡単なプロセスにより、製造することができる。
実施形態は、以下の構成(例えば技術案)を含んでも良い。
(構成1)
第1電極部分及び第2電極部分を含む第1電極と、
第2電極であって、前記第1電極部分から前記第2電極に向かう第1方向は、前記第1電極部分から前記第2電極部分に向かう第2方向と交差した、前記第2電極と、
第3電極であって、前記第2電極部分から前記第3電極に向かう方向は前記第1方向に沿う前記第3電極と、
第1半導体領域であって、前記第1方向において前記第1電極部分と前記第2電極との間に設けられた第1半導体部分と、前記第1方向において前記第2電極部分と前記第3電極との間に設けられた第2半導体部分と、前記第2方向において前記第1半導体部分と前記第2半導体部分との間に設けられた第3半導体部分と、を含み、前記第1半導体領域は、Alx1Ga1−x1N(0≦x1<1)を含み、前記第1半導体領域は、第1導電形の第1不純物を第1濃度で含む、前記第1半導体領域と、
前記第1方向において前記第1半導体部分と前記第2電極との間に設けられ、Alx2Ga1−x2N(0≦x2<1)を含む第2半導体領域であって、前記第2半導体領域は、第1不純物を含まない、または、前記第2半導体領域における前記第1不純物の第2濃度は、前記第1濃度よりも低い、前記第2半導体領域と、
Alx3Ga1−x3N(0<x3<1、x1<x3、x2<x3)を含む第3半導体領域であって、前記第3半導体部分から前記第3半導体領域に向かう方向は、前記第1方向に沿い、前記第3半導体領域は、前記第2方向において前記第2半導体領域と前記第3電極との間に位置した、前記第3半導体領域と、
第1絶縁領域及び第2絶縁領域を含む絶縁部であって、前記第1絶縁領域は、前記第1方向において前記第2半導体部分と前記第3電極との間に位置し、前記第2絶縁領域は、前記第2方向において前記第3半導体領域と前記第3電極との間に位置した、前記絶縁部と、
第4半導体領域であって、前記第4半導体領域の少なくとも一部は、前記第2半導体領域と前記第2電極との間に設けられ、前記第4半導体領域は、Alx4Ga1−x4N(0≦x4<1)を含み、前記第4半導体領域における前記第1不純物の第4濃度は、前記第2濃度よりも高い、前記第4半導体領域と、
を備えた半導体装置。
(構成2)
前記第2半導体領域における不純物濃度は、2×1016cm−3以下である、構成1記載の半導体装置。
(構成3)
前記第1絶縁領域は、前記第2半導体部分と接した、構成1または2に記載の半導体装置。
(構成4)
前記第1方向は、前記第1半導体領域のc軸に沿う、構成1〜3のいずれか1つに記載の半導体装置。
(構成5)
前記第2方向は、前記第1半導体領域のa軸またはm軸に沿う、構成1〜4のいずれか1つに記載の半導体装置。
(構成6)
前記第1半導体領域の一部は、前記第2方向において、前記第2半導体領域と前記第3電極との間に位置した、構成1〜5のいずれか1つに記載の半導体装置。
(構成7)
前記第1電極部分と前記第2半導体領域との間の前記第1方向に沿った第1距離は、前記第2電極領域と前記第3電極との間の前記第1方向に沿った第3距離よりも短い、構成1〜6のいずれか1つに記載の半導体装置。
(構成8)
前記第1電極部分と前記第2半導体領域との間の前記第1方向に沿った第1距離と、前記第1絶縁領域と前記第2電極領域との間の前記第1方向に沿った第2距離と、の差の絶対値の前記第1距離に対する比は、0.05以下である、構成1〜6のいずれか1つに記載の半導体装置。
(構成9)
前記絶縁部は、第3絶縁領域をさらに含み、
前記第3絶縁領域は、前記第1方向において前記第4半導体領域と前記第3半導体領域との間に位置した、構成1〜8のいずれか1つに記載の半導体装置。
(構成10)
前記第3半導体領域の一部から前記第4半導体領域の一部に向かう方向は、前記第1方向に沿い、
前記第3半導体領域の前記一部は、前記第4半導体領域の前記一部と電気的に接続された、構成1〜9のいずれか1つに記載の半導体装置。
(構成11)
前記絶縁部は、第4絶縁領域をさらに含み、
前記第4絶縁領域は、前記第1方向において、前記第2電極の一部と前記第3電極との間に位置した、構成1〜10のいずれか1つに記載の半導体装置。
(構成12)
前記第2絶縁領域は、前記第3半導体領域と対向する側面を有し、
前記側面は、前記第1方向に対して傾斜した、構成1〜11のいずれか1つに記載の半導体装置。
(構成13)
前記第2半導体領域は、第1部分領域と、第2部分領域と、を含み、
前記第2部分領域は、前記第1方向において前記第1部分領域と前記第1半導体部分との間に位置し、
前記第1部分領域の前記第2方向に沿う長さは、前記第2部分領域の前記第2方向に沿う長さよりも長い、構成1〜12のいずれか1つに記載の半導体装置。
(構成14)
前記第3半導体領域は、第3部分領域と、第4部分領域と、を含み、
前記第4部分領域は、前記第1方向において前記第3部分領域と前記第3半導体部分との間に位置し、
前記第3部分領域の前記第2方向に沿う長さは、前記第4部分領域の前記第2方向に沿う長さよりも短い、構成1〜13のいずれか1つに記載の半導体装置。
(構成15)
前記第2半導体領域の前記第2方向に沿った長さは、500nm以上である、構成1〜14のいずれか1つに記載の半導体装置。
(構成16)
前記第3半導体領域の前記第2方向に沿った長さは、1000nm以下である、構成1〜15のいずれか1つに記載の半導体装置。
(構成17)
前記第3半導体領域の前記第1方向に沿った長さは、1000nm以上5000nm以下である、構成1〜16のいずれか1つに記載の半導体装置。
(構成18)
前記第2電極と前記第3電極との間の電位差が第1電位差のときに前記第2電極と前記第1電極との間に流れる第1電流は、前記第2電極と前記第3電極との間の電位差が第2電位差のときに前記第2電極と前記第1電極との間に流れる第2電流よりも小さく、前記第1電位差の絶対値は、前記第2電位差の絶対値よりも小さい、構成1〜17のいずれか1つに記載の半導体装置。
(構成19)
前記第2半導体領域は、GaNを含む、構成1〜17のいずれか1つに記載の半導体装置。
(構成20)
第1半導体膜と、前記第1半導体膜の上に設けられた第3半導体膜と、を含む積層体を準備し、前記第1半導体膜は、Alx1Ga1−x1N(0≦x1<1)を含み、前記第3半導体膜は、Alx3Ga1−x3N(0<x3<1、x1<x3)を含み、前記第1半導体膜は、第1導電形の第1不純物の第1濃度を有し、
前記第3半導体膜の上面から、前記第1半導体膜に届く第1孔及び第2孔を形成して、前記第1半導体膜から第1半導体領域を形成し、前記第3半導体膜から第3半導体領域を形成し、
前記第1孔の底面及び側面に第1絶縁膜を形成し、
前記第2孔において、Alx2Ga1−x2N(0≦x2<1、x2<x3)を含む第2半導体領域を形成し、前記第2半導体領域は、不純物を含まない、または、前記第2半導体領域における前記第1不純物の第2濃度は、前記第1濃度よりも低く、
前記第2半導体領域の上に、Alx4Ga1−x4N(0≦x4<1)を含む第4半導体領域を形成し、前記第4半導体領域における前記第1不純物の第4濃度は、前記第2濃度よりも高く、
前記第4半導体領域と電気的に接続された第2電極と、前記第1孔の残余の空間に設けられた第3電極と、前記第1半導体領域と電気的に接続された第1電極と、を形成する半導体装置の製造方法。
実施形態によれば、オン抵抗の低減が可能な半導体装置及びその製造方法が提供できる。
以上、具体例を参照しつつ、本発明の実施の形態について説明した。しかし、本発明は、これらの具体例に限定されるものではない。例えば、半導体装置に含まれる電極、半導体領域、基体及び絶縁部などの各要素の具体的な構成に関しては、当業者が公知の範囲から適宜選択することにより本発明を同様に実施し、同様の効果を得ることができる限り、本発明の範囲に包含される。
また、各具体例のいずれか2つ以上の要素を技術的に可能な範囲で組み合わせたものも、本発明の要旨を包含する限り本発明の範囲に含まれる。
その他、本発明の実施の形態として上述した半導体装置及びその製造方法を基にして、当業者が適宜設計変更して実施し得る全ての半導体装置及びその製造方法も、本発明の要旨を包含する限り、本発明の範囲に属する。
その他、本発明の思想の範疇において、当業者であれば、各種の変更例及び修正例に想到し得るものであり、それら変更例及び修正例についても本発明の範囲に属するものと了解される。
本発明のいくつかの実施形態を説明したが、これらの実施形態は、例として提示したものであり、発明の範囲を限定することは意図していない。これら新規な実施形態は、その他の様々な形態で実施されることが可能であり、発明の要旨を逸脱しない範囲で、種々の省略、置き換え、変更を行うことができる。これら実施形態やその変形は、発明の範囲や要旨に含まれるとともに、特許請求の範囲に記載された発明とその均等の範囲に含まれる。
10s…基体、 11…第1半導体領域、 11f…第1半導体膜、 11p…第1半導体部分、 11q…第2半導体部分、 11r…第3半導体部分、 12…第2半導体領域、 12a…第1部分領域、 12b…第2部分領域、 13…第3半導体領域、 13c…第3部分領域、 13d…第4部分領域、 13f…第3半導体膜、 14…第4半導体領域、 31…第1電極、 31p…第1電極部分、 31q…第2電極部分、 32…第2電極、 33…第3電極、 35…絶縁部、 35a〜35d…第1〜第4絶縁領域、 35f…第1絶縁膜、 35g…第2絶縁膜、 35s…側面、 110〜115…半導体装置、 AR…矢印、 CP…チャネル、 D1、D2…第1、第2方向、 H1、H2…孔、 Id…ドレイン電流、 L1、L11、L12、L2、L23、L24、L3、L4…長さ、 SB…積層体、 Vg…ゲート電圧、 d1〜d3…第1〜第3距離、 t1、t2…厚さ

Claims (8)

  1. 第1電極部分及び第2電極部分を含む第1電極と、
    第2電極であって、前記第1電極部分から前記第2電極に向かう第1方向は、前記第1電極部分から前記第2電極部分に向かう第2方向と交差した、前記第2電極と、
    第3電極であって、前記第2電極部分から前記第3電極に向かう方向は前記第1方向に沿う前記第3電極と、
    第1半導体領域であって、前記第1方向において前記第1電極部分と前記第2電極との間に設けられた第1半導体部分と、前記第1方向において前記第2電極部分と前記第3電極との間に設けられた第2半導体部分と、前記第2方向において前記第1半導体部分と前記第2半導体部分との間に設けられた第3半導体部分と、を含み、前記第1半導体領域は、Alx1Ga1−x1N(0≦x1<1)を含み、前記第1半導体領域は、第1導電形の第1不純物を第1濃度で含む、前記第1半導体領域と、
    前記第1方向において前記第1半導体部分と前記第2電極との間に設けられ、Alx2Ga1−x2N(0≦x2<1)を含む第2半導体領域であって、前記第2半導体領域は、第1不純物を含まない、または、前記第2半導体領域における前記第1不純物の第2濃度は、前記第1濃度よりも低い、前記第2半導体領域と、
    Alx3Ga1−x3N(0<x3<1、x1<x3、x2<x3)を含む第3半導体領域であって、前記第3半導体部分から前記第3半導体領域に向かう方向は、前記第1方向に沿い、前記第3半導体領域は、前記第2方向において前記第2半導体領域と前記第3電極との間に位置した、前記第3半導体領域と、
    第1絶縁領域及び第2絶縁領域を含む絶縁部であって、前記第1絶縁領域は、前記第1方向において前記第2半導体部分と前記第3電極との間に位置し、前記第2絶縁領域は、前記第2方向において前記第3半導体領域と前記第3電極との間に位置した、前記絶縁部と、
    第4半導体領域であって、前記第4半導体領域の少なくとも一部は、前記第2半導体領域と前記第2電極との間に設けられ、前記第4半導体領域は、Alx4Ga1−x4N(0≦x4<1)を含み、前記第4半導体領域における前記第1不純物の第4濃度は、前記第2濃度よりも高い、前記第4半導体領域と、
    を備えた半導体装置。
  2. 前記第1方向は、前記第1半導体領域のc軸に沿う、請求項1記載の半導体装置。
  3. 前記絶縁部は、第4絶縁領域をさらに含み、
    前記第4絶縁領域は、前記第1方向において、前記第2電極の一部と前記第3電極との間に位置した、請求項1または2に記載の半導体装置。
  4. 前記第2絶縁領域は、前記第3半導体領域と対向する側面を有し、
    前記側面は、前記第1方向に対して傾斜した、請求項1〜3のいずれか1つに記載の半導体装置。
  5. 前記第2半導体領域の前記第2方向に沿った長さは、500nm以上である、請求項1〜4のいずれか1つに記載の半導体装置。
  6. 前記第3半導体領域の前記第2方向に沿った長さは、1000nm以下である、請求項1〜5のいずれか1つに記載の半導体装置。
  7. 前記第3半導体領域の前記第1方向に沿った長さは、1000nm以上5000nm以下である、請求項1〜6のいずれか1つに記載の半導体装置。
  8. 第1半導体膜と、前記第1半導体膜の上に設けられた第3半導体膜と、を含む積層体を準備し、前記第1半導体膜は、Alx1Ga1−x1N(0≦x1<1)を含み、前記第3半導体膜は、Alx3Ga1−x3N(0<x3<1、x1<x3)を含み、前記第1半導体膜は、第1導電形の第1不純物の第1濃度を有し、
    前記第3半導体膜の上面から、前記第1半導体膜に届く第1孔及び第2孔を形成して、前記第1半導体膜から第1半導体領域を形成し、前記第3半導体膜から第3半導体領域を形成し、
    前記第1孔の底面及び側面に第1絶縁膜を形成し、
    前記第2孔において、Alx2Ga1−x2N(0≦x2<1、x2<x3)を含む第2半導体領域を形成し、前記第2半導体領域は、不純物を含まない、または、前記第2半導体領域における前記第1不純物の第2濃度は、前記第1濃度よりも低く、
    前記第2半導体領域の上に、Alx4Ga1−x4N(0≦x4<1)を含む第4半導体領域を形成し、前記第4半導体領域における前記第1不純物の第4濃度は、前記第2濃度よりも高く、
    前記第4半導体領域と電気的に接続された第2電極と、前記第1孔の残余の空間に設けられた第3電極と、前記第1半導体領域と電気的に接続された第1電極と、を形成する半導体装置の製造方法。
JP2017114292A 2017-06-09 2017-06-09 半導体装置及びその製造方法 Active JP6666305B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2017114292A JP6666305B2 (ja) 2017-06-09 2017-06-09 半導体装置及びその製造方法
US15/901,006 US10629724B2 (en) 2017-06-09 2018-02-21 Semiconductor device and method for manufacturing the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017114292A JP6666305B2 (ja) 2017-06-09 2017-06-09 半導体装置及びその製造方法

Publications (2)

Publication Number Publication Date
JP2018207069A true JP2018207069A (ja) 2018-12-27
JP6666305B2 JP6666305B2 (ja) 2020-03-13

Family

ID=64563730

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017114292A Active JP6666305B2 (ja) 2017-06-09 2017-06-09 半導体装置及びその製造方法

Country Status (2)

Country Link
US (1) US10629724B2 (ja)
JP (1) JP6666305B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7438918B2 (ja) 2020-11-12 2024-02-27 株式会社東芝 半導体装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008108844A (ja) * 2006-10-24 2008-05-08 Toyota Central R&D Labs Inc トレンチ構造またはメサ構造を有するiii族窒化物半導体装置およびその製造方法
JP2014022701A (ja) * 2012-07-24 2014-02-03 Sumitomo Electric Ind Ltd 縦型半導体装置およびその製造方法
JP2015099903A (ja) * 2013-10-17 2015-05-28 ローム株式会社 窒化物半導体装置およびその製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7521732B2 (en) * 2005-11-18 2009-04-21 General Electric Company Vertical heterostructure field effect transistor and associated method
JP4938531B2 (ja) 2007-04-09 2012-05-23 株式会社豊田中央研究所 半導体装置
JP2011124509A (ja) 2009-12-14 2011-06-23 Sharp Corp 半導体装置
EP2549528B1 (en) 2010-03-19 2018-12-19 Fujitsu Limited Compound semiconductor device and method for fabricating the same
JP2012084739A (ja) * 2010-10-13 2012-04-26 Sumitomo Electric Ind Ltd 半導体装置およびその製造方法
US10312361B2 (en) * 2011-06-20 2019-06-04 The Regents Of The University Of California Trenched vertical power field-effect transistors with improved on-resistance and breakdown voltage
EP3022771A4 (en) 2013-07-15 2017-03-15 HRL Laboratories, LLC Hemt device and method
EP2843708A1 (en) * 2013-08-28 2015-03-04 Seoul Semiconductor Co., Ltd. Nitride-based transistors and methods of fabricating the same
JP2015056486A (ja) 2013-09-11 2015-03-23 株式会社東芝 半導体装置およびその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008108844A (ja) * 2006-10-24 2008-05-08 Toyota Central R&D Labs Inc トレンチ構造またはメサ構造を有するiii族窒化物半導体装置およびその製造方法
JP2014022701A (ja) * 2012-07-24 2014-02-03 Sumitomo Electric Ind Ltd 縦型半導体装置およびその製造方法
JP2015099903A (ja) * 2013-10-17 2015-05-28 ローム株式会社 窒化物半導体装置およびその製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7438918B2 (ja) 2020-11-12 2024-02-27 株式会社東芝 半導体装置

Also Published As

Publication number Publication date
US10629724B2 (en) 2020-04-21
US20180358462A1 (en) 2018-12-13
JP6666305B2 (ja) 2020-03-13

Similar Documents

Publication Publication Date Title
US10229992B2 (en) Semiconductor device and manufacturing method of semiconductor device
JP6511645B2 (ja) 窒化物半導体デバイス
TWI478357B (zh) 半導體異質結構二極體以及包含其之組件
CN102237402B (zh) 氮化物半导体元件
JP4645034B2 (ja) Iii族窒化物半導体を有する半導体素子
JP5189771B2 (ja) GaN系半導体素子
US8519439B2 (en) Nitride semiconductor element with N-face semiconductor crystal layer
JP5494474B2 (ja) 半導体装置及びその製造方法
CN102097467B (zh) 化合物半导体装置及其制造方法
JP2013235873A (ja) 半導体装置およびその製造方法
JP2018018848A (ja) 半導体装置および半導体装置の製造方法
US20150060943A1 (en) Nitride-based transistors and methods of fabricating the same
US9099341B2 (en) Field effect transistor
JP5997234B2 (ja) 半導体装置、電界効果トランジスタおよび電子装置
JP2019169551A (ja) 窒化物半導体装置
JP2011009493A (ja) 半導体装置およびその製造方法
US10141439B2 (en) Semiconductor device and method of manufacturing the same
JP4645753B2 (ja) Iii族窒化物半導体を有する半導体素子
JPWO2019097813A1 (ja) 窒化物半導体装置
JP6666305B2 (ja) 半導体装置及びその製造方法
CN109524308A (zh) 半导体装置及其制造方法
CN104916694A (zh) 半导体装置
JP6314316B2 (ja) 窒化物半導体デバイス
JP6552925B2 (ja) 半導体装置
TWI740457B (zh) 半導體結構以及半導體裝置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20190318

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190904

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20191101

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200121

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200220

R151 Written notification of patent or utility model registration

Ref document number: 6666305

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151