JP2015126378A - 信号変調回路 - Google Patents
信号変調回路 Download PDFInfo
- Publication number
- JP2015126378A JP2015126378A JP2013269416A JP2013269416A JP2015126378A JP 2015126378 A JP2015126378 A JP 2015126378A JP 2013269416 A JP2013269416 A JP 2013269416A JP 2013269416 A JP2013269416 A JP 2013269416A JP 2015126378 A JP2015126378 A JP 2015126378A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- level
- circuit
- quantizer
- predetermined value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
Description
本発明の1つの実施形態では、前記第1量子化器及び前記第2量子化器は、リセット端子を備えるフリップフロップであり、前記リセット端子に前記クロック信号を供給することで前記クロック信号に同期したタイミングでゼロレベルが挿入され、前記制御部は、前記積分器で積分された信号のレベル及び前記位相反転した信号のレベルが前記所定値以内の場合に前記クロック信号を前記リセット端子に供給し、前記所定値を超える場合に前記クロック信号を前記リセット端子に供給しないことを特徴とする。
まず、本実施形態において前提となる回路構成について説明する。図1に、前提となる回路構成を示す。図1の信号変調回路は、入力信号をデルタシグマ変調するものであり、減算器20と、積分器22と、量子化器としてのゼロリセット型DFF(遅延型フリップフロップ)24を備える。クロック信号源26からのクロック信号は遅延回路28で遅延されてゼロリセット型DFF24のクロック端子に供給され、かつ、クロック信号はゼロリセット型DFF24のリセット端子にも供給される。
図2に、本実施形態の信号変調回路を示す。図1の回路構成に加え、さらに、ゼロリセット型DFF24におけるゼロレベルの挿入を制御する制御部として、切替部30及びゼロリセット信号生成部32が設けられる。
スイッチングFET42c1→スピーカ44→スイッチングFET42c4
と流れる(+ON状態)。
NORゲート33b、33aの出力がそれぞれ「0」、「1」である場合、G11及びG12の出力は「0」を反転した「1」となり、G13及びG14の出力は「1」を反転した「0」となる。すると、スイッチングFET42c1はオフ、スイッチングFET42c2はオン、スイッチングFET42c3はオン、スイッチングFET42c4はオフとなり、電流は
スイッチングFET42c3→スピーカ44→スイッチングFET42c2
と流れる(−ON状態)。
Claims (4)
- クロック信号に同期して入力信号をデルタシグマ変調して出力する信号変調回路であって、
入力信号と帰還信号との差分を算出する減算器と、
前記減算器からの出力を積分する積分器と、
前記積分器で積分された信号に対し、前記クロック信号に同期したタイミングでゼロレベルを挿入しつつ遅延して量子化する量子化器と、
前記量子化器で量子化された信号を前記入力信号に帰還させる帰還回路と、
前記積分器で積分された信号のレベルを所定値と大小比較し、所定値以内の場合に前記量子化器における前記ゼロレベルの挿入を許可することでパルス幅を固定とし、前記所定値を超える場合に前記量子化器における前記ゼロレベルの挿入を禁止することでパルス幅を変化させる制御部と、
を備えることを特徴とする信号変調回路。 - 請求項1記載の信号変調回路において、
前記量子化器は、リセット端子を備えるフリップフロップであり、
前記リセット端子に前記クロック信号を供給することで前記クロック信号に同期したタイミングでゼロレベルが挿入され、
前記制御部は、前記積分器で積分された信号のレベルが前記所定値以内の場合に前記クロック信号を前記リセット端子に供給し、前記所定値を超える場合に前記クロック信号を前記リセット端子に供給しない
ことを特徴とする信号変調回路。 - クロック信号に同期して入力信号をデルタシグマ変調して出力する信号変調回路であって、
入力信号と帰還信号との差分を算出する減算器と、
前記減算器からの出力を積分する積分器と、
前記積分器で積分された信号の位相を反転する位相反転回路と、
前記積分器で積分された信号に対し、前記クロック信号に同期したタイミングでゼロレベルを挿入しつつ遅延して量子化する第1量子化器と、
前記位相反転回路で位相反転された信号に対し、前記クロック信号に同期したタイミングでゼロレベルを挿入しつつ遅延して量子化する第2量子化器と、
前記第1量子化器で量子化された信号と前記第2量子化器で量子化された信号を合成するパルス合成回路と、
前記パルス合成回路で合成された信号を入力信号に帰還させる帰還回路と、
前記積分器で積分された信号のレベル及び前記位相反転された信号のレベルを所定値と大小比較し、所定値以内の場合に前記第1量子化器及び前記第2量子化器における前記ゼロレベルの挿入を許可することでパルス幅を固定とし、前記所定値を超える場合に前記第1量子化器及び前記第2量子化器における前記ゼロレベルの挿入を禁止することでパルス幅を変化させる制御部と、
を備えることを特徴とする信号変調回路。 - 請求項3記載の信号変調回路において、
前記第1量子化器及び前記第2量子化器は、リセット端子を備えるフリップフロップであり、
前記リセット端子に前記クロック信号を供給することで前記クロック信号に同期したタイミングでゼロレベルが挿入され、
前記制御部は、前記積分器で積分された信号のレベル及び前記位相反転した信号のレベルが前記所定値以内の場合に前記クロック信号を前記リセット端子に供給し、前記所定値を超える場合に前記クロック信号を前記リセット端子に供給しない
ことを特徴とする信号変調回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013269416A JP5846194B2 (ja) | 2013-12-26 | 2013-12-26 | 信号変調回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013269416A JP5846194B2 (ja) | 2013-12-26 | 2013-12-26 | 信号変調回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2015126378A true JP2015126378A (ja) | 2015-07-06 |
JP5846194B2 JP5846194B2 (ja) | 2016-01-20 |
Family
ID=53536801
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013269416A Expired - Fee Related JP5846194B2 (ja) | 2013-12-26 | 2013-12-26 | 信号変調回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5846194B2 (ja) |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4972436A (en) * | 1988-10-14 | 1990-11-20 | Hayes Microcomputer Products, Inc. | High performance sigma delta based analog modem front end |
JPH05130051A (ja) * | 1991-01-15 | 1993-05-25 | Internatl Business Mach Corp <Ibm> | シグマ・デルタ変換器 |
JP2002543656A (ja) * | 1999-04-21 | 2002-12-17 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | シグマ−デルタad変換器 |
JP2003163596A (ja) * | 2001-11-26 | 2003-06-06 | Sharp Corp | デルタシグマ型adコンバータ |
JP2004032501A (ja) * | 2002-06-27 | 2004-01-29 | Pioneer Electronic Corp | デジタル信号変換装置及び方法 |
US20060044057A1 (en) * | 2004-08-26 | 2006-03-02 | Rahmi Hezar | Class-D amplifier having high order loop filtering |
JP2007312258A (ja) * | 2006-05-22 | 2007-11-29 | Sharp Corp | パルス信号生成装置 |
JP2008160580A (ja) * | 2006-12-25 | 2008-07-10 | Sharp Corp | ディジタルアンプおよびスイッチング回数制御方法 |
JP2013055450A (ja) * | 2011-09-02 | 2013-03-21 | Fujitsu Semiconductor Ltd | A/d変換器 |
-
2013
- 2013-12-26 JP JP2013269416A patent/JP5846194B2/ja not_active Expired - Fee Related
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4972436A (en) * | 1988-10-14 | 1990-11-20 | Hayes Microcomputer Products, Inc. | High performance sigma delta based analog modem front end |
JPH05130051A (ja) * | 1991-01-15 | 1993-05-25 | Internatl Business Mach Corp <Ibm> | シグマ・デルタ変換器 |
JP2002543656A (ja) * | 1999-04-21 | 2002-12-17 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | シグマ−デルタad変換器 |
JP2003163596A (ja) * | 2001-11-26 | 2003-06-06 | Sharp Corp | デルタシグマ型adコンバータ |
JP2004032501A (ja) * | 2002-06-27 | 2004-01-29 | Pioneer Electronic Corp | デジタル信号変換装置及び方法 |
US20060044057A1 (en) * | 2004-08-26 | 2006-03-02 | Rahmi Hezar | Class-D amplifier having high order loop filtering |
JP2007312258A (ja) * | 2006-05-22 | 2007-11-29 | Sharp Corp | パルス信号生成装置 |
JP2008160580A (ja) * | 2006-12-25 | 2008-07-10 | Sharp Corp | ディジタルアンプおよびスイッチング回数制御方法 |
JP2013055450A (ja) * | 2011-09-02 | 2013-03-21 | Fujitsu Semiconductor Ltd | A/d変換器 |
Also Published As
Publication number | Publication date |
---|---|
JP5846194B2 (ja) | 2016-01-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI395408B (zh) | 具有與外部時脈訊號同步之三角波產生電路 | |
US7612608B2 (en) | Sigma-delta based Class D audio or servo amplifier with load noise shaping | |
CN111418159B (zh) | 脉冲宽度调制器 | |
JP5786976B2 (ja) | 信号変調回路 | |
US7853029B2 (en) | Output stage for a hearing aid and method of driving output stage | |
JP2001503929A (ja) | オーバーサンプリングされたノイズ整形用の混合信号プロセッサ | |
US20080042745A1 (en) | Sigma-delta based class d audio power amplifier with high power efficiency | |
JP2004289789A (ja) | 3物理的レベルを用いたマルチレベルd級増幅器 | |
JP2007036736A (ja) | デジタルスイッチングアンプ | |
JP5846194B2 (ja) | 信号変調回路 | |
JP5846225B2 (ja) | 信号変調回路 | |
JP6643709B2 (ja) | 信号変調回路 | |
JP2008160580A (ja) | ディジタルアンプおよびスイッチング回数制御方法 | |
JP5219722B2 (ja) | 変調方法、変調器およびa/d変換器 | |
JP2004032095A (ja) | パルス幅変調器 | |
US9287867B2 (en) | Pulse synthesizing circuit | |
JP2006303865A (ja) | デジタルスイッチングアンプ | |
JP7006214B2 (ja) | 信号生成装置、及び信号生成方法 | |
JP6268760B2 (ja) | 信号変調回路 | |
JP2016111441A (ja) | 信号変調回路 | |
KR100981734B1 (ko) | 비티엘 드라이버용 펄스폭변조신호 발생장치 | |
JPWO2020175581A1 (ja) | デルタシグマ変調装置及び通信機器 | |
JP2016111442A (ja) | 信号変調回路 | |
JP2011097322A (ja) | 連続時間型多ビットδσadc回路 | |
JP2016134713A (ja) | 信号変調回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20151021 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20151027 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20151109 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5846194 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |