JP2014176242A - 電源装置、電源制御方法および電子装置 - Google Patents

電源装置、電源制御方法および電子装置 Download PDF

Info

Publication number
JP2014176242A
JP2014176242A JP2013048671A JP2013048671A JP2014176242A JP 2014176242 A JP2014176242 A JP 2014176242A JP 2013048671 A JP2013048671 A JP 2013048671A JP 2013048671 A JP2013048671 A JP 2013048671A JP 2014176242 A JP2014176242 A JP 2014176242A
Authority
JP
Japan
Prior art keywords
power supply
switch
power
state
switch element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013048671A
Other languages
English (en)
Other versions
JP6090846B2 (ja
Inventor
Ichiro Nishiyama
一郎 西山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Computertechno Ltd
Original Assignee
NEC Computertechno Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Computertechno Ltd filed Critical NEC Computertechno Ltd
Priority to JP2013048671A priority Critical patent/JP6090846B2/ja
Publication of JP2014176242A publication Critical patent/JP2014176242A/ja
Application granted granted Critical
Publication of JP6090846B2 publication Critical patent/JP6090846B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Dc-Dc Converters (AREA)

Abstract

【課題】複数の電源のうち、いずれかの電源に故障が発生した時に正常な電源供給状態に高速に復帰することが可能な電源装置を提供する。
【解決手段】並列接続した複数の電源それぞれの出力側にORing回路21を備えた電源装置において、ORing回路21それぞれは、並列接続した複数のスイッチ素子例えばMOSFETからなる第1、第2、第3トランジスタQ1、Q2、Q3を備え、第2、第3トランジスタQ2、Q3のゲート端子に第2、第3ツェナーダイオードZD2、ZD3と第2、第3抵抗Rz2、Rz3とを接続する。而して、電源の故障が発生して、各電源の複数のスイッチ素子全てをOFF状態に切り替えた後に、負荷30側への電力供給を再開する際に、第1トランジスタQ1を先行させてON状態に復帰させた後、第2、第3トランジスタQ2、Q3は、第1トランジスタQ1から段階的にあらかじめ定めた時間遅らせてON状態に復帰させる。
【選択図】 図2

Description

本発明は、電源装置、電源制御方法および電子装置に関し、特に、複数の電源のいずれかに故障が発生した際に正常な電圧供給状態に高速復帰することが可能な電源装置、電源制御方法および電子装置に関する。
並列動作する複数の電源で構成された電子装置において、いずれかの電源に故障が発生した場合に、正常に動作している他の電源を保護することと、電子装置の稼動を継続しながら故障した電源の交換を行うこととの双方を目的にして、例えば、特許文献1の特開2011−200016号公報「電源装置」等にも記載されているように、ORing回路(オアリング回路:逆流防止回路)が電源装置に組み込まれている。最近のORing回路内のスイッチ素子としては、ダイオードよりも電力損失が少ないMOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)を用い、電源の起動時、定常時、故障した際の異常時等の各状態に応じて、MOSFETの駆動を制御するようにしている。
特開2011−200016号公報(第2−3頁)
しかしながら、電源装置のORing回路内のスイッチ素子としてMOSFETを用いる場合、電源の大電流化に伴い、並列接続するMOSFETの数量が増加することになり、各MOSFETの駆動に関してより長い時間を要するため、電源の異常が発生した際に、ORing回路により異常な電源から切り離した後に、正常な電源動作に復帰するまでの時間が長くなるのみならず、正常な電圧値よりも低い電圧状態が継続してしまって、結局、電子装置としての継続稼動が損なわれる場合が生じている。
すなわち、従来技術においては、電子装置内に並列動作する複数の電源を備えている場合、並列動作する複数の電源を制御するための電源装置内には、故障した電源の隔離および他の電源の保護を目的として、前述したように、故障電源の出力端を他の電源から切り離すためのORing回路(オアリング回路、逆流防止回路)が備えられている。また、該ORing回路内のスイッチ部を構成するスイッチ素子としては、ダイオードよりも電力損失が少ないMOSFETが通常用いられ、電源の起動時、定常時、故障した際の異常時等の各状態に応じて駆動される。
電源装置は、並列接続されている電源のいずれかにおいて過電圧が出力される異常状態が発生した場合、該異常状態の出力電圧を検知し、当該電源の出力端を切り離すために当該電源のORing回路のスイッチ部をOFF状態(非導通状態)に制御するのみならず、他の電源についても、故障電源からの逆流を防止するために、他の電源それぞれのORing回路のスイッチ部を一時的にOFF状態(非導通状態)に制御する。
しかる後、故障電源が隔離されて、異常状態が解消され、並列接続されている出力端に異常電圧が生じない状態になっていることを検知すると、正常な電源は、電力供給動作を再開するために、一時的に停止していた状態から脱して、正常な電源それぞれのORing回路のスイッチ部をON状態(導通状態)に復帰させるように制御する。ここで、ORing回路のスイッチ部をON状態(導通状態)に再駆動する際に、正常状態への復帰時間は、スイッチ部に対する駆動能力によって左右される。
一方、ORing回路のスイッチ部は、定常状態において負荷側が必要とする電流容量に応じて、単一のスイッチ素子ではなく、複数のスイッチ素子を並列接続して構成される場合が多い。かくのごとく、ORing回路のスイッチ部が並列接続した複数のスイッチ素子から構成される場合、従来技術においては、複数のスイッチ素子全てを同時に駆動しようとするために、各スイッチ素子がON状態(導通状態)に切り替わって、正常な状態に復帰するまでに多くの時間を要してしまって、正常状態へ復帰するまでに出力電圧が変動して負荷側の動作が不安定になるという問題が生じてしまう可能性があった。
(本発明の目的)
本発明は、かかる事情に鑑みてなされたものであり、複数の電源のうち、いずれかの電源に故障が発生した時に正常な電源供給状態に高速に復帰することが可能な電源装置、電源制御方法および電子装置を提供することを、その目的としている。
前述の課題を解決するため、本発明による電源装置、電源制御方法および電子装置は、主に、次のような特徴的な構成を採用している。
(1)本発明による電源装置は、並列接続した複数の電源それぞれの出力側にスイッチ部を備え、該スイッチ部それぞれを介して各前記電源から負荷に対して並列に電力を供給する電源装置において、前記スイッチ部それぞれは、並列接続した複数のスイッチ素子から構成されていて、複数の前記電源のいずれかに異常電圧を出力する故障が発生した場合、各電源に備えている前記スイッチ部内の全てのスイッチ素子を非導通状態に設定した後、複数の前記電源のうち故障した電源以外の各電源による前記負荷側への電力供給を再開する際に、故障した電源以外の各前記電源それぞれに関し、前記スイッチ部を構成する複数の前記スイッチ素子それぞれを導通状態に切り替える切り替えタイミングを段階的にあらかじめ定めた時間ずらして、非導通状態から導通状態に復帰させることを特徴とする。
(2)本発明による電源制御方法は、並列接続した複数の電源それぞれの出力側にスイッチ部を備え、該スイッチ部それぞれを介して各前記電源から負荷に対して並列に電力を供給する電源装置における電源制御方法であって、前記スイッチ部それぞれは、並列接続した複数のスイッチ素子から構成されていて、複数の前記電源のいずれかに異常電圧を出力する故障が発生した場合、各電源に備えている前記スイッチ部内の全てのスイッチ素子を非導通状態に設定した後、複数の前記電源のうち故障した電源以外の各電源による前記負荷側への電力供給を再開する際に、故障した電源以外の各前記電源それぞれに関し、前記スイッチ部を構成する複数の前記スイッチ素子それぞれを導通状態に切り替える切り替えタイミングを段階的にあらかじめ定めた時間ずらして、非導通状態から導通状態に復帰させることを特徴とする。
(3)本発明による電子装置は、複数の電源を並列接続して負荷に電力を供給する電源回路を備えた電子装置において、該電源回路が少なくとも前記(1)に記載の電源装置を用いて構成されていることを特徴とする。
本発明の電源装置、電源制御方法および電子装置によれば、以下のような効果を奏することができる。
すなわち、並列に動作する複数の電源で構成された電源装置において、各電源ごとに逆流防止用および保護用として配置されるスイッチ部内に並列接続した複数のスイッチ素子を備え、いずれかの電源に故障が発生した際に、該複数のスイッチ素子全てをOFF状態(非導通状態)に設定することによって、故障した電源を隔離して切り離した後に、故障した電源以外の正常な電源を正常状態に復帰させる際に、スイッチ部内の複数のスイッチ素子を時間的にずらして段階的に駆動することが可能な回路構成を採用することによって、最初に復帰指示をしたいずれかのスイッチ素子を他のスイッチ素子よりも優先させてON状態(導通状態)に高速復帰させることができるので、出力電圧が正常化するまでの電圧変動値並びに時間を小さくすることができる。したがって、電圧変動抑制用の大容量コンデンサの設置数量を減らすことができ、電源装置の小型化、集積化、原価低減を実現することが可能になる。
本発明の電源装置のブロック構成の一例を示すブロック構成図である。 図1に示した電源装置内のORing回路の回路構成の一例を示す回路図である。 図2に示したORing回路を含む電源装置の動作の一例を説明するために主要部の電圧波形を示す波形図である。
以下、本発明による電源装置、電源制御方法および電子装置の好適な実施形態について添付図を参照して説明する。なお、以下の説明においては、本発明による電源装置および電源制御方法について説明するが、かかる電源装置を、複数の電源が必要な電子装置における電源装置として該電子装置に内蔵したり外付けしたりするようにしても良いことは言うまでもない。
(本発明の特徴)
本発明の実施形態の説明に先立って、本発明の特徴についてその概要をまず説明する。本発明は、並列接続した複数の電源からの電力を負荷側に供給する電源装置内に隔離および逆流防止用としてそれぞれの電源ごとに出力側に設置されるORing回路(オアリング回路、逆流防止回路)のスイッチ部として複数のスイッチ素子が並列接続されている場合に、故障した電源以外の正常な電源を正常状態に復帰させるために、各スイッチ素子をOFF状態(非導通状態)からON状態(導通状態)に切り替える際に、全てのスイッチ素子を同時動作させるのではなく、段階的に時間をずらせて動作させ、いずれかのスイッチ素子が他のスイッチ素子よりも先行して動作させることを主要な特徴としている。
而して、正常な電源からの電源供給を再開する際に、各スイッチ素子の駆動用のドライブ回路は、まず、先行して動作する特定のスイッチ素子に対してのみ駆動電流を供給することによって、当該特定のスイッチ素子を高速にOFF状態(非導通状態)からON状態(導通状態)に復帰させることが可能になり、電源異常時に一旦切り離された正常電源を高速に定常状態に復帰させることができるので、負荷に供給する出力電圧の変動を抑えることが可能になる。
(本発明の実施形態)
次に、本発明の電源装置の実施形態の構成例について、まず、図1のブロック構成図を用いて説明する。図1は、本発明の電源装置のブロック構成の一例を示すブロック構成図であり、複数の電源からなる電源装置の一例として、第1電源、第2電源、第3電源の3つの電源が並列接続されている場合を例に採って示している。
図1に示す電源装置は、並列に動作する3つの電源それぞれを構成するDC/DCコンバータ部11、12、13それぞれの出力側に、故障電源の隔離と正常電源の保護を図るための逆流防止用のORing回路21、22、23が接続されている。そして、3つのORing回路21、22、23の出力端は並列接続されて、負荷30に接続されている。つまり、負荷30に対して、3つのORing回路21、22、23それぞれを介して3つのDC/DCコンバータ部11、12、13が並列に接続された構成になっている。
次に、図2の回路図を用いて、図1に示した電源装置内のORing回路の回路構成についてその一例を説明する。図2は、図1に示した電源装置内のORing回路21の回路構成の一例を示す回路図であるが、図1における他のORing回路22,23についても、図2と同様の回路構成からなっている。
一般に、図1のORing回路21、22、23内のスイッチ部は、負荷30側が必要とする電流容量に応じて、複数個のスイッチ素子が並列接続された構成となっているが、図2に示すORing回路21のスイッチ部においては、スイッチ素子として、例えばMOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)を用いて、第1トランジスタQ1、第2トランジスタQ2、第3トランジスタQ3の3つのトランジスタ(MOSFET)が並列接続された構成となっている場合を示している。
第1、第2、第3トランジスタQ1、Q2、Q3それぞれのソース端子S1、S2、S3は、電源を構成するDC/DCコンバータ部11の出力側に接続され、また、第1、第2、第3トランジスタQ1、Q2、Q3それぞれのドレイン端子D1、D2、D3は、相互に接続されるとともに、負荷30に接続されている。
また、第1、第2、第3トランジスタQ1、Q2、Q3それぞれのソース端子S1、S2、S3とそれぞれのドレイン端子D1、D2、D3との間には第1、第2、第3ボディダイオードDq1、Dq2、Dq3として、寄生ダイオードすなわち内蔵ダイオードが形成されており、ソース端子S1、S2、S3それぞれには第1、第2、第3ボディダイオードDq1、Dq2、Dq3それぞれのアノード側が形成され、また、ドレイン端子D1、D2、D3それぞれには第1、第2、第3ボディダイオードDq1、Dq2、Dq3それぞれのカノード側が形成された状態になっている。
また、第1、第2、第3トランジスタQ1、Q2、Q3の各スイッチ素子それぞれをOFF状態(非導通状態)からON状態(導通状態)に切り替える切り替えタイミングを、ドライブIC211の能力に応じて段階的にあらかじめ定めた時間ずらして、OFF状態(非導通状態)からON状態(導通状態)に復帰させることを可能にするために、第1、第2、第3トランジスタQ1、Q2、Q3それぞれの制御端子つまりゲート端子G1、G2、G3の接続状態を異なる状態に設定している。
すなわち、第1トランジスタQ1のゲート端子G1は、該第1トランジスタQ1を最も早いタイミングでON状態(導通状態)に復帰させるために、駆動電流供給元のドライブIC(Integrated Circuit)211と直接接続されている。これに対して、第2、第3トランジスタQ2、Q3それぞれのゲート端子G2、G3は、該第2、第3トランジスタQ2、Q3を第1トランジスタQ1よりもあらかじめ定めた時間だけ遅れたタイミングでON状態(導通状態)に復帰させるために、第2、第3ツェナーダイオードZD2、ZD3それぞれを介して駆動電流供給元のドライブIC211と接続される。ここで、第2、第3トランジスタQ2、Q3それぞれのゲート端子G2、G3は、第2、第3ツェナーダイオードZD2、ZD3それぞれのアノード側に接続され、第2、第3ツェナーダイオードZD2、ZD3それぞれのカソード側がドライブIC211と接続される。
そして、第2、第3トランジスタQ2、Q3それぞれのゲート端子G2、G3とそれぞれのソース端子S2、S3との間には、第2、第3ツェナーダイオードZD2、ZD3それぞれのツェナー電圧値すなわち第2、第3ツェナー電圧値Vz2、Vz3を生成するために、第2、第3抵抗Rz2、Rz3が接続されている。したがって、ドライブIC211から駆動電流が供給された際に、ツェナーダイオードが接続されていない第1トランジスタQ1のゲート端子G1には直ちにゲート電流Ig1が入力されて、ゲート端子G1とソース端子S1との間に駆動電圧が直ちに印加される。
しかし、第2、第3ツェナーダイオードZD2、ZD3それぞれが接続されている第2、第3トランジスタQ2、Q3それぞれについては、第2、第3ツェナー電圧値Vz2、Vz3を超えて第2、第3ツェナーダイオードZD2、ZD3それぞれがON状態(導通状態)に達するまで、第2、第3トランジスタQ2、Q3それぞれのゲート端子G2、G3にはゲート電流Ig2、Ig3が流れ込むことはなく、ゲート端子G2、G3とソース端子S2、S3との間に駆動電圧が印加されない。
つまり、第2、第3ツェナー電圧値Vz2、Vz3は、第1トランジスタQ1よりもあらかじめ定めた時間だけ遅れたタイミングで第2、第3トランジスタQ2、Q3それぞれをON状態(導通状態)に復帰させるための切り替えタイミングを与えるような電圧値に設定されている。言い換えると、複数のスイッチ素子の第1、第2、第3トランジスタQ1、Q2、Q3のうち、ON状態(導通状態)に切り替える切り替えタイミングを段階的に遅くする対象のスイッチ素子例えば第2、第3トランジスタQ2、Q3それぞれには、第2、第3ツェナーダイオードZD2、ZD3とツェナー電圧生成用の抵抗すなわち第2、第3抵抗Rz2、Rz3とをそれぞれのスイッチ素子の制御端子であるゲート端子G2、G3に接続し、該ツェナー電圧の電圧値すなわち第2、第3ツェナー電圧値Vz2、Vz3それぞれを、制御端子のゲート端子G2、G3それぞれを駆動する駆動源すなわちドライブIC211の能力を勘案して設定することにより、各スイッチ素子すなわち第2、第3トランジスタQ2、Q3における切り替えタイミングがあらかじめ定めた時間遅くなるように設定している。
ここで、第2、第3トランジスタQ2、Q3それぞれに対する切り替えタイミングは、第1〜第3トランジスタQ1〜Q3のような複数のスイッチ素子のうち、導通状態への切り替え対象の或るスイッチ素子例えば第1トランジスタQ1に対する切り替え指示としてゲート端子G1に対してドライブIC211からのゲート電流Ig1が入力されてから当該スイッチ素子例えば第1トランジスタQ1がON状態(導通状態)に切り替わるまでに要する所要時間以上の時間を経過した後に、次の順番の切り替え対象になるスイッチ素子例えば第2、第3トランジスタQ2、Q3に対する切り替え指示として、それぞれのゲート端子G2、G3に対してドライブIC211からゲート電流Ig2、Ig3が入力されるように設定している。
なお、本実施形態においては、第2、第3トランジスタQ2、Q3それぞれに対する駆動を開始するタイミングを、第1トランジスタQ1がON状態(導通状態)に切り替わるまでに要する所要時間と同程度に設定するために、第2、第3ツェナー電圧値Vz2、Vz3それぞれの電圧値としては、第1トランジスタQ1がONすることができるソース端子S1−ゲート端子G1間電圧値すなわち第1オン電圧値V1onと同程度に設定されていて、第1トランジスタQ1がON状態(導通状態)に達した時点から、第2、第3トランジスタQ2、Q3それぞれのゲート端子G2、G3に対するゲート電流Ig2、Ig3の供給動作が開始される場合を示している。
また、第1、第2、第3トランジスタQ1、Q2、Q3に関して、第1トランジスタQ1については、ドレイン電流Id1として通常流すことができる第1定常電流値Id1nが、第2、第3トランジスタQ2、Q3それぞれにドレイン電流Id2、Id3として通常流すことができる第2、第3定常電流値Id2n、Id3nよりも小さくなるように設定され、かつ、第1トランジスタQ1のゲート電流Ig1として第1トランジスタQ1をONする(導通させる)ことができる第1オン電流値I1onも、第2、第3トランジスタQ2、Q3それぞれのゲート電流Ig2、Ig3として第2、第3トランジスタQ2、Q3それぞれをONする(導通させる)ことができる第2、第3オン電流値I2on、I3onよりも小さくなるように設定される。
言い換えると、第1、第2、第3トランジスタQ1、Q2、Q3の全てがON状態になる定常状態においては、第1トランジスタQ1のソース端子S1−ゲート端子G1間電圧すなわち第1駆動電圧Vgs1の電圧値(第1定常電圧値V1n)は、第1トランジスタQ1をONする(導通させる)ことができる第1オン電圧値V1onも高い値に設定される。一方、第2、第3トランジスタQ2、Q3それぞれについては、第2、第3トランジスタQ2、Q3それぞれのソース端子S2、S3−ゲート端子G2、G3間電圧すなわち第2、第3駆動電圧Vgs2、Vgs3それぞれの電圧値(第2、第3定常電圧値V2n、V3n)が、第2、第3トランジスタQ2、Q3それぞれをONする(導通させる)ことができる第2、第3オン電圧値V2on、V3onと同程度の値に設定される。
また、ドライブIC211は、並列接続されている他の電源すなわち図1のDC/DCコンバータ12、13後段のORing回路22、23の出力電圧の上昇による逆流電流が流れ込んできた場合に、スイッチ素子の第1、第2、第3トランジスタQ1、Q2、Q3全てに対する駆動を停止して、逆流電流が、DC/DCコンバータ部11に流れ込まないように制御される。しかる後、異常な電圧値を出力している他の電源が隔離されるか、または、該他の電源が正常な出力電圧を出力する状態に復して、電圧上昇が解消された場合は、ドライブIC211は、スイッチ素子の第1、第2、第3トランジスタQ1、Q2、Q3それぞれの駆動を再開させるように制御される。なお、ドライブIC211からの駆動電流は、第1、第2、第3トランジスタQ1、Q2、Q3それぞれに対して共通に供給されているので、ドライブIC211が該駆動電流の出力を停止した状態になると、ドライブIC211にゲート端子G1が直接接続されていた第1トランジスタQ1のソース端子S1−ゲート端子G1間電圧すなわち第1駆動電圧Vgs1の印加状態が停止されるのみならず、他の第2、第3トランジスタQ1のソース端子S2、S3−ゲート端子G2、G3間電圧すなわち第2、第3駆動電圧Vgs2、Vgs3の印加状態も停止されることになる。
(実施形態の動作の説明)
次に、図2の回路図に示したような回路からなるORing回路を含む電源装置の動作についてその一例を、図3の波形図を用いて説明する。図3は、図2に示したORing回路21を含む電源装置の動作の一例を説明するために主要部の電圧波形を示す波形図であり、負荷30に印加される負荷電圧Voの電圧波形とともに、ORing回路21内の各スイッチ素子の駆動電圧として第1、第2、第3トランジスタQ1、Q2、Q3それぞれのソース端子−ゲート端子間電圧すなわち第1、第2、第3駆動電圧Vgs1、Vgs2、Vgs3それぞれの電圧波形を示している。
図3の負荷電圧Voの波形図に示すように、時刻T0の時点に達した際に、例えば並列に接続されている他の電源の出力電圧すなわち図1のORing回路21以外のORing回路22またはORing回路23からの出力電圧の異常が発生して、負荷電圧Voが、正常な動作中の状態における正常電圧値Vonから、過電圧Vovの状態に上昇した場合、該過電圧Vovを検知したORing回路21内のドライブIC211は、スイッチ素子の第1、第2、第3トランジスタQ1、Q2、Q3全てのゲート端子G1、G2、G3に共通の第1駆動電圧Vgs1の出力を直ちに停止して、第1、第2、第3トランジスタQ1、Q2、Q3をOFF状態(非導通状態)に移行させ、逆流電流が、DC/DCコンバータ部11に流れ込まないように制御する。他のORing回路22、23においても、同様に、それぞれのスイッチ部のスイッチ素子全てをOFF状態(非導通状態)に設定する。その結果、異常な出力電圧を発生させていた故障電源は隔離された状態になる。
しかる後、図3の負荷電圧Voの波形図に示すように、時刻T1の時点において、他のORing回路22またはORing回路23からの出力電圧の異常が解消されて、負荷電圧Voが過電圧Vovの状態から低下した場合には、ORing回路21内のスイッチ素子の第1、第2、第3トランジスタQ1、Q2、Q3それぞれに寄生する第1、第2、第3ボディダイオードDq1、Dq2、Dq3を介して負荷30に対して電流供給が行われることになり、第1、第2、第3ボディダイオードDq1、Dq2、Dq3の導通時電圧VFに相当する電圧分だけ、正常電圧値Vonよりも降下してしまう。
しかし、時刻T1の時点においては、同時に、過電圧Vovの状態から低下したことを検知したドライブIC211は、駆動電流を流し始めて、スイッチ素子の第1、第2、第3トランジスタQ1、Q2、Q3それぞれの駆動を再開させるように制御することになり、ORing回路21は復帰動作を開始している。その結果、まず、ドライブIC211からの駆動電流がゲート電流Ig1として直接入力される第1トランジスタQ1の第1駆動電圧Vgs1が、図3の第1駆動電圧Vgs1の波形図に示すように、第1トランジスタQ1がONする(導通させる)ことができる第1オン電圧値V1onに向かって上昇していく。つまり、ドライブIC211の駆動能力に応じた一定の勾配にしたがって、第1トランジスタQ1の第1駆動電圧Vgs1が'0'から第1オン電圧値V1onに向かって徐々に上昇していく。
一方、ドライブIC211からの駆動電流がそれぞれ第2、第3ツェナーダイオードZD2、ZD3を介してゲート端子G2、G3それぞれに入力される第2、第3トランジスタQ2、Q3においては、ドライブIC211が出力する第1駆動電圧Vgs1が第2、第3ツェナーダイオードZD2、ZD3それぞれにおける第2、第3ツェナー電圧値Vz2、Vz3に達するまで、ドライブIC211からの駆動電流がカットされて、第2、第3トランジスタQ2、Q3それぞれのゲート端子G2、G3それぞれにゲート電流Ig2、Ig3が入力されることはなく、第2、第3トランジスタQ2、Q3それぞれに対する第2、第3駆動電圧Vgs2、Vgs3が出力されず、'0'の状態が継続する。
ここで、本実施形態においては、第2、第3ツェナー電圧値Vz2、Vz3それぞれの電圧値は、第1トランジスタQ1がONすることができるソース端子S1−ゲート端子G1間電圧値すなわち第1オン電圧値V1onと同程度に設定されている。したがって、第1駆動電圧Vgs1が第1オン電圧値V1onと同程度の第2、第3ツェナー電圧値Vz2、Vz3に達するまでは、ドライブIC211は、第1トランジスタQ1を駆動するためにだけ、その能力が使用されることになり、第1トランジスタQ1がONすることができる第1オン電圧値V1onに達するまでの速度を向上させることができる。
しかる後、図3の第1駆動電圧Vgs1の波形図に示すように、第1トランジスタQ1を駆動する第1駆動電圧Vgs1が上昇して、ドライブIC211の能力に応じてあらかじめ定めた時間が経過した時刻T2の時点において、該第1トランジスタQ1がONすることができる第1オン電圧値V1onにまで達すると、第1トランジスタQ1がON状態に切り替わるので、図3の負荷電圧Voの波形図に示すように、負荷30における負荷電圧Voは、導通時電圧VFに相当する電圧分だけ降下していた状態から脱して、正常電圧値Vonに復帰する。
さらに、時刻T2の時点においては、第2、第3ツェナーダイオードZD2、ZD3それぞれに印加される第1駆動電圧Vgs1が、第1オン電圧値V1onと同程度に設定されている第2、第3ツェナー電圧値Vz2、Vz3それぞれに達しているので、ドライブIC211からの駆動電流が、第2、第3ツェナーダイオードZD2、ZD3それぞれを介して、ゲート電流Ig2、Ig3として第2、第3トランジスタQ2、Q3それぞれのゲート端子G2、G3に入力される状態に移行する。
したがって、図3の第2、第3駆動電圧Vgs2、Vgs3の波形図に示すように、第2、第3トランジスタQ2、Q3それぞれに対する第2、第3駆動電圧Vgs2、Vgs3が、ドライブIC211の供給能力に応じた一定の勾配にしたがって、上昇を開始する。かくのごとく、ドライブIC211は、第1、第2、第3トランジスタQ1、Q2、Q3の全てに対して駆動電流を供給する状態になるので、図3の第1駆動電圧Vgs1の波形図に示すように、第1トランジスタQ1に対する第1駆動電圧Vgs1は、ドライブIC211の供給能力に応じて、第1オン電圧値V1onに達するまでの勾配よりも緩やかな勾配に変化して、定常状態における第1定常電圧値V1nに向かって上昇を継続するとともに、負荷30に対しては第1トランジスタQ1から負荷電流Ioを供給する動作を継続する。
しかる後、図3の第2、第3駆動電圧Vgs2、Vgs3の波形図に示すように、ドライブIC211の能力に応じてあらかじめ定めた時間が経過した時刻T3の時点において、第2、第3トランジスタQ2、Q3それぞれに対する第2、第3駆動電圧Vgs2、Vgs3が、第2、第3トランジスタQ2、Q3それぞれをONすることができる第2、第3オン電圧値V2on、V3onに達すると、第2、第3トランジスタQ2、Q3それぞれがON状態に切り替わり、第2、第3トランジスタQ2、Q3においても、負荷30に対する負荷電流Ioの供給動作を開始し、第1トランジスタQ1とともに、負荷30に対して負荷電流Ioを供給する通常の状態に移行する。
以上のように、正常な電源に関しては、第2、第3トランジスタQ2、Q3それぞれがON状態(導通状態)に切り替わる切り替えタイミングが、第1トランジスタQ1よりもあらかじめ定めた時間だけ遅れることになる。つまり、故障した電源以外の正常な電源に関しては、第1、第2、第3トランジスタQ1、Q2、Q3の全てのスイッチ素子を同時にOFF状態(非導通状態)からON状態(導通状態)に切り替えるのではなく、第1、第2、第3トランジスタQ1、Q2、Q3の各スイッチ素子それぞれをON状態(導通状態)に切り替える切り替えタイミングをあらかじめ定めた時間ずらすように制御している。
時刻T3の時点を経過した以降においては、図3の第1、第2、第3駆動電圧Vgs1、Vgs2、Vgs3それぞれの波形図に示すように、第1トランジスタQ1に対する第1駆動電圧Vgs1は、第1オン電圧値V1onよりも高い第1定常電圧値V1nに維持され、第2、第3トランジスタQ2、Q3それぞれに対する第2、第3駆動電圧Vgs2、Vgs3は、第2、第3オン電圧値V2on、V3onと同程度の電圧値の第2、第3定常電圧値V2n、V3nに維持されて、第1、第2、第3トランジスタQ1、Q2、Q3の全てのトランジスタ(MOSFET)が、負荷30に対して負荷電流Ioを供給する通常の状態に復帰している。
なお、以上の説明においては、逆流防止用のORing回路21内のスイッチ部を、負荷30側において必要とする電流容量に応じて、第1、第2、第3トランジスタQ1、Q2、Q3の3個のスイッチ素子を並列接続した場合について説明したが、スイッチ部を構成するスイッチ素子の個数は、3個の場合のみに限るものではなく、2又は2以上の複数個であれば本発明を適用できることは言うまでもない。
また、正常状態に復帰する際に、第1、第2、第3トランジスタQ1、Q2、Q3の3個のスイッチ素子のうち、あらかじめ定めた特定のスイッチ素子として第1トランジスタのみを他の第2、第3トランジスタQ2、Q3よりも早いタイミングでONする(導通させる)ように構成し、残りの第2、第3トランジスタQ2、Q3がONする(導通させる)タイミングは、第1トランジスタQ1よりも遅くなるものの、両者がほぼ同一タイミングでONする(導通させる)場合について説明した。しかし、本発明は、かかる場合のみに限るものではなく、ORing回路21内の複数のスイッチ素子それぞれを段階的に駆動することを可能にして、複数のスイッチ素子それぞれを別々のタイミングでONする(導通させる)ようにしても良いし、あるいは、電源の能力如何により、他のスイッチ素子よりも早いタイミングでONする(導通させる)特定のスイッチ素子を、1個のみならず複数同時にオンさせるようにしても良い。
また、以上の説明においては、ORing回路21内のスイッチ部を構成するスイッチ素子として、MOSFETを用いる場合について説明したが、場合によっては、ヘテロ接合型FETやバイポーラトランジスタ(Bipolar Transistor)によって構成するようにしても良い。なお、ヘテロ接合型FETを用いる場合は、MOSFETの場合と同様、スイッチ素子としての制御端子はゲート端子であり、該ゲート端子にゲート電圧を印加することによって、導通状態、非導通状態を制御し、一方、バイポーラトランジスタを用いる場合は、スイッチ素子としての制御端子はベース端子であり、該ベース端子にベースを印加することによって、導通状態、非導通状態を制御することは言うまでもない。
(実施形態の効果の説明)
以上に詳細に説明したように、本実施形態においては、次のような効果が得られる。すなわち、並列に動作する複数の電源で構成された電源装置において、各電源ごとに逆流防止用および保護用として配置されるORing回路21(スイッチ部)内に複数のスイッチ素子を備え、いずれかの電源に故障が発生した際に、該複数のスイッチ素子全てをOFF状態(非導通状態)に設定することによって、故障した電源を隔離して切り離した後に、故障した電源以外の正常な電源を正常状態に復帰させる際に、ORing回路21(スイッチ部)内の複数のスイッチ素子を時間的にずらして段階的に駆動することが可能な回路構成を採用することによって、最初に復帰指示をしたいずれかのスイッチ素子を他のスイッチ素子よりも優先させてON状態(導通状態)に高速復帰させることができるので、出力電圧が正常化するまでの電圧変動値並びに時間を小さくすることができる。したがって、電圧変動抑制用の大容量コンデンサの設置数量を減らすことができ、電源装置の小型化、集積化、原価低減を実現することが可能になる。
以上、本発明の好適な実施形態の構成を説明した。しかし、かかる実施形態は、本発明の単なる例示に過ぎず、何ら本発明を限定するものではないことに留意されたい。本発明の要旨を逸脱することなく、特定用途に応じて種々の変形変更が可能であることが、当業者には容易に理解できよう。
11 DC/DCコンバータ部
12 DC/DCコンバータ部
13 DC/DCコンバータ部
21 ORing回路
22 ORing回路
23 ORing回路
30 負荷
211 ドライブIC(Integrated Circuit)
D1 ドレイン端子
D2 ドレイン端子
D3 ドレイン端子
Dq1 第1ボディダイオード
Dq2 第2ボディダイオード
Dq3 第3ボディダイオード
G1 ゲート端子
G2 ゲート端子
G3 ゲート端子
Id1 ドレイン電流
Id1n 第1定常電流値
Id2 ドレイン電流
Id2n 第2定常電流値
Id3 ドレイン電流
Id3n 第3定常電流値
I1on 第1オン電流値
I2on 第2オン電流値
I3on 第3オン電流値
Ig1 ゲート電流
Ig2 ゲート電流
Ig3 ゲート電流
Io 負荷電流
Q1 第1トランジスタ
Q2 第2トランジスタ
Q3 第3トランジスタ
Rz2 第2抵抗
Rz3 第3抵抗
S1 ソース端子
S2 ソース端子
S3 ソース端子
V1n 第1定常電圧値
V1on 第1オン電圧値
V2n 第2定常電圧値
V2on 第2オン電圧値
V3n 第3定常電圧値
V3on 第1オン電圧値
VF 導通時電圧
Vgs1 第1駆動電圧
Vgs2 第2駆動電圧
Vgs3 第3駆動電圧
Vo 負荷電圧
Von 正常電圧値
Vov 過電圧
Vz2 第2ツェナー電圧値
Vz3 第3ツェナー電圧値
ZD2 第2ツェナーダイオード
ZD3 第3ツェナーダイオード

Claims (9)

  1. 並列接続した複数の電源それぞれの出力側にスイッチ部を備え、該スイッチ部それぞれを介して各前記電源から負荷に対して並列に電力を供給する電源装置において、前記スイッチ部それぞれは、並列接続した複数のスイッチ素子から構成されていて、複数の前記電源のいずれかに異常電圧を出力する故障が発生した場合、各電源に備えている前記スイッチ部内の全てのスイッチ素子を非導通状態に設定した後、複数の前記電源のうち故障した電源以外の各電源による前記負荷側への電力供給を再開する際に、故障した電源以外の各前記電源それぞれに関し、前記スイッチ部を構成する複数の前記スイッチ素子それぞれを導通状態に切り替える切り替えタイミングを段階的にあらかじめ定めた時間ずらして、非導通状態から導通状態に復帰させることを特徴とする電源装置。
  2. 前記切り替えタイミングは、複数の前記スイッチ素子のうち、導通状態への切り替え対象の或るスイッチ素子に対する切り替え指示を出力してから当該スイッチ素子が導通状態に切り替わるまでに要する所要時間以上の時間を経過した後に次の順番の切り替え対象になるスイッチ素子に対する切り替え指示を出力するように設定されることを特徴とする請求項1に記載の電源装置。
  3. 前記スイッチ素子は、MOSFET、ヘテロ接合FET、バイポーラトランジスタのいずれかからなり、前記スイッチ素子がMOSFETまたはヘテロ接合FETの場合、前記スイッチ素子の制御端子となるゲート端子にゲート電圧を印加することにより、前記スイッチ素子の導通状態、非導通状態を制御し、前記スイッチ素子がバイポーラトランジスタの場合、前記スイッチ素子の制御端子となるベース端子にベース電圧を印加することにより、前記スイッチ素子の導通状態、非導通状態を制御することを特徴とする請求項1または2に記載の電源装置。
  4. 複数の前記スイッチ素子のうち、前記切り替えタイミングを段階的に遅くする対象のスイッチ素子それぞれには、ツェナーダイオードとツェナー電圧生成用の抵抗とを前記スイッチ素子の制御端子に接続し、該ツェナー電圧の電圧値を、前記制御端子を駆動する駆動源の能力を勘案して設定することにより、各前記スイッチ素子における前記切り替えタイミングがあらかじめ定めた時間遅くなるように設定することを特徴とする請求項3に記載の電源装置。
  5. 並列接続した複数の電源それぞれの出力側にスイッチ部を備え、該スイッチ部それぞれを介して各前記電源から負荷に対して並列に電力を供給する電源装置における電源制御方法であって、前記スイッチ部それぞれは、並列接続した複数のスイッチ素子から構成されていて、複数の前記電源のいずれかに異常電圧を出力する故障が発生した場合、各電源に備えている前記スイッチ部内の全てのスイッチ素子を非導通状態に設定した後、複数の前記電源のうち故障した電源以外の各電源による前記負荷側への電力供給を再開する際に、故障した電源以外の各前記電源それぞれに関し、前記スイッチ部を構成する複数の前記スイッチ素子それぞれを導通状態に切り替える切り替えタイミングを段階的にあらかじめ定めた時間ずらして、非導通状態から導通状態に復帰させることを特徴とする電源制御方法。
  6. 前記切り替えタイミングは、複数の前記スイッチ素子のうち、導通状態への切り替え対象の或るスイッチ素子に対する切り替え指示を出力してから当該スイッチ素子が導通状態に切り替わるまでに要する所要時間以上の時間を経過した後に次の順番の切り替え対象になるスイッチ素子に対する切り替え指示を出力するように設定されることを特徴とする請求項5に記載の電源制御方法。
  7. 前記スイッチ素子は、MOSFET、ヘテロ接合FET、バイポーラトランジスタのいずれかからなり、前記スイッチ素子がMOSFETまたはヘテロ接合FETの場合、前記スイッチ素子の制御端子となるゲート端子にゲート電圧を印加することにより、前記スイッチ素子の導通状態、非導通状態を制御し、前記スイッチ素子がバイポーラトランジスタの場合、前記スイッチ素子の制御端子となるベース端子にベース電圧を印加することにより、前記スイッチ素子の導通状態、非導通状態を制御することを特徴とする請求項5または6に記載の電源制御方法。
  8. 複数の前記スイッチ素子のうち、前記切り替えタイミングを段階的に遅くする対象のスイッチ素子それぞれには、ツェナーダイオードとツェナー電圧生成用の抵抗とを前記スイッチ素子の制御端子に接続し、該ツェナー電圧の電圧値を、前記制御端子を駆動する駆動源の能力を勘案して設定することにより、各前記スイッチ素子における前記切り替えタイミングがあらかじめ定めた時間遅くなるように設定することを特徴とする請求項7に記載の電源制御方法。
  9. 複数の電源を並列接続して負荷に電力を供給する電源回路を備えた電子装置において、該電源回路が請求項1ないし4のいずれかに記載の電源装置を用いて構成されていることを特徴とする電子装置。
JP2013048671A 2013-03-12 2013-03-12 電源装置、電源制御方法および電子装置 Active JP6090846B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013048671A JP6090846B2 (ja) 2013-03-12 2013-03-12 電源装置、電源制御方法および電子装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013048671A JP6090846B2 (ja) 2013-03-12 2013-03-12 電源装置、電源制御方法および電子装置

Publications (2)

Publication Number Publication Date
JP2014176242A true JP2014176242A (ja) 2014-09-22
JP6090846B2 JP6090846B2 (ja) 2017-03-08

Family

ID=51696979

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013048671A Active JP6090846B2 (ja) 2013-03-12 2013-03-12 電源装置、電源制御方法および電子装置

Country Status (1)

Country Link
JP (1) JP6090846B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016134951A (ja) * 2015-01-16 2016-07-25 Fdk株式会社 逆電流保護付きスイッチング電源装置
US9980377B2 (en) 2015-08-05 2018-05-22 Tdk Corporation Electronic circuit device and heat sink structure for the same
JP2022525073A (ja) * 2019-03-26 2022-05-11 インターナショナル・ビジネス・マシーンズ・コーポレーション 相冗長電圧レギュレータ装置内でのレギュレータ相の再割り当て

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001016083A (ja) * 1999-06-29 2001-01-19 Taiyo Yuden Co Ltd スイッチング制御方法及びスイッチング回路並びにスイッチング用電子部品及びスイッチング制御用電子部品
JP2007013429A (ja) * 2005-06-29 2007-01-18 Brother Ind Ltd 駆動回路、駆動装置及びインクジェットヘッド
US20090296441A1 (en) * 2008-05-06 2009-12-03 Schleifring Und Apparatebau Gmbh Semiconductor Power Switch
JP2011030367A (ja) * 2009-07-27 2011-02-10 Nec Computertechno Ltd 電源ユニットの制御装置、制御方法、制御プログラム、制御回路及び電源システム
JP2012174087A (ja) * 2011-02-23 2012-09-10 Nec Computertechno Ltd 電源装置運転回路
US20120280728A1 (en) * 2011-05-02 2012-11-08 Mitsubishi Electric Corporation Power semiconductor device having plurality of switching elements connected in parallel
JP2012227680A (ja) * 2011-04-19 2012-11-15 Fujitsu Semiconductor Ltd スイッチング回路装置及びそれを有する電源装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001016083A (ja) * 1999-06-29 2001-01-19 Taiyo Yuden Co Ltd スイッチング制御方法及びスイッチング回路並びにスイッチング用電子部品及びスイッチング制御用電子部品
JP2007013429A (ja) * 2005-06-29 2007-01-18 Brother Ind Ltd 駆動回路、駆動装置及びインクジェットヘッド
US20090296441A1 (en) * 2008-05-06 2009-12-03 Schleifring Und Apparatebau Gmbh Semiconductor Power Switch
JP2011030367A (ja) * 2009-07-27 2011-02-10 Nec Computertechno Ltd 電源ユニットの制御装置、制御方法、制御プログラム、制御回路及び電源システム
JP2012174087A (ja) * 2011-02-23 2012-09-10 Nec Computertechno Ltd 電源装置運転回路
JP2012227680A (ja) * 2011-04-19 2012-11-15 Fujitsu Semiconductor Ltd スイッチング回路装置及びそれを有する電源装置
US20120280728A1 (en) * 2011-05-02 2012-11-08 Mitsubishi Electric Corporation Power semiconductor device having plurality of switching elements connected in parallel
JP2012249509A (ja) * 2011-05-02 2012-12-13 Mitsubishi Electric Corp 電力用半導体装置

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016134951A (ja) * 2015-01-16 2016-07-25 Fdk株式会社 逆電流保護付きスイッチング電源装置
US9980377B2 (en) 2015-08-05 2018-05-22 Tdk Corporation Electronic circuit device and heat sink structure for the same
JP2022525073A (ja) * 2019-03-26 2022-05-11 インターナショナル・ビジネス・マシーンズ・コーポレーション 相冗長電圧レギュレータ装置内でのレギュレータ相の再割り当て
JP7394865B2 (ja) 2019-03-26 2023-12-08 インターナショナル・ビジネス・マシーンズ・コーポレーション 相冗長電圧レギュレータ装置内でのレギュレータ相の再割り当て

Also Published As

Publication number Publication date
JP6090846B2 (ja) 2017-03-08

Similar Documents

Publication Publication Date Title
JP5761215B2 (ja) ゲート駆動回路
EP3046240B1 (en) Integrated circuit charge pump with failure protection
JP6237952B2 (ja) 内部電源回路および半導体装置
CN107852159B (zh) 驱动装置
JP2010130822A (ja) 半導体装置
JP2006324839A (ja) 複合型半導体装置
JP6859668B2 (ja) 負荷駆動回路
JP5991939B2 (ja) 半導体デバイス駆動回路および半導体デバイス駆動装置
JP2007325468A (ja) 電源回路
JP6090846B2 (ja) 電源装置、電源制御方法および電子装置
JP4811948B2 (ja) 整流装置
JP2016116151A (ja) 半導体装置および電流制限方法
JP6271723B2 (ja) ドライバ回路
US20160161532A1 (en) Voltage detection circuit
JP2011259627A (ja) 電源逆接続保護回路
WO2021048973A1 (ja) 過電流保護回路及びスイッチング回路
US10666052B2 (en) Transistor driver and gate controller
JP2013106446A (ja) トランジスタ保護回路
JP2005137060A (ja) 突入電流防止装置およびそれを用いる画像形成装置
JP2006246625A (ja) スイッチング電源回路
JP2007143254A (ja) 過電圧保護回路
JP2008021612A (ja) 負荷駆動回路
JP2007116228A (ja) 誘導性負荷駆動装置および駆動方法
JP7501760B1 (ja) 電源システム
US11356091B2 (en) Drive circuit

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A712

Effective date: 20140807

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20160203

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20161227

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170110

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170202

R150 Certificate of patent or registration of utility model

Ref document number: 6090846

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150