JP2013502001A - 不揮発性メモリからのデータ読み出し用コントローラ - Google Patents
不揮発性メモリからのデータ読み出し用コントローラ Download PDFInfo
- Publication number
- JP2013502001A JP2013502001A JP2012524720A JP2012524720A JP2013502001A JP 2013502001 A JP2013502001 A JP 2013502001A JP 2012524720 A JP2012524720 A JP 2012524720A JP 2012524720 A JP2012524720 A JP 2012524720A JP 2013502001 A JP2013502001 A JP 2013502001A
- Authority
- JP
- Japan
- Prior art keywords
- data block
- portions
- data
- sequence
- acquired
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000015654 memory Effects 0.000 title claims abstract description 61
- 238000000034 method Methods 0.000 claims abstract description 35
- 230000004044 response Effects 0.000 claims abstract description 18
- 238000012937 correction Methods 0.000 claims description 26
- 238000012545 processing Methods 0.000 claims description 15
- 239000007787 solid Substances 0.000 abstract description 18
- 230000005540 biological transmission Effects 0.000 description 6
- 230000008569 process Effects 0.000 description 4
- 230000008859 change Effects 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 2
- 238000013500 data storage Methods 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- 238000013403 standard screening design Methods 0.000 description 1
- 239000002699 waste material Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/08—Error detection or correction by redundancy in data representation, e.g. by using checking codes
- G06F11/10—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's
- G06F11/1008—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices
- G06F11/1068—Adding special bits or symbols to the coded information, e.g. parity check, casting out 9's or 11's in individual solid state devices in sector programmable memories, e.g. flash disk
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
- G06F3/0688—Non-volatile semiconductor memory arrays
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0683—Plurality of storage devices
- G06F3/0689—Disk arrays, e.g. RAID, JBOD
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Quality & Reliability (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
- Signal Processing For Digital Recording And Reproducing (AREA)
Abstract
【選択図】図2
Description
Claims (20)
- データブロックを識別し、識別された前記データブロックを送信する第1シーケンスを識別するコマンドに対応して、前記データブロックを保持し、前記データブロックの複数の部分が、対応する複数の不揮発性メモリユニットに格納されるバッファと、
前記コマンドに応答して、前記データブロックの前記複数の部分を、前記対応する複数の不揮発性メモリユニットから前記第1シーケンスとは異なる第2シーケンスで取得し、取得された前記データブロックの前記複数の部分を前記バッファへ送信するデータ取得部と
を備え、
前記第2シーケンスで取得された前記データブロックが追跡され、
前記バッファは、前記データ取得部が前記データブロックに含まれる前記複数の部分を取得したことを示す指示に応答して、前記データブロックを送信するデバイス。 - 前記バッファは、複数のコマンドにそれぞれ対応する複数のデータブロックを保持し、
前記データ取得部は、異なる前記複数のデータブロックの異なる複数の部分を並行して取得する請求項1に記載のデバイス。 - 前記データ取得部は、第1コマンドに対応するデータブロックの複数の部分を、第2コマンドに対応するデータブロックの複数の部分と交互に配置する請求項2に記載のデバイス。
- それぞれの不揮発性メモリユニットは複数のセクタを有し、
前記データブロックの前記複数の部分は、前記複数の不揮発性メモリユニットの前記複数のセクタにわたって格納され、
前記データ取得部は、前記複数のセクタから前記データブロックの前記複数の部分を前記第2シーケンスで取得する請求項1に記載のデバイス。 - 前記第1シーケンスを受信し、前記第2シーケンスで取得される前記データブロックを追跡し、前記データブロックに含まれる全ての前記複数の部分を前記データ取得部が取得したことを示す指示を提供するシーケンサと、
前記データ取得部と協働するように結合され、前記データ取得部によって取得されたデータブロックの1つ以上の部分をチェックするエラーチェック及び補正ユニットと
をさらに備え、
前記データ取得部は、前記データブロックの前記複数の部分を前記第2シーケンスで前記エラーチェック及び補正ユニットへ送信する請求項1に記載のデバイス。 - 前記エラーチェック及び補正ユニットは、前記シーケンサと協働するように結合され、前記データブロックの一部分にエラーが無いことを示す信号を前記シーケンサへ送信し、
前記シーケンサは、前記データブロックのそれぞれの部分に対して前記エラーチェック及び補正ユニットが前記データブロックの前記一部分の識別子及び前記一部分にエラーが無いことを示す信号を送信するか判断することによって、前記第2シーケンスで取得された前記データブロックを追跡する請求項5に記載のデバイス。 - 対応する複数の不揮発性メモリユニットに複数の部分が格納されるデータブロックを識別し、識別された前記データブロックを送信する第1シーケンスを識別する、前記データブロックに対するコマンドを受信する段階と、
処理回路によって、前記データブロックの前記複数の部分を、前記対応する複数の不揮発性メモリユニットから前記第1シーケンスとは異なる第2シーケンスで取得し、取得された前記データブロックはバッファに格納される段階と、
取得された前記データが、前記第2シーケンスに従って前記データブロックの前記複数の部分を含むか判断する段階と、
前記判断することに応答して、前記データブロックを送信させるよう前記バッファに指示する段階と
を備える方法。 - 前記第2シーケンスで取得された前記データブロックの前記複数の部分を追跡する段階をさらに備える請求項7に記載の方法。
- 付加的なデータブロックを送信するための付加的なコマンドを受信する段階と、
前記コマンドに対応する前記データブロック及び前記付加的なコマンドに対応する前記付加的なデータブロックを並行して取得する段階と
をさらに備える請求項7に記載の方法。 - 前記データブロックの複数の部分を、前記付加的なデータブロックの複数の部分と交互に配置する段階をさらに備え、
交互に配置された前記複数の部分は前記バッファに格納される
請求項9に記載の方法。 - 取得された前記データブロックの前記複数の部分を前記バッファへ送信する段階をさらに備える請求項7に記載の方法。
- それぞれの不揮発性メモリユニットは複数のセクタを有し、
前記データブロックの前記複数の部分は、前記複数の不揮発性メモリユニットの前記複数のセクタにわたって格納され、
前記データブロックの前記複数の部分を取得する段階は、前記複数のセクタから前記データブロックの前記複数の部分を前記第2シーケンスで取得する段階を有する請求項7に記載の方法。 - 前記取得されたデータブロックにエラーが無いかを判断するために、データブロックの1つ以上の部分をチェックする段階をさらに備える請求項7に記載の方法。
- 前記データブロックの一部分にエラーが無いことを示す信号を送信する段階をさらに備え、
前記追跡する段階は、前記データブロックのそれぞれの部分に対して前記データブロックの前記一部分の識別子及び前記一部分にエラーが無いことを示す信号が送信されるか判断することによって、前記第2シーケンスで取得された前記データブロックを追跡する段階を有する
請求項13に記載の方法。 - 複数のデータブロックの複数の部分を格納する複数の不揮発性メモリユニットと、
前記複数の不揮発性メモリユニットの1つ以上に格納される1つ以上のデータブロックを受信するための複数のコマンドを送信するホストと、
前記複数の不揮発性メモリユニットと前記ホストとの間でデータを送信するコントローラと
を備え、
前記コントローラは、
それぞれがデータブロック及び前記ホストへ送信する前記データブロックの第1シーケンスを識別する複数のコマンドを前記ホストから受信し、
前記複数の不揮発性メモリユニットに格納される複数のデータブロックを並行して取得し、
それぞれのコマンドに対し、取得されたデータブロックの前記複数の部分が前記ブロックの前記データを含むか判断し、
前記判断することに応答して、取得された前記データブロックを送信し、
1つ以上のデータブロックの複数の部分は、対応する前記コマンドによって識別される前記第1シーケンスとは異なる第2シーケンスで取得されるシステム。 - 前記コントローラはさらに、第1コマンドを受信することに応答して取得される第1データブロックの複数の部分を、第2コマンドに応答して取得される第2データブロックの複数の部分と交互に配置し、
交互に配置された前記複数の部分はバッファに格納される
請求項15に記載のシステム。 - それぞれの不揮発性メモリユニットは複数のセクタを有し、
前記データブロックの前記複数の部分は、前記複数の不揮発性メモリユニットの前記複数のセクタにわたって格納され、
前記コントローラは、前記複数のセクタから前記データブロックの前記複数の部分を前記第2シーケンスで取得する請求項15に記載のシステム。 - 前記コントローラと協働するように結合され、データブロックの1つ以上の部分をチェックして取得された前記データブロックにエラーが無いか判断するエラーチェック及び補正ユニットをさらに備える請求項15に記載のシステム。
- 前記エラーチェック及び補正ユニットは、前記データブロックの一部分にエラーが無いことを示す信号を前記バッファへ送信する請求項18に記載のシステム。
- 前記コントローラはさらに、前記データブロックのそれぞれの部分に対して前記データブロックの前記一部分の識別子及び前記一部分にエラーが無いことを示す信号が送信されるか判断することによって、前記第2シーケンスで取得された前記データブロックを追跡する請求項19に記載のシステム。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US23311809P | 2009-08-11 | 2009-08-11 | |
US61/233,118 | 2009-08-11 | ||
US25650209P | 2009-10-30 | 2009-10-30 | |
US61/256,502 | 2009-10-30 | ||
PCT/US2010/043095 WO2011019494A1 (en) | 2009-08-11 | 2010-07-23 | Controller for reading data from non-volatile memory |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2013502001A true JP2013502001A (ja) | 2013-01-17 |
JP2013502001A5 JP2013502001A5 (ja) | 2013-09-05 |
JP5732708B2 JP5732708B2 (ja) | 2015-06-10 |
Family
ID=42710582
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012524720A Active JP5732708B2 (ja) | 2009-08-11 | 2010-07-23 | 不揮発性メモリからのデータ読み出し用コントローラ |
Country Status (6)
Country | Link |
---|---|
US (2) | US8650438B2 (ja) |
EP (1) | EP2465027B1 (ja) |
JP (1) | JP5732708B2 (ja) |
KR (1) | KR101608910B1 (ja) |
CN (1) | CN102473078B (ja) |
WO (1) | WO2011019494A1 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101008923B1 (ko) * | 2010-01-15 | 2011-01-17 | 주식회사 노바칩스 | 다양한 종류의 반도체 메모리 장치들을 구비하는 반도체 메모리 시스템 및 이의 제어 방법 |
US9176810B2 (en) * | 2011-05-27 | 2015-11-03 | SanDisk Technologies, Inc. | Bit error reduction through varied data positioning |
DE102012218363A1 (de) * | 2012-10-09 | 2014-04-10 | Continental Automotive Gmbh | Verfahren zur Steuerung eines getrennten Ablaufs von verknüpften Programmblöcken und Steuergerät |
US11551735B2 (en) | 2015-03-11 | 2023-01-10 | Rambus, Inc. | High performance, non-volatile memory module |
US9904609B2 (en) * | 2015-11-04 | 2018-02-27 | Toshiba Memory Corporation | Memory controller and memory device |
KR102468698B1 (ko) * | 2015-12-23 | 2022-11-22 | 에스케이하이닉스 주식회사 | 메모리 장치 |
KR102530889B1 (ko) | 2016-04-06 | 2023-05-11 | 에스케이하이닉스 주식회사 | 데이터 처리 시스템 및 데이터 처리 시스템의 동작 방법 |
KR102646252B1 (ko) | 2016-11-30 | 2024-03-11 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 메모리 시스템의 동작 방법 |
CN109709902B (zh) * | 2017-10-25 | 2022-01-21 | 富泰华精密电子(郑州)有限公司 | 数据交互方法、***和存储器 |
CN108519859B (zh) * | 2018-03-30 | 2021-04-20 | 深圳忆联信息***有限公司 | 数据读取方法、装置、设备及介质 |
US11599481B2 (en) * | 2019-12-12 | 2023-03-07 | Western Digital Technologies, Inc. | Error recovery from submission queue fetching errors |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07334413A (ja) * | 1994-06-08 | 1995-12-22 | Fuji Film Micro Device Kk | 不揮発性メモリ |
JPH08106365A (ja) * | 1994-10-03 | 1996-04-23 | Toshiba Corp | データ転送制御装置 |
JP2005115600A (ja) * | 2003-10-07 | 2005-04-28 | Hitachi Ltd | 情報処理装置及び方法 |
JP2005525652A (ja) * | 2002-05-14 | 2005-08-25 | マイクロン テクノロジー インコーポレイテッド | アウトオブオーダdramシーケンサ |
JP2007156582A (ja) * | 2005-11-30 | 2007-06-21 | Tdk Corp | メモリコントローラ及びフラッシュメモリシステム |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5754565A (en) * | 1996-10-15 | 1998-05-19 | Quantum Corporation | Reconstruction of syndromes for bi-level on-the-fly error correction in disk drive systems |
US7047391B2 (en) * | 1998-09-14 | 2006-05-16 | The Massachusetts Institute Of Technology | System and method for re-ordering memory references for access to memory |
US7093094B2 (en) * | 2001-08-09 | 2006-08-15 | Mobilygen Corporation | Random access memory controller with out of order execution |
CN100530070C (zh) * | 2006-11-24 | 2009-08-19 | 骆建军 | 基于flash的硬盘 |
US20080244244A1 (en) * | 2007-03-30 | 2008-10-02 | Advanced Micro Devices, Inc. | Parallel instruction processing and operand integrity verification |
US7996599B2 (en) * | 2007-04-25 | 2011-08-09 | Apple Inc. | Command resequencing in memory operations |
US9495116B2 (en) * | 2007-12-26 | 2016-11-15 | Sandisk Il Ltd. | Storage device coordinator and a host device that includes the same |
US8055816B2 (en) * | 2009-04-09 | 2011-11-08 | Micron Technology, Inc. | Memory controllers, memory systems, solid state drives and methods for processing a number of commands |
-
2010
- 2010-07-23 JP JP2012524720A patent/JP5732708B2/ja active Active
- 2010-07-23 CN CN201080035769.7A patent/CN102473078B/zh active Active
- 2010-07-23 WO PCT/US2010/043095 patent/WO2011019494A1/en active Application Filing
- 2010-07-23 EP EP10742629.8A patent/EP2465027B1/en active Active
- 2010-07-23 US US12/842,714 patent/US8650438B2/en not_active Expired - Fee Related
- 2010-07-23 KR KR1020127004159A patent/KR101608910B1/ko active IP Right Grant
-
2014
- 2014-01-29 US US14/167,873 patent/US8892940B2/en active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07334413A (ja) * | 1994-06-08 | 1995-12-22 | Fuji Film Micro Device Kk | 不揮発性メモリ |
JPH08106365A (ja) * | 1994-10-03 | 1996-04-23 | Toshiba Corp | データ転送制御装置 |
JP2005525652A (ja) * | 2002-05-14 | 2005-08-25 | マイクロン テクノロジー インコーポレイテッド | アウトオブオーダdramシーケンサ |
JP2005115600A (ja) * | 2003-10-07 | 2005-04-28 | Hitachi Ltd | 情報処理装置及び方法 |
JP2007156582A (ja) * | 2005-11-30 | 2007-06-21 | Tdk Corp | メモリコントローラ及びフラッシュメモリシステム |
Also Published As
Publication number | Publication date |
---|---|
EP2465027B1 (en) | 2019-03-20 |
CN102473078A (zh) | 2012-05-23 |
US20110041007A1 (en) | 2011-02-17 |
KR101608910B1 (ko) | 2016-04-04 |
US8892940B2 (en) | 2014-11-18 |
KR20120055563A (ko) | 2012-05-31 |
US8650438B2 (en) | 2014-02-11 |
JP5732708B2 (ja) | 2015-06-10 |
EP2465027A1 (en) | 2012-06-20 |
US20140149807A1 (en) | 2014-05-29 |
WO2011019494A1 (en) | 2011-02-17 |
CN102473078B (zh) | 2016-01-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5732708B2 (ja) | 不揮発性メモリからのデータ読み出し用コントローラ | |
JP6163532B2 (ja) | メモリシステムコントローラを含む装置 | |
CN107643996B (zh) | 包括单端口存储控制器的基于pci express的双端口存储盒 | |
JP5918359B2 (ja) | メモリシステムコントローラを含む装置および関連する方法 | |
US9563368B2 (en) | Embedded multimedia card and method of operating the same | |
US8639898B2 (en) | Storage apparatus and data copy method | |
US9171643B2 (en) | Solid state drive tester | |
US10607714B2 (en) | Verification of storage media upon deployment | |
CN111258496B (zh) | 动态分配数据路径的装置和方法 | |
CN112035381A (zh) | 一种存储***及存储数据处理方法 | |
CN110806837B (zh) | 数据处理***及其操作方法 | |
US20140047287A1 (en) | Solid state drive tester | |
US9245613B2 (en) | Storage interface apparatus for solid state drive tester | |
US11455186B2 (en) | Controller and memory system having the same | |
US20170139607A1 (en) | Method and system for shared direct access storage | |
US20180364946A1 (en) | Data storage device | |
US11550502B2 (en) | Apparatus and method for controlling multi-stream program operations performed in a memory block included in a memory system | |
US20120017116A1 (en) | Memory control device, memory device, and memory control method | |
KR20150116627A (ko) | 컨트롤러 및 그것을 포함하는 데이터 저장 장치 | |
US10671307B2 (en) | Storage system and operating method thereof | |
KR20190066844A (ko) | 메모리 장치, 메모리 컨트롤러, 및 이들을 포함하는 스토리지 장치 | |
US9354993B2 (en) | System and method to reduce service disruption in a shared infrastructure node environment | |
CN117008822A (zh) | 存储器***和存储器***的操作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130722 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130722 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140319 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140430 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20140730 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20140806 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140822 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150317 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150327 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5732708 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |