JP2013125241A - Image display device and driving method of the same - Google Patents

Image display device and driving method of the same Download PDF

Info

Publication number
JP2013125241A
JP2013125241A JP2011275396A JP2011275396A JP2013125241A JP 2013125241 A JP2013125241 A JP 2013125241A JP 2011275396 A JP2011275396 A JP 2011275396A JP 2011275396 A JP2011275396 A JP 2011275396A JP 2013125241 A JP2013125241 A JP 2013125241A
Authority
JP
Japan
Prior art keywords
subfield
code
gradation
writing
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2011275396A
Other languages
Japanese (ja)
Inventor
Koji Honda
広史 本田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Original Assignee
Panasonic Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp filed Critical Panasonic Corp
Priority to JP2011275396A priority Critical patent/JP2013125241A/en
Publication of JP2013125241A publication Critical patent/JP2013125241A/en
Pending legal-status Critical Current

Links

Images

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

PROBLEM TO BE SOLVED: To suppress power consumption of a data electrode drive circuit by writing the same value every two lines while suppressing reduction in image display quality.SOLUTION: At a writing period of each subfield, there is performed the same value writing every two lines, for executing the same writing for two pixels being a pixel pair composed of two pixels which share one data electrode and continuously execute writing, or independent writing every one line, for executing independent writing for the two pixels being the pixel pair. Subfields for executing the independent writing every one line at each of the pixel pair are limited to one subfield, or a subfield having the largest gray-level weight and one or more subfields adjoining the same, and the number of the subfields for executing the independent writing every one line is limited to a predetermined upper limit or under.

Description

本発明は、点灯または非点灯の2値制御を組み合わせて階調を表示する表示デバイスを用いた画像表示装置およびその駆動方法に関する。   The present invention relates to an image display apparatus using a display device that displays gradation by combining binary control of lighting or non-lighting, and a driving method thereof.

点灯または非点灯の2値制御を行う表示デバイスとして代表的なプラズマディスプレイパネル(以下、「パネル」と略記する)は、1対の走査電極と維持電極とからなる表示電極対が複数形成された前面基板と、複数の平行なデータ電極が形成された背面基板とを対向配置し、その間に多数の放電セルが形成されている。そして放電セル内でガス放電により紫外線を発生させ、この紫外線で赤色、緑色および青色の各色の蛍光体を励起発光させる。   A typical plasma display panel (hereinafter abbreviated as “panel”) as a display device that performs binary control of lighting or non-lighting has a plurality of display electrode pairs each formed of a pair of scan electrodes and sustain electrodes. A front substrate and a rear substrate on which a plurality of parallel data electrodes are formed are arranged to face each other, and a large number of discharge cells are formed therebetween. Then, ultraviolet rays are generated by gas discharge in the discharge cell, and the phosphors of red, green and blue colors are excited and emitted by the ultraviolet rays.

点灯または非点灯の2値制御を組み合わせて階調を表示する方法としては、1フィールドを点灯輝度の異なる複数のサブフィールドに分割し、点灯させるサブフィールドの組み合わせによって所望の階調を表示する、いわゆるサブフィールド法が一般的である。各サブフィールドは書込み期間および維持期間を有する。書込み期間では点灯させる放電セルで書込み放電を発生し壁電荷を形成する。そして維持期間では、書込み放電を発生した放電セルで維持放電を発生させ、維持パルスの数に応じた輝度で点灯させる。   As a method of displaying gradation by combining binary control of lighting or non-lighting, one field is divided into a plurality of subfields having different lighting luminances, and a desired gradation is displayed by combining the subfields to be lit. The so-called subfield method is common. Each subfield has an address period and a sustain period. In the address period, address discharge is generated in the discharge cells to be lit to form wall charges. In the sustain period, a sustain discharge is generated in the discharge cell that has generated the address discharge, and the light is lit at a luminance corresponding to the number of sustain pulses.

プラズマディスプレイ装置は、入力した画像信号を、放電セルのサブフィールド毎の点灯・非点灯を示すサブフィールドコードに変換する画像信号処理回路を備えている。画像信号処理回路は、例えばROM等を用いた変換テーブルを用いて構成され、画像信号の1つの入力レベルに対して1つのサブフィールドコードが出力される。   The plasma display device includes an image signal processing circuit that converts an input image signal into a subfield code indicating lighting / non-lighting for each subfield of the discharge cell. The image signal processing circuit is configured using, for example, a conversion table using a ROM or the like, and one subfield code is output for one input level of the image signal.

ところが、動画擬似輪郭を抑制するために実際に表示する階調を制限し、かつ滑らかな階調表示と両立させるために、制限する階調を画像信号に応じて切換える必要性が生じてきた。このような要望にこたえる方法として、例えば複数の変換テーブルを備え、映像信号の最小値および平均値からしきい値を算出し、このしきい値に基づき複数の変換テーブルの中から1つの変換テーブルを選択して、画像信号をサブフィールドコードに変換するプラズマディスプレイ装置が特許文献1に開示されている。   However, in order to limit the gradation to be actually displayed in order to suppress the moving image pseudo contour and to make it compatible with smooth gradation display, it has become necessary to switch the gradation to be limited according to the image signal. As a method for meeting such a demand, for example, a plurality of conversion tables are provided, a threshold value is calculated from the minimum value and the average value of the video signal, and one conversion table is selected from the plurality of conversion tables based on the threshold value. Patent Document 1 discloses a plasma display device that selects an image signal and converts an image signal into a subfield code.

またプラズマディスプレイ装置は、各電極を駆動するための電極駆動回路を備え、必要な駆動電圧波形をそれぞれの電極に印加する。この中で、データ電極駆動回路は画像信号に基づいて多数のデータ電極毎に独立に書込み動作のための書込みパルスを印加する必要があるので、通常は専用ICを用いて構成されている。データ電極駆動回路側からパネルを見ると、各データ電極は隣接するデータ電極、走査電極および維持電極との間の浮遊容量をもつ容量性の負荷である。したがって各データ電極に駆動電圧波形を印加するためにはこの容量を充放電しなければならず、そのための消費電力が必要となる。しかし、駆動回路をIC化するためにはデータ電極駆動回路の消費電力を極力小さく抑える必要があった。   The plasma display device also includes an electrode drive circuit for driving each electrode, and applies a necessary drive voltage waveform to each electrode. Of these, the data electrode driving circuit needs to apply an address pulse for the address operation independently for each of a large number of data electrodes based on the image signal, and is usually configured using a dedicated IC. When the panel is viewed from the data electrode driving circuit side, each data electrode is a capacitive load having a stray capacitance between the adjacent data electrode, scan electrode and sustain electrode. Therefore, in order to apply a driving voltage waveform to each data electrode, this capacity must be charged and discharged, and power consumption for that purpose is required. However, in order to make the drive circuit an IC, it is necessary to suppress the power consumption of the data electrode drive circuit as much as possible.

データ電極駆動回路の消費電力を抑える方法の1つとして、例えば特許文献2に記載されているように、2本の走査電極に同時に走査パルスを印加するとともにデータ電極に選択的に書込みパルスを印加する、いわゆる2ライン毎同値書込みがある。2ライン毎同値書込みを行うと、データ電極のそれぞれに印加する書込みパルスの数も半減するので、容量を充放電する回数も減少してデータ電極駆動回路の消費電力を抑えることができる。   As one of the methods for suppressing the power consumption of the data electrode driving circuit, for example, as described in Patent Document 2, a scan pulse is simultaneously applied to two scan electrodes and a write pulse is selectively applied to the data electrodes. There is so-called equivalent writing every two lines. When the same value writing is performed every two lines, the number of address pulses applied to each of the data electrodes is also halved, so that the number of times of charging / discharging the capacity can be reduced and the power consumption of the data electrode driving circuit can be suppressed.

特開2000−098959号公報JP 2000-098959 A 特開2008−116894号公報JP 2008-116894 A

近年は、パネルの大画面化、高精細度化、画像表示品質のさらなる向上とともに、多様な放送方式への対応、3Dディスプレイ表示等の多機能対応が求められている。これらの要請をみたすためには膨大な数の変換テーブルが必要となり、変換テーブルを用いて画像信号処理回路を構成することが現実的ではなくなってきた。あるいは、変換テーブルを用いて構成した画像信号処理回路では、これらの要望にこたえることが難しくなってきた。   In recent years, there has been a demand for multi-functional support such as support for various broadcasting systems, 3D display, and the like, along with an increase in screen size, high definition, and further improvement in image display quality. In order to meet these requirements, an enormous number of conversion tables are required, and it has become impractical to construct an image signal processing circuit using conversion tables. Alternatively, it is difficult to meet these demands in an image signal processing circuit configured using a conversion table.

また2ライン毎同値書込みを行う駆動方法は、1フィールド期間内において隣接する走査電極2本分の画像データが同じになるので、垂直解像度の低下は避けられない。なかでも斜め線を表示する場合には、画像表示品質の低下が特に目につきやすいという課題があった。   Further, in the driving method in which the same value writing is performed every two lines, the image data of two adjacent scanning electrodes is the same in one field period, so that the vertical resolution is inevitable. In particular, when displaying oblique lines, there has been a problem that deterioration in image display quality is particularly noticeable.

本発明はこれらの課題に鑑みなされたものであり、画像表示品質の低下を抑えつつ2ライン毎同値書込みを行うことでデータ電極駆動回路の電力を抑制した画像表示装置およびその駆動方法を提供することを目的とする。   The present invention has been made in view of these problems, and provides an image display device in which the power of the data electrode driving circuit is suppressed by performing the same-value writing every two lines while suppressing a decrease in image display quality, and a driving method thereof. For the purpose.

上記目的を達成するために本発明は、平行に配置された複数の走査電極と、走査電極と交差する方向に平行に配置された複数のデータ電極とを有し、走査電極とデータ電極の交点のそれぞれに画素が形成された画像表示デバイスを備え、画素で書込みを行う書込み期間と、定められた階調重みで画素を点灯させる維持期間とを有するサブフィールドを複数用いて1つのフィールドを構成し、サブフィールドのそれぞれで画素それぞれの点灯・非点灯を制御して階調を表示する画像表示装置の駆動方法であって、サブフィールドのそれぞれの書込み期間において、1つのデータ電極を共有し連続して書込みを行う2つの画素からなる画素対の2つの画素に対して同一の書込み動作を行う2ライン毎同値書込み、または画素対の2つの画素に対して独立した書込み動作を行う1ライン毎独立書込みを行い、画素対のそれぞれにおいて1ライン毎独立書込みを行うサブフィールドを、1つのサブフィールド、または最も大きい階調重みを持つサブフィールドとそれに連続する1以上のサブフィールドに限定するとともに、1ライン毎独立書込みを行うサブフィールドの数を所定の上限値以下に制限することを特徴とする。この方法により、画像表示品質の低下を抑えつつ2ライン毎同値書込みを行うことでデータ電極駆動回路の電力を抑制した画像表示装置の駆動方法を提供することができる。   In order to achieve the above object, the present invention has a plurality of scanning electrodes arranged in parallel and a plurality of data electrodes arranged in parallel in a direction intersecting the scanning electrodes, and an intersection of the scanning electrodes and the data electrodes. Each of which includes an image display device, and forms a single field using a plurality of subfields having a writing period in which writing is performed by the pixel and a sustain period in which the pixel is lit with a predetermined gradation weight A method of driving an image display device that displays gradation by controlling lighting / non-lighting of each pixel in each subfield, and continuously shares one data electrode in each writing period of the subfield. Writing the same value for every two lines that perform the same writing operation on two pixels of a pixel pair composed of two pixels that perform writing, or for two pixels of a pixel pair Independent writing is performed for each line for performing independent writing operation, and a subfield for which independent writing is performed for each line in each pixel pair is one subfield, or a subfield having the largest gradation weight and a continuous 1 In addition to the above subfields, the number of subfields on which independent writing is performed for each line is limited to a predetermined upper limit value or less. By this method, it is possible to provide a driving method of an image display device in which the power of the data electrode driving circuit is suppressed by performing the same value writing every two lines while suppressing the deterioration of the image display quality.

また本発明の画像表示装置の駆動方法は、階調重みの小さいサブフィールドから順に1ライン毎独立書込みを禁止することにより、1ライン毎独立書込みを行うサブフィールドの数を所定の上限値以下に制限してもよい。   In the image display apparatus driving method of the present invention, the number of subfields for which independent writing is performed for each line is made a predetermined upper limit value or less by prohibiting independent writing for each line in order from the subfield having the smallest gradation weight. You may restrict.

また本発明の画像表示装置の駆動方法は、1ライン毎独立書込みを行うサブフィールドのうち、最も大きい階調重みを持つサブフィールドとそれに連続する1以上のサブフィールドの数が所定の上限値以下になるように、階調重みの小さいサブフィールドから順に制限してもよい。   In the driving method of the image display device of the present invention, the number of subfields having the largest gradation weight and one or more continuous subfields among subfields for which independent writing is performed for each line is equal to or less than a predetermined upper limit value. The sub-fields may be limited in order from the smallest gradation weight.

また本発明の画像表示装置の駆動方法は、駆動回路の消費電力の推定値が大きい場合の所定の上限値を、駆動回路の消費電力の推定値が小さい場合の所定の上限値よりも小さい値に設定することが望ましい。   In the image display device driving method of the present invention, the predetermined upper limit value when the estimated power consumption value of the driving circuit is large is smaller than the predetermined upper limit value when the estimated power consumption value of the driving circuit is small. It is desirable to set to.

また本発明は、平行に配置された複数の走査電極と、走査電極と交差する方向に平行に配置された複数のデータ電極とを有し、走査電極とデータ電極の交点のそれぞれに画素が形成された画像表示デバイスと、画素で書込みを行う書込み期間と、定められた階調重みで画素を点灯させる維持期間とを有するサブフィールドを複数用いて1つのフィールドを構成し、サブフィールドそれぞれで画素それぞれの点灯・非点灯を制御して階調を表示する駆動回路と、を備えた画像表示装置であって、駆動回路は、サブフィールドのそれぞれの書込み期間において、1つのデータ電極を共有し連続して書込みを行う2つの画素からなる画素対の2つの画素に対して同一の書込み動作を行う2ライン毎同値書込み、または画素対の2つの画素に対して独立した書込み動作を行う1ライン毎独立書込みを行い、画素対のそれぞれにおいて1ライン毎独立書込みを行うサブフィールドを、1つのサブフィールド、または最も大きい階調重みを持つサブフィールドとそれに連続する1以上のサブフィールドに限定するとともに、1ライン毎独立書込みを行うサブフィールドの数を所定の上限値以下に制限するように構成されたことを特徴とする。この構成により、画像表示品質の低下を抑えつつ2ライン毎同値書込みを行うことでデータ電極駆動回路の電力を抑制した画像表示装置を提供することができる。   The present invention also includes a plurality of scan electrodes arranged in parallel and a plurality of data electrodes arranged in parallel in a direction intersecting the scan electrodes, and a pixel is formed at each intersection of the scan electrodes and the data electrodes. A single field is formed using a plurality of subfields each having an image display device, a writing period in which writing is performed with pixels, and a sustain period in which the pixels are lit with a predetermined gradation weight, and each subfield has a pixel. And a driving circuit that displays gradation by controlling lighting / non-lighting of each, and the driving circuit shares one data electrode and continuously in each writing period of the subfield Writing the same value for every two lines that perform the same writing operation for two pixels of a pixel pair consisting of two pixels to be written, or independently for two pixels of a pixel pair Independent writing for each line for performing the writing operation is performed, and one subfield or a subfield having the largest gradation weight and one or more continuous subfields are used for independent writing for each line in each pixel pair. And the number of subfields to be independently written for each line is limited to a predetermined upper limit value or less. With this configuration, it is possible to provide an image display device in which the power of the data electrode driving circuit is suppressed by performing the same-value writing every two lines while suppressing the deterioration of the image display quality.

本発明によれば、画像表示品質の低下を抑えつつ2ライン毎同値書込みを行うことでデータ電極駆動回路の電力を抑制した画像表示装置およびその駆動方法を提供することが可能となる。   According to the present invention, it is possible to provide an image display apparatus and a driving method thereof in which the power of the data electrode driving circuit is suppressed by performing equivalence writing for every two lines while suppressing a decrease in image display quality.

本発明の実施の形態における画像表示装置のパネルの分解斜視図である。It is a disassembled perspective view of the panel of the image display apparatus in embodiment of this invention. 同画像表示装置のパネルの電極配列図である。It is an electrode array figure of the panel of the image display device. 同画像表示装置の駆動電圧波形図である。It is a drive voltage waveform diagram of the image display device. サブフィールドコードセットの一例を示す模式図である。It is a schematic diagram which shows an example of a subfield code set. 同画像表示装置の基底コードセットの一例を示す図である。It is a figure which shows an example of the base code set of the image display apparatus. 同画像表示装置の回路ブロック図である。It is a circuit block diagram of the image display device. 同画像表示装置の画像信号処理回路のブロック図である。It is a block diagram of an image signal processing circuit of the image display device. 同画像表示装置の差分表示用サブフィールドを示す図である。It is a figure which shows the subfield for a difference display of the image display apparatus. 同画像表示装置の削除済み基底コードセットの一例を示す図である。It is a figure which shows an example of the deleted base code set of the image display apparatus. 同画像表示装置の削除済み基底コードセットの一例を示す図である。It is a figure which shows an example of the deleted base code set of the image display apparatus. 同画像表示装置の削除済み基底コードセットの一例を示す図である。It is a figure which shows an example of the deleted base code set of the image display apparatus. 本発明の実施の形態における画像表示装置の差分表示用サブフィールドの制限を示す図である。It is a figure which shows the restriction | limiting of the subfield for differential displays of the image display apparatus in embodiment of this invention. 同画像表示装置の画像信号処理回路の動作説明図である。It is operation | movement explanatory drawing of the image signal processing circuit of the image display apparatus. 同画像表示装置の画像信号処理回路の動作説明図である。It is operation | movement explanatory drawing of the image signal processing circuit of the image display apparatus. 同画像表示装置の画像信号処理回路の動作説明図である。It is operation | movement explanatory drawing of the image signal processing circuit of the image display apparatus. 同画像表示装置の画像信号処理回路の動作説明図である。It is operation | movement explanatory drawing of the image signal processing circuit of the image display apparatus. 同画像表示装置の画像信号処理回路の動作説明図である。It is operation | movement explanatory drawing of the image signal processing circuit of the image display apparatus. 同画像表示装置の画像信号処理回路の動作説明図である。It is operation | movement explanatory drawing of the image signal processing circuit of the image display apparatus. 同画像表示装置の画像信号処理回路の動作説明図である。It is operation | movement explanatory drawing of the image signal processing circuit of the image display apparatus. 同画像表示装置の平均コード作成部のブロック図である。It is a block diagram of the average code production part of the image display device. 同画像表示装置の中間コードセットの一例を示す図である。It is a figure which shows an example of the intermediate code set of the image display apparatus. 同画像表示装置の中間コードセットの一例を示す図である。It is a figure which shows an example of the intermediate code set of the image display apparatus. 同画像表示装置の中間コードセットの一例を示す図である。It is a figure which shows an example of the intermediate code set of the image display apparatus. 同画像表示装置のディザパターンの一例を示す図である。It is a figure which shows an example of the dither pattern of the image display apparatus. 同画像表示装置のディザパターンの一例を示す図である。It is a figure which shows an example of the dither pattern of the image display apparatus. 同画像表示装置の誤差拡散部の誤差拡散係数を示す図である。It is a figure which shows the error diffusion coefficient of the error diffusion part of the image display apparatus. 同画像表示装置の画像信号処理回路の動作を示すフローチャートである。It is a flowchart which shows operation | movement of the image signal processing circuit of the image display apparatus. 本発明の他の実施の形態における画像表示装置の差分表示用サブフィールドを示す図である。It is a figure which shows the subfield for a difference display of the image display apparatus in other embodiment of this invention.

以下、本発明の実施の形態における画像表示装置について、プラズマディスプレイパネルを用いたプラズマディスプレイ装置を例に、図面を用いて説明する。   Hereinafter, an image display device according to an embodiment of the present invention will be described with reference to the drawings, taking a plasma display device using a plasma display panel as an example.

(実施の形態)
図1は、本発明の実施の形態における画像表示装置に用いるパネル10の分解斜視図である。ガラス製の前面基板11上には、走査電極12と維持電極13とからなる表示電極対14が複数形成されている。そして表示電極対14を覆うように誘電体層15が形成され、その誘電体層15上に保護層16が形成されている。背面基板21上にはデータ電極22が複数形成され、データ電極22を覆うように誘電体層23が形成され、さらにその上に井桁状の隔壁24が形成されている。そして、隔壁24の側面および誘電体層23上には赤色、緑色および青色の各色に点灯する蛍光体層25が設けられている。
(Embodiment)
FIG. 1 is an exploded perspective view of a panel 10 used in the image display apparatus according to the embodiment of the present invention. On the glass front substrate 11, a plurality of display electrode pairs 14 made up of scanning electrodes 12 and sustaining electrodes 13 are formed. A dielectric layer 15 is formed so as to cover the display electrode pair 14, and a protective layer 16 is formed on the dielectric layer 15. A plurality of data electrodes 22 are formed on the rear substrate 21, a dielectric layer 23 is formed so as to cover the data electrodes 22, and a grid-like partition wall 24 is formed thereon. On the side surface of the partition wall 24 and on the dielectric layer 23, a phosphor layer 25 that is lit in each color of red, green, and blue is provided.

これら前面基板11と背面基板21とは、微小な放電空間を挟んで表示電極対14とデータ電極22とが交差するように対向配置され、その外周部をガラスフリット等の封着材によって封着されている。そして放電空間には、放電ガスとして、例えばネオンとキセノンとの混合ガスが封入されている。放電空間は隔壁24によって複数の区画に仕切られており、表示電極対14とデータ電極22とが交差する部分に放電セルが形成されている。ここで、赤の蛍光体を塗布された放電セルが赤の画素に対応し、緑の蛍光体を塗布された放電セルが緑の画素に対応し、青の蛍光体を塗布された放電セルが青の画素に対応する。そしてこれらの放電セルが点灯することにより画像が表示される。   The front substrate 11 and the rear substrate 21 are arranged to face each other so that the display electrode pair 14 and the data electrode 22 intersect with each other with a minute discharge space interposed therebetween, and the outer periphery thereof is sealed with a sealing material such as glass frit. Has been. In the discharge space, for example, a mixed gas of neon and xenon is sealed as a discharge gas. The discharge space is partitioned into a plurality of sections by barrier ribs 24, and discharge cells are formed at portions where display electrode pairs 14 and data electrodes 22 intersect. Here, a discharge cell coated with a red phosphor corresponds to a red pixel, a discharge cell coated with a green phosphor corresponds to a green pixel, and a discharge cell coated with a blue phosphor Corresponds to the blue pixel. When these discharge cells are turned on, an image is displayed.

図2は、本発明の実施の形態における画像表示装置に用いるパネル10の電極配列図である。パネル10には、行方向(ライン方向)に長いn本の走査電極SC1〜SCn(図1の走査電極12)およびn本の維持電極SU1〜SUn(図1の維持電極13)が配列され、列方向に長いm本のデータ電極D1〜Dm(図1のデータ電極22)が配列されている。そして1対の走査電極SCi(i=1〜n)および維持電極SUiと1つのデータ電極Dj(j=1〜m)とが交差した部分に放電セルが形成され、放電セルは放電空間内にm×n個形成されている。こうして、行方向に長い走査電極と列方向に長いデータ電極との交差する部分のそれぞれに赤、緑、青のいずれかの色の画素が形成される。   FIG. 2 is an electrode array diagram of panel 10 used in the image display apparatus according to the embodiment of the present invention. In panel 10, n scan electrodes SC1 to SCn (scan electrode 12 in FIG. 1) and n sustain electrodes SU1 to SUn (sustain electrode 13 in FIG. 1) long in the row direction (line direction) are arranged. M data electrodes D1 to Dm (data electrode 22 in FIG. 1) long in the column direction are arranged. A discharge cell is formed at a portion where a pair of scan electrode SCi (i = 1 to n) and sustain electrode SUi intersects one data electrode Dj (j = 1 to m), and the discharge cell is in the discharge space. m × n are formed. In this way, pixels of red, green, or blue are formed at each of the intersecting portions of the scan electrodes that are long in the row direction and the data electrodes that are long in the column direction.

このように本実施の形態における画像表示デバイスであるパネル10は、平行に配置された複数の走査電極SC1〜SCnと、走査電極SC1〜SCnと交差する方向に平行に配置された複数のデータ電極D1〜Dmとを有し、走査電極SC1〜SCnとデータ電極D1〜Dmの交点のそれぞれに画素が形成されている。   Thus, panel 10 which is the image display device in the present embodiment has a plurality of scan electrodes SC1 to SCn arranged in parallel and a plurality of data electrodes arranged in parallel in a direction intersecting with scan electrodes SC1 to SCn. D1 to Dm, and pixels are formed at the intersections of the scan electrodes SC1 to SCn and the data electrodes D1 to Dm.

次に、パネル10を駆動するための駆動電圧波形とその動作について説明する。プラズマディスプレイ装置は、サブフィールド法、すなわち、初期化期間と、画素で書込みを行う書込み期間と、定められた階調重みで画素を点灯させる維持期間とを有するサブフィールドを複数用いて1つのフィールドを構成し、サブフィールドのそれぞれで画素それぞれの点灯・非点灯を制御して階調を表示する。   Next, a driving voltage waveform for driving panel 10 and its operation will be described. The plasma display apparatus uses a subfield method, that is, one field using a plurality of subfields each having an initialization period, a writing period in which writing is performed with pixels, and a sustaining period in which the pixels are lit with a predetermined gradation weight. The gradation is displayed by controlling lighting / non-lighting of each pixel in each subfield.

初期化期間では初期化放電を発生し、続く書込み放電に必要な壁電荷を各電極上に形成する初期化動作を行う。書込み期間では、走査パルスを走査電極SC1〜SCnに印加するとともに画像信号に応じた書込みパルスをデータ電極D1〜Dmに印加して、点灯させる放電セルで書込み放電を発生し壁電荷を形成する書込み動作を行う。本実施の形態においては、1つのデータ電極を共有し連続して書込みを行う2つの放電セルに対して同一の書込み動作を行う2ライン毎同値書込みを行うか、またはそれぞれの放電セルで独立した書込み動作を行う1ライン毎独立書込みを行う。そして維持期間では、階調重みに応じた数の維持パルスを走査電極SC1〜SCnおよび維持電極SU1〜SUnに交互に印加して、書込み放電を発生した放電セルで維持放電を発生させて点灯させる。   In the initializing period, an initializing discharge is generated, and an initializing operation for forming wall charges necessary for the subsequent address discharge on each electrode is performed. In the address period, a scan pulse is applied to the scan electrodes SC1 to SCn and an address pulse corresponding to the image signal is applied to the data electrodes D1 to Dm to generate an address discharge in the discharge cells to be lit and form wall charges. Perform the action. In the present embodiment, the same address operation is performed for every two lines that perform the same addressing operation for two discharge cells that share one data electrode and perform addressing consecutively, or independent in each discharge cell. Independent writing is performed for each line in which the writing operation is performed. In the sustain period, a number of sustain pulses corresponding to the gradation weights are alternately applied to scan electrodes SC1 to SCn and sustain electrodes SU1 to SUn to generate a sustain discharge in the discharge cell that has generated the address discharge and to light it. .

本実施の形態においては、8つのサブフィールド(SF1〜SF8)で1フィールドを構成し、サブフィールドのそれぞれは(1、2、3、5、8、13、21、34)の階調重みをもつとして説明する。またサブフィールドSF1は隣接する走査電極2本毎に同時に走査パルスを印加することにより2ライン毎同値書込みのみを行うサブフィールドであり、サブフィールドSF2〜SF8は走査電極1本毎に走査パルスを印加し、データ電極に印加する書込みパルスにより2ライン毎同値書込みおよび1ライン毎独立書込みのいずれかを行うサブフィールドであるとして説明する。しかし本発明は上述のサブフィールド構成に限定するものではない。   In the present embodiment, eight subfields (SF1 to SF8) constitute one field, and each of the subfields has a gradation weight of (1, 2, 3, 5, 8, 13, 21, 34). It will be explained as having. The subfield SF1 is a subfield in which the scanning pulse is simultaneously applied to every two adjacent scanning electrodes to perform the same value writing every two lines, and the subfields SF2 to SF8 are applied with the scanning pulse for each scanning electrode. In the following description, it is assumed that the subfield is a subfield that performs either two-line equivalence writing or one-line independent writing by a writing pulse applied to the data electrode. However, the present invention is not limited to the above-described subfield configuration.

図3は、本発明の実施の形態における画像表示装置のパネル10の各電極に印加する駆動電圧波形図であり、サブフィールドSF1〜SF4までの駆動電圧波形を示している。   FIG. 3 is a drive voltage waveform diagram applied to each electrode of panel 10 of the image display apparatus according to the embodiment of the present invention, and shows drive voltage waveforms in subfields SF1 to SF4.

サブフィールドSF1の初期化期間Tiの前半部では、データ電極D1〜Dmに電圧0(V)を印加し、維持電極SU1〜SUnに電圧0(V)を印加し、走査電極SC1〜SCnには電圧Vi1から電圧Vi2に向かって緩やかに上昇する傾斜波形電圧を印加する。初期化期間Tiの後半部では、維持電極SU1〜SUnに電圧Veを印加し、走査電極SC1〜SCnには電圧Vi3から電圧Vi4に向かって緩やかに下降する傾斜波形電圧を印加する。この間に、走査電極SC1〜SCnと維持電極SU1〜SUn、データ電極D1〜Dmとの間でそれぞれ微弱な初期化放電が起こる。そして、走査電極SC1〜SCn上の負の壁電圧および維持電極SU1〜SUn上の正の壁電圧が弱められ、データ電極D1〜Dm上の正の壁電圧は書込み動作に適した値に調整される。なお、電極上の壁電圧とは電極を覆う誘電体層上、保護層上、蛍光体層上等に蓄積された壁電荷により生じる電圧を表す。以上により、全ての放電セルに対して初期化放電を発生させる。   In the first half of initialization period Ti of subfield SF1, voltage 0 (V) is applied to data electrodes D1 to Dm, voltage 0 (V) is applied to sustain electrodes SU1 to SUn, and scan electrodes SC1 to SCn are applied to scan electrodes SC1 to SCn. A ramp waveform voltage that gradually rises from the voltage Vi1 toward the voltage Vi2 is applied. In the latter half of the initialization period Ti, the voltage Ve is applied to the sustain electrodes SU1 to SUn, and a ramp waveform voltage that gently falls from the voltage Vi3 to the voltage Vi4 is applied to the scan electrodes SC1 to SCn. During this time, weak initializing discharges occur between scan electrodes SC1 to SCn, sustain electrodes SU1 to SUn, and data electrodes D1 to Dm, respectively. Then, the negative wall voltage on scan electrodes SC1 to SCn and the positive wall voltage on sustain electrodes SU1 to SUn are weakened, and the positive wall voltage on data electrodes D1 to Dm is adjusted to a value suitable for the write operation. The The wall voltage on the electrode represents a voltage generated by wall charges accumulated on the dielectric layer covering the electrode, the protective layer, the phosphor layer, and the like. As described above, the initializing discharge is generated for all the discharge cells.

サブフィールドSF1の書込み期間Twでは、維持電極SU1〜SUnに電圧Veを印加し、走査電極SC1〜SCnには電圧Vcを印加する。   In address period Tw of subfield SF1, voltage Ve is applied to sustain electrodes SU1 to SUn, and voltage Vc is applied to scan electrodes SC1 to SCn.

次に、1ライン目の走査電極SC1および2ライン目の走査電極SC2に同時に負の電圧Vaの走査パルスを印加する。さらに1ライン目および2ライン目に点灯させる放電セルのデータ電極Dk(k=1〜m)のそれぞれに正の電圧Vdの書込みパルスを印加する。すると書込みパルスを印加した放電セルで書込み放電が起こり、走査電極SC1上および走査電極SC2上に正の壁電圧が蓄積され、維持電極SU1上および維持電極SU2上に負の壁電圧が蓄積され、データ電極Dk上にも負の壁電圧が蓄積される。こうして、1ライン目および2ライン目に点灯させる放電セルで同時に書込み放電を起こして各電極上に壁電圧を蓄積する書込み動作が行われる。一方、書込みパルスを印加しなかった1ライン目および2ライン目の放電セルでは書込み放電は発生しない。   Next, a scan pulse of negative voltage Va is simultaneously applied to scan electrode SC1 on the first line and scan electrode SC2 on the second line. Further, an address pulse of a positive voltage Vd is applied to each of the data electrodes Dk (k = 1 to m) of the discharge cells to be lit on the first line and the second line. Then, address discharge occurs in the discharge cell to which the address pulse is applied, positive wall voltage is accumulated on scan electrode SC1 and scan electrode SC2, and negative wall voltage is accumulated on sustain electrode SU1 and sustain electrode SU2. A negative wall voltage is also accumulated on the data electrode Dk. Thus, an address operation is performed in which address discharge is caused simultaneously in the discharge cells to be lit on the first line and the second line, and wall voltage is accumulated on each electrode. On the other hand, no address discharge occurs in the discharge cells of the first line and the second line to which no address pulse is applied.

次に、3ライン目の走査電極SC3および4ライン目の走査電極SC4に同時に走査パルスを印加するとともにデータ電極D1〜Dmのうち3ライン目および4ライン目に点灯させる放電セルのデータ電極Dkのそれぞれに書込みパルスを印加する。すると3ライン目および4ライン目に点灯させる放電セルで書込みが行われる。   Next, the scan pulse is simultaneously applied to the scan electrode SC3 of the third line and the scan electrode SC4 of the fourth line, and the data electrode Dk of the discharge cell to be lit on the third line and the fourth line among the data electrodes D1 to Dm. An address pulse is applied to each. Then, addressing is performed in the discharge cells that are lit on the third and fourth lines.

以下、順次、奇数ライン目の走査電極SCp(p=奇数)とその次の偶数ライン目の走査電極SCp+1とに同時に走査パルスを印加して書込みを行い、走査電極SCnに至るまで同様に書込みを行う。   Thereafter, the scan pulse SCp (p = odd number) of the odd-numbered line and the scan electrode SCp + 1 of the next even-numbered line are sequentially applied with the scan pulse, and the address is similarly written until the scan electrode SCn is reached. Do.

このようにサブフィールドSF1の書込み期間Twでは、データ電極Dkを共有するpライン目の放電セルとp+1番目の放電セルとに同時に走査パルスが印加されるので、必ず2ライン毎同値書込みを行うことになる。   As described above, in the address period Tw of the subfield SF1, since the scan pulse is simultaneously applied to the p-th discharge cell and the p + 1-th discharge cell sharing the data electrode Dk, the same-value write is always performed every two lines. become.

なお上述の説明では、奇数ライン目の走査電極SCpとその次の偶数ライン目の走査電極SCp+1とが2ライン毎同値書込みを行うフィールドについて説明したが、偶数ライン目の走査電極SCp−1とその次の奇数ライン目の走査電極SCpとが2ライン毎同値書込みを行うフィールドも同様である。そして本実施の形態においては、2ライン毎同値書込みを行うラインの組み合わせが異なる2つのフィールドを交互に配置している。   In the above description, the field in which the odd-numbered scan electrode SCp and the next even-numbered scan electrode SCp + 1 write the same value every two lines has been described. The same applies to the field where the next odd-numbered scan electrode SCp performs the same address writing every two lines. In this embodiment, two fields having different combinations of lines for writing the same value every two lines are alternately arranged.

続く維持期間Tsでは、走査電極SC1〜SCnに電圧Vsの維持パルスを印加するとともに維持電極SU1〜SUnに電圧0(V)を印加する。すると書込み放電を起こした放電セルでは維持放電が起こり、このとき発生した紫外線により蛍光体層25が発光する。そして走査電極SCi上に負の壁電圧が蓄積され、維持電極SUi上に正の壁電圧が蓄積される。さらにデータ電極Dk上にも正の壁電圧が蓄積される。ただし書込み期間において書込み放電が起きなかった放電セルでは維持放電は発生せず、初期化期間の終了時における壁電圧が保たれる。次に、走査電極SC1〜SCnに電圧0(V)を印加するとともに維持電極SU1〜SUnに電圧Vsの維持パルスを印加する。すると維持放電を起こした放電セルでは再び維持放電が起こり、維持電極SUi上に負の壁電圧が蓄積され走査電極SCi上に正の壁電圧が蓄積される。以降同様に、階調重みに応じた数の維持パルスを走査電極SC1〜SCnと維持電極SU1〜SUnとに交互に印加し、書込み期間において書込み放電を起こした放電セルで維持放電を継続して発生させて放電セルを点灯させる。   In the subsequent sustain period Ts, a sustain pulse of voltage Vs is applied to scan electrodes SC1 to SCn, and voltage 0 (V) is applied to sustain electrodes SU1 to SUn. Then, a sustain discharge occurs in the discharge cell in which the address discharge has occurred, and the phosphor layer 25 emits light by the ultraviolet rays generated at this time. Then, a negative wall voltage is accumulated on scan electrode SCi, and a positive wall voltage is accumulated on sustain electrode SUi. Further, a positive wall voltage is accumulated on the data electrode Dk. However, the sustain discharge does not occur in the discharge cells in which the address discharge has not occurred in the address period, and the wall voltage at the end of the initialization period is maintained. Next, voltage 0 (V) is applied to scan electrodes SC1 to SCn, and a sustain pulse of voltage Vs is applied to sustain electrodes SU1 to SUn. Then, the sustain discharge occurs again in the discharge cell in which the sustain discharge has occurred, the negative wall voltage is accumulated on the sustain electrode SUi, and the positive wall voltage is accumulated on the scan electrode SCi. In the same manner, sustain pulses of the number corresponding to the gradation weight are alternately applied to scan electrodes SC1 to SCn and sustain electrodes SU1 to SUn, and the sustain discharge is continued in the discharge cells that have caused the address discharge in the address period. To generate a discharge cell.

そして、維持期間の最後には電圧Vrに向かって緩やかに上昇する傾斜波形電圧を走査電極SC1〜SCnに印加して、データ電極Dk上の正の壁電圧を残したまま、走査電極SCi上および維持電極SUi上の壁電圧を弱める。   Then, at the end of the sustain period, a ramp waveform voltage that gradually increases toward voltage Vr is applied to scan electrodes SC1 to SCn, leaving positive wall voltage on data electrode Dk and on scan electrode SCi. The wall voltage on the sustain electrode SUi is weakened.

サブフィールドSF2の初期化期間Tiでは、維持電極SU1〜SUnに電圧Veを、データ電極D1〜Dmに電圧0(V)をそれぞれ印加し、走査電極SC1〜SCnには電圧Vi4に向かって緩やかに下降する傾斜波形電圧を印加する。すると直前のサブフィールドSF1で維持放電を起こした放電セルでは微弱な初期化放電が発生し、走査電極SCi上および維持電極SUi上の壁電圧が弱められる。またデータ電極Dkに対しては、直前の維持放電によって蓄積された過剰な壁電荷が放電され、書込み動作に適した壁電圧に調整される。一方、直前のサブフィールドで維持放電を起こさなかった放電セルについては初期化放電は発生せず、それ以前の壁電圧が保たれる。   In the initialization period Ti of the subfield SF2, the voltage Ve is applied to the sustain electrodes SU1 to SUn, the voltage 0 (V) is applied to the data electrodes D1 to Dm, and the scan electrodes SC1 to SCn are gradually increased toward the voltage Vi4. Apply a falling ramp waveform voltage. Then, a weak initializing discharge is generated in the discharge cell that has caused the sustain discharge in the immediately preceding subfield SF1, and the wall voltage on scan electrode SCi and sustain electrode SUi is weakened. Further, excessive wall charges accumulated by the last sustain discharge are discharged to the data electrode Dk, and adjusted to a wall voltage suitable for the address operation. On the other hand, in the discharge cells that did not cause the sustain discharge in the immediately preceding subfield, the initializing discharge does not occur and the wall voltage before that is maintained.

サブフィールドSF2の書込み期間Twでは、維持電極SU1〜SUnに電圧Veを印加し、走査電極SC1〜SCnには電圧Vcを印加する。   In address period Tw of subfield SF2, voltage Ve is applied to sustain electrodes SU1 to SUn, and voltage Vc is applied to scan electrodes SC1 to SCn.

次に、1ライン目の走査電極SC1に負の電圧Vaの走査パルスを印加する。そして、データ電極D1〜Dmのうち1ライン目に点灯させる放電セルのデータ電極Dkに正の電圧Vdの書込みパルスを印加する。すると書込みパルスを印加した放電セルで書込み放電が起こり、走査電極SC1上に正の壁電圧が蓄積され、維持電極SU1上に負の壁電圧が蓄積され、データ電極Dk上にも負の壁電圧が蓄積される。このようにして、1ライン目に点灯させる放電セルで書込み放電を起こして各電極上に壁電圧を蓄積する書込みが行われる。一方、書込みパルスを印加しなかった1ライン目の放電セルでは書込み放電は発生しない。   Next, a scan pulse with a negative voltage Va is applied to the scan electrode SC1 of the first line. Then, an address pulse of a positive voltage Vd is applied to the data electrode Dk of the discharge cell to be lit on the first line among the data electrodes D1 to Dm. Then, an address discharge occurs in the discharge cell to which the address pulse is applied, a positive wall voltage is accumulated on scan electrode SC1, a negative wall voltage is accumulated on sustain electrode SU1, and a negative wall voltage is also accumulated on data electrode Dk. Is accumulated. In this way, addressing is performed in which the address discharge is caused in the discharge cell to be lit on the first line and the wall voltage is accumulated on each electrode. On the other hand, no address discharge occurs in the discharge cells in the first line to which no address pulse is applied.

次に、2ライン目の走査電極SC2に走査パルスを印加するとともにデータ電極D1〜Dmのうち2ライン目に点灯させる放電セルのデータ電極Dkに書込みパルスを印加する。すると2ライン目に点灯させる放電セルで書込み放電が発生する。以下同様に、走査電極SC3〜SCnに走査パルスを順次印加して、走査電極SCnに至るまで書込みを行う。   Next, a scan pulse is applied to the scan electrode SC2 of the second line, and an address pulse is applied to the data electrode Dk of the discharge cell to be lit on the second line among the data electrodes D1 to Dm. Then, an address discharge is generated in the discharge cell to be lit on the second line. Similarly, scan pulses are sequentially applied to scan electrodes SC3 to SCn, and writing is performed until the scan electrodes SCn are reached.

このようにサブフィールドSF2の書込み期間Twにおいては1ライン毎に書込みを行う。そのため、データ電極Dkを共有するpライン目の放電セルとp+1番目の放電セルとに同じ書込みパルスを印加することで2ライン毎同値書込みを行うことができる。また上記2つの放電セルに独立した書込みパルスを印加することで1ライン毎独立書込みを行うことができる。   Thus, writing is performed for each line in the writing period Tw of the subfield SF2. Therefore, the same address can be written every two lines by applying the same address pulse to the p-th discharge cell and the p + 1-th discharge cell sharing the data electrode Dk. Further, by applying independent address pulses to the two discharge cells, independent address can be performed for each line.

サブフィールドSF2の維持期間Tsの動作は、維持パルスの数を除いてサブフィールドSF1の維持期間の動作と同様であるため説明を省略する。   Since the operation in the sustain period Ts of the subfield SF2 is the same as the operation in the sustain period of the subfield SF1 except for the number of sustain pulses, the description thereof is omitted.

サブフィールドSF3の初期化期間Tiでは、サブフィールドSF2の初期化期間Tiと同様の初期化動作を行う。続く書込み期間Twでは、サブフィールドSF2と同様に、2ライン毎同値書込みおよび1ライン毎独立書込みのいずれかを行う。続く維持期間Tsの動作は、維持パルスの数を除いてサブフィールドSF1、SF2の維持期間の動作と同様である。   In the initialization period Ti of the subfield SF3, the same initialization operation as that in the initialization period Ti of the subfield SF2 is performed. In the subsequent writing period Tw, similarly to the subfield SF2, either the same value writing every two lines or the independent writing every one line is performed. The operation in the subsequent sustain period Ts is the same as the operation in the sustain period of the subfields SF1 and SF2 except for the number of sustain pulses.

サブフィールドSF4〜SF8の動作も維持パルスの数を除いてサブフィールドSF3と同様であり、書込み期間Twでは2ライン毎同値書込みまたは1ライン毎独立書込みを行う。   The operations of the subfields SF4 to SF8 are the same as those of the subfield SF3 except for the number of sustain pulses. In the writing period Tw, the same value writing is performed every two lines or independent writing is performed every line.

このように、サブフィールドのそれぞれの書込み期間において、1つのデータ電極を共有し連続して書込みを行う2つの画素からなる画素対の2つの画素に対して同一の書込み動作を行う2ライン毎同値書込み、または画素対の2つの画素に対して独立した書込み動作を行う1ライン毎独立書込みを行う。   Thus, in each writing period of the subfield, the same value for every two lines performing the same writing operation on two pixels of a pixel pair composed of two pixels which share one data electrode and perform writing successively. Independent writing is performed for each line in which writing or independent writing operation is performed on two pixels of a pixel pair.

なお、本実施の形態において各電極に印加する電圧値は、例えば、電圧Vi1=150(V)、電圧Vi2=340(V)、電圧Vi3=190(V)、電圧Vi4=−160(V)、電圧Va=−180(V)、電圧Vc=−30(V)、電圧Vs=190(V)、電圧Vr=190(V)、電圧Ve=120(V)、電圧Vd=60(V)である。ただしこれらの電圧値は、単に一例を挙げたに過ぎず、パネル10の特性やプラズマディスプレイ装置の仕様等に合わせて、適宜最適な値に設定することが望ましい。   In this embodiment, the voltage values applied to the electrodes are, for example, voltage Vi1 = 150 (V), voltage Vi2 = 340 (V), voltage Vi3 = 190 (V), voltage Vi4 = −160 (V). , Voltage Va = −180 (V), voltage Vc = −30 (V), voltage Vs = 190 (V), voltage Vr = 190 (V), voltage Ve = 120 (V), voltage Vd = 60 (V) It is. However, these voltage values are merely an example, and it is desirable to set them to optimal values as appropriate in accordance with the characteristics of the panel 10 and the specifications of the plasma display device.

次に階調の表示方法について説明する。サブフィールド法においては、1フィールド期間をあらかじめ階調重みの定められた複数のサブフィールドで構成し、放電セルを点灯させるサブフィールドの組合せにより階調を表示している。以下、サブフィールドのそれぞれの点灯または非点灯の組合せを「サブフィールドコード」または単に「コード」と呼び、複数のサブフィールドコードの集合を「コードセット」と呼ぶ。   Next, a gradation display method will be described. In the subfield method, one field period is composed of a plurality of subfields in which gradation weights are determined in advance, and gradation is displayed by a combination of subfields that light discharge cells. Hereinafter, a combination of lighting or non-lighting of each subfield is referred to as “subfield code” or simply “code”, and a set of a plurality of subfield codes is referred to as “codeset”.

なお説明を簡単にするために、黒を表示したときの階調を「0」とし、階調重み「N」に対応する階調を「N」と表記する。また画像信号の値は表示したい階調に等しいとして説明する。   For simplicity, the gradation when black is displayed is “0”, and the gradation corresponding to the gradation weight “N” is expressed as “N”. In the following description, it is assumed that the value of the image signal is equal to the gradation to be displayed.

図4は、1フィールド期間を8個のサブフィールドで構成した場合のコードセットの一例を示す図である。ここで最も左の列に示した数値は階調を示し、その右側にはその階調を表示する際に各サブフィールドで放電セルを点灯させるか否か、すなわちサブフィールドコードを示している。ここで空欄「 」は非点灯、「1」は点灯を示す。例えば図4において、階調「2」を表示するためには、サブフィールドSF2でのみ放電セルを点灯させればよく、この場合のサブフィールドコードは「01000000」である。また階調「14」を表示するためには、サブフィールドSF1、SF2、SF3およびSF5で放電セルを点灯させればよく、この場合のサブフィールドコードは「11101000」である。   FIG. 4 is a diagram illustrating an example of a code set in the case where one field period includes eight subfields. Here, the numerical values shown in the leftmost column indicate gradations, and the right side indicates whether or not the discharge cells are lit in each subfield when displaying the gradations, that is, subfield codes. Here, the blank “” indicates non-lighting, and “1” indicates lighting. For example, in FIG. 4, in order to display the gradation “2”, it is only necessary to light the discharge cell only in the subfield SF2, and the subfield code in this case is “01000000”. In order to display the gradation “14”, the discharge cells may be lit in the subfields SF1, SF2, SF3, and SF5. In this case, the subfield code is “11101000”.

画像を表示するためには、入力した画像信号をサブフィールドコードに変換しなければならないが、本実施の形態においては画像信号からサブフィールドコードへの変換を、変換テーブルを用いるのではなく、以下に説明する基底コードに論理計算を施すことにより実行している。   In order to display an image, the input image signal must be converted into a subfield code. In the present embodiment, conversion from an image signal to a subfield code is not performed using a conversion table. It is executed by applying a logical calculation to the base code described in (1).

基底コードとは、点灯するサブフィールドのうち最も階調重みの大きいサブフィールドの階調重みよりも小さい階調をもつ全てのサブフィールドが点灯するサブフィールドとなるコードである。基底コードはサブフィールドコードの基本となるコードであって、階調重みの小さいサブフィールドから順にひとつずつまたは2つずつ点灯させて生成したコードである。またこのようにして生成したコードセットを基底コードセットと呼ぶ。   The base code is a code in which all subfields having gradations smaller than the gradation weight of the subfield having the largest gradation weight among the subfields to be lit are subfields to be lit. The base code is a code that is a base of the subfield code, and is generated by lighting one by one or two in order from the subfield having the smallest gradation weight. The code set generated in this way is called a base code set.

図5は、本発明の実施の形態における画像表示装置の基底コードセットを示す図であり、NTSC規格で用いられることが多い基底コードセットの一例である。図5に示した基底コードセットは、階調重みの小さいサブフィールドを先頭に、階調重みが順次大きくなるように8個のサブフィールドを配列し、階調重みの小さいサブフィールドから順にひとつずつ点灯させて生成したコードセットである。したがってこの基底コードセットに含まれる基底コードの数は、(1フィールドを構成するサブフィールドの数+1)である。   FIG. 5 is a diagram showing a base code set of the image display apparatus according to the embodiment of the present invention, and is an example of a base code set often used in the NTSC standard. In the base code set shown in FIG. 5, eight subfields are arranged so that gradation weights increase sequentially, starting from the subfield with the smallest gradation weight, and one by one in order from the subfield with the smallest gradation weight. It is a code set generated by lighting. Therefore, the number of base codes included in this base code set is (the number of subfields constituting one field + 1).

図6は、本発明の実施の形態における画像表示装置30の回路ブロック図である。画像表示装置30は、パネル10、画像信号処理回路31、データ電極駆動回路32、走査電極駆動回路33、維持電極駆動回路34、タイミング発生回路35および各回路ブロックに必要な電源を供給する電源回路(図示せず)を備えている。   FIG. 6 is a circuit block diagram of the image display device 30 in the embodiment of the present invention. The image display device 30 includes a panel 10, an image signal processing circuit 31, a data electrode drive circuit 32, a scan electrode drive circuit 33, a sustain electrode drive circuit 34, a timing generation circuit 35, and a power supply circuit that supplies necessary power to each circuit block. (Not shown).

画像信号処理回路31は、画像信号を入力し、階調を表示するためのサブフィールドコードである表示コードを出力する。   The image signal processing circuit 31 inputs an image signal and outputs a display code which is a subfield code for displaying gradation.

データ電極駆動回路32は、m本のデータ電極D1〜Dmのそれぞれに書込みパルス電圧Vdまたは0(V)を印加するためのm個のスイッチ回路32(1)〜32(m)を備えている。そして画像信号処理回路31から出力されたサブフィールドコードをデータ電極D1〜Dmのそれぞれに対応する書込みパルスに変換し、データ電極22のそれぞれに印加する。   The data electrode drive circuit 32 includes m switch circuits 32 (1) to 32 (m) for applying the write pulse voltage Vd or 0 (V) to each of the m data electrodes D1 to Dm. . Then, the subfield code output from the image signal processing circuit 31 is converted into an address pulse corresponding to each of the data electrodes D1 to Dm and applied to each of the data electrodes 22.

ここで、データ電極駆動回路32は、複数個の専用ICを用いて構成されている。このように多数のデータ電極を駆動する駆動回路をIC化することにより回路をコンパクトにまとめることができ、実装面積も小さくなりコストも下げることができる。しかし専用ICの許容電力損失には制限があるので、データ電極駆動回路32の消費電力がこの制限を超えないように抑制しなければならない。   Here, the data electrode drive circuit 32 is configured using a plurality of dedicated ICs. Thus, by making the drive circuit for driving a large number of data electrodes into an IC, the circuit can be made compact, the mounting area can be reduced, and the cost can be reduced. However, since the allowable power loss of the dedicated IC is limited, the power consumption of the data electrode drive circuit 32 must be suppressed so as not to exceed this limit.

タイミング発生回路35は水平同期信号、垂直同期信号に基づき、各回路ブロックの動作を制御する各種のタイミング信号を発生し、それぞれの回路ブロックへ供給する。走査電極駆動回路33は、タイミング信号に基づき図3に示した駆動電圧波形を作成し、走査電極SC1〜SCnのそれぞれに印加する。維持電極駆動回路34は、タイミング信号に基づき図3に示した駆動電圧波形を作成し、維持電極SU1〜SUnのそれぞれに印加する。   The timing generation circuit 35 generates various timing signals for controlling the operation of each circuit block based on the horizontal synchronization signal and the vertical synchronization signal, and supplies them to the respective circuit blocks. Scan electrode drive circuit 33 creates the drive voltage waveform shown in FIG. 3 based on the timing signal, and applies it to each of scan electrodes SC1 to SCn. The sustain electrode drive circuit 34 creates the drive voltage waveform shown in FIG. 3 based on the timing signal and applies it to each of the sustain electrodes SU1 to SUn.

図7は、本発明の実施の形態における画像表示装置30の画像信号処理回路31のブロック図である。画像信号処理回路31は、1H遅延部41、1H遅延部42、2ライン選択部44、2ライン平均部46、2ライン差分部48、基底コードセット記憶部50、差分サブフィールド設定部(以下、「差分SF設定部」と略記する)51、サブフィールド削除部(以下、「SF削除部」と略記する)52、減算部53、平均コード作成部54、差分コード作成部56、表示コード合成部58、上限値設定部59を有する。   FIG. 7 is a block diagram of the image signal processing circuit 31 of the image display device 30 according to the embodiment of the present invention. The image signal processing circuit 31 includes a 1H delay unit 41, a 1H delay unit 42, a 2 line selection unit 44, a 2 line average unit 46, a 2 line difference unit 48, a base code set storage unit 50, a difference subfield setting unit (hereinafter, (Abbreviated as “difference SF setting unit”) 51, subfield deletion unit (hereinafter abbreviated as “SF deletion unit”) 52, subtraction unit 53, average code creation unit 54, difference code creation unit 56, display code synthesis unit 58 and an upper limit setting unit 59.

1H遅延部41、42のそれぞれは、画像信号を1ライン分遅延する。したがって、1H遅延部41は画像信号処理回路31に入力した画像信号を1ライン分遅延した画像信号を出力し、1H遅延部42は2ライン分遅延した画像信号を出力する。そのため入力した画像信号を(p+1)ライン目の画素の画像信号とすると、1H遅延部41から出力される画像信号はpライン目の画素の画像信号であり、1H遅延部42から出力される画像信号は(p−1)ライン目の画素の画像信号である。   Each of the 1H delay units 41 and 42 delays the image signal by one line. Therefore, the 1H delay unit 41 outputs an image signal obtained by delaying the image signal input to the image signal processing circuit 31 by one line, and the 1H delay unit 42 outputs an image signal delayed by two lines. Therefore, if the input image signal is the image signal of the pixel on the (p + 1) line, the image signal output from the 1H delay unit 41 is the image signal of the pixel on the p line, and the image output from the 1H delay unit 42 The signal is an image signal of a pixel on the (p−1) line.

2ライン選択部44は、(p−1)ライン目の画像信号およびpライン目の画像信号を選択するか、またはpライン目の画像信号および(p+1)ライン目の画像信号を選択する。そして本実施の形態においては、選択する画像信号の組み合わせをフィールド毎に切換えている。以下では、2ライン選択部44はpライン目の画像信号および(p+1)ライン目の画像信号を選択するとして説明するが、(p−1)ライン目の画像信号およびpライン目の画像信号を選択する場合も同様である。   The 2-line selection unit 44 selects an image signal of the (p−1) -th line and an image signal of the p-th line, or selects an image signal of the p-th line and an image signal of the (p + 1) -th line. In this embodiment, the combination of image signals to be selected is switched for each field. In the following description, it is assumed that the second line selection unit 44 selects the image signal of the p-th line and the image signal of the (p + 1) -th line, but the image signal of the (p−1) -th line and the image signal of the p-th line are selected. The same applies to the selection.

2ライン平均部46は、列方向に隣接しかつ2ライン毎同値書込みを行う1対の画素に対応する画像信号の平均値を算出し、平均画像信号として出力する。以下の説明では、pライン目の画素の画像信号と(p+1)ライン目の画素の画像信号との平均画像信号を出力する。   The two-line averaging unit 46 calculates an average value of image signals corresponding to a pair of pixels that are adjacent in the column direction and perform the same value writing every two lines, and outputs the average value as an average image signal. In the following description, an average image signal of the image signal of the pixel on the p-th line and the image signal of the pixel on the (p + 1) -th line is output.

2ライン差分部48は、列方向に隣接しかつ2ライン毎同値書込みを行う1対の画素に対応する画像信号の差分値を算出し、差分画像信号として出力する。以下の説明では、pライン目の画素の画像信号から(p+1)ライン目の画素の画像信号を減じた値を差分画像信号として出力する。   The two-line difference unit 48 calculates a difference value between image signals corresponding to a pair of pixels that are adjacent in the column direction and write the same value every two lines, and outputs the difference value as a difference image signal. In the following description, a value obtained by subtracting the image signal of the pixel on the (p + 1) line from the image signal of the pixel on the p line is output as the difference image signal.

基底コードセット記憶部50は、図5に示した基底コードセットと、それに含まれる各基底コードの表示する階調と、各サブフィールドの階調重みとを記憶している。   The base code set storage unit 50 stores the base code set shown in FIG. 5, gradations displayed by the base codes included therein, and gradation weights of the subfields.

差分SF設定部51は、差分画像信号の絶対値(以下、「差分絶対値」と略記する)と各サブフィールドの階調重みとを比較する。そして最も大きい階調重みを持つサブフィールドの階調重みよりも差分絶対値が小さい場合には、差分絶対値に最も近い階調重みを持つサブフィールドを1つ選択し、差分画像信号を表示するための差分表示用サブフィールドとして設定する。また最も大きい階調重みを持つサブフィールドの階調重みよりも差分絶対値が大きい場合には、最も大きい階調重みを持つサブフィールド、または最も大きい階調重みを持つサブフィールドとそれに連続する1以上のサブフィールドからなるサブフィールド群の階調重みの和が差分値の絶対値に最も近い値となるサブフィールド群を1つ選択し、そのサブフィールド群に属するサブフィールドを差分画像信号を表示するための差分表示用サブフィールドとして設定する。ただし後述する所定の上限値を超える数の差分表示用サブフィールドを設定することはできない。   The difference SF setting unit 51 compares the absolute value of the difference image signal (hereinafter abbreviated as “difference absolute value”) with the gradation weight of each subfield. If the difference absolute value is smaller than the gradation weight of the subfield having the largest gradation weight, one subfield having the gradation weight closest to the difference absolute value is selected and the difference image signal is displayed. Set as a sub-field for difference display. Further, when the difference absolute value is larger than the gradation weight of the subfield having the largest gradation weight, the subfield having the largest gradation weight, or the subfield having the largest gradation weight and the 1 continuous thereto. Select one subfield group in which the sum of the gradation weights of the subfield group consisting of the above subfields is the closest to the absolute value of the difference value, and display the difference image signal for the subfield belonging to that subfield group This is set as a subfield for difference display for However, it is not possible to set the number of difference display subfields exceeding a predetermined upper limit value to be described later.

図8は、本発明の実施の形態における画像表示装置30の差分SF設定部51の設定する差分表示用サブフィールドを示す図であり、差分表示用サブフィールド数を制限しない場合を示している。ここで最も左の列に示した数値は差分絶対値を示し、その右側の「A」は2ライン毎同値書込みを行うサブフィールドを、「D」は1ライン毎独立書込みを行う差分表示用サブフィールドをそれぞれ示している。本実施の形態においては、差分絶対値が「44.5」以上の場合には、複数のサブフィールドを差分表示用サブフィールドとして設定する。ここでは、上述したように、階調重みの最も大きいサブフィールドSF8とそれに連続する1以上のサブフィールドからなるサブフィールド群を差分表示用サブフィールドとして設定した。   FIG. 8 is a diagram showing the difference display subfields set by the difference SF setting unit 51 of the image display device 30 according to the embodiment of the present invention, and shows a case where the number of difference display subfields is not limited. Here, the numerical value shown in the leftmost column indicates the absolute difference value, “A” on the right side is a subfield for writing the same value every two lines, and “D” is a sub-display for difference display that performs independent writing for each line. Each field is shown. In the present embodiment, when the difference absolute value is “44.5” or more, a plurality of subfields are set as difference display subfields. Here, as described above, the subfield group including the subfield SF8 having the largest gradation weight and one or more subfields contiguous thereto is set as the difference display subfield.

「a」以上「b」未満を「a」〜「b」と略記すると、具体的には、差分絶対値が「0」〜「1.5」では差分表示用サブフィールドを設定しない。しかし差分絶対値が「1.5」〜「2.5」ではサブフィールドSF2を、差分絶対値が「2.5」〜「4」ではサブフィールドSF3を、差分絶対値が「4」〜「6.5」ではサブフィールドSF4を、差分絶対値が「6.5」〜「10.5」ではサブフィールドSF5を、差分絶対値が「10.5」〜「17」ではサブフィールドSF6を、差分絶対値が「17」〜「27.5」ではサブフィールドSF7を、差分絶対値が「27.5」〜「44.5」ではサブフィールドSF8を、それぞれ差分表示用サブフィールドとして設定する。また差分絶対値が「44.5」〜「61.5」ではサブフィールドSF7〜SF8を、差分絶対値が「61.5」〜「72」ではサブフィールドSF6〜SF8を、差分絶対値が「72」〜「78.5」ではサブフィールドSF5〜SF8を、差分絶対値が「78.5」〜「82.5」ではサブフィールドSF4〜SF8を、差分絶対値が「82.5」〜「85」ではサブフィールドSF3〜SF8を、差分絶対値が「82.5」以上ではサブフィールドSF2〜SF8を、それぞれ差分表示用サブフィールドとして設定する。   When “a” or more and less than “b” are abbreviated as “a” to “b”, specifically, the difference display subfield is not set when the difference absolute value is “0” to “1.5”. However, when the difference absolute value is “1.5” to “2.5”, the subfield SF2 is selected, when the difference absolute value is “2.5” to “4”, the subfield SF3 is set, and the difference absolute value is “4” to “4”. 6.5 ”represents the subfield SF4, the difference absolute value“ 6.5 ”to“ 10.5 ”represents the subfield SF5, the difference absolute value“ 10.5 ”to“ 17 ”represents the subfield SF6, When the absolute difference value is “17” to “27.5”, the subfield SF7 is set as the subfield SF for difference display, and when the absolute difference value is “27.5” to “44.5”, the subfield SF8 is set. When the difference absolute value is “44.5” to “61.5”, the subfields SF7 to SF8 are displayed. When the difference absolute value is “61.5” to “72”, the subfields SF6 to SF8 are displayed. 72 ”to“ 78.5 ”, the subfields SF5 to SF8 are subtracted, and the difference absolute values“ 78.5 ”to“ 82.5 ”are the subfields SF4 to SF8, and the difference absolute values are“ 82.5 ”to“ 8 ”. The subfields SF3 to SF8 are set as difference display subfields when the difference absolute value is “82.5” or more.

差分表示用サブフィールドで2ライン毎同値書込みを行う1対の画素を画素対と定義すると、本実施の形態では、画素対のそれぞれにおいて1ライン毎独立書込みを行うサブフィールドを、1つのサブフィールド、または最も大きい階調重みを持つサブフィールドとそれに連続する1以上のサブフィールドに限定している。なお本実施の形態においては、図3に示したように、サブフィールドSF1の書込み期間Twではデータ電極Dkを共有するpライン目の放電セルとp+1番目の放電セルとに同時に走査パルスが印加される。そのため図8に示したように、サブフィールドSF1を差分表示用サブフィールドに設定することはできない。   If a pair of pixels for which the same-value writing is performed every two lines in the sub-field for difference display is defined as a pixel pair, in this embodiment, the sub-field for performing the independent writing for each line in each pixel pair is defined as one sub-field. Or a subfield having the largest gradation weight and one or more subfields contiguous thereto. In the present embodiment, as shown in FIG. 3, in the address period Tw of the subfield SF1, a scan pulse is simultaneously applied to the pth discharge cell and the p + 1th discharge cell sharing the data electrode Dk. The Therefore, as shown in FIG. 8, the subfield SF1 cannot be set as the difference display subfield.

ここで差分表示用サブフィールド以外のサブフィールドは、平均画像信号を表示するためのサブフィールドとして用いられる。   Here, subfields other than the difference display subfield are used as subfields for displaying the average image signal.

SF削除部52は、基底コードセットから全ての差分表示用サブフィールドを削除したコードセット、すなわち全ての基底コードに対して全ての差分表示用サブフィールドを「0」に置き換えた基底コードセットを削除済み基底コードセットとして作成する。以下、差分表示用サブフィールドを削除した基底コードおよび基底コードセットを、それぞれ削除済み基底コードおよび削除済み基底コードセットと呼称する。図9A〜図9Cは、本発明の実施の形態における画像表示装置30の削除済み基底コードセットの一例であり、図9Aは差分表示用サブフィールドがサブフィールドSF7の場合の削除済み基底コードセットを示し、図9Bは差分表示用サブフィールドがサブフィールドSF6〜SF8の場合の削除済み基底コードセットを示し、図9Cは差分表示用サブフィールドがサブフィールドSF8の場合の削除済み基底コードセットを示している。   The SF deletion unit 52 deletes all the difference display subfields from the base code set, that is, deletes the base code set in which all the difference display subfields are replaced with “0” for all the base codes. Create a complete base code set. Hereinafter, the base code and the base code set from which the difference display subfield is deleted are referred to as a deleted base code and a deleted base code set, respectively. 9A to 9C are examples of the deleted base code set of the image display device 30 according to the embodiment of the present invention. FIG. 9A shows the deleted base code set when the difference display subfield is the subfield SF7. FIG. 9B shows a deleted base code set when the difference display subfield is subfields SF6 to SF8, and FIG. 9C shows a deleted base code set when the difference display subfield is subfield SF8. Yes.

減算部53は、全ての差分表示用サブフィールドの階調重みの和を求める。そしてその和の1/2を平均画像信号から減じた値をpライン目および(p+1)ライン目の画素の画像信号として出力する。また差分SF設定部51が差分表示用サブフィールドを設定しなかった場合には画像信号の平均値をそのままpライン目および(p+1)ライン目の画素の画像信号として出力する。ここで差分表示用サブフィールドの階調重みの和の1/2を平均画像信号から減じた値が負の値にならないように、また差分表示用サブフィールドの階調重みの和の1/2を平均画像信号に加算した値が表示可能な最大の階調を超えないように、差分表示用サブフィールドが設定されていることが望ましい。   The subtracting unit 53 obtains the sum of gradation weights of all the difference display subfields. Then, a value obtained by subtracting 1/2 of the sum from the average image signal is output as an image signal of pixels on the p-th line and the (p + 1) -th line. When the difference SF setting unit 51 does not set the difference display subfield, the average value of the image signal is output as it is as the image signal of the pixels on the p-th line and the (p + 1) -th line. Here, a value obtained by subtracting ½ of the sum of gradation weights of the subfield for difference display from the average image signal does not become a negative value, and ½ of the sum of gradation weights of the subfield for difference display. The difference display subfield is preferably set so that the value obtained by adding to the average image signal does not exceed the maximum displayable gradation.

平均コード作成部54は、削除済み基底コードセットを用いて、減算部53から出力される画像信号をサブフィールドコードに変換する。例えば差分表示用サブフィールドがサブフィールドSF7であれば、平均コード作成部54から出力されるサブフィールドコードは「XXXXXX0X」である。また例えば差分表示用サブフィールドがサブフィールドSF6〜SF8の場合には、平均コード作成部54から出力されるサブフィールドコードは「XXXXX000」である。ただし「0」は非点灯を示し、「X」は点灯および非点灯のいずれかを示す。   The average code creation unit 54 converts the image signal output from the subtraction unit 53 into a subfield code using the deleted base code set. For example, if the difference display subfield is the subfield SF7, the subfield code output from the average code creation unit 54 is “XXXXXXX0X”. For example, when the subfield for difference display is subfields SF6 to SF8, the subfield code output from the average code creation unit 54 is “XXXXXX000”. However, “0” indicates non-lighting, and “X” indicates either lighting or non-lighting.

そして平均コード作成部54は、SF削除部52から出力される削除済み基底コードセットを用いて、減算部53から出力される画像信号をサブフィールドコードに変換する。   Then, the average code creation unit 54 converts the image signal output from the subtraction unit 53 into a subfield code using the deleted base code set output from the SF deletion unit 52.

差分コード作成部56は、全ての差分表示用サブフィールドに対するサブフィールドコードを差分画像信号の符号にもとづき作成する。例えば差分表示用サブフィールドがサブフィールドSF7であり差分画像信号の符号が正符号であれば、差分コード作成部56はpライン目の画素の画像信号に対してサブフィールドSF7を点灯とするサブフィールドコード「−−−−−−1−」を作成し、(p+1)ライン目の画素の画像信号に対してサブフィールドSF7を非点灯とするサブフィールドコード「−−−−−−0−」を作成する。ここで「−」は差分表示用サブフィールド以外のサブフィールドに対応するビットを示す。また差分表示用サブフィールドがサブフィールドSF7であり差分画像信号の符号が負符号であれば、差分コード作成部56はpライン目の画素の画像信号に対してサブフィールドSF7を非点灯とするサブフィールドコード「−−−−−−0−」を出力し、(p+1)ライン目の画素の画像信号に対してサブフィールドSF7を点灯するサブフィールドコード「−−−−−−1−」を出力する。   The difference code creation unit 56 creates subfield codes for all the difference display subfields based on the sign of the difference image signal. For example, if the difference display subfield is the subfield SF7 and the sign of the difference image signal is a positive sign, the difference code creation unit 56 turns on the subfield SF7 for the image signal of the pixel on the p-th line. A code “−−−−−− 1−” is created, and a subfield code “−−−−−−−−” is set to turn off the subfield SF7 for the image signal of the pixel on the (p + 1) th line. create. Here, “−” indicates a bit corresponding to a subfield other than the subfield for differential display. If the difference display subfield is the subfield SF7 and the sign of the difference image signal is a negative sign, the difference code creation unit 56 sets the subfield SF7 to non-lighting with respect to the image signal of the pixel on the p-th line. The field code “−−−−−−−−” is output, and the subfield code “−−−−−− 1−” that lights the subfield SF7 is output for the image signal of the pixel on the (p + 1) -th line. To do.

また、例えば差分表示用サブフィールドがサブフィールドSF6〜SF8でありかつ差分画像信号が正符号であれば、差分コード作成部56はpライン目の画素の画像信号に対してサブフィールドSF6〜SF8を点灯とするサブフィールドコード「−−−−−111」を出力し、(p+1)ライン目の画素の画像信号に対してサブフィールドSF6〜SF8を非点灯とするサブフィールドコード「−−−−−000」を出力する。また差分表示用サブフィールドがサブフィールドSF6〜SF8でありかつ差分画像信号が負符号であれば、差分コード作成部56はpライン目の画素の画像信号に対してサブフィールドSF6〜SF8を非点灯とするサブフィールドコード「−−−−−000」を出力し、(p+1)ライン目の画素の画像信号に対してサブフィールドSF6〜SF8を点灯するサブフィールドコード「−−−−−111」を出力する。   For example, if the difference display subfield is subfield SF6 to SF8 and the difference image signal is a positive sign, the difference code creation unit 56 sets the subfields SF6 to SF8 to the image signal of the pixel on the p-th line. The subfield code “----- 111” for lighting is output, and the subfield codes “-----” for not lighting the subfields SF6 to SF8 for the image signal of the pixel on the (p + 1) -th line. 000 "is output. If the difference display subfield is subfield SF6 to SF8 and the difference image signal is a negative sign, the difference code creation unit 56 does not light the subfields SF6 to SF8 for the image signal of the pixel on the p-th line. Sub-field code “----- 000” is output, and sub-field code “----- 111” for lighting sub-fields SF6 to SF8 for the image signal of the pixel on the (p + 1) -th line is output. Output.

こうして差分コード作成部56は、1ライン毎独立書込みを行うサブフィールドで、画素対の2つの画素の一方を点灯させて、2つの画素に対する画像信号の差分値を表示するためのサブフィールドコードを作成する。   In this way, the difference code creation unit 56 is a subfield that performs independent writing for each line, and turns on one of the two pixels of the pixel pair to display a subfield code for displaying the difference value of the image signal for the two pixels. create.

なお、平均コード作成部54の出力と差分コード作成部56の出力とを合成する際に論理和を用いることを見越して、差分コード作成部56は、「−」に対応するビットを「0」に置き換えて出力する。   Note that the difference code creation unit 56 sets the bit corresponding to “−” to “0” in anticipation of using a logical sum when combining the output of the average code creation unit 54 and the output of the difference code creation unit 56. Replace with and output.

表示コード合成部58は、平均コード作成部54が変換したサブフィールドコードと差分コード作成部56が作成したサブフィールドコードとを合成して表示コードを作成する。   The display code synthesis unit 58 creates a display code by synthesizing the subfield code converted by the average code creation unit 54 and the subfield code created by the difference code creation unit 56.

本実施の形態においては、表示コード合成部58は、平均コード作成部54から出力されるpライン目の画素のサブフィールドコードと差分コード作成部56から出力されるpライン目の画素のサブフィールドコードとの論理和を実際の画像表示に用いるpライン目の画素の表示コードとして出力する。また、平均コード作成部54から出力される(p+1)ライン目の画素のサブフィールドコードと差分コード作成部56から出力される(p+1)ライン目の画素のサブフィールドコードとの論理和を実際の画像表示に用いる(p+1)ライン目の画素の表示コードとして出力する。   In the present embodiment, the display code synthesizing unit 58 includes the p-line pixel subfield code output from the average code generation unit 54 and the p-line pixel subfield output from the difference code generation unit 56. A logical sum with the code is output as a display code of the pixel on the p-th line used for actual image display. Further, the logical sum of the subfield code of the pixel on the (p + 1) line output from the average code generator 54 and the subfield code of the pixel on the (p + 1) line output from the difference code generator 56 is actually calculated. This is output as a display code for the pixel on the (p + 1) -th line used for image display.

上限値設定部59は、差分SF設定部51が差分表示用サブフィールドとして設定できるサブフィールド数の上限値を、所定の上限値(以下、「差分SF上限値」と呼称する)として設定する。   Upper limit setting unit 59 sets the upper limit of the number of subfields that can be set as difference display subfields by difference SF setting unit 51 as a predetermined upper limit (hereinafter referred to as “difference SF upper limit”).

差分SF設定部51が、各サブフィールドの階調重みまたはサブフィールド群の階調重みの和と差分絶対値とを比較し、1つまたは複数のサブフィールドを差分表示用サブフィールドとして設定することにより、差分絶対値が1つのサブフィールドの階調重みより大きい場合であっても忠実に階調表示を行うことができる。しかしながら差分表示用サブフィールドの数を増やすと2ライン毎同値書込みを行うサブフィールドの数が減る。そのためデータ電極のそれぞれに印加する書込みパルスの数が増加し、容量を充放電する回数も増加してデータ電極駆動回路の消費電力が増える傾向にある。   The difference SF setting unit 51 compares the gradation weight of each subfield or the sum of the gradation weights of the subfield group with the difference absolute value, and sets one or more subfields as a difference display subfield. Thus, even when the difference absolute value is larger than the gradation weight of one subfield, gradation display can be performed faithfully. However, if the number of sub-fields for difference display is increased, the number of sub-fields for writing the same value every two lines is reduced. For this reason, the number of address pulses applied to each of the data electrodes increases, the number of times of charging / discharging the capacity also increases, and the power consumption of the data electrode driving circuit tends to increase.

上限値設定部59は、データ電極駆動回路の消費電力が増えすぎるのを防止するために設けられている。データ電極駆動回路の消費電力は、上述したように、データ電極のそれぞれに印加する電圧の変化の回数が多くなると大きくなる。加えて隣接するデータ電極に印加する電圧が逆位相で変化するとさらに大きくなる。このような関係から本実施の形態においては、表示コード合成部58から出力される表示コードの各ビットに対して、上下および左右の画素の排他的論理和の総和を計算することにより、データ電極駆動回路の消費電力を推定する。そして、データ電極駆動回路の消費電力の推定値が小さいときは差分SF上限値を大きい値に設定し、データ電極駆動回路の消費電力の推定値が大きくなると差分SF上限値を小さい値に設定する。すなわち、データ電極の駆動回路の消費電力の推定値が大きい場合の所定の上限値を、データ電極の駆動回路の消費電力の推定値が小さい場合の所定の上限値よりも小さい値に設定する。このように、1ライン毎独立書込みを行うサブフィールドの数を所定の上限値以下に制限する。   The upper limit setting unit 59 is provided to prevent the power consumption of the data electrode driving circuit from increasing excessively. As described above, the power consumption of the data electrode drive circuit increases as the number of changes in the voltage applied to each data electrode increases. In addition, when the voltage applied to the adjacent data electrode changes in the opposite phase, it further increases. From this relationship, in the present embodiment, the data electrode is calculated by calculating the sum of exclusive OR of the upper and lower and left and right pixels for each bit of the display code output from the display code synthesizing unit 58. Estimate the power consumption of the drive circuit. When the estimated value of power consumption of the data electrode driving circuit is small, the differential SF upper limit value is set to a large value, and when the estimated value of power consumption of the data electrode driving circuit is large, the differential SF upper limit value is set to a small value. . That is, the predetermined upper limit value when the estimated power consumption value of the data electrode driving circuit is large is set to a value smaller than the predetermined upper limit value when the estimated power consumption value of the data electrode driving circuit is small. In this way, the number of subfields on which independent writing is performed for each line is limited to a predetermined upper limit value or less.

差分SF設定部51は差分SF上限値を入力し、差分SF上限値を超えない範囲で差分表示用サブフィールドを設定する。本実施の形態においては、階調重みの小さいサブフィールドから順に1ライン毎独立書込みを禁止することにより、1ライン毎独立書込みを行うサブフィールドの数を所定の上限値以下に制限する。   The difference SF setting unit 51 inputs the difference SF upper limit value, and sets the difference display subfield within a range not exceeding the difference SF upper limit value. In the present embodiment, the number of subfields for which independent writing is performed for each line is limited to a predetermined upper limit value or less by prohibiting independent writing for each line in order from the subfield having the smallest gradation weight.

図10は、本発明の実施の形態における画像表示装置30の差分表示用サブフィールドの制限を示す図であり、「A」は2ライン毎同値書込みを行うサブフィールドを、「D」は1ライン毎独立書込みを行う差分表示用サブフィールドをそれぞれ示している。なお図10においては、図8の最も左の列に示した差分絶対値の欄を省略した。   FIG. 10 is a diagram showing the limitation on the sub-field for differential display of the image display device 30 according to the embodiment of the present invention, where “A” is a sub-field for writing the same value every two lines, and “D” is one line. Each sub-field for differential display for performing independent writing is shown. In FIG. 10, the difference absolute value column shown in the leftmost column of FIG. 8 is omitted.

データ電極駆動回路の消費電力の推定値が小さく差分SF上限値が「7」であれば、図8と同様に、差分絶対値が「82.5」以上でサブフィールドSF2〜SF8の7個のサブフィールドを差分表示用サブフィールドとして設定する。しかしデータ電極駆動回路の消費電力の推定値が大きくなり、例えば差分SF上限値が「3」であれば、サブフィールドSF1〜SF5の1ライン毎独立書込みが禁止される。そのため差分絶対値が「10.5」未満では差分表示用サブフィールドを設定しない。また差分絶対値が「61.5」以上ではサブフィールドSF6〜SF8を差分表示用サブフィールドとして設定する。ただし差分絶対値がこの間では図8と同様に差分表示用サブフィールドを設定することができる。   If the estimated value of power consumption of the data electrode driving circuit is small and the difference SF upper limit value is “7”, the difference absolute value is “82.5” or more and the seven subfields SF2 to SF8 are the same as in FIG. Set the subfield as a subfield for differential display. However, if the estimated value of the power consumption of the data electrode driving circuit becomes large and, for example, the difference SF upper limit value is “3”, independent writing for each line in the subfields SF1 to SF5 is prohibited. Therefore, if the difference absolute value is less than “10.5”, the difference display subfield is not set. When the difference absolute value is “61.5” or more, the subfields SF6 to SF8 are set as the difference display subfields. However, the difference display subfield can be set in the same manner as in FIG.

またデータ電極駆動回路の消費電力の推定値がさらに大きくなり、差分SF上限値が「1」となると、サブフィールドSF1〜SF7の1ライン毎独立書込みが禁止される。そのため差分絶対値が「27.5」未満では差分表示用サブフィールドを設定できない。また差分絶対値が「27.5」以上ではサブフィールドSF8のみを差分表示用サブフィールドとして設定することができる。   When the estimated value of the power consumption of the data electrode driving circuit is further increased and the difference SF upper limit value is “1”, independent writing for each line of the subfields SF1 to SF7 is prohibited. Therefore, the difference display subfield cannot be set if the difference absolute value is less than “27.5”. When the difference absolute value is “27.5” or more, only the subfield SF8 can be set as a subfield for difference display.

このように、階調重みの小さいサブフィールドから順に1ライン毎独立書込みを禁止することにより、画像表示品質の低下を極力抑えつつデータ電極駆動回路の消費電力を効率よく削減することができる。   As described above, by prohibiting independent writing for each line in order from the subfield having the smallest gradation weight, the power consumption of the data electrode driving circuit can be efficiently reduced while suppressing the deterioration of the image display quality as much as possible.

次に画像信号処理回路31の動作について説明する。図11A〜図11Gは、本発明の実施の形態における画像表示装置の画像信号処理回路31の動作を説明するための図である。以下では画像信号の一例として、図11Aに示した斜め線を表示する画像信号を入力した場合について説明する。   Next, the operation of the image signal processing circuit 31 will be described. 11A to 11G are diagrams for explaining the operation of the image signal processing circuit 31 of the image display device according to the embodiment of the present invention. Hereinafter, as an example of the image signal, a case where the image signal for displaying the diagonal line illustrated in FIG. 11A is input will be described.

仮に全てのサブフィールドで2ライン毎同値書込みを行ったと仮定すると、図11Bに示したように粗い階段状の線として表示されることになり、垂直解像度が大幅に低下する。また図11Aに示した斜め線よりも線幅の細い斜め線に対しては点線として表示される。また細い水平線であれば表示されなくなることもある。これは、2ライン毎同値書込みを行う場合に、一方のライン(図11Bでは奇数ライン)の情報のみを表示し、他方のライン(図11Bでは偶数ライン)の情報が表示されないために発生する。   If it is assumed that the same value is written every two lines in all the subfields, it is displayed as a rough step-like line as shown in FIG. 11B, and the vertical resolution is greatly reduced. In addition, an oblique line having a line width smaller than the oblique line shown in FIG. 11A is displayed as a dotted line. If it is a thin horizontal line, it may not be displayed. This occurs because, when writing the same value every two lines, only the information of one line (odd line in FIG. 11B) is displayed and the information of the other line (even line in FIG. 11B) is not displayed.

2ライン平均部46は、このような情報の欠落を防ぐために設けられている。pライン目の画素の画像信号と(p+1)ライン目の画素の画像信号との平均値を算出し、それらをpライン目および(p+1)ライン目の画素の画像信号とすると、図11Cに示したように情報の欠落を防ぐことはできる。しかしこのままでは垂直解像度の不足は改善されない。   The two-line averaging unit 46 is provided to prevent such information loss. FIG. 11C shows an average value of the image signal of the pixel on the p-th line and the image signal of the pixel on the (p + 1) -th line, which is the image signal of the pixel on the p-th line and the (p + 1) -th line. As described above, it is possible to prevent the loss of information. However, the shortage of vertical resolution will not be improved if it remains as it is.

本実施の形態においては垂直解像度の不足を補うために、差分画像信号にもとづき差分表示用サブフィールドを設定し、この差分表示用サブフィールドで1ライン毎独立書込みを行う。そしてそれ以外のサブフィールドで2ライン毎同値書込みを行う。   In the present embodiment, in order to compensate for the lack of vertical resolution, a difference display subfield is set based on the difference image signal, and independent writing is performed for each line in the difference display subfield. Then, the same value is written every two lines in the other subfields.

図11Eは、差分画像信号の符号を示している。そして差分コード作成部56は差分表示用サブフィールドにおいて、図11Eで「+」と示した画素で点灯、「−」と示した画素で非点灯とするサブフィールドコードを作成する。その結果、差分表示用サブフィールドが設定された画素では、差分表示用サブフィールドにおいて図11Fに示した画像が表示される。   FIG. 11E shows the sign of the difference image signal. Then, the difference code creation unit 56 creates a sub-field code that turns on the pixel indicated by “+” in FIG. 11E and turns off the pixel indicated by “−” in the difference display subfield. As a result, in the pixel for which the difference display subfield is set, the image shown in FIG. 11F is displayed in the difference display subfield.

図11Fに示した画像を後で合成することを見越して、減算部53で、差分表示用サブフィールドが設定された画素の平均画像信号から差分表示用サブフィールドの階調重みの総和の1/2を減じる。その結果、差分表示用サブフィールド以外のサブフィールドで、図11Dに示した画像が表示される。   In anticipation of combining the image shown in FIG. 11F later, the subtracting unit 53 calculates 1 / of the sum of the gradation weights of the difference display subfield from the average image signal of the pixels for which the difference display subfield is set. Decrease 2. As a result, the image shown in FIG. 11D is displayed in subfields other than the difference display subfield.

したがって、平均コード作成部54から出力されるサブフィールドコードと差分コード作成部56から出力されるサブフィールドコードとを合成することにより、図11Gに示したように、もとの画像信号の垂直解像度を大きく損なうことなく、斜め線を表示することができる。   Therefore, by synthesizing the subfield code output from the average code generator 54 and the subfield code output from the difference code generator 56, as shown in FIG. 11G, the vertical resolution of the original image signal is obtained. Diagonal lines can be displayed without greatly detracting from.

このようにして、差分表示用サブフィールドを用いて垂直解像度の低下を抑制しつつ、差分表示用サブフィールド以外のサブフィールドで2ライン毎同値書込みを行うことができるので、データ電極駆動回路の電力を抑制することができる。   In this way, it is possible to write the same value every two lines in subfields other than the difference display subfield while suppressing the reduction in vertical resolution by using the difference display subfield. Can be suppressed.

次に、平均コード作成部54の構成について詳細に説明する。   Next, the configuration of the average code creation unit 54 will be described in detail.

図12は、本発明の実施の形態における画像表示装置30の平均コード作成部54のブロック図である。平均コード作成部54は、属性検出部62、基底コード選択部64、ルール生成部66、上下コード生成部70、出力コード選択部80を有する。   FIG. 12 is a block diagram of average code creation unit 54 of image display device 30 in the embodiment of the present invention. The average code creation unit 54 includes an attribute detection unit 62, a base code selection unit 64, a rule generation unit 66, an upper / lower code generation unit 70, and an output code selection unit 80.

属性検出部62は、画像信号とそれを表示する画素の位置との関係を特定するとともに、各画素に対応する画像信号の時間微分、空間微分等に基づき、動画領域・静止画領域の検出、明るさが変化する画像の輪郭部の検出等を行う。そしてそれらを各画素に対応する画像信号の属性として出力する。   The attribute detection unit 62 identifies the relationship between the image signal and the position of the pixel that displays the image signal, and detects a moving image region / still image region based on time differentiation, spatial differentiation, and the like of the image signal corresponding to each pixel. Detection of an outline portion of an image whose brightness changes is performed. These are output as attributes of the image signal corresponding to each pixel.

基底コード選択部64は、平均コード作成部54に入力した画像信号の階調(以下、「入力階調」と呼称する)と削除済み基底コードそれぞれの階調とを比較し、入力階調を超えかつ最も近い階調をもつ削除済み基底コードを上階調基底コードとして出力する。   The base code selection unit 64 compares the gradation of the image signal input to the average code creation unit 54 (hereinafter referred to as “input gradation”) with the gradation of each deleted base code, and determines the input gradation. The deleted basis code having the closest and exceeding gradation is output as the upper gradation basis code.

ルール生成部66は、画像信号の属性に基づき上階調基底コードに非点灯サブフィールドを追加して新たにサブフィールドコードを生成するためのルールを生成する。しかし無制限に非点灯サブフィールドを追加することはできない。例えば全てのサブフィールドを非点灯サブフィールドとして生成されたコードの階調は「0」となるが、このようなルールは許されない。また階調重みの大きいサブフィールドに多くの非点灯サブフィールドを追加することはできない。   The rule generation unit 66 generates a rule for newly generating a subfield code by adding a non-lighting subfield to the upper gradation base code based on the attribute of the image signal. However, unlimited non-lit subfields cannot be added. For example, the gradation of a code generated with all subfields as non-lighting subfields is “0”, but such a rule is not allowed. In addition, many non-lighting subfields cannot be added to a subfield having a large gradation weight.

ルール生成部66で生成が許されるルールは、上階調基底コードの階調より小さく、かつ最も近い階調をもつ削除済み基底コードの階調(下階調基底コード)以上の階調をもつコードを生成するルールである。ルール生成部66で生成されるルールは、詳細は後述するが、1つめに追加する非点灯サブフィールドに関するルール、2つめに追加する非点灯サブフィールドに関するルール、非点灯を禁止するサブフィールドに関するルールで記述される。   A rule that is allowed to be generated by the rule generation unit 66 has a gradation that is smaller than the gradation of the upper gradation base code and has a gradation equal to or higher than the gradation of the deleted base code (lower gradation base code) having the closest gradation. It is a rule that generates code. The rules generated by the rule generation unit 66 will be described in detail later, but the rules relating to the first non-lighting subfield added, the rules relating to the second non-lighting subfield added, and the rules relating to the subfield prohibiting non-lighting. It is described by.

上下コード生成部70は、基底コード選択部64で選択した上階調基底コードにルール生成部66で生成したルールを適用して、入力階調より大きくかつ最も近い階調をもつ上階調コード、および入力階調以下でかつ最も近い階調をもつ下階調コードを生成する。   The upper / lower code generation unit 70 applies the rule generated by the rule generation unit 66 to the upper gradation base code selected by the base code selection unit 64, so that the upper gradation code having the closest gradation larger than the input gradation , And the lower gradation code having the closest gradation below the input gradation.

本実施の形態においては、上下コード生成部70は、中間コード生成部72と、上下コード選択部74とを有する。   In the present embodiment, the upper and lower code generation unit 70 includes an intermediate code generation unit 72 and an upper and lower code selection unit 74.

中間コード生成部72は、上階調基底コードにルール生成部66で生成したルールを適用して画像表示に使用するコードを生成する。こうして生成されたコードを「中間コード」と呼称する。また中間コードにもとの上階調基底コードを加えたコードセットを「中間コードセット」と称する。   The intermediate code generation unit 72 generates a code to be used for image display by applying the rule generated by the rule generation unit 66 to the upper gradation base code. The code generated in this way is called an “intermediate code”. A code set obtained by adding the upper tone base code to the intermediate code is referred to as an “intermediate code set”.

図13A〜図13Cは、本発明の実施の形態における画像表示装置のルールにより生成される中間コードセットの一例を示す図である。図13Aは、1つめに追加する非点灯サブフィールドに関するルール「非点灯サブフィールドを1つ追加する」というルールを削除済み基底コード「11111000」に適用して生成した中間コードセットを示す図である。この例では基底コードに5つの点灯サブフィールドSF1〜SF5が存在するので、このうちの1つを非点灯サブフィールドに変更することにより5個の中間コードが得られる。ただし中間コード「11110000」は削除済み基底コードに等しく、それ以外の4個のコードが新たに生成された中間コードである。   FIG. 13A to FIG. 13C are diagrams illustrating an example of an intermediate code set generated according to the rule of the image display device according to the embodiment of the present invention. FIG. 13A is a diagram showing an intermediate code set generated by applying the rule “add one non-lighting subfield” to the deleted base code “11111000” regarding the first non-lighting subfield to be added. . In this example, since there are five lighting subfields SF1 to SF5 in the base code, five intermediate codes are obtained by changing one of them to the non-lighting subfield. However, the intermediate code “11110000” is equal to the deleted base code, and the other four codes are newly generated intermediate codes.

図13Bは、1つめに追加する非点灯サブフィールドに関するルール「非点灯サブフィールドを1つ追加する」に加えて、2つめに追加する非点灯サブフィールドに関するルール「新たに生成された中間コードのうちで階調の最も小さいコードのサブフィールドSF2に非点灯サブフィールドを追加する」というルールを、削除済み基底コード「11111000」に適用して生成した中間コードセットを示す図である。この例では5個の中間コードが新たに生成される。   FIG. 13B shows, in addition to the rule “add one non-lighting subfield” regarding the non-lighting subfield to be added first, the rule “non-lighting subfield to be added second” of the newly generated intermediate code It is a figure which shows the intermediate code set produced | generated by applying the rule "a non-lighting subfield is added to subfield SF2 of the code | cord | chord with the smallest gradation among them" to the deleted base code "11111000". In this example, five intermediate codes are newly generated.

図13Cは、1つめに追加する非点灯サブフィールドに関するルール「非点灯サブフィールドを1つ追加する」に加えて、非点灯を禁止するサブフィールドに関するルール、「サブフィールドSF1、SF2の非点灯を禁止する」というルールを削除済み基底コード「11111000」に適用して生成した中間コードセットを示す図である。この例では2個の中間コードが新たに生成される。   In FIG. 13C, in addition to the rule “add one non-lighting subfield” regarding the non-lighting subfield to be added first, the rule regarding the subfield prohibiting non-lighting, “non-lighting of subfields SF1 and SF2”. It is a figure which shows the intermediate code set produced | generated by applying the rule of "prohibit" to the deleted base code "11111000". In this example, two intermediate codes are newly generated.

このように中間コード生成部72は、基底コード選択部64が生成した上階調基底コードにルール生成部66で生成されたルールを適用して中間コードセットを生成する。   In this way, the intermediate code generation unit 72 generates an intermediate code set by applying the rules generated by the rule generation unit 66 to the upper gradation base code generated by the base code selection unit 64.

上下コード選択部74は、中間コード生成部72で生成した中間コードセットに含まれるコードそれぞれの階調と入力階調とを比較して、入力階調より大きくかつ最も近い階調をもつコードを上階調コードとして選択し出力する。また入力階調以下でかつ最も近い階調をもつコードを下階調コードとして選択し出力する。   The upper and lower code selection unit 74 compares the gradation of each code included in the intermediate code set generated by the intermediate code generation unit 72 with the input gradation, and selects a code having a gradation larger than the input gradation and closest. Select and output as upper gradation code. In addition, the code having the closest gradation below the input gradation is selected and output as the lower gradation code.

出力コード選択部80は、入力階調に、誤差およびディザ成分を加算して表示すべき階調を求め、上階調コードおよび下階調コードのうち表示すべき階調に近い階調重みをもつコードを選択する。加えて、その差を誤差として周辺画素に拡散する。   The output code selection unit 80 adds the error and dither component to the input gradation to obtain the gradation to be displayed, and selects the gradation weight close to the gradation to be displayed among the upper gradation code and the lower gradation code. Select the code you have. In addition, the difference is diffused to surrounding pixels as an error.

出力コード選択部80は、ディザ選択部82と、誤差拡散部84と、出力コード決定部86とを有する。   The output code selection unit 80 includes a dither selection unit 82, an error diffusion unit 84, and an output code determination unit 86.

ディザ選択部82は、画像信号およびその属性に基づき、記憶している複数のディザパターンの中から1つのディザパターンを選択する。また対応する画像信号の画素の位置に基づき、選択したディザパターンの対応するディザ要素を選択して出力し、さらに選択したディザ要素に上階調コードの階調と下階調コードの階調との差を乗じてディザ値を求める。ただし本実施の形態においては、1つの画素対に含まれる2つの画素には同一のディザ要素が付与されている。   The dither selection unit 82 selects one dither pattern from a plurality of stored dither patterns based on the image signal and its attributes. Further, based on the pixel position of the corresponding image signal, the corresponding dither element of the selected dither pattern is selected and output, and the gradation of the upper gradation code and the gradation of the lower gradation code are further output to the selected dither element. Multiply the difference to find the dither value. However, in the present embodiment, the same dither element is given to two pixels included in one pixel pair.

図14A、図14Bは、本発明の実施の形態における画像表示装置で使用するディザパターンの一例を示す図である。図14Aは、最も単純な2値ディザを示す図であり、ディザ要素「+0.25」と「−0.25」とが画素対に対して市松状に配列されている。また図14Bは、4値ディザの一例を示す図であり、行方向2画素×列方向2画素対のブロックのそれぞれにディザ要素「+0.375」、「+0.125」、「−0.375」、「−0.125」が配列されている。   14A and 14B are diagrams showing an example of a dither pattern used in the image display device according to the embodiment of the present invention. FIG. 14A is a diagram showing the simplest binary dither, in which dither elements “+0.25” and “−0.25” are arranged in a checkered pattern with respect to a pixel pair. FIG. 14B is a diagram illustrating an example of quaternary dithering. Dither elements “+0.375”, “+0.125”, and “−0.375” are respectively shown in blocks of 2 pixels in the row direction and 2 pixels in the column direction. ”,“ −0.125 ”.

誤差拡散部84は、対応する画素に加算するための誤差を出力コード決定部86に出力すると共に、出力コード決定部86から出力される誤差を周辺画素に拡散する。ここでも、1つの画素対に含まれる2つの画素には同一の誤差を拡散する。   The error diffusion unit 84 outputs an error to be added to the corresponding pixel to the output code determination unit 86 and diffuses the error output from the output code determination unit 86 to the peripheral pixels. Again, the same error is diffused to two pixels included in one pixel pair.

図15は、本発明の実施の形態における画像表示装置における誤差拡散部84の誤差拡散係数を示す図である。行方向を左右方向とし列方向を上下方向とすると、図15の中心に示した画素対(注目画素対)には、左上の画素対で発生した誤差に係数k1をかけた値が拡散され、上の画素対で発生した誤差に係数k2をかけた値が拡散され、右上の画素対で発生した誤差に係数k3をかけた値が拡散され、左の画素対で発生した誤差に係数k4をかけた値が拡散される。また注目画素対で発生した誤差に係数k4をかけた値を右の画素対に拡散し、注目画素対で発生した誤差に係数k3をかけた値を左下の画素対に拡散し、注目画素対で発生した誤差に係数k2をかけた値を下の画素対に拡散し、注目画素対で発生した誤差に係数k1をかけた値を右下の画素対に拡散する。   FIG. 15 is a diagram showing an error diffusion coefficient of the error diffusion unit 84 in the image display apparatus according to the embodiment of the present invention. When the row direction is the horizontal direction and the column direction is the vertical direction, a value obtained by multiplying the error generated in the upper left pixel pair by the coefficient k1 is diffused to the pixel pair shown in the center of FIG. A value obtained by multiplying the error generated in the upper pixel pair by the coefficient k2 is diffused, a value obtained by multiplying the error generated in the upper right pixel pair by the coefficient k3 is diffused, and a coefficient k4 is added to the error generated in the left pixel pair. The multiplied value is diffused. Further, a value obtained by multiplying the error generated in the target pixel pair by the coefficient k4 is diffused to the right pixel pair, and a value obtained by multiplying the error generated in the target pixel pair by the coefficient k3 is diffused to the lower left pixel pair. A value obtained by multiplying the error generated by the coefficient k2 is diffused to the lower pixel pair, and a value obtained by multiplying the error generated by the target pixel pair by the coefficient k1 is diffused to the lower right pixel pair.

本実施の形態においては、各係数の値を、k1=1/16、k2=4/16、k3=3/16、k4=8/16と設定するか、または、k1=3/16、k2=4/16、k3=1/16、k4=8/16と設定する。何れの値に設定するかは乱数を用いて決定している。   In the present embodiment, the values of the coefficients are set as k1 = 1/16, k2 = 4/16, k3 = 3/16, k4 = 8/16, or k1 = 3/16, k2. = 4/16, k3 = 1/16, k4 = 8/16. Which value is set is determined using a random number.

出力コード決定部86は、入力階調と、ディザ選択部82から出力されたディザ値と、誤差拡散部84から出力された誤差とに基づき、出力するサブフィールドコードを上階調コードおよび下階調コードのいずれかに決定する。   Based on the input gradation, the dither value output from the dither selection section 82, and the error output from the error diffusion section 84, the output code determination section 86 converts the subfield code to be output into the upper gradation code and the lower floor code. Determine one of the key codes.

本実施の形態においては、入力階調とディザ値と誤差とを加算して表示すべき階調を算出する。そして上階調コードおよび下階調コードのうち、表示すべき階調に近いほうのコードを出力するサブフィールドコードとして選択する。このとき表示すべき階調と選択したサブフィールドコードの階調との差を求め、新たに発生した誤差として誤差拡散部84に出力する。   In this embodiment, the gradation to be displayed is calculated by adding the input gradation, the dither value, and the error. Then, of the upper gradation code and the lower gradation code, the code closer to the gradation to be displayed is selected as the subfield code to be output. At this time, the difference between the gradation to be displayed and the gradation of the selected subfield code is obtained and output to the error diffusion unit 84 as a newly generated error.

次に、画像信号処理回路31の動作について説明する。図16は、本発明の実施の形態における画像表示装置の画像信号処理回路31の動作を示すフローチャートである。   Next, the operation of the image signal processing circuit 31 will be described. FIG. 16 is a flowchart showing the operation of the image signal processing circuit 31 of the image display device in the embodiment of the present invention.

(ステップS46)2ライン平均部46は、pライン目の画素の画像信号と(p+1)ライン目の画素の画像信号との平均値を算出し、pライン目および(p+1)ライン目の平均画像信号として出力する。   (Step S46) The 2-line averaging unit 46 calculates the average value of the image signal of the pixel on the p-th line and the image signal of the pixel on the (p + 1) -th line, and the average image on the p-th line and the (p + 1) -th line Output as a signal.

例えばpライン目の画素の画像信号の階調値が「17」であり、(p+1)ライン目の画素の画像信号の階調値が「81」であれば、2ライン平均部46は平均画像信号の階調値「49」を出力する。   For example, if the gradation value of the image signal of the pixel on the p-th line is “17” and the gradation value of the image signal of the pixel on the (p + 1) -th line is “81”, the 2-line averaging unit 46 calculates the average image. The gradation value “49” of the signal is output.

(ステップS48)2ライン差分部48は、pライン目の画素の画像信号から(p+1)ライン目の画素の画像信号を減じて差分画像信号を求める。例えばpライン目の画素の画像信号が「17」であり、(p+1)ライン目の画素の画像信号が「81」であれば、2ライン差分部48は差分画像信号「−64」を出力する。   (Step S48) The 2-line difference unit 48 subtracts the image signal of the pixel on the (p + 1) -th line from the image signal of the pixel on the p-th line to obtain a difference image signal. For example, if the image signal of the pixel on the p-th line is “17” and the image signal of the pixel on the (p + 1) -th line is “81”, the 2-line difference unit 48 outputs the difference image signal “−64”. .

(ステップS51)差分SF設定部51は、差分絶対値と各サブフィールドの階調重みとを比較する。そして差分絶対値に最も近い階調重みを持つサブフィールドを差分表示用サブフィールドとして設定する。例えば差分絶対値が「64」であり、差分SF上限値が「3」以上であれば、差分SF設定部51はサブフィールドSF6〜SF8を差分表示用サブフィールドとして設定する。しかしデータ電極駆動回路の消費電力の推定値が大きく、差分SF上限値が「1」であれば、サブフィールドSF8のみを差分表示用サブフィールドとして設定する。   (Step S51) The difference SF setting unit 51 compares the difference absolute value with the gradation weight of each subfield. Then, the subfield having the gradation weight closest to the difference absolute value is set as the difference display subfield. For example, if the difference absolute value is “64” and the difference SF upper limit value is “3” or more, the difference SF setting unit 51 sets the subfields SF6 to SF8 as difference display subfields. However, if the estimated value of the power consumption of the data electrode driving circuit is large and the difference SF upper limit value is “1”, only the subfield SF8 is set as the difference display subfield.

(ステップS52)SF削除部52は、削除済み基底コードセットを作成する。例えば、差分表示用サブフィールドがサブフィールドSF6〜SF8であれば、削除済み基底コードセットは、図9Bに示したように、全ての基底コードのサブフィールドSF6〜SF8を「0」に置き換えたコードセットを削除済み基底コードセットとして作成する。しかし差分表示用サブフィールドがサブフィールドSF8であれば、削除済み基底コードセットは、図9Cに示したように、全ての基底コードのサブフィールドSF8を「0」に置き換えたコードセットを削除済み基底コードセットとして作成する。   (Step S52) The SF deletion unit 52 creates a deleted base code set. For example, if the difference display subfield is subfield SF6 to SF8, the deleted base code set is a code in which subfields SF6 to SF8 of all base codes are replaced with “0” as shown in FIG. 9B. Create a set as a deleted base code set. However, if the difference display subfield is the subfield SF8, the deleted base code set is a deleted base code set obtained by replacing the subfield SF8 of all base codes with “0” as shown in FIG. 9C. Create as a code set.

(ステップS53)減算部53は、平均画像信号から差分表示用サブフィールドの階調重みの総和の1/2を減じた値を出力する。例えば、平均画像信号が「49」であり、差分表示用サブフィールドがサブフィールドSF6〜SF8であれば階調重みの総和が「68」となり、減算部53はpライン目および(p+1)ライン目の画像信号の階調値として「15」を出力する。しかし差分表示用サブフィールドがサブフィールドSF8であれば階調重みの総和が「34」となり、減算部53はpライン目および(p+1)ライン目の画像信号の階調値として「32」を出力する。   (Step S53) The subtraction unit 53 outputs a value obtained by subtracting ½ of the sum of gradation weights of the sub-field for difference display from the average image signal. For example, if the average image signal is “49” and the difference display subfields are subfields SF6 to SF8, the sum of gradation weights is “68”, and the subtracting unit 53 sets the pth and (p + 1) th lines. “15” is output as the gradation value of the image signal. However, if the difference display subfield is subfield SF8, the sum of gradation weights is “34”, and the subtractor 53 outputs “32” as the gradation value of the image signals of the p-th and (p + 1) -th lines. To do.

(ステップS62)平均コード作成部54の属性検出部62が、減算部53から出力されるpライン目および(p+1)ライン目の画素の画像信号を入力し、その画像信号に付随する属性を検出する。   (Step S62) The attribute detection unit 62 of the average code creation unit 54 inputs the image signals of the pixels on the p-th line and the (p + 1) -th line output from the subtraction unit 53, and detects the attribute associated with the image signal. To do.

(ステップS64)平均コード作成部54の基底コード選択部64が、入力した画像信号に対する上階調基底コードを選択する。例えば、入力階調が「15」であれば、基底コード選択部64は図9Bに示した削除済み基底コードセットの中から階調「19」をもつ削除済み基底コード「11111000」を上階調基底コードとして選択する。しかし入力階調が「32」であれば、基底コード選択部64は図9Cに示した削除済み基底コードセットの中から階調「53」をもつ削除済み基底コード「11111110」を上階調基底コードとして選択する。   (Step S64) The base code selection unit 64 of the average code creation unit 54 selects the upper tone base code for the input image signal. For example, if the input gradation is “15”, the base code selection unit 64 sets the deleted base code “11111000” having the gradation “19” from the deleted base code set shown in FIG. Select as base code. However, if the input gradation is “32”, the base code selection unit 64 sets the deleted base code “11111110” having the gradation “53” from the deleted base code set shown in FIG. Select as code.

(ステップS66)平均コード作成部54のルール生成部66が中間コードセット生成のためのルールを生成する。本実施の形態においては、ルール生成部66は、「非点灯サブフィールドを1つ追加する」という基本的なルールに加えて、「サブフィールドSF1、SF2の非点灯を禁止する」というルールを追加するとして説明する。   (Step S66) The rule generator 66 of the average code generator 54 generates a rule for generating an intermediate code set. In the present embodiment, in addition to the basic rule “add one non-lighting subfield”, rule generation unit 66 adds a rule “prohibits non-lighting of subfields SF1 and SF2”. It will be described as being.

(ステップS72)平均コード作成部54の中間コード生成部72は、ルール生成部66が生成したルールに従って中間コードセットを生成する。   (Step S <b> 72) The intermediate code generation unit 72 of the average code generation unit 54 generates an intermediate code set according to the rules generated by the rule generation unit 66.

例えば、上階調基底コードが「11111000」であり、「非点灯サブフィールドを1つ追加する」および「サブフィールドSF1、SF2の非点灯を禁止する」というルールを適用すると、中間コード生成部72は、図13Cに示した3つの中間コード「11110000」、「11101000」、「11011000」を生成する。しかし上階調基底コードが「11111110」であり、「非点灯サブフィールドを1つ追加する」および「サブフィールドSF1、SF2の非点灯を禁止する」というルールを適用すると、中間コード生成部72は、5つの中間コード「11111100」、「11111010」、「11110110」、「11101110」、「11011110」を生成する。   For example, when the upper gradation base code is “11111000” and the rules “add one non-lighting subfield” and “prohibit non-lighting of the subfields SF1 and SF2” are applied, the intermediate code generation unit 72 Generates the three intermediate codes “11110000”, “11101000”, and “11011000” shown in FIG. 13C. However, when the upper gradation base code is “11111110” and the rules “add one non-lighting subfield” and “prohibit non-lighting of the subfields SF1 and SF2” are applied, the intermediate code generation unit 72 Five intermediate codes “11111100”, “11111010”, “11110110”, “11101110”, and “11011110” are generated.

(ステップS74)平均コード作成部54の上下コード選択部74が、中間コードセットの各コードの階調と入力階調とを比較する。そして入力階調よりも大きくかつ最も近い階調をもつコードおよび入力階調以下であってかつ最も近い階調をもつコードを、それぞれ上階調コードおよび下階調コードとして選択する。   (Step S74) The upper and lower code selection unit 74 of the average code creation unit 54 compares the gradation of each code of the intermediate code set with the input gradation. Then, the code having the closest gradation larger than the input gradation and the code having the closest gradation below the input gradation and the closest gradation are selected as the upper gradation code and the lower gradation code, respectively.

例えば入力階調が「15」であれば、上下コード選択部74は、図13Cに示した中間コードセットの中から、階調「16」をもつコード「11011000」を上階調コードとして選択し、階調「14」をもつコード「11101000」を下階調コードとして選択する。しかし入力階調が「32」であれば、上下コード選択部74は中間コードセットの中から、階調「40」をもつコード「11111010」を上階調コードとして選択し、階調「32」をもつコード「11111100」を下階調コードとして選択する。   For example, if the input gradation is “15”, the upper / lower code selection unit 74 selects the code “11011000” having the gradation “16” as the upper gradation code from the intermediate code set shown in FIG. 13C. The code “11101000” having the gradation “14” is selected as the lower gradation code. However, if the input gradation is “32”, the upper / lower code selection unit 74 selects the code “11111010” having the gradation “40” as the upper gradation code from the intermediate code set, and the gradation “32”. Is selected as the lower gradation code.

(ステップS82)平均コード作成部54のディザ選択部82がディザ要素を選択し、選択したディザ要素に、上階調コードの階調と下階調コードの階調との差を乗じてディザ値を算出する。例えばディザ選択部82は、図14Aに示した2値ディザパターンの、対応する画素対の位置によりディザ要素「0.25」を選択したとする。すると、ディザ要素「0.25」に上階調コードの階調と下階調コードの階調との差「2」を乗じてディザ値「0.5」を出力する。あるいはディザ要素「0.25」に上階調コードの階調と下階調コードの階調との差「8」を乗じてディザ値「2」を出力する。   (Step S82) The dither selector 82 of the average code generator 54 selects a dither element, and multiplies the selected dither element by the difference between the gradation of the upper gradation code and the gradation of the lower gradation code. Is calculated. For example, it is assumed that the dither selection unit 82 selects the dither element “0.25” according to the position of the corresponding pixel pair in the binary dither pattern shown in FIG. 14A. Then, a dither value “0.5” is output by multiplying the dither element “0.25” by the difference “2” between the gradation of the upper gradation code and the gradation of the lower gradation code. Alternatively, the dither value “2” is output by multiplying the dither element “0.25” by the difference “8” between the gradation of the upper gradation code and the gradation of the lower gradation code.

(ステップS86)平均コード作成部54の出力コード決定部86が、入力階調にディザ値を加算し、さらに誤差拡散部84から出力された誤差を加算して、対応する画素対で表示すべき階調を算出する。そして表示すべき階調が上階調コードの階調に近い場合は上階調コードを出力し、表示すべき階調が下階調コードの階調に近い場合は下階調コードを出力する。さらに出力コード決定部86が表示すべき階調からサブフィールドコードの階調を減じた値を新たに発生した誤差として誤差拡散部84に出力する。   (Step S86) The output code determination unit 86 of the average code creation unit 54 should add the dither value to the input gradation and further add the error output from the error diffusion unit 84 to display the corresponding pixel pair. Tone is calculated. When the gradation to be displayed is close to the gradation of the upper gradation code, the upper gradation code is output, and when the gradation to be displayed is close to the gradation of the lower gradation code, the lower gradation code is output. . Further, a value obtained by subtracting the gradation of the subfield code from the gradation to be displayed by the output code determination unit 86 is output to the error diffusion unit 84 as a newly generated error.

例えばディザ値が「0.5」、誤差が「0.4」であり、入力階調が「15」であれば、表示すべき階調は「15.9」である。そして出力コード決定部86は、表示すべき階調と上階調コードの階調「16」および下階調コードの階調「14」とを比較して、階調「16」をもつサブフィールドコード「11011000」を出力する。さらに出力コード決定部86は誤差「−0.1」を誤差拡散部84に出力する。しかしディザ値が「2」、誤差が「0.4」であり、入力階調が「32」であれば、表示すべき階調は「34.4」である。そして出力コード決定部86は、表示すべき階調と上階調コードの階調「40」および下階調コードの階調「32」とを比較して、階調「32」をもつサブフィールドコード「11111100」を出力する。さらに出力コード決定部86は誤差「2.4」を誤差拡散部84に出力する。   For example, if the dither value is “0.5”, the error is “0.4”, and the input gradation is “15”, the gradation to be displayed is “15.9”. Then, the output code determination unit 86 compares the gradation to be displayed with the gradation “16” of the upper gradation code and the gradation “14” of the lower gradation code, and determines the subfield having the gradation “16”. The code “11011000” is output. Further, the output code determination unit 86 outputs the error “−0.1” to the error diffusion unit 84. However, if the dither value is “2”, the error is “0.4”, and the input gradation is “32”, the gradation to be displayed is “34.4”. Then, the output code determination unit 86 compares the gradation to be displayed with the gradation “40” of the upper gradation code and the gradation “32” of the lower gradation code, and determines the subfield having the gradation “32”. The code “11111100” is output. Further, the output code determination unit 86 outputs the error “2.4” to the error diffusion unit 84.

(ステップS96)差分コード作成部56は、差分画像信号を表示するサブフィールドコードを作成する。例えば、差分表示用サブフィールドがサブフィールドSF6〜SF8であり、差分画像信号が負符号であれば、pライン目の画素の画像信号に対してサブフィールドSF6〜SF8を非点灯とするサブフィールドコード「−−−−−000」を出力し、(p+1)ライン目の画素の画像信号に対してサブフィールドSF6〜SF8を点灯するサブフィールドコード「−−−−−111」を出力する。しかし差分表示用サブフィールドがサブフィールドSF8であり、差分画像信号が負符号であれば、pライン目の画素の画像信号に対してサブフィールドSF8を非点灯とするサブフィールドコード「−−−−−−−0」を出力し、(p+1)ライン目の画素の画像信号に対してサブフィールドSF8を点灯するサブフィールドコード「−−−−−−−1」を出力する。   (Step S96) The difference code creation unit 56 creates a subfield code for displaying the difference image signal. For example, if the subfields for difference display are subfields SF6 to SF8 and the difference image signal is a negative sign, the subfield codes for turning off the subfields SF6 to SF8 with respect to the image signal of the pixel on the p-th line. “−−−−− 000” is output, and the subfield code “−−−−− 111” for lighting the subfields SF6 to SF8 is output for the image signal of the pixel on the (p + 1) -th line. However, if the subfield for differential display is the subfield SF8 and the differential image signal is a negative sign, the subfield code “----” that turns off the subfield SF8 for the image signal of the pixel on the p-th line. “−−− 0” is output, and the subfield code “−−−−−−− 1” for lighting the subfield SF8 is output for the image signal of the pixel on the (p + 1) -th line.

(ステップS98)表示コード合成部58は、平均コード作成部54から出力されるサブフィールドコードと差分コード作成部56から出力されるサブフィールドコードとの論理和を算出し、実際の画像表示に用いる表示コードとしてデータ電極駆動回路32に出力する。   (Step S98) The display code synthesis unit 58 calculates the logical sum of the subfield code output from the average code generation unit 54 and the subfield code output from the difference code generation unit 56, and uses it for actual image display. The data is output to the data electrode drive circuit 32 as a display code.

例えば、pライン目の画素のサブフィールドコードとして、平均コード作成部54から「11011000」が出力され差分コード作成部56から「00000000」が出力されると、表示コード合成部58は、pライン目の画素の表示コードとして「11011000」を出力する。また(p+1)ライン目の画素のサブフィールドコードとして、平均コード作成部54から「11011000」が出力され差分コード作成部56から「00000111」が出力されると、表示コード合成部58は、(p+1)ライン目の画素の表示コードとして「11011111」を出力する。しかしpライン目の画素のサブフィールドコードとして、平均コード作成部54から「11111100」が出力され差分コード作成部56から「00000000」が出力されると、表示コード合成部58は、pライン目の画素の表示コードとして「11111100」を出力する。また(p+1)ライン目の画素のサブフィールドコードとして、平均コード作成部54から「11111100」が出力され差分コード作成部56から「00000111」が出力されると、表示コード合成部58は、(p+1)ライン目の画素の表示コードとして「11111101」を出力する。   For example, when “11011000” is output from the average code creation unit 54 and “00000000” is output from the difference code creation unit 56 as the subfield code of the pixel on the p-th line, the display code synthesis unit 58 "11011000" is output as the display code of the pixel. When “11011000” is output from the average code creation unit 54 and “00000111” is output from the difference code creation unit 56 as the subfield code of the pixel on the (p + 1) -th line, the display code synthesis unit 58 selects (p + 1). ) “11011111” is output as the display code of the pixel on the line. However, when “11111100” is output from the average code creation unit 54 and “00000000” is output from the difference code creation unit 56 as the subfield code of the pixel on the p-th line, the display code synthesis unit 58 “11111100” is output as the pixel display code. When “11111100” is output from the average code creation unit 54 and “00000111” is output from the difference code creation unit 56 as the subfield code of the pixel on the (p + 1) -th line, the display code synthesis unit 58 outputs (p + 1). ) “11111101” is output as the display code of the pixel on the line.

そしてステップS46に戻る。   Then, the process returns to step S46.

このように本実施の形態においては、サブフィールドのそれぞれの書込み期間において、1つのデータ電極を共有し連続して書込みを行う2つの画素からなる画素対の2つの画素に対して同一の書込み動作を行う2ライン毎同値書込み、または2つの画素に対して独立した書込み動作を行う1ライン毎独立書込みを行い、画素対のそれぞれに対して、画素対の2つの画素に対する画像信号の差分値の絶対値に最も近い階調重みを持つサブフィールド、または最も大きい階調重みを持つサブフィールドとそれに連続する1以上のサブフィールドからなるサブフィールド群の階調重みの和が差分値の絶対値に最も近い値となるサブフィールド群のサブフィールド、を1ライン毎独立書込みを行うサブフィールドとして設定する。そして2ライン毎同値書込みを行うサブフィールドでは平均コード作成部54で作成したサブフィールドコードに基づき、また1ライン毎独立書込みを行うサブフィールドでは差分コード作成部56で作成したサブフィールドコードに基づき画像表示を行う。これにより画像表示品質の低下を抑えつつ、2ライン毎同値書込みを行うことでデータ電極駆動回路の電力を抑制することができる。   As described above, in the present embodiment, in each writing period of the subfield, the same writing operation is performed on two pixels of a pixel pair including two pixels that share one data electrode and perform writing continuously. The same value writing for every two lines or the independent writing for each line for performing the independent writing operation for the two pixels is performed, and the difference value of the image signal for the two pixels of the pixel pair is set for each of the pixel pairs. The sum of the gradation weights of the subfield having the gradation weight closest to the absolute value or the subfield group consisting of the subfield having the largest gradation weight and one or more subfields continuous thereto becomes the absolute value of the difference value. The subfield of the subfield group having the closest value is set as a subfield for performing independent writing for each line. In the subfield where the equivalence writing is performed every two lines, the image is based on the subfield code created by the average code creation unit 54, and in the subfield where the independent writing is performed every line, the image is based on the subfield code created by the difference code creation unit 56. Display. Thus, the power of the data electrode driving circuit can be suppressed by performing the same value writing every two lines while suppressing the deterioration of the image display quality.

また平均コード作成部54は、入力階調よりも大きい階調をもつ上階調基底コードを生成し、上階調基底コードに非点灯サブフィールドを追加して上階調コードおよび下階調コードを生成し、表示すべき階調に近い階調をもつコードを選択する。これにより、画像信号からサブフィールドコードへの変換を、変換テーブルを用いることなく論理計算で実行している。   The average code creation unit 54 generates an upper gradation base code having a gradation larger than the input gradation, adds a non-lighting subfield to the upper gradation base code, and adds an upper gradation code and a lower gradation code. And a code having a gradation close to the gradation to be displayed is selected. Thereby, the conversion from the image signal to the subfield code is executed by the logical calculation without using the conversion table.

なお、上記の実施の形態においては、1つの画素対に対して、その差分絶対値にもとづき、1つのサブフィールドまたは1組のサブフィールドを差分表示用サブフィールドとして設定するとして説明した。しかし、1つの画素対に対して2つのサブフィールドまたは2組のサブフィールドを差分表示用サブフィールドとして設定し、それらを市松状に配置してもよい。   In the above embodiment, one subfield or one set of subfields is set as a difference display subfield for one pixel pair based on the difference absolute value. However, two subfields or two sets of subfields may be set as a difference display subfield for one pixel pair and arranged in a checkered pattern.

例えばサブフィールドの階調重みまたは1組のサブフィールドの階調重みの合計が差分絶対値より小さい1つのサブフィールドまたは1組のサブフィールドを第1の差分表示用サブフィールドとして設定し、サブフィールドの階調重みまたは1組のサブフィールドの階調重みの合計が差分絶対値より大きい1つのサブフィールドまたは1組のサブフィールドを第2の差分表示用サブフィールドとして設定する。そして差分絶対値をD、第1の差分表示用サブフィールドの階調重みまたは階調重みの合計をW1、第2の差分表示用サブフィールドの階調重みまたは階調重みの合計をW2とするとき、
D>(W2×3+W1)/4
なら第2の差分表示用サブフィールドを用いて画像表示を行い、
D≦(W1×3+W2)/4
なら第1の差分表示用サブフィールドを用いて画像表示を行い、
(W1×3+W2)/4<D≦(W2×3+W1)/4
なら、第1の差分表示用サブフィールドと第2の差分表示用サブフィールドとを市松状に配置して画像表示を行ってもよい。
For example, one subfield or one set of subfields in which the subfield gradation weight or the sum of the gradation weights of one set of subfields is smaller than the difference absolute value is set as the first difference display subfield. One subfield or a set of subfields in which the sum of the gradation weights or the sum of the gradation weights of one set of subfields is larger than the absolute difference value is set as the second subfield for differential display. The difference absolute value is D, the gradation weight or the sum of the gradation weights of the first difference display subfield is W1, and the gradation weight or the gradation weight sum of the second difference display subfield is W2. When
D> (W2 × 3 + W1) / 4
Then display the image using the second sub-field for difference display,
D ≦ (W1 × 3 + W2) / 4
Then display the image using the first sub-field for differential display,
(W1 × 3 + W2) / 4 <D ≦ (W2 × 3 + W1) / 4
Then, the first difference display subfield and the second difference display subfield may be arranged in a checkered pattern to display an image.

また本実施の形態においては、上限値設定部59は、表示コード合成部58から出力される表示コードに基づきデータ電極駆動回路の消費電力を推定して差分SF上限値を設定した。しかし本発明はこれに限定されるものではない。例えば、データ電極駆動回路の温度を測定して差分SF上限値を設定してもよい。   In the present embodiment, upper limit setting unit 59 estimates the power consumption of the data electrode drive circuit based on the display code output from display code synthesizing unit 58 and sets the difference SF upper limit value. However, the present invention is not limited to this. For example, the difference SF upper limit value may be set by measuring the temperature of the data electrode driving circuit.

また本実施の形態においては、階調重みの小さいサブフィールドから順に1ライン毎独立書込みを禁止することにより、差分表示用サブフィールドの数の上限値を制限した。しかし本発明はこれに限定されるものではない。例えば図17に示したように、最も大きい階調重みを持つサブフィールドの階調重みよりも差分絶対値が大きい場合にのみ、階調重みの小さいサブフィールドから順に1ライン毎独立書込みを禁止してもよい。言い換えると、1ライン毎独立書込みを行うサブフィールドのうち、最も大きい階調重みを持つサブフィールドとそれに連続する1以上のサブフィールドの数が所定の上限値以下になるように、階調重みの小さいサブフィールドから順に制限することにより、差分表示用サブフィールドの数を所定の上限値以下に制限してもよい。これにより差分SF上限値が「1」であり差分絶対値が「27.5」未満であっても、差分画像信号を表示することができる。   In this embodiment, the upper limit of the number of subfields for differential display is limited by prohibiting independent writing for each line in order from the subfield with the smallest gradation weight. However, the present invention is not limited to this. For example, as shown in FIG. 17, only when the difference absolute value is larger than the gradation weight of the subfield having the largest gradation weight, independent writing for each line is prohibited in order from the subfield having the smallest gradation weight. May be. In other words, among the subfields for which independent writing is performed for each line, the gradation weight is set so that the number of the subfield having the largest gradation weight and the number of one or more subfields continuous thereto are not more than a predetermined upper limit value. By limiting in order from the smallest subfield, the number of difference display subfields may be limited to a predetermined upper limit value or less. Thereby, even if the difference SF upper limit value is “1” and the difference absolute value is less than “27.5”, the difference image signal can be displayed.

また本実施の形態においては、上下コード生成部70は、中間コード生成部72で中間コードセットを生成した後に、上下コード選択部74で上階調コードおよび下階調コードを選択する構成について説明した。しかし本発明はこれに限定されるものではない。例えば、階調が大きくなる順に中間コードを生成すると同時に入力階調と比較する構成であってもよい。   Further, in the present embodiment, a configuration is described in which the upper and lower code generation unit 70 selects the upper gradation code and the lower gradation code by the upper and lower code selection unit 74 after the intermediate code set is generated by the intermediate code generation unit 72. did. However, the present invention is not limited to this. For example, the intermediate code may be generated in the order of increasing gradation and simultaneously compared with the input gradation.

また本実施の形態においては、出力コード選択部80がディザ選択部82と誤差拡散部84とを有する構成について説明した。しかし本発明は必ずしもこれに限定されるものではない。例えばディザ処理を行わない場合にはディザ選択部82を省略してもよく、誤差拡散処理を行わない場合には誤差拡散部84を省略してもよい。ただし誤差拡散処理を省略すると階調表示の忠実性が損なわれる恐れがあり注意が必要である。   Further, in the present embodiment, the configuration in which the output code selection unit 80 includes the dither selection unit 82 and the error diffusion unit 84 has been described. However, the present invention is not necessarily limited to this. For example, the dither selection unit 82 may be omitted when the dither process is not performed, and the error diffusion unit 84 may be omitted when the error diffusion process is not performed. However, if the error diffusion process is omitted, the fidelity of the gradation display may be impaired, so care must be taken.

また、本実施の形態において用いた具体的な各数値は、単に一例を挙げたに過ぎず、画像表示装置の仕様等に合わせて、適宜最適な値に設定することが望ましい。   In addition, the specific numerical values used in the present embodiment are merely examples, and it is desirable to appropriately set the optimal values according to the specifications of the image display apparatus.

本発明は、画像表示品質の低下を抑えつつ2ライン毎同値書込みを行うことでデータ電極駆動回路の電力を抑制することができ、画像表示装置およびその駆動方法として有用である。   INDUSTRIAL APPLICABILITY The present invention can suppress the power of the data electrode driving circuit by performing equivalence writing for every two lines while suppressing a decrease in image display quality, and is useful as an image display device and a driving method thereof.

10 パネル
12 走査電極
13 維持電極
22 データ電極
30 画像表示装置
31 画像信号処理回路
41,42 1H遅延部
44 ライン選択部
46 2ライン平均部
48 2ライン差分部
50 基底コードセット記憶部
51 差分SF設定部
52 SF削除部
53 減算部
54 平均コード作成部
56 差分コード作成部
58 表示コード合成部
59 上限値設定部
62 属性検出部
64 基底コード選択部
66 ルール生成部
70 上下コード生成部
72 中間コード生成部
74 上下コード選択部
80 出力コード選択部
82 ディザ選択部
84 誤差拡散部
86 出力コード決定部
DESCRIPTION OF SYMBOLS 10 Panel 12 Scan electrode 13 Sustain electrode 22 Data electrode 30 Image display apparatus 31 Image signal processing circuit 41,42 1H delay part 44 Line selection part 46 2 line average part 48 2 line difference part 50 Base code set memory | storage part 51 Difference SF setting Unit 52 SF deletion unit 53 subtraction unit 54 average code creation unit 56 difference code creation unit 58 display code synthesis unit 59 upper limit setting unit 62 attribute detection unit 64 base code selection unit 66 rule generation unit 70 upper and lower code generation unit 72 intermediate code generation Unit 74 Upper / lower code selection unit 80 Output code selection unit 82 Dither selection unit 84 Error diffusion unit 86 Output code determination unit

Claims (5)

平行に配置された複数の走査電極と、前記走査電極と交差する方向に平行に配置された複数のデータ電極とを有し、前記走査電極と前記データ電極の交点のそれぞれに画素が形成された画像表示デバイスを備え、
前記画素で書込みを行う書込み期間と、定められた階調重みで前記画素を点灯させる維持期間とを有するサブフィールドを複数用いて1つのフィールドを構成し、前記サブフィールドのそれぞれで前記画素それぞれの点灯・非点灯を制御して階調を表示する画像表示装置の駆動方法であって、
前記サブフィールドのそれぞれの書込み期間において、1つのデータ電極を共有し連続して書込みを行う2つの画素からなる画素対の2つの画素に対して同一の書込み動作を行う2ライン毎同値書込み、または前記画素対の2つの画素に対して独立した書込み動作を行う1ライン毎独立書込みを行い、
前記画素対のそれぞれにおいて前記1ライン毎独立書込みを行うサブフィールドを、1つのサブフィールド、または最も大きい階調重みを持つサブフィールドとそれに連続する1以上のサブフィールドに限定するとともに、
前記1ライン毎独立書込みを行うサブフィールドの数を所定の上限値以下に制限することを特徴とする画像表示装置の駆動方法。
A plurality of scan electrodes arranged in parallel and a plurality of data electrodes arranged in parallel in a direction intersecting with the scan electrodes, and pixels are formed at intersections of the scan electrodes and the data electrodes, respectively. Equipped with an image display device,
A field is formed by using a plurality of subfields each having a writing period in which writing is performed in the pixels and a sustaining period in which the pixels are turned on with a predetermined gradation weight, and each of the subfields has a respective one of the pixels. A method of driving an image display device that displays gradation by controlling lighting / non-lighting,
In each writing period of the sub-field, the same value writing for every two lines performing the same writing operation on two pixels of a pixel pair consisting of two pixels that share one data electrode and perform writing continuously, or Independent writing for each line for performing independent writing operation on the two pixels of the pixel pair,
In each of the pixel pairs, the subfield to be independently written for each line is limited to one subfield, or a subfield having the largest gradation weight and one or more subfields continuous thereto,
A driving method of an image display device, wherein the number of subfields for performing independent writing for each line is limited to a predetermined upper limit value or less.
階調重みの小さいサブフィールドから順に前記1ライン毎独立書込みを禁止することにより、前記1ライン毎独立書込みを行うサブフィールドの数を前記所定の上限値以下に制限することを特徴とする請求項1に記載の画像表示装置の駆動方法。 The number of subfields for performing independent writing for each line is limited to a predetermined upper limit value or less by prohibiting independent writing for each line in order from a subfield having a smaller gradation weight. 2. A method for driving an image display device according to 1. 前記1ライン毎独立書込みを行うサブフィールドのうち、最も大きい階調重みを持つサブフィールドとそれに連続する1以上のサブフィールドの数が前記所定の上限値以下になるように、階調重みの小さいサブフィールドから順に制限することを特徴とする請求項1に記載の画像表示装置の駆動方法。 Of the subfields for which independent writing is performed for each line, the gradation weight is small so that the number of the subfield having the largest gradation weight and the number of one or more subfields contiguous thereto are not more than the predetermined upper limit value. The method for driving an image display device according to claim 1, wherein restriction is performed in order from a subfield. 前記駆動回路の消費電力の推定値が大きい場合の前記所定の上限値を、前記駆動回路の消費電力の推定値が小さい場合の前記所定の上限値よりも小さい値に設定することを特徴とする請求項1に記載の画像表示装置の駆動方法。 The predetermined upper limit value when the estimated power consumption value of the drive circuit is large is set to a value smaller than the predetermined upper limit value when the estimated power consumption value of the drive circuit is small. The method for driving an image display device according to claim 1. 平行に配置された複数の走査電極と、前記走査電極と交差する方向に平行に配置された複数のデータ電極とを有し、前記走査電極と前記データ電極の交点のそれぞれに画素が形成された画像表示デバイスと、
前記画素で書込みを行う書込み期間と、定められた階調重みで前記画素を点灯させる維持期間とを有するサブフィールドを複数用いて1つのフィールドを構成し、前記サブフィールドそれぞれで前記画素それぞれの点灯・非点灯を制御して階調を表示する駆動回路と、を備えた画像表示装置であって、
前記駆動回路は、
前記サブフィールドのそれぞれの書込み期間において、1つのデータ電極を共有し連続して書込みを行う2つの画素からなる画素対の2つの画素に対して同一の書込み動作を行う2ライン毎同値書込み、または前記画素対の2つの画素に対して独立した書込み動作を行う1ライン毎独立書込みを行い、
前記画素対のそれぞれにおいて前記1ライン毎独立書込みを行うサブフィールドを、1つのサブフィールド、または最も大きい階調重みを持つサブフィールドとそれに連続する1以上のサブフィールドに限定するとともに、
前記1ライン毎独立書込みを行うサブフィールドの数を所定の上限値以下に制限するように構成されたことを特徴とする画像表示装置。
A plurality of scan electrodes arranged in parallel and a plurality of data electrodes arranged in parallel in a direction intersecting with the scan electrodes, and pixels are formed at intersections of the scan electrodes and the data electrodes, respectively. An image display device;
A field is formed by using a plurality of subfields each having a writing period in which writing is performed in the pixels and a sustain period in which the pixels are lit with a predetermined gradation weight, and each pixel is turned on in each subfield. An image display device comprising a drive circuit that controls gradation and displays gradation,
The drive circuit is
In each writing period of the sub-field, the same value writing for every two lines performing the same writing operation on two pixels of a pixel pair consisting of two pixels that share one data electrode and perform writing continuously, or Independent writing for each line for performing independent writing operation on the two pixels of the pixel pair,
In each of the pixel pairs, the subfield to be independently written for each line is limited to one subfield, or a subfield having the largest gradation weight and one or more subfields continuous thereto,
An image display device, wherein the number of subfields for performing independent writing for each line is limited to a predetermined upper limit value or less.
JP2011275396A 2011-12-16 2011-12-16 Image display device and driving method of the same Pending JP2013125241A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011275396A JP2013125241A (en) 2011-12-16 2011-12-16 Image display device and driving method of the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011275396A JP2013125241A (en) 2011-12-16 2011-12-16 Image display device and driving method of the same

Publications (1)

Publication Number Publication Date
JP2013125241A true JP2013125241A (en) 2013-06-24

Family

ID=48776486

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011275396A Pending JP2013125241A (en) 2011-12-16 2011-12-16 Image display device and driving method of the same

Country Status (1)

Country Link
JP (1) JP2013125241A (en)

Similar Documents

Publication Publication Date Title
JP2009145664A (en) Plasma display device
JP5239811B2 (en) Driving method of plasma display device
JP2008197430A (en) Driving method of plasma display device
US8228316B2 (en) Video signal processing apparatus and video signal processing method
JP5003664B2 (en) Driving method of plasma display device
JP2013125241A (en) Image display device and driving method of the same
JP2013104997A (en) Image display device and method of driving the same
KR101056299B1 (en) Plasma display device
JP2010151872A (en) Method for driving plasma display device
JP5277917B2 (en) Driving method of plasma display device
KR101139208B1 (en) Method of driving plasma display device
WO2012098904A1 (en) Image display device and drive method for image display device
JP2013104940A (en) Image display device
JP2009192648A (en) Plasma display device and method of driving the same
JP2013104996A (en) Image display device
WO2012098888A1 (en) Image display device and drive method for image display device
JP2013104939A (en) Image display device
WO2012098902A1 (en) Image display device and drive method for image display device
WO2012098884A1 (en) Image display device and drive method for image display device
JP2009300644A (en) Plasma display device and method of driving plasma display device
JP2013148764A (en) Image display device
WO2012098903A1 (en) Image display device and drive method for image display device
JP2009086407A (en) Plasma display apparatus
WO2012098885A1 (en) Image display device and drive method for image display device
JP2013148765A (en) Image display device