JP2012252206A - 表示制御回路、表示制御方法、電気光学装置及び電子機器 - Google Patents
表示制御回路、表示制御方法、電気光学装置及び電子機器 Download PDFInfo
- Publication number
- JP2012252206A JP2012252206A JP2011125370A JP2011125370A JP2012252206A JP 2012252206 A JP2012252206 A JP 2012252206A JP 2011125370 A JP2011125370 A JP 2011125370A JP 2011125370 A JP2011125370 A JP 2011125370A JP 2012252206 A JP2012252206 A JP 2012252206A
- Authority
- JP
- Japan
- Prior art keywords
- pixel
- applied voltage
- voltage
- liquid crystal
- correction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
【解決手段】表示制御回路20は、それぞれが液晶素子を有する複数画素の各画素の液晶素子の印加電圧を指定する入力表示データに基づいて印加電圧の差が閾値以上となる、第1画素と、当該第1画素よりも前記印加電圧が大きい第2画素との境界を検出する境界検出部22と、境界検出部22により検出された境界に接する前記第1画素と前記第2画素との前記液晶素子に対する印加電圧の差を小さくするように、当該第1画素及び当該第2画素の少なくとも一方を対象として、前記入力表示データを補正する補正部25とを備える。補正部25は、前記第1画素の前記印加電圧が所定電圧以下である場合、当該所定電圧を上回る場合に比べて、前記対象の画素の前記印加電圧の変化を小さくする。
【選択図】図1
Description
本発明は、上述した事情に鑑みてなされたもので、その目的の一つは、ディスクリネーションの発生を抑えるための補正を原因とした表示背反の発生を抑えることである。
本発明によれば、ディスクリネーションの発生を抑えるための補正を原因として生じる表示背反の発生を抑えることができる。
本発明によれば、液晶素子の印加電圧と、当該液晶素子の透過率又は反射率との関係を表した曲線の変曲点を指標として、ディスクリネーションの発生がユーザーに知覚されにくい画素の補正による表示背反の発生を抑えることができる。
本発明によれば、ディスクリネーションの発生がユーザーに知覚されにくい画素を補正することによる表示背反の発生を抑えることができる。
本発明によれば、ディスクリネーションの発生のしやすさに応じた度合いで入力表示データを補正することができる。
本発明によれば、補正による印加電圧の変化が大きくなり過ぎることを原因とする表示背反の発生を抑えることができる。
なお、本発明は、表示制御回路のほか、表示制御方法、電気光学装置、電気光学装置を含む電子機器としても概念することが可能である。
[第1実施形態]
図1は、第1実施形態に係る電気光学装置の全体構成を示すブロック図である。
図1に示すように、電気光学装置1の構成は、タイミング制御回路10と、液晶パネル100と、表示制御回路20とに大別される。
タイミング制御回路10は、各種の制御信号を生成して、図示せぬ上位装置から与えられる同期信号Syncに同期して電気光学装置1の各部を制御する。
表示制御回路20は、電気光学装置1の表示を制御する。表示制御回路20には、同期信号Syncに同期して外部装置から入力表示データDa-inが入力される。
入力表示データDa-inは、液晶パネル100が有する複数画素(後述する、表示領域101)の各画素の階調レベルを指定するデジタルデータである。階調レベルは、画素の明るさのレベルを規定するパラメーターである。ここでは、入力表示データDa-inを8ビットとして、画素で表現すべき階調レベルを、十進値で最も暗い「0」から最も明るい「255」までの「1」刻みで256階調を指定している。
入力表示データDa-inは、同期信号Syncに含まれる垂直走査信号、水平走査信号及びドットクロック信号(いずれも図示省略)に従った走査の順番で供給される。表示制御回路20は、入力表示データDa-inを処理して表示データDa-outを液晶パネル100に出力する。
液晶パネル100は、例えば、各画素をトランジスターなどのスイッチング素子により駆動するアクティブ・マトリクス型の表示装置(表示部)である。液晶パネル100は、表示制御回路20から供給される表示データDa-outに基づいて画像を表示する。
なお、入力表示データDa-inは液晶パネル100の各画素(後述する画素110)の階調レベルを指定するものであるが、階調レベルに応じて液晶素子の印加電圧が定まるので、入力表示データDa-inは液晶素子の印加電圧を指定するものといって差し支えない。
図2に示すように、液晶パネル100のうち画像が表示される表示領域101では、1、2、3、…、768行の走査線112が、一方向(図中横方向)に延在するように設けられる。また、表示領域101では、1、2、3、…、1024列のデータ線114が、走査線112に直交する方向(図中縦方向)に延在するように設けられる。各データ線114と各走査線112とは互いに電気的に絶縁を保つように設けられる。そして、これら768行の走査線112と1024列のデータ線114との交点のそれぞれに対応して、画素110がそれぞれ設けられる。したがって、この実施形態では、表示領域101において、画素110が縦768行×横1024列でマトリクス状に配列される。
走査線駆動回路130は、タイミング制御回路10から供給される選択信号Yctrによって指定される走査線112を選択する。走査線駆動回路130は、選択した走査線112に対する走査信号を選択電圧に相当するHレベルとする一方、他の走査線112に対する走査信号を非選択電圧に相当するLレベルとする。図2において、1、2、3、…、768行目の走査線112に供給される走査信号をそれぞれG1、G2、G3、…、G768と表記している。
データ線駆動回路140は、表示データDa-outに基づいて、いわゆる電圧変調方式で画素110を駆動するものである。具体的には、データ線駆動回路140は、タイミング制御回路10から供給される選択信号Xctrに従って1〜1024列目のデータ線114に、それぞれ表示データDa-outに応じた大きさの電圧のデータ信号を供給する。
なお、フレームとは、液晶パネル100を駆動することによって、画像の1コマ分を表示させるのに要する期間をいう。その期間は、例えば同期信号Syncに含まれる垂直走査信号の周波数が60Hzであれば、その逆数である16.7ミリ秒である。
以上の構成を有する走査線駆動回路130及びデータ線駆動回路140の協働により、電気光学装置1における駆動回路が実現される。
画素110は、画素電極とコモン電極とで液晶を挟持した液晶素子を有し、走査線112が選択されたときに、データ線114に供給されたデータ信号が画素電極に印加されるものである。
図3に示すように、液晶パネル100は、走査線112とデータ線114との交差に対応して、画素電極118とコモン電極108とで液晶105を挟持した液晶素子120が配列した構成である。液晶パネル100における等価回路では、液晶素子120に対して並列に補助容量(蓄積容量)125が設けられる。補助容量125は、一端が画素電極118に接続され、他端が容量線115に共通接続される。容量線115は時間的に一定の電圧に保たれている。
ここで、走査線112がHレベルになると、その走査線にゲート電極が接続されたTFT116がオンとなり、画素電極118がデータ線114に接続される。このため、走査線112がHレベルであるときに、データ線114に階調に応じた大きさの電圧のデータ信号が供給されると、そのデータ信号は、オンしたTFT116を介して画素電極118に供給される。走査線112がLレベルになると、TFT116はオフするが、画素電極118に印加された電圧は、液晶素子120の容量性及び補助容量125によって保持される。
液晶素子120では、画素電極118及びコモン電極108によって生じる電界に応じて液晶105の分子配向状態が変化する。このため、液晶素子120は、透過型であれば、印加・保持電圧に応じた透過率となる。液晶パネル100では、液晶素子120ごとに透過率が変化するので、画素110の各々が液晶素子120を有する。
本実施形態においては、液晶105をVA(Vertical Alignment)方式として、液晶素子120が電圧無印加時において黒状態となるノーマリーブラックモードである。
なお、実施形態の電圧については、液晶素子120の印加電圧を除き、特に明記しない限り図示省略した接地電位を電圧ゼロの基準とする。液晶素子120の印加電圧は、コモン電極108の電圧LCcomと画素電極118との電位差である。液晶素子120に階調レベルに応じた電圧を保持させる際、書込極性が正極性の場合には、コモン電極108の電圧LCcomよりも画素電極118の電位が高くなり、書込極性が負極性の場合には、コモン電極108の電圧LCcomよりも画素電極118の電位が低くなる。
このように、ディスクリネーションは隣り合う画素間の電位差に起因して発生するが、その発生領域周辺の明るさは様々である。
図5(a)に示すように、黒状態の(又は黒状態に近い)画素110aと、白状態の(又は白状態に近い)画素110bとが隣り合ったとき、本来、各画素は均一の透過率となるべきである。しかしながら、横電界に起因するディスクリネーションが、画素110aと画素110bとの境界付近に発生するので、実際には、図5(b)に示すように画素110a及び画素110bは駆動される。すなわち、高電位側の画素110bのうち、画素110aと画素110bとの境界側の一部の領域が、ディスクリネーション発生領域となる。VA方式の液晶105では、ディスクリネーション発生領域は、黒状態又は黒状態に近い状態になる。よって、画素110aが黒状態又は黒状態に近く暗い場合には、画素110aと、ディスクリネーション発生領域とが連続した領域(つまり、地続き)を構成しているように見えるので、ディスクリネーション発生領域はユーザーに知覚されにくい。
なお、V−T特性の変曲点Cに相当する電圧Vcは、例えば、電気光学装置1の検査段階や調整段階等において測定される。電気光学装置1では、その測定結果に応じた電圧Vcを採用して、ディスクリネーションの発生を抑えるための補正を行う。
表示制御回路20は、フレームメモリー21と、境界検出部22と、階調差算出部23と、補正パラメーター算出部24と、補正部25とを備える。
フレームメモリー21は、表示領域101に対応して縦768行×横1024列の画素配列に対応した記憶領域を有し、1コマ(1フレーム分)の入力表示データDa-inを記憶する。各記憶領域は、それぞれに対応する画素110の階調レベルを指定する入力表示データDa-inを記憶する。
なお、入力表示データDa-inは、外部装置から供給されてフレームメモリー21の記憶領域に書き込まれる。また、フレームメモリー21における入力表示データDa-inの記憶、及びフレームメモリー21からの表示データDa-dの読み出しは、例えば、タイミング制御回路10の制御の下で、液晶パネル100における駆動タイミングに応じて図示せぬメモリーコントローラーにより行われる。入力表示データDa-inと表示データDa-dとは、実質的に同じ表示内容を表すが、これらは、フレームメモリー21に記憶させられるものであるか、フレームメモリー21から読み出されるものであるかという点で区別される。
なお、以下の説明では、境界検出部22で検出された境界に接する低電位側の画素の印加電圧を「Va」として、そのときの階調レベルを「a」と表し、当該境界に接する高電位側の画素の印加電圧を「Vb」として、そのときの階調レベルを「b」と表す。また、境界検出部22は、複数行の入力表示データDa-inを参照しないと、表示すべき画像における境界を検出することができない。この参照を可能とするために、表示制御回路20においてフレームメモリー21が設けられている。また、各画素に隣り合う画素は、一の画素からみて辺どうしが対向する画素のことである。よって、画像領域端部に位置する画素を除いて、ひとつの画素に4つの画素が隣り合っている。また、ディスクリネーションの発生の条件となる、隣り合う画素間の印加電圧(階調差)に対する閾値については、例えば試験的に算出された値が表示制御回路20に対して設定される。
なお、階調差Δcは、画素間の印加電圧の差に対応している。よって、階調差Δcが大きいほど、画素間の液晶素子120に対する印加電圧の差も大きい。
なお、第1補正係数α1<第2補正係数β1という関係を満たすので、同一の階調差Δcを用いて算出される補正パラメーターΔREVa1,ΔREVb1は、必ず、ΔREVa1<ΔREVb1という関係を満たす。また、階調差Δcが大きいほど、補正パラメーターΔREVa1,ΔREVb1は大きくなる。
一方、補正部25は、境界検出部22の出力信号のフラグが“1”の場合で、低電位側の画素の印加電圧が電圧Vcを上回る(つまり、階調レベルがc0を上回る)とき、及び、境界検出部22の出力信号のフラグが“0”の場合は、フレームメモリー21から読み出された表示データDa-dを、表示データDa-outとして液晶パネル100に出力する。
なお、表示データDa-dと入力表示データDa-inとは実質的に同じ表示内容を表すので、補正部25は入力表示データDa-inに補正処理を施していることに等しい。
続いて、補正部25による補正処理の具体例について説明する。
図6(a)に示すように、低電位側の階調レベルaの画素と、高電位側の階調レベルbの画素との電位差が閾値以上である場合、液晶パネル100において横電界の影響を受けやすくなる。よって、これらの画素の境界部分付近がディスクリネーション発生領域となる。一方、負極性である場合、電圧Vcnt(ほぼ電圧LCcomに等しい)を基準にして対称となり、電位の大小関係が逆転するが、電位差が大きいことに変わりはないので、やはりこれらの画素の境界部分付近がディスクリネーション発生領域となる。
以上のように、補正部25は、ディスクリネーションの発生による表示品位の低下がユーザーに知覚されやすい箇所では、補正処理前よりも隣り合う画素間の電位差が小さくなるように、表示データDa-dを補正する。これにより、横電界の発生領域が複数に分散し、強い横電界が発生する部分が現れなくなる。この結果、ディスクリネーション発生領域が出現しなくなる。
次に、本発明の第2実施形態を説明する。
上述した第1実施形態では、表示制御回路20は、隣り合う2つの画素の印加電圧の電位差が閾値以上であっても、低電位側の画素の印加電圧が電圧Vc以下の場合は、ディスクリネーションの発生を抑えるための補正をしなかった。これに対し、本実施形態の表示制御回路20は、低電位側の画素の印加電圧が電圧Vc以下の場合も、ディスクリネーションの発生を抑えるための補正を行う点で、上述した第1実施形態と相違する。
なお、本実施形態の電気光学装置1では、上述した第1実施形態の構成と大部分において共通する。また、以下の説明で、上述した第1実施形態と同じ符号を付した構成要素は、上述した第1実施形態と同等に機能するから、以下では相違点を主に説明する。
この実施形態の電気光学装置1の表示制御回路20は、補正パラメーター算出部24及び補正部25の構成及び動作が上述した第1実施形態と相違する。
補正パラメーター算出部24は、第1補正係数α1,α2、及び第2補正係数β1,β2を記憶するメモリーを有し、境界検出部22で境界が検出されたとき、階調差算出部23により算出された階調差Δcに補正係数を作用させて、補正パラメーターを算出する。具体的には、補正パラメーター算出部24は、境界検出部22の出力信号のフラグが“1”の場合に、低電位側の画素の印加電圧が電圧Vcを上回るとき(階調レベルがc0を上回るとき)には、補正パラメーターΔREVa1及びΔREVb1を算出し、低電位側の画素の印加電圧が電圧Vc以下のとき(階調レベルがc0以下のとき)には、補正パラメーターΔREVa2及びΔREVb2を算出する。ここでは、α1>α2、β1>β2という関係を満たす。補正パラメーター算出部24は、階調差算出部23で算出された階調差Δcに補正係数を乗じて、補正パラメーターを算出する。
なお、α1>α2という関係を満たすので、同一の階調差Δcを用いて算出される補正パラメーターΔREVa1,ΔREVa2は、必ず、ΔREVa1>ΔREVa2という関係を満たす。また、β1>β2という関係を満たすので、同一の階調差Δcを用いて算出される補正パラメーターΔREVb1,ΔREVb2は、必ず、ΔREVb1>ΔREVb2という関係を満たす。
図9(a)に示すように、低電位側の画素の印加電圧が電圧Vcを上回るとき、補正部25は、第1実施形態と同じ補正処理を行う。一方、図9(b)に示すように、低電位側の画素の印加電圧が電圧Vc以下のとき、補正部25は、補正パラメーターを用いて表示データDa-dを補正する。ただし、この場合の補正による画素の印加電圧の変化が、低電位側の画素の印加電圧がVcを上回る場合に比べて小さくなるようにしている。具体的には、補正部25は、低電位側の画素の印加電圧を補正処理前よりもΔVa2だけ高くして、Va2とする。また、補正部25は、高電位側の画素の印加電圧が補正処理前よりもΔVb2だけ低くして、Vb2とする。ただし、ΔVa2<ΔVa1、ΔVb2<ΔVb1であるから、Va2<Va1、且つ、Vb2>Vb1という関係を満たす。
これ以外にも、本実施形態の電気光学装置1によれば、上述した第1実施形態と同等の効果を奏する。
本発明は、上述した実施形態と異なる形態で実施することが可能である。本発明は、例えば、以下のような形態で実施することも可能である。また、以下に示す変形例は、各々を適宜に組み合わせてもよい。
[変形例1]
上述した各実施形態では、液晶105をVA液晶として、液晶素子120を電圧無印加時において黒状態となるノーマリーブラックモードとしていたが、液晶105をTN(Twisted Nematic)液晶として、液晶素子120を電圧無印加時において白状態となるノーマリーホワイトモードとしてもよい。この実施形態においても、入力表示データDa-inは、液晶パネル100における各画素の階調レベルを指定するデジタルデータであるが、画素で表現すべき階調レベルを十進値で最も明るい「0」から最も暗い「255」まで、「1」刻みで256階調を指定している。
なお、本変形例の電気光学装置1では、ノーマリーブラックモードかノーマリーホワイトモードであるかという点で、上述した第1,2実施形態と構成が相違する部分があるが、大部分において共通する。また、以下の説明で、上述した第1,2実施形態と同じ符号を付した構成要素は、上述した第1,2実施形態と同等に機能するから、以下では相違点を主に説明する。
図10に示すV−T特性において、V−T特性上の点Cは、V−T特性の変曲点に相当する。変曲点Cに相当する液晶素子120の印加電圧を「Vc」とする。図10を見て分かるように、V−T特性は、電圧Vc以下の電圧範囲では上に凸の曲線となり、電圧Vcを上回る電圧範囲では下に凸の曲線となる。
ノーマリーホワイトモードの液晶素子120であっても、表示制御回路20は、上述した各実施形態と同様、低電位側の画素(第1画素)の印加電圧がV−T特性の変曲点Cを上回るか否かで補正処理を異ならせる。ただし、ノーマリーホワイトモードの低電位側の画素とは、明るい側の画素のことである。TN方式の液晶105において、ディスクリネーション領域は、白状態又は白状態に近い状態となり、高電位側の画素(第2画素、暗い側の画素)に出現する。よって、低電位側(明るい側)の画素が白状態又は白状態に近い場合には、当該画素と、ディスクリネーション発生領域とが連続した領域を構成しているように見えるので、ディスクリネーション発生領域がユーザーに知覚されにくい。よって、ノーマリーホワイトモードの液晶素子120であっても、境界に接する低電位側の画素の印加電圧が電圧Vc以下である場合には、印加電圧がVcを上回る場合に比べて、ディスクリネーション発生領域がユーザーに知覚されにくい。
以上のような理由から、本変形例の補正部25は、以下のようにして入力表示データDa-inを補正する。
図11に示すように、補正部25は、表示データDa-dで指定される階調レベルがc0を上回る(つまり、低電位側の画素の印加電圧がVcを上回る)場合、境界に接する高電位側の画素(第2画素)の階調レベルaからΔREVa1を減じて、補正後の階調レベルa1とし、低電位側の画素(第1画素)の階調レベルbにΔREVb1を加算して、補正後の階調レベルb1とする。すなわち、低電位側の画素の印加電圧Vbが電圧Vcを上回るときは、高電位側の画素の印加電圧VaはΔVa1だけ低くなって、Va1となり、低電位側の画素の印加電圧はVbからΔVb1だけ高くなって、Vb1となる。よって、ディスクリネーション発生領域は出現しなくなる。
このように、ノーマリーホワイトモードの液晶素子120を液晶パネル100に適用した電気光学装置1であっても、上述した第1、第2実施形態と同等の効果を奏する。
上述した各実施形態では、補正部25は、境界検出部22により検出された境界に接する2つの画素が並ぶ方向に連続する、低電位側の画素と高電位側の画素との2画素を補正対象していたが、同方向に連続する3以上の画素を補正対象としてもよい。以下、ノーマリーブラックモードである場合の構成について詳細に説明する。
図13に示すように、低電位側の画素の印加電圧が電圧Vcを上回るとき、低電位側の画素から高電位側の画素の方向に向かって、表示データDa-dの階調レベルがa14,a13,b13,b14となるように補正され、それぞれ印加電圧がVa14,Va13,Vb13,Vb14になったとする。一方、低電位側の画素の印加電圧が電圧Vc以下のとき、図13において階調レベルa14,a13で示した画素について、補正部25は表示データDa-dを補正しないか、又はそれよりも印加電圧の変化を小さくして表示データDa-dを補正する。また、補正部25は、図13において階調レベルb13,b14で示した画素について、補正部25は表示データDa-dを補正しないか、又はそれよりも印加電圧の変化を小さくして表示データDa-dを補正する。
このような補正部25の補正処理によれば、隣り合う画素間の印加電圧の差が上述した各実施形態よりも更に小さくなり、ディスクリネーションの発生をより確実に抑えることができる。
本変形例のような3以上の画素を補正対象とする構成は、ノーマリーホワイトモードの場合にも適用可能である。また、補正部25が補正対象とする画素は、例えば、低電位側の1画素と、高電位側の2画素という計3画素としてもよく、低電位側の補正画素数と高電位側の補正画素数とが相違していてもよい。
上述した各実施形態では、補正部25は、境界検出部22により検出された境界に接する2つの画素の双方を補正対象としていたが、一方を補正対象としてもよい。この場合も、補正部25は、低電位側の画素の印加電圧が電圧Vc以下の場合、電圧Vcを上回る場合に比べて印加電圧の変化を小さくする。以下、ノーマリーブラックモードの場合の構成について説明する。
図14は、本変形例の補正部25の補正処理を説明する図である(低電位側の画素のみを補正対象)。図14に示すように、補正部25が低電位側の画素のみを補正対象とする場合、境界に接する低電位側の画素の印加電圧が電圧Vcを上回るときは、低電位側の画素の階調レベルをa1にするよう表示データDa-dを補正する。一方、補正部25は、境界に接する低電位側の画素の印加電圧が電圧Vc以下のときは、低電位側の画素の表示データDa-dを補正しないか、又は印加電圧の変化を小さくして表示データDa-dを補正する。
本変形例のような境界に接する1画素のみを補正対象とする構成は、ノーマリーホワイトモードの場合にも適用可能である。
上述した各実施形態において、補正部25は、境界に接する2つの画素の階調差Δc(印加電圧の差)が大きいほど、補正による印加電圧の変化を大きくするようにしていたが、階調差Δcに関わらず、この変化を一定としてもよい。補正部25が、少なくとも境界に接する画素間の印加電圧の差を小さくすれば、ディスクリネーションの発生と表示背反の発生との双方を抑制することができるからである。この構成であれば、表示制御回路20において、階調差算出部23及び補正パラメーター算出部24に相当する構成を省略することができる。
また、階調差算出部23が階調差Δcを算出する構成に代えて、階調差の大小の指標となる情報を算出する構成としてもよい。
上述した各実施形態において、補正部25は、階調差Δc(印加電圧の差)が大きいほど、印加電圧の変化を大きくするように表示データDa-dを補正していたが、補正による印加電圧の変化が決められた大きさを超えないようにするようにしてもよい。例えば、黒状態に近い画素と白状態に近い画素とが隣り合ったとき、補正パラメーターは相当大きくなることがあるが、補正による電圧変化が余りに大きいと、表示背反の発生が無視できない程度になる可能性もありうるからである。そこで、表示背反の発生を許容する程度の制限値を設け、補正部25は、補正による電圧変化がこの制限値以下となるようにしてもよい。
上述した各実施形態において、表示制御回路20は、境界に接する低電位側の画素の印加電圧が電圧Vc以下の場合、印加電圧が電圧Vcを上回る場合に比べて、補正対象の画素の印加電圧の変化を小さくするようにしていた。このように、上述した各実施形態の表示制御回路20は、V−T特性の変曲点Cを指標として、ディスクリネーションの発生がユーザーに知覚されにくい画素の補正による、表示背反の発生を抑えるようにしていた。本発明は、V−T特性の変曲点C以外の点を指標としてもよい。例えば、表示制御回路20は、V−T特性の変曲点Cよりも印加電圧が若干高い点を指標としてもよいし、変曲点Cよりも印加電圧が若干低い点を指標としてもよい。要するに、表示制御回路20は、予め決められた電圧を指標として、画素の印加電圧がそれ以下か否かで補正処理を異ならせればよい。
上述した各実施形態において、表示データは、画素の階調レベルを指定するものとしたが、例えば、液晶素子120の印加電圧を直接的に指定するものとしてもよいし、画素の輝度を指定するものであってもよい。
また、補正パラメーター算出部24は上述した各実施形態と異なる演算式を用いて補正パラメーターを算出してもよいし、演算式を用いて算出する構成に代えて、ルックアップテーブルを参照して補正パラメーターを算出してもよい。
上述した各実施形態において、境界検出部22は、それぞれが境界に接する低電位側の画素及び高電位側の画素の位置を示す位置情報を図示せぬメモリーに保存することで、当該境界を検出してもよい。この場合、補正部25は、メモリーに保存された位置情報に従って境界に接する画素を特定し、特定した画素を対象とした補正処理を行う。
上述した各実施形態において、表示領域101における画素スイッチング素子と同じTFTとするのではなく、別体のICチップを左右両側に実装する構成としてもよい。また、本実施形態の液晶素子120を反射型ではなく透過型としてもよいし、透過型と反射型とを組み合わせた半透過・半反射型としてもよい。図4,10に示すグラフの縦軸を透過率に読み替えることもできるので、表示制御回路20の表示制御により上述した各実施形態と同等の効果を奏する。
また、R(赤)、G(緑)、B(青)の3画素で1ドットを構成して、カラー表示を行うとしてもよいし、さらに、別の色を追加し、これらの4色以上の画素で1ドットを構成してもよい。
また、液晶パネル100が備える走査線112やデータ線114の数はあくまで一例である。
図16は、本発明の電子機器の一実施形態に係るプロジェクターの構成を示す平面図である。次に、上述した各実施形態に係る電気光学装置を用いた電子機器の一例として、液晶パネル100をライトバルブとして用いた投射型表示装置(プロジェクター)について説明する。
図16に示すように、プロジェクター2100の内部には、ハロゲンランプ等の白色光源からなるランプユニット2102が設けられている。このランプユニット2102から射出された投射光は、内部に配置された3枚のミラー2106及び2枚のダイクロイックミラー2108によってR(赤)色、G(緑)色、B(青)色の3原色に分離されて、各原色に対応するライトバルブ100R、100G及び100Bにそれぞれ導かれる。なお、B色の光は、他のR色やG色と比較すると、光路が長いので、その損失を防ぐために、入射レンズ2122、リレーレンズ2123及び出射レンズ2124からなるリレーレンズ系2121を介して導かれる。
ライトバルブ100R、100G、100Bによってそれぞれ変調された光は、ダイクロイックプリズム2112に3方向から入射する。そして、このダイクロイックプリズム2112において、R色及びB色の光は90度に屈折する一方、G色の光は直進する。したがって、各原色の画像が合成された後、スクリーン2120には、投射レンズ2114によってカラー画像が投射されることとなる。
Claims (8)
- それぞれが液晶素子を有する複数の画素と、
各画素の液晶素子の印加電圧を指定する入力表示データを補正した表示データに基づいて、前記画素を駆動する駆動回路とを有する電気光学装置の表示を制御する表示制御回路であって、
前記入力表示データで指定される印加電圧の差が閾値以上となる、第1画素と、当該第1画素よりも前記印加電圧が大きい第2画素との境界を検出する境界検出部と、
前記境界検出部により検出された境界に接する前記第1画素と前記第2画素との前記液晶素子に対する印加電圧の差を小さくするように、当該第1画素及び当該第2画素の少なくとも一方を対象として、前記入力表示データを補正する補正部であって、前記第1画素の前記印加電圧が所定電圧以下である場合、当該所定電圧を上回る場合に比べて、前記対象の画素の前記印加電圧の変化を小さくする補正部と
を備えることを特徴とする表示制御回路。 - 前記所定電圧は、前記液晶素子の印加電圧と、当該液晶素子の透過率又は反射率との関係を表した曲線の変曲点に相当する前記印加電圧である
ことを特徴とする請求項1に記載の表示制御回路。 - 前記補正部は、
前記第1画素の前記印加電圧が前記所定電圧以下である場合、前記対象の画素の前記印加電圧を変化させない
ことを特徴とする請求項1又は2に記載の表示制御回路。 - 前記補正部は、
前記第1画素と前記第2画素との前記印加電圧の差が大きいほど、補正による前記印加電圧の変化を大きくする
ことを特徴とする請求項1から3のいずれか1項に記載の表示制御回路。 - 前記補正部は、
補正による前記印加電圧の変化が決められた大きさを超えないようにする
ことを特徴とする請求項4に記載の表示制御回路。 - それぞれが液晶素子を有する複数の画素と、
各画素の液晶素子の印加電圧を指定する入力表示データを補正した表示データに基づいて、前記画素を駆動する駆動回路とを有する電気光学装置の表示を制御する表示制御方法であって、
前記入力表示データで指定される印加電圧の差が閾値以上となる、第1画素と、当該第1画素よりも前記印加電圧が大きい第2画素との境界を検出する境界検出ステップと、
前記境界検出ステップで検出された境界に接する前記第1画素と前記第2画素との前記液晶素子に対する印加電圧の差を小さくするように、当該第1画素及び当該第2画素の少なくとも一方を対象として、前記入力表示データを補正する補正ステップであって、前記第1画素の前記印加電圧が所定電圧以下である場合、当該所定電圧を上回る場合に比べて、前記対象の画素の前記印加電圧の変化を小さくする補正ステップと
を有することを特徴とする表示制御方法。 - それぞれが液晶素子を有する複数の画素と、
各画素の液晶素子の印加電圧を指定する入力表示データを補正した表示データに基づいて、前記画素を駆動する駆動回路と、
前記入力表示データで指定される印加電圧の差が閾値以上となる、第1画素と、当該第1画素よりも前記印加電圧が大きい第2画素との境界を検出する境界検出部と、
前記境界検出部により検出された境界に接する前記第1画素と前記第2画素との前記液晶素子に対する印加電圧の差を小さくするように、当該第1画素及び当該第2画素の少なくとも一方を対象として、前記入力表示データを補正する補正部であって、前記第1画素の前記印加電圧が所定電圧以下である場合、当該所定電圧を上回る場合に比べて、前記対象の画素の前記印加電圧の変化を小さくする補正部と
を備えることを特徴とする電気光学装置。 - 請求項7に記載の電気光学装置を表示部に有することを特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011125370A JP2012252206A (ja) | 2011-06-03 | 2011-06-03 | 表示制御回路、表示制御方法、電気光学装置及び電子機器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011125370A JP2012252206A (ja) | 2011-06-03 | 2011-06-03 | 表示制御回路、表示制御方法、電気光学装置及び電子機器 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2012252206A true JP2012252206A (ja) | 2012-12-20 |
Family
ID=47525067
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011125370A Pending JP2012252206A (ja) | 2011-06-03 | 2011-06-03 | 表示制御回路、表示制御方法、電気光学装置及び電子機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2012252206A (ja) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2014137436A (ja) * | 2013-01-16 | 2014-07-28 | Seiko Epson Corp | 画像処理回路、画像処理方法及び電子機器 |
JP2014149426A (ja) * | 2013-02-01 | 2014-08-21 | Seiko Epson Corp | 映像処理回路、映像処理方法及び電子機器 |
JP2014178362A (ja) * | 2013-03-13 | 2014-09-25 | Seiko Epson Corp | 表示制御回路、電気光学装置、及び、電子機器 |
US9001168B2 (en) | 2012-03-13 | 2015-04-07 | Seiko Epson Corporation | Signal processing apparatus, liquid crystal apparatus, electronics device and signal processing method |
JP2015064467A (ja) * | 2013-09-25 | 2015-04-09 | セイコーエプソン株式会社 | 画像処理回路、電気光学装置、画像処理方法及び電子機器 |
CN104732931A (zh) * | 2013-12-19 | 2015-06-24 | 株式会社日本显示器 | 显示设备 |
US9189999B2 (en) | 2012-03-15 | 2015-11-17 | Seiko Epson Corporation | Signal processing device, liquid crystal device, electronic apparatus and signal processing method |
US9411182B2 (en) | 2012-06-18 | 2016-08-09 | Seiko Epson Corporation | Signal processing device, signal processing method, liquid crystal device, and electronic apparatus |
US11947201B2 (en) | 2022-02-25 | 2024-04-02 | Seiko Epson Corporation | Liquid crystal device, display device, optical modulation module, and control method of liquid crystal device |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008281947A (ja) * | 2007-05-14 | 2008-11-20 | Toshiba Corp | 液晶表示装置 |
JP2009104053A (ja) * | 2007-10-25 | 2009-05-14 | Seiko Epson Corp | 駆動装置及び駆動方法、並びに電気光学装置及び電子機器 |
JP2011053390A (ja) * | 2009-09-01 | 2011-03-17 | Seiko Epson Corp | 映像処理回路、その処理方法、液晶表示装置および電子機器 |
JP2011107497A (ja) * | 2009-11-19 | 2011-06-02 | Seiko Epson Corp | 映像処理回路、その処理方法、液晶表示装置および電子機器 |
-
2011
- 2011-06-03 JP JP2011125370A patent/JP2012252206A/ja active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008281947A (ja) * | 2007-05-14 | 2008-11-20 | Toshiba Corp | 液晶表示装置 |
JP2009104053A (ja) * | 2007-10-25 | 2009-05-14 | Seiko Epson Corp | 駆動装置及び駆動方法、並びに電気光学装置及び電子機器 |
JP2011053390A (ja) * | 2009-09-01 | 2011-03-17 | Seiko Epson Corp | 映像処理回路、その処理方法、液晶表示装置および電子機器 |
JP2011107497A (ja) * | 2009-11-19 | 2011-06-02 | Seiko Epson Corp | 映像処理回路、その処理方法、液晶表示装置および電子機器 |
Cited By (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9001168B2 (en) | 2012-03-13 | 2015-04-07 | Seiko Epson Corporation | Signal processing apparatus, liquid crystal apparatus, electronics device and signal processing method |
US9189999B2 (en) | 2012-03-15 | 2015-11-17 | Seiko Epson Corporation | Signal processing device, liquid crystal device, electronic apparatus and signal processing method |
US9411182B2 (en) | 2012-06-18 | 2016-08-09 | Seiko Epson Corporation | Signal processing device, signal processing method, liquid crystal device, and electronic apparatus |
JP2014137436A (ja) * | 2013-01-16 | 2014-07-28 | Seiko Epson Corp | 画像処理回路、画像処理方法及び電子機器 |
JP2014149426A (ja) * | 2013-02-01 | 2014-08-21 | Seiko Epson Corp | 映像処理回路、映像処理方法及び電子機器 |
JP2014178362A (ja) * | 2013-03-13 | 2014-09-25 | Seiko Epson Corp | 表示制御回路、電気光学装置、及び、電子機器 |
JP2015064467A (ja) * | 2013-09-25 | 2015-04-09 | セイコーエプソン株式会社 | 画像処理回路、電気光学装置、画像処理方法及び電子機器 |
CN104732931A (zh) * | 2013-12-19 | 2015-06-24 | 株式会社日本显示器 | 显示设备 |
US9529222B2 (en) | 2013-12-19 | 2016-12-27 | Japan Display Inc. | Display device |
US11947201B2 (en) | 2022-02-25 | 2024-04-02 | Seiko Epson Corporation | Liquid crystal device, display device, optical modulation module, and control method of liquid crystal device |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2012252206A (ja) | 表示制御回路、表示制御方法、電気光学装置及び電子機器 | |
JP5229162B2 (ja) | 映像処理回路、その処理方法、液晶表示装置および電子機器 | |
TWI476478B (zh) | 影像處理方法、影像處理電路、液晶顯示裝置及電子機器 | |
JP5556234B2 (ja) | 映像処理回路、その処理方法、液晶表示装置および電子機器 | |
JP5370169B2 (ja) | 映像処理回路、その処理方法、液晶表示装置および電子機器 | |
JP6051544B2 (ja) | 画像処理回路、液晶表示装置、電子機器及び画像処理方法 | |
JP6078959B2 (ja) | 映像処理回路、映像処理方法および電子機器 | |
JP2011175199A (ja) | 映像処理回路、その処理方法、液晶表示装置および電子機器 | |
JP5454092B2 (ja) | 映像処理回路、その処理方法、液晶表示装置および電子機器 | |
JP5929538B2 (ja) | 表示制御回路、表示制御方法、電気光学装置及び電子機器 | |
JP6078965B2 (ja) | 映像処理回路、映像処理方法及び電子機器 | |
JP2012252042A (ja) | 表示制御回路、表示制御方法、電気光学装置及び電子機器 | |
JP5903954B2 (ja) | 映像処理回路、映像処理方法および電子機器 | |
JP2012242798A (ja) | 補正電圧設定方法、映像処理方法、補正電圧設定装置、映像処理回路、液晶表示装置及び電子機器 | |
JP2012242797A (ja) | 映像処理方法、映像処理回路、液晶表示装置及び電子機器 | |
JP5601173B2 (ja) | 映像処理方法、映像処理回路、液晶表示装置および電子機器 | |
JP6083111B2 (ja) | 映像処理回路、映像処理方法、液晶表示装置および電子機器 | |
JP6578686B2 (ja) | 映像処理回路、電子機器及び映像処理方法 | |
JP5574000B2 (ja) | 信号処理装置、液晶表示装置、電子機器および信号処理方法 | |
JP6398162B2 (ja) | 画像処理回路、電気光学装置及び電子機器 | |
JP5510580B2 (ja) | 信号処理装置、信号処理方法、液晶表示装置および電子機器 | |
JP2016090651A (ja) | 映像処理回路、映像処理方法、電気光学装置及び電子機器 | |
JP2013156368A (ja) | 映像処理回路、映像処理方法、液晶表示装置および電子機器 | |
JP2013190630A (ja) | 画像処理回路、電子機器及び画像処理方法 | |
JP2014137436A (ja) | 画像処理回路、画像処理方法及び電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140526 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150324 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150331 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150601 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20150707 |