JP2012174864A - 半導体装置およびその動作方法 - Google Patents
半導体装置およびその動作方法 Download PDFInfo
- Publication number
- JP2012174864A JP2012174864A JP2011034797A JP2011034797A JP2012174864A JP 2012174864 A JP2012174864 A JP 2012174864A JP 2011034797 A JP2011034797 A JP 2011034797A JP 2011034797 A JP2011034797 A JP 2011034797A JP 2012174864 A JP2012174864 A JP 2012174864A
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- memory element
- semiconductor layer
- semiconductor
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/16—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C17/00—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
- G11C17/14—Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
- G11C17/18—Auxiliary circuits, e.g. for writing into memory
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
Abstract
【課題】省面積化を図ることが可能な半導体装置およびその動作方法を提供する。
【解決手段】各記憶素子21は、P型の半導体層211Pと、半導体層211P内で互いに分離するように配設されたN型の半導体層212N,213Nと、半導体層212Nと電気的に接続された電極215Aと、半導体層213Nと電気的に接続された電極215Bとを有する。駆動対象の記憶素子21に対して、電極215Aと電極215Bとの間に所定の閾値以上の電圧V1を印加して、半導体層212Nと半導体層213Nとの間の領域にそれらの半導体層同士を電気的に繋ぐ導電パスであるフィラメント210を形成することにより、情報の書き込み動作を行う。
【選択図】図3
【解決手段】各記憶素子21は、P型の半導体層211Pと、半導体層211P内で互いに分離するように配設されたN型の半導体層212N,213Nと、半導体層212Nと電気的に接続された電極215Aと、半導体層213Nと電気的に接続された電極215Bとを有する。駆動対象の記憶素子21に対して、電極215Aと電極215Bとの間に所定の閾値以上の電圧V1を印加して、半導体層212Nと半導体層213Nとの間の領域にそれらの半導体層同士を電気的に繋ぐ導電パスであるフィラメント210を形成することにより、情報の書き込み動作を行う。
【選択図】図3
Description
本発明は、OTP(One Time Programmable)素子として好適な記憶素子を備えた半導体装置、およびそのような半導体装置の動作方法に関する。
OTP素子は、装置の電源がオフになっても情報を保存することが可能な不揮発性の記憶素子であり、従来、例えばフューズ(fuse)型やアンチフューズ(anti-fuse)型などのいくつかの構造が提案されている。
fuse型のOTP素子では、例えば、多結晶シリコンなどで形成された抵抗素子に対して大電流を流すことにより抵抗体を溶断し、両電極間をショート(短絡)状態からオープン(開放)状態に変化させることによって、情報の書き込み動作を行うようになっている。一方、anti-fuse型のOTP素子では、例えば、MOS(Metal Oxide Semiconductor)型の容量素子に対して絶縁耐圧以上の電圧を印加し、誘電体膜を絶縁破壊させることにより、両電極間をオープン状態からショート状態に変化させるようになっている。つまり、このanti-fuse型のOTP素子では、両電極間をオープン状態からショート状態に変化させることによって、情報の書き込み動作がなされる。
また、例えば特許文献1には、上記のものとは別の手法を利用したanti-fuse型のOTP素子が提案されている。
上記特許文献1のOTP素子は、MOSトランジスタにおけるスナップバック現象を利用したものである。このスナップバック現象とは、ゲートに所定の電圧(ゲート電圧)を印加してトランジスタをオン状態にした後にそのゲート電圧を下げると、強制的に強いピンチオフが発生し、通常のMOSトランジスタの耐圧よりも低い電圧でソース・ドレイン間に大電流が流れるという現象である。特許文献1のOTP素子では、このスナップバック現象の際に流れる大電流によってPN接合が破壊され、その結果、ソース・ドレイン間がショートするようになっている。すなわち、このOTP素子においても上記した一般的なanti-fuse型のOTP素子と同様に、両電極間がオープン状態からショート状態に変化することにより、情報の書き込み動作がなされる。
ところで、上記した一般的なfuse型のOTP素子では、抵抗体を溶断するという目的から、書き込み動作の際に大電流を流す必要がある。そのため、その大電流を流すことが可能な電流能力の高いトランジスタや、大電流を流し得るだけの幅の広い配線が必要となり、周辺の書き込み動作用を含めた回路全体の面積が大きくなってしまう。また、OTP素子自身も、通常のトランジスタの素子サイズと比べて大きくする必要があるため、記憶装置におけるビット数が増えた場合、この点からも面積的には不利な方向に働く。
一方、上記した一般的なanti-fuse型のOTP素子では、誘電体膜を絶縁破壊させるため、高電圧を印加する必要がある。その高電圧は、誘電体膜をゲート絶縁膜とする通常のMOSトランジスタの耐圧を超すほどのものであることから、OTP素子に対して書き込み動作を行うためにより高い耐圧のトランジスタを設ける必要が生じる。そのため、やはり記憶装置の大面積化を引き起こしたり、製造工程の増加につながる。
他方、上記特許文献1のOTP素子では、スナップバック現象の際に流れる大電流によってPN接合を破壊させるため、駆動対象(書き込み動作対象)のOTP素子を選択するためのトランジスタ(選択トランジスタ)にもその大電流が流れることになる。ここで、この手法では上記したように、OTP素子および選択トランジスタの双方に電流が流れている状態(オン状態)からOTP素子のゲート電圧を下げてスナップバックモードとすることにより、大電流を流すようにしている。このため、最初のオン状態の際の選択トランジスタの抵抗値が大きいと、電圧降下によってOTP素子の両端間の電圧が低下することが懸念される。したがって、選択トランジスタでは、チャネル領域の幅(ゲート幅)を広く設定するなどして抵抗値を下げる必要がある。このことは、選択トランジスタの素子サイズが大きくなることにつながる。
加えて、この選択トランジスタは、書き込み動作後の読み出し動作時において読み出し対象のOTP素子を選択するためにも使用されることから、書き込み動作時における選択トランジスタの破壊は、許容されることではない。したがって、選択トランジスタでは、書き込み動作時に流れる電流をオン状態において十分に流せるだけの高い電流能力が求められ、この点からも、選択トランジスタの素子サイズをOTP素子よりも大きくする必要がある。
これらのことから、特許文献1のOTP素子では、通常のMOSトランジスタと同程度の素子サイズで形成できるにも関わらず、OTP素子と組になって使用される選択トランジスタは、OTP素子よりも大きい素子サイズとなってしまう。その結果、1ビット当たりのメモリセル(いわゆる「1T1R」型のメモリセル)全体としては、素子面積が大きくなる方向に働いてしまう。
このように、従来の記憶素子(OTP素子)を備えた半導体装置では、省面積化を図るのが困難であり、改善するための手法の提案が望まれていた。
本発明はかかる問題点に鑑みてなされたもので、その目的は、省面積化を図ることが可能な半導体装置およびその動作方法を提供することにある。
本発明の半導体装置の動作方法は、各々が、第1導電型からなる第1の半導体層と、この第1の半導体層内で互いに分離するように配設され、第2導電型からなる第2および第3の半導体層と、第2の半導体層と電気的に接続された第1電極と、第3の半導体層と電気的に接続された第2電極とを有する1または複数の記憶素子のうちの駆動対象の記憶素子に対して、第1電極と第2電極との間に所定の閾値以上の電圧を印加して、第2の半導体層と第3の半導体層との間の領域にそれらの半導体層同士を電気的に繋ぐ導電パスであるフィラメントを形成することにより、情報の書き込み動作を行うようにしたものである。
本発明の半導体装置の動作方法では、1または複数の記憶素子のうちの駆動対象の記憶素子に対して、第1電極と第2電極との間に所定の閾値以上の電圧を印加して第2の半導体層と第3の半導体層との間の領域に上記フィラメントを形成することにより、情報の書き込み動作が行われる。これにより、記憶素子を高耐圧のものとしたり、書き込み動作時に大電流を流したりすることなく、書き込み動作が実現される。
本発明の半導体装置は、各々が、第1導電型からなる第1の半導体層と、この第1の半導体層内で互いに分離するように配設され、第2導電型からなる第2および第3の半導体層と、第2の半導体層と電気的に接続された第1電極と、第3の半導体層と電気的に接続された第2電極とを有する1または複数の記憶素子と、この1または複数の記憶素子のうちの駆動対象の記憶素子において、第1電極と第2電極との間に所定の閾値以上の電圧を印加して、第2の半導体層と第3の半導体層との間の領域にそれらの半導体層同士を電気的に繋ぐ導電パスであるフィラメントを形成することにより、情報の書き込み動作を行う駆動部とを備えたものである。
本発明の半導体装置では、1または複数の記憶素子のうちの駆動対象の記憶素子において、第1電極と第2電極との間に所定の閾値以上の電圧が印加されて第2の半導体層と第3の半導体層との間の領域に上記フィラメントが形成されることにより、情報の書き込み動作が行われる。これにより、情報の書き込み動作後の記憶素子に対応する少なくとも一部の記憶素子では、記憶素子を高耐圧のものとしたり、書き込み動作時に大電流を流したりすることなく、書き込み動作が実現される。
本発明の半導体装置およびその動作方法によれば、1または複数の記憶素子のうちの駆動対象の記憶素子に対して、第1電極と第2電極との間に所定の閾値以上の電圧を印加して第2の半導体層と第3の半導体層との間の領域に上記フィラメントを形成することによって、情報の書き込み動作を行うようにしたので、記憶素子を高耐圧のものとしたり書き込み動作時に大電流を流したりすることなく、書き込み動作を実現することができる。よって、半導体装置における省面積化を図ることが可能となる。
以下、本発明の実施の形態について、図面を参照して詳細に説明する。なお、説明は以下の順序で行う。
1.第1の実施の形態(誘電体膜,導電体膜を設けない例:NPN接合型構造)
2.第1の実施の形態の変形例
変形例1(シリサイド層を設けた例)
3.第2の実施の形態(誘電体膜,導電体膜を設けた例:N型MOSトランジスタ構造)
4.第2の実施の形態の変形例
変形例2(記憶素子および選択トランジスタを一体的に形成した例)
変形例3(記憶素子の導電体膜電位を制御する制御トランジスタを設けた例)
5.その他の変形例
1.第1の実施の形態(誘電体膜,導電体膜を設けない例:NPN接合型構造)
2.第1の実施の形態の変形例
変形例1(シリサイド層を設けた例)
3.第2の実施の形態(誘電体膜,導電体膜を設けた例:N型MOSトランジスタ構造)
4.第2の実施の形態の変形例
変形例2(記憶素子および選択トランジスタを一体的に形成した例)
変形例3(記憶素子の導電体膜電位を制御する制御トランジスタを設けた例)
5.その他の変形例
<第1の実施の形態>
[記憶装置1の構成]
図1は、本発明の第1の実施の形態に係る半導体装置(記憶装置1)のブロック構成を表すものである。記憶装置1は、情報(データ)を1回に限り書き込むことができると共に何度もその書き込んだ情報を読み出すことができ、かつ情報の消去は行うことができない記憶装置(いわゆるOTP ROM(Read Only Memory))である。この記憶装置1は、複数のメモリセル20を有するメモリアレイ2と、ワード線駆動部31と、ビット線駆動部・センスアンプ32とを備えている。これらのうち、ワード線駆動部31およびビット線駆動部・センスアンプ32が、本発明における「駆動部(書き込み動作部,プログラミング動作部)」の一具体例に対応する。
[記憶装置1の構成]
図1は、本発明の第1の実施の形態に係る半導体装置(記憶装置1)のブロック構成を表すものである。記憶装置1は、情報(データ)を1回に限り書き込むことができると共に何度もその書き込んだ情報を読み出すことができ、かつ情報の消去は行うことができない記憶装置(いわゆるOTP ROM(Read Only Memory))である。この記憶装置1は、複数のメモリセル20を有するメモリアレイ2と、ワード線駆動部31と、ビット線駆動部・センスアンプ32とを備えている。これらのうち、ワード線駆動部31およびビット線駆動部・センスアンプ32が、本発明における「駆動部(書き込み動作部,プログラミング動作部)」の一具体例に対応する。
ワード線駆動部31は、行方向に平行して配置された複数(ここではm(m:2以上の整数)個)のワード線WL1〜WLmに対して、所定の電位(後述するワード線電位)を印加するものである。
ビット線駆動・センスアンプ部32は、列方向に平行して配置された複数(ここではm個)のビット線BL1〜BLmに対して、所定の電位(後述する書き込み動作用の電圧)を印加するものである。これにより、メモリセル20内の後述する記憶素子21に対して所定の電圧V1が印加され、後述する情報の書き込み動作がなされるようになっている。このビット線駆動・センスアンプ部32はまた、上記したm個のビット線BL1〜BLmを用いて、各メモリセル20から情報の読み出し動作を行うと共に、内部のセンスアンプにおいて所定の信号増幅処理を行う機能も有している。なお、以下ではビット線BL1〜BLmの総称として、ビット線BLを適宜用いるものとする。
このようにして、ワード線駆動部31およびビット線駆動部・センスアンプ32は、メモリアレイ2内の複数のメモリセル20の中から駆動対象(動作対象)となるメモリセル20を選択し、情報の書き込み動作または読み出し動作を選択的に行うようになっている。
[メモリアレイ2の構成]
メモリアレイ2では、図1に示したように、複数のメモリセル20が行列状(マトリクス状)に配置されている。図2は、メモリアレイ2の回路構成例を表したものである。このメモリアレイ2では、各メモリセル20に対して、1つのワード線WLと1つのビット線BLとが接続されている。
メモリアレイ2では、図1に示したように、複数のメモリセル20が行列状(マトリクス状)に配置されている。図2は、メモリアレイ2の回路構成例を表したものである。このメモリアレイ2では、各メモリセル20に対して、1つのワード線WLと1つのビット線BLとが接続されている。
また、各メモリセル20は、1つの記憶素子21と1つの選択トランジスタ22とを有しており、いわゆる「1T1R」型の回路構成となっている。このメモリセル20では、選択トランジスタ22のゲートにはワード線WLが接続されている。選択トランジスタ22におけるソースおよびドレインのうちの一方にはビット線BLが接続され、他方には記憶素子21における一方の端子(後述する電極215B)が接続されている。また、記憶素子21における他方の端子(後述する電極215A)は、グランド(接地)GNDに接続されている。すなわち、このメモリセル20では、ビット線BLとグランドGNDとの間で、1つの記憶素子21と1つの選択トランジスタ22とが互いに直列接続されている。
選択トランジスタ22は、駆動対象(書き込み動作対象または読み出し動作対象)の記憶素子21を選択するためのトランジスタであり、例えばMOS(Metal Oxide Semiconductor)トランジスタからなる。ただし、これには限られず、他の構造のトランジスタを用いてもよい。
(記憶素子21)
記憶素子21は、後述する書き込み動作によって情報の記憶が行われる素子であり、詳細は後述するが、いわゆるanti-fuse型のOTP素子である。図3は、この記憶素子21の断面構成例を模式的に表したものであり、(A)は後述する書き込み動作前の断面構成例を、(B)はこの書き込み動作後の断面構成例を、それぞれ示す。
記憶素子21は、後述する書き込み動作によって情報の記憶が行われる素子であり、詳細は後述するが、いわゆるanti-fuse型のOTP素子である。図3は、この記憶素子21の断面構成例を模式的に表したものであり、(A)は後述する書き込み動作前の断面構成例を、(B)はこの書き込み動作後の断面構成例を、それぞれ示す。
図3(A)に示したように、書き込み動作前における記憶素子21は、半導体層211P,212N,213Nと、一対の電極215A,215Bと、絶縁層214とからなる積層構造を有している。
半導体層211P(第1の半導体層)は、例えば半導体基板を構成するものであり、P型(第1導電型)の半導体層である。この半導体層211Pは、例えば、シリコン(Si)などにホウ素(B)等の不純物をドープさせた半導体材料からなる。
半導体層212N(第2の半導体層)および半導体層213N(第3の半導体層)は、半導体層211P内において互いに所定の間隔を隔てて互いに分離するように配設されており、N型(第2導電型)の半導体層からなる(いわゆるN+層を構成している)。これらの半導体層212N,213Nはそれぞれ、例えば、Siなどにヒ素(As)やリン(P)等の不純物をドープさせた半導体材料からなり、その厚みは50〜200nm程度である。このような半導体層212N,213Nは、半導体層211Pの領域内において、 所定のフォトレジストや酸化膜などのマスクパターンを用いることにより、容易に形成することできる。ここで、これらの半導体層212N,213N間の距離は、できるたけ短くすることが望ましい(例えば、50〜200nm程度)。これにより、素子サイズの小さな記憶素子21を実現することができるからである。
絶縁層214は、半導体層211P,212N,213N上を覆うように設けられている。この絶縁層214は、例えば、酸化シリコン(SiO2)や窒化シリコン(SiNX)などの絶縁材料からなり、その厚みは50〜1000nm程度である。
電極215A(第1電極)は、半導体層212N上においてこの半導体層212Nと電気的に接続されるように絶縁層214内に設けられており、これにより半導体層212Nに対して所定の電位を印加できるようになっている。また、電極215B(第2電極)は、半導体層213N上においてこの半導体層213Nと電気的に接続されるように絶縁層214内に設けられており、これにより半導体層213Nに対して所定の電位を印加できるようになっている。これらの電極215A,215Bはそれぞれ、例えばタングステン(W)やアルミニウム(Al)等の金属などの導電性材料からなる。
一方、図3(B)に示したように、書き込み動作後における記憶素子21では、上記した半導体層211P,212N,213N、電極215A,215Bおよび絶縁層214に加え、以下説明するフィラメント210(導電経路部)が形成されている。
このフィラメント210は、半導体層211Pを介して半導体層212N,213N間の領域に形成されており、詳細は後述するが、これらの半導体層212N,213N同士(電極215A,215B同士)を電気的に繋ぐ導電パス(導電経路)として機能するようになっている。換言すると、この図3(B)に示した記憶素子21では、フィラメント210によって、半導体層212N,213N間が所定の抵抗値をもって(抵抗成分によって)短絡されている(ショート状態となっている)。このようなフィラメント210は、電極215A,215B間に所定の閾値以上の電圧V1を印加したときに(図2参照)、電極215Aを構成する導電体成分および電極215Bを構成する導電体成分のうちの少なくとも一方がマイグレーションによって移動することにより形成されたものである。なお、このフィラメント210が形成される原理の詳細については、後述する。
なお、図3(A)に示した記憶素子21の構造は、一般的なMOSトランジスタの形成工程と同様の手法(例えば、MOSトランジスタのゲートをマスクにしたセルフアライン(自己整合型)のソース・ドレイン形成工程)を用いることにより、容易に形成することが可能である。その場合、互いに分離された半導体層212N,213N間の距離を狭く形成することができると共に、寸法の制御性も良好に形成することが可能である。
[記憶装置1の作用・効果]
(1.基本動作)
この記憶装置1では、図1および図2に示したように、ワード線駆動部31が、m個のワード線WL1〜WLmに対して所定の電位(ワード線電位)を印加する。また、それと共に、ビット線駆動・センスアンプ部32が、m個のビット線BL1〜BLmに対して所定の電位(書き込み動作用の電圧)を印加する。これにより、メモリアレイ2内の複数のメモリセル20の中から駆動対象(書き込み動作対象)となるメモリセル20が選択され、その中の記憶素子21に対して後述する所定の電圧V1が印加されることにより、情報の書き込み動作(1回限り)が選択的に行われる。
(1.基本動作)
この記憶装置1では、図1および図2に示したように、ワード線駆動部31が、m個のワード線WL1〜WLmに対して所定の電位(ワード線電位)を印加する。また、それと共に、ビット線駆動・センスアンプ部32が、m個のビット線BL1〜BLmに対して所定の電位(書き込み動作用の電圧)を印加する。これにより、メモリアレイ2内の複数のメモリセル20の中から駆動対象(書き込み動作対象)となるメモリセル20が選択され、その中の記憶素子21に対して後述する所定の電圧V1が印加されることにより、情報の書き込み動作(1回限り)が選択的に行われる。
一方、ビット線駆動・センスアンプ部32は、m個のビット線BL1〜BLmを用いて、駆動対象(読み出し動作対象)のメモリセル20内の記憶素子21から、情報の読み出し動作を行うと共に、内部のセンスアンプにおいて所定の信号増幅処理を行う。これにより、記憶素子21から情報の読み出し動作が選択的に行われる。
ここで、駆動対象(書き込み動作対象または読み出し動作対象)のメモリセル20(記憶素子21)を選択する際には、そのメモリセル20に接続されたワード線WLに対して所定の電位(ワード線電位)が印加されると共に、接続されたビット線BLに対して所定の電圧(書き込み動作用の電圧)が印加される。一方、駆動対象外のメモリセル20では、接続されたワード線WLに対してグランド電位(例えば0V)が印加されると共に、接続されたビット線BLがフローティング状態あるいはグランド電位(0V)に設定される。このようにして、駆動対象のメモリセル20内の選択トランジスタ22をオン状態とし、駆動対象の記憶素子21を選択したうえで、書き込み動作または読み出し動作が行われる。
(2.書き込み動作の詳細について)
次に、図3〜図5を参照して、本発明の特徴的部分の1つである、記憶装置1における書き込み動作について、比較例と比較しつつ詳細に説明する。
次に、図3〜図5を参照して、本発明の特徴的部分の1つである、記憶装置1における書き込み動作について、比較例と比較しつつ詳細に説明する。
(2−1.比較例)
図4は、比較例に係る記憶装置におけるメモリセル(メモリセル100)の回路構成を表したものである。この比較例のメモリセル100は、トランジスタにより構成された1つの記憶素子101(OTP素子)と、1つの選択トランジスタ102とを有している。このメモリセル100では、選択トランジスタ102のゲートにはワード線WLが接続されている。選択トランジスタ102におけるソースおよびドレインのうちの一方にはビット線BLが接続され、他方には、記憶素子101におけるソースおよびドレインのうちの一方が接続されている。また、記憶素子101におけるソースおよびドレインのうちの他方はグランドGNDに接続され、ゲートは、所定のゲート電圧Vgが印加されるゲート線GLに接続されている。
図4は、比較例に係る記憶装置におけるメモリセル(メモリセル100)の回路構成を表したものである。この比較例のメモリセル100は、トランジスタにより構成された1つの記憶素子101(OTP素子)と、1つの選択トランジスタ102とを有している。このメモリセル100では、選択トランジスタ102のゲートにはワード線WLが接続されている。選択トランジスタ102におけるソースおよびドレインのうちの一方にはビット線BLが接続され、他方には、記憶素子101におけるソースおよびドレインのうちの一方が接続されている。また、記憶素子101におけるソースおよびドレインのうちの他方はグランドGNDに接続され、ゲートは、所定のゲート電圧Vgが印加されるゲート線GLに接続されている。
このメモリセル100では、MOSトランジスタにおけるスナップバック現象を利用して、記憶素子101に対する情報の書き込み動作がなされる。このスナップバック現象とは、ゲートに所定の電圧(ゲート電圧)を印加してトランジスタをオン状態にした後にそのゲート電圧を下げると、強制的に強いピンチオフが発生し、通常のMOSトランジスタの耐圧よりも低い電圧でソース・ドレイン間に大電流が流れるという現象である。
この記憶素子101への書き込み動作の際には、まず、記憶素子101および選択トランジスタ102の各ゲートに対し、所定の閾値電圧Vth以上の電圧が印加され、ともにオン状態に設定される(記憶素子101のゲート電圧Vg>Vth:図5参照)。次いで、ビット線BLに対して記憶素子101および選択トランジスタ102の各耐圧を超えない電圧が印加され、記憶素子101および選択トランジスタ102へそれぞれ電流が流れる状態に設定される。続いて、記憶素子101のゲート電圧Vgが下げられ(例えば、Vg=グランドGNDの電位:図5参照)、記憶素子101がスナップバックモードに設定される。これにより、上記したように記憶素子101のソース・ドレイン間に大電流が流れてPN接合が破壊される結果、ソース・ドレイン間がショートする(短絡する)。すなわち、この記憶素子101では一般的なanti-fuse型のOTP素子と同様に、両電極(ソース・ドレイン)間がオープン状態からショート状態に変化することにより、情報の書き込み動作がなされる。
ところが、この比較例の書き込み動作では、スナップバック現象の際に流れる大電流によってPN接合を破壊させるため、選択トランジスタ102にもその大電流が流れることになる。ここで、この手法では上記したように、記憶素子101および選択トランジスタ102の双方に電流が流れている状態(オン状態)から記憶素子101のゲート電圧Vgを下げてスナップバックモードとすることにより、大電流を流すようにしている。このため、最初のオン状態の際の選択トランジスタ102の抵抗値が大きいと、電圧降下によって記憶素子101の両端(ソース・ドレイン)間の電圧が低下することが懸念される。したがって、選択トランジスタ102では、チャネル領域の幅(ゲート幅)を広く設定するなどして抵抗値を下げる必要がある。このことは、選択トランジスタ102の素子サイズが大きくなることにつながる。
加えて、この選択トランジスタ102は、書き込み動作後の読み出し動作時において読み出し対象の記憶素子101を選択するためにも使用されることから、書き込み動作時における選択トランジスタ102の破壊は、許容されることではない。したがって、選択トランジスタ102では、書き込み動作時に流れる電流をオン状態において十分に流せるだけの高い電流能力が求められ、この点からも、選択トランジスタ102の素子サイズを記憶素子101よりも大きくする必要がある。
これらのことから、比較例の記憶素子101では、通常のMOSトランジスタと同程度の素子サイズで形成できるにも関わらず、この記憶素子101と組になって使用される選択トランジスタ102は、記憶素子101よりも大きい素子サイズとなってしまう。その結果、1ビット当たりのメモリセル100全体としては、素子面積が大きくなる方向に働いてしまう。
このように、この比較例の記憶素子101を含む従来のOTP素子における書き込み動作の手法では、記憶装置(半導体装置)の省面積化を図るのが困難である。
(2−2.実施の形態の書き込み動作)
これに対して本実施の形態の記憶装置1では、ワード線駆動部31およびビット線駆動部・センスアンプ32において、図2および図3(A),(B)に示したようにして、メモリセル20内の記憶素子21に対する情報の書き込み動作を行う。
これに対して本実施の形態の記憶装置1では、ワード線駆動部31およびビット線駆動部・センスアンプ32において、図2および図3(A),(B)に示したようにして、メモリセル20内の記憶素子21に対する情報の書き込み動作を行う。
すなわち、ワード線駆動部31およびビット線駆動部・センスアンプ32は、メモリアレイ2内の複数の記憶素子21のうちの駆動対象の記憶素子21に対し、その電極215A,215B間に所定の閾値以上の電圧V1を印加する。ここで、この所定の閾値の電圧とは、記憶素子21において前述したフィラメント210が形成される電圧のことであり、例えば3〜20V程度である。これにより、図3(B)に示したように、書き込み動作対象の記憶素子21において、半導体層212N,213N間に、それらの半導体層同士(電極215A,215B同士)を電気的に繋ぐ導電パスであるフィラメント210を形成する。
ここで、このフィラメント210は、以下の原理で形成されるものと考えられる。すなわち、まず、記憶素子21の電極215A,215B間に上記電圧V1が印加されると、一般的なバイポーラトランジスタで発生するコレクタ・エミッタ間での分離耐圧の現象と同様にして、半導体層212N,213Nがブレイクダウンし、それらの間に電流が流れる。そして、この際に流れる電流に起因した熱によるマイグレーションによって、電極215Aを構成する導電体成分および電極215Bを構成する導電体成分のうちの少なくとも一方が半導体層211P内へと移動し、その結果、フィラメント210が形成されると考えられる。
このように、本実施の形態の記憶装置1では、上記の書き込み動作がなされていない(情報が書き込まれていない)記憶素子21では、図3(A)に示したように、半導体層212N,213N同士が電気的に分離された開放状態(オープン状態)である。一方、上記の書き込み動作後の(情報が書き込まれた)記憶素子21では、図3(B)に示したように、フィラメント210の形成によって、半導体層212N,213N同士が抵抗成分で電気的に接続された状態(ショート状態)となる。すなわち、記憶素子21をanti-fuse型のOTP素子として機能させることができる。
なお、上記した書き込み動作前の「オープン状態」においては、実際には微小のリーク電流が流れるため、厳密には完全なオープン状態とはなっていない。ただし、書き込み動作前(フィラメント210の形成前)と書き込み動作後(フィラメント210の形成後)とでは、半導体層212N,213N間に流れる電流の差が大きいことから、これらの動作前後の状態を区別して検出することが可能となっている。
このような本実施の形態の書き込み動作では、上記比較例を含む従来のOTP素子における手法とは異なり、記憶素子を高耐圧のものとしたり書き込み動作時に大電流を流したりすることなく、書き込み動作が実現される。以下、この点について詳述する。
まず、この書き込み動作の際には、前述したように選択トランジスタ22のゲートに対して所定のワード電位を印加して選択トランジスタ22をオン状態にした後に、ビット線BLに対して所定以上の電圧(書き込み動作用の電圧)を印加する。このとき、選択トランジスタ22はオン状態にあるものの、リーク電流程度の電流しか流れないため、選択トランジスタ22における電圧降下は、ほとんど無視することができる。このため、ビット線BLに印加された電圧とグランドGNDの電位(接地電位)との電位差(電圧)は、ほぼそのまま、記憶素子21の両端間(電極215A,215B間)に印加されることになる。そして、ビット線BLに印加する電圧を、記憶素子21がブレイクダウンを起こしてその際に流れる瞬間的な大電流によりフィラメント210が形成される電圧(前述の閾値電圧)以上に設定することにより、記憶素子21への書き込み動作が実現される。このように、本実施の形態の記憶素子21では、一般的なMOSトランジスタと同程度の小さい素子面積でOTP素子を実現できるため、従来のOTP素子と比べて面積的に小さいOTP素子を実現することができ、特にビット数が多い場合に有利になる。また、一般的なCMOS(Complementary Metal Oxide Semiconductor)プロセスの工程範囲内で記憶素子21を形成することができるため、ウェーハコストの点でも非常に有利である。
また、記憶素子21における半導体層212N,213N間でブレイクダウンを生じさせるためには、同世代のMOSトランジスタの耐圧以上となる電圧をビット線BLに印加することが必要となる。そのため、書き込み動作によって記憶素子21がある抵抗成分をもって短絡された状態(ショート状態)に至った際に、選択トランジスタ22のソース・ドレイン間に電位差が生じる。そして、この電位差(電圧)により、選択トランジスタ22においても記憶素子21と同様のブレイクダウンが生じ、選択トランジスタ22が破壊されてしまうことが懸念される。しかしながら、本実施の形態の書き込み動作の際には、選択トランジスタ22がオン状態となっているため、この選択トランジスタ22の抵抗値と記憶素子21の抵抗値とによって、ビット線BLに印加される電圧が分配されることになる。つまり、結果として、選択トランジスタ22のソース・ドレイン間に印加される電圧は、記憶素子21への書き込み動作時に印加される電圧よりも低い方向になる。このため、書き込み動作時のビット線BLへの印加電圧を適切に設定することにより、選択トランジスタ22の破壊を生じさせることなく、記憶素子21への書き込み動作を行うことができる。これにより、高耐圧の選択トランジスタ22を形成する必要がないことから、そのような高耐圧用の製造工程を追加せずに済み、ウェーハコストの点でも非常に有利である。
以上のように本実施の形態では、ワード線駆動部31およびビット線駆動部・センスアンプ32において、メモリアレイ2内の複数の記憶素子21のうちの駆動対象の記憶素子21に対し、その電極215A,215B間に所定の閾値以上の電圧V1を印加して、半導体層212N,213N間の領域にフィラメント210を形成することによって、情報の書き込み動作を行う。これにより、記憶素子21を高耐圧のものとしたり書き込み動作時に大電流を流したりすることなく、書き込み動作を実現することができる。よって、記憶装置1(半導体装置)における省面積化を図ることが可能となると共に、製造コストを低減することも可能となる。
<第1の実施の形態の変形例>
続いて、上記第1の実施の形態の変形例(変形例1)について説明する。なお、第1の実施の形態における構成要素と同一のものには同一の符号を付し、適宜説明を省略する。
続いて、上記第1の実施の形態の変形例(変形例1)について説明する。なお、第1の実施の形態における構成要素と同一のものには同一の符号を付し、適宜説明を省略する。
[変形例1]
図6は、変形例1に係る記憶素子(記憶素子21A)の断面構成例を模式的に表したものであり、(A)は書き込み動作前の断面構成例を、(B)は書き込み動作後の断面構成例を、それぞれ示す。本変形例の記憶素子21Aは、図3(A),(B)に示した第1の実施の形態の記憶素子21において、半導体層212N,213N内にシリサイド層212S,213Sを設けるようにしたものであり、他の構成は同様となっている。
図6は、変形例1に係る記憶素子(記憶素子21A)の断面構成例を模式的に表したものであり、(A)は書き込み動作前の断面構成例を、(B)は書き込み動作後の断面構成例を、それぞれ示す。本変形例の記憶素子21Aは、図3(A),(B)に示した第1の実施の形態の記憶素子21において、半導体層212N,213N内にシリサイド層212S,213Sを設けるようにしたものであり、他の構成は同様となっている。
シリサイド層212Sは半導体層212N内に設けられており、シリサイド層213Sは半導体層213N内に設けられている。これらのシリサイド層212S,213Sはそれぞれ、例えばCoSiやNiSiなどのシリサイド金属(高融点金属を用いたシリサイド)からなり、一般的なシリサイド化プロセスを用いて形成することが可能である。
本変形例においても、基本的には上記第1の実施の形態と同様の作用により同様の効果を得ることが可能である。ただし、本変形例では、電極215Aを構成する導電体成分、電極215Bを構成する導電体成分およびシリサイド層212S,213Sを構成する導電体成分のうちの少なくとも1つがマイグレーションによって半導体層211P内へと移動することにより、フィラメント210が形成される。
<第2の実施の形態>
続いて、本発明の第2の実施の形態について説明する。なお、第1の実施の形態における構成要素と同一のものには同一の符号を付し、適宜説明を省略する。これまで説明した第1の実施の形態および変形例1では、NPN接合型構造からなる記憶素子であったのに対し、本実施の形態では、以下説明するように、N型のMOSトランジスタ構造からなる記憶素子を用いている。
続いて、本発明の第2の実施の形態について説明する。なお、第1の実施の形態における構成要素と同一のものには同一の符号を付し、適宜説明を省略する。これまで説明した第1の実施の形態および変形例1では、NPN接合型構造からなる記憶素子であったのに対し、本実施の形態では、以下説明するように、N型のMOSトランジスタ構造からなる記憶素子を用いている。
図7は、第2の実施の形態に係るメモリセル(メモリセル20B)の回路構成例を表したものである。本実施の形態のメモリセル20Bは、1つの記憶素子21B(または記憶素子21C)と、1つの選択トランジスタ22とを有している。すなわち、メモリセル20Bは、第1の実施の形態のメモリセル20において、記憶素子21の代わりに以下説明する記憶素子21Bまたは記憶素子21Cを設けたものとなっている。
このメモリセル20Bでは、選択トランジスタ22のゲートにはワード線WLが接続されている。選択トランジスタ22におけるソースおよびドレインのうちの一方にはビット線BLが接続され、他方には記憶素子21B(または記憶素子21C)における電極215Bが接続されている。また、記憶素子21B(または記憶素子21C)における電極215AはグランドGNDに接続され、後述する導電体膜217は、電気的にフローティング状態(未接続状態)となっている。
(記憶素子21B)
図8は、本実施の形態の記憶素子21Bの断面構成例を模式的に表したものであり、(A)は書き込み動作前の断面構成例を、(B)は書き込み動作後の断面構成例を、それぞれ示す。この記憶素子21Bは、図3(A),(B)に示した第1の実施の形態の記憶素子21において、半導体層212N,213N間に対応する領域に、誘電体膜216および導電体膜217をこの順に設けるようにしたものであり、他の構成は同様となっている。具体的には、ここでは半導体層212N,213N間の領域、およびこれら半導体層212N,213Nにおける一部の領域に、誘電体層216および導電体層217が設けられている。
図8は、本実施の形態の記憶素子21Bの断面構成例を模式的に表したものであり、(A)は書き込み動作前の断面構成例を、(B)は書き込み動作後の断面構成例を、それぞれ示す。この記憶素子21Bは、図3(A),(B)に示した第1の実施の形態の記憶素子21において、半導体層212N,213N間に対応する領域に、誘電体膜216および導電体膜217をこの順に設けるようにしたものであり、他の構成は同様となっている。具体的には、ここでは半導体層212N,213N間の領域、およびこれら半導体層212N,213Nにおける一部の領域に、誘電体層216および導電体層217が設けられている。
誘電体膜216は、半導体層211P上において、上記したように半導体層212N,213N間に対応する領域に設けられている。この誘電体膜216は、例えば、SiO2などの絶縁材料(誘電体)からなり、その厚みは数nm〜20nm程度である。
導電体膜217は、誘電体膜216の形成領域上に設けられており、これにより、下層型の誘電体膜216と上層側の導電体膜217とからなる積層構造が形成されている。この導電体膜217は、例えば多結晶シリコンやシリサイド金属等の導電性材料からなり、その厚みは50〜500nm程度である。なお、前述したように導電体膜217はフローティング状態に設定されることから、この導電体膜217に電位を与えるための電極は必ずしも必要としない。また、ここでは記憶素子21Bのゲート長は、互いに分離された半導体層212N,213N間の距離を規定することになるが、このゲート長を、MOSトランジスタとしての最小値(定格等により定まる値)に設定する必要はない。すなわち、半導体層212N,213N同士が分離されるのであれば、MOSトランジスタとしての最小のゲート長以下で形成しなくてもよい。
(記憶素子21C)
図9は、本実施の形態の記憶素子21Cの断面構成例を模式的に表したものであり、(A)は書き込み動作前の断面構成例を、(B)は書き込み動作後の断面構成例を、それぞれ示す。この記憶素子21Cは、図8(A),(B)に示した上記記憶素子21Bにおいて、前述した変形例1と同様に、半導体層212N,213N内にシリサイド層212S,213Sを設けるようにしたものであり、他の構成は同様となっている。
図9は、本実施の形態の記憶素子21Cの断面構成例を模式的に表したものであり、(A)は書き込み動作前の断面構成例を、(B)は書き込み動作後の断面構成例を、それぞれ示す。この記憶素子21Cは、図8(A),(B)に示した上記記憶素子21Bにおいて、前述した変形例1と同様に、半導体層212N,213N内にシリサイド層212S,213Sを設けるようにしたものであり、他の構成は同様となっている。
本実施の形態では、書き込み動作対象の記憶素子21B,21Cにおける導電体膜217を電圧無印加状態(フローティング状態)に設定しつつ、第1の実施の形態と同様にして半導体層212N,213N間(電極215A,215B間)に電圧V1を印加することにより、書き込み動作を行う。これにより、第1の実施の形態と同様の作用によって、半導体層212N,213N間の領域にフィラメント210を形成することができ、同様の効果を得ることが可能となる。
なお、本実施の形態では、記憶素子21B,21CにおけるMOSトランジスタのゲートに相当する導電体膜217の幅(半導体層212N,213Nを跨ぐ方向の長さ)を、MOSトランジスタからなる選択トランジスタ22のゲート長Lよりも狭くすることが望ましい。これにより、半導体層212N,213N間の分離耐圧を下げる方向にすることができ、結果として記憶素子21B,21Cへの書き込み動作時の電圧を低く抑えることができると共に、フィラメント210をより形成し易くなるからである。
(実施例)
ここで、図10〜図12を参照して、本実施の形態の記憶素子21Cを用いた記憶装置の一実施例について説明する。
ここで、図10〜図12を参照して、本実施の形態の記憶素子21Cを用いた記憶装置の一実施例について説明する。
まず、図10は、書き込み動作前および書き込み動作後における、記憶素子21Cの電気的特性(端子間電流と端子間電圧との関係を示す特性)の一例を表したものである。なお、ここで言う「端子間」とは、電極215A,215B間(半導体層212N,213N間)のことを意味している。この図10により、書き込み動作前の記憶素子21Cでは、端子間に電圧を印加してもほとんど電流が流れない特性を示していたのに対し、書き込み動作によって記憶素子21Cが、端子間電圧の印加に応じて端子間に電流が流れる抵抗性の特性を示すようになることが分かる。
また、図11は、記憶素子21Cにおける書き込み動作後の状態の断面写真(TEM(Transmission Electron Microscope:透過型電子顕微鏡)写真)の一例を表したものである。この図11により、書き込み動作によって半導体層212N,213N間にフィラメント210が形成されている様子が分かる。そして、図12に示した記憶素子21Cの電極間領域における元素分析結果(EDX(Energy Dispersive X-ray spectrometry:エネルギー分散X線分光法)による分析結果)の一例により、以下のことが言える。すなわち、書き込み動作後の半導体層212N,213N間において、電極215Aを構成する導電体成分、電極215Bを構成する導電体成分およびシリサイド層212S,213Sを構成する導電体成分のうちの少なくとも1つが検出されている。なお、ここでは一例として、図12において示したピーク波形では、タングステン(W),チタン(Ti)およびコバルト(Co)の元素成分が検出されている。これにより、上記した部材の導電体成分がマイグレーションによって半導体層211P内へと移動することによりフィラメント210が形成されることが、実際に確認された。
<第2の実施の形態の変形例>
続いて、上記第2の実施の形態の変形例(変形例2,3)について説明する。なお、第2の実施の形態等における構成要素と同一のものには同一の符号を付し、適宜説明を省略する。
続いて、上記第2の実施の形態の変形例(変形例2,3)について説明する。なお、第2の実施の形態等における構成要素と同一のものには同一の符号を付し、適宜説明を省略する。
[変形例2]
図13は、変形例2に係る記憶素子21Cおよび選択トランジスタ22の平面構成例の概略を模式的に表したものである。また、図14は、これらの記憶素子21Cおよび選択トランジスタ22の断面構成例を模式的に表したものであり、(A)は書き込み動作前の断面構成例を、(B)は書き込み動作後の断面構成例を、それぞれ示す。本変形例ではメモリセル20B内において、以下説明するように、記憶素子21Cと選択トランジスタ22とが、同一の活性化領域(アクティブ領域)内で一体的に形成されている。
図13は、変形例2に係る記憶素子21Cおよび選択トランジスタ22の平面構成例の概略を模式的に表したものである。また、図14は、これらの記憶素子21Cおよび選択トランジスタ22の断面構成例を模式的に表したものであり、(A)は書き込み動作前の断面構成例を、(B)は書き込み動作後の断面構成例を、それぞれ示す。本変形例ではメモリセル20B内において、以下説明するように、記憶素子21Cと選択トランジスタ22とが、同一の活性化領域(アクティブ領域)内で一体的に形成されている。
具体的には、ここでは、P型の半導体層211P内に、3つのN型の半導体層212N,213N(223N),222Nが形成されている。また、これらの半導体層212N,213N(223N),222N内にはそれぞれ、シリサイド層212S,213S,222Sが形成されている。半導体層211P上における半導体層212N,213N間に対応する領域には、前述した誘電体膜216および導電体膜217がこの順に形成されている。また、半導体層211P上における半導体層213N,222N間に対応する領域にも、選択トランジスタ22のゲート絶縁膜およびゲート電極に対応する、誘電体膜226および導電体膜227がこの順に形成されている。半導体層212N(およびシリサイド層212S)上にはこれと電気的に接続された電極215Aが形成され、半導体層222N(およびシリサイド層222S)上にはこれと電気的に接続された電極225Aが形成されている。このようにして、本変形例の記憶素子21Cおよび選択トランジスタ22では、同一の活性化領域内で一体的に形成されることにより、それらのゲート(導電体膜217,227)が並列的(パラレル)に配置されている。換言すると、記憶素子21Cおよび選択トランジスタ22では、誘電体膜216,226および導電体膜217,227がそれぞれ、互いに共通の(同一の)構造となっている。加えて、ここでは図示していないが、これらの記憶素子21Cおよび選択トランジスタ22の構造はまた、記憶装置1における回路内の他のMOSトランジスタとも共通の(同一の)構造となっている。
なお、図13に示したW1は、導電体膜217の幅を表しており、W2は、導電体膜227の幅(選択トランジスタ22のゲート長Lに対応)を表している(ここでは、電流が流れる方向を導電体膜の幅と規定している)。この場合も前述したように、記憶素子21Cにおける導電体膜217の幅W1が、選択トランジスタ22における導電体膜227の幅W2(ゲート長L)よりも狭くなっていることが望ましいと言える。
このように本変形例では、記憶素子21Cおよび選択トランジスタ22を同一の活性化領域内で一体的に形成することによって、それらのゲートが並列的に配置されているようにしたので、第2の実施の形態における効果に加え、以下の効果を得ることが可能である。すなわち、選択トランジスタ22と記憶素子21Cとからなるメモリセル20Bを、2つのゲートを有するMOSトランジスタと同程度の小さい面積で実現することができ、特にビット数が多い場合においても、小面積で周辺回路を実現することが可能となる。
なお、本変形例では、記憶素子21Cと選択トランジスタ22とが同一の活性化領域内で一体的に形成されている場合について説明したが、例えば、前述した記憶素子21Bと選択トランジスタ22とが同一の活性化領域内で一体的に形成されているようにしてもよい。
[変形例3]
図15は、変形例3に係るメモリセル(メモリセル20C)の回路構成例を表したものである。本変形例のメモリセル20Cは、1つの記憶素子21B(または記憶素子21C)と、1つの選択トランジスタ22と、1つの制御トランジスタ23とを有している。すなわち、このメモリセル20Cは、第2の実施の形態のメモリセル20Bにおいて、以下説明する制御トランジスタ23を更に設けたものであり、他の構成は同様となっている。
図15は、変形例3に係るメモリセル(メモリセル20C)の回路構成例を表したものである。本変形例のメモリセル20Cは、1つの記憶素子21B(または記憶素子21C)と、1つの選択トランジスタ22と、1つの制御トランジスタ23とを有している。すなわち、このメモリセル20Cは、第2の実施の形態のメモリセル20Bにおいて、以下説明する制御トランジスタ23を更に設けたものであり、他の構成は同様となっている。
制御トランジスタ23は、記憶素子21B(または記憶素子21C)の導電体膜電位(例えば、図中に示した電極215Cの電位)を制御するトランジスタであり、ここではMOSトランジスタにより構成されている。この制御トランジスタ23は、ゲートが所定の制御信号線CTLに接続され、ソースおよびドレインのうちの一方が、記憶素子21B(または記憶素子21C)における導電体膜217と電気的に接続された電極215Cに接続されている。また、制御トランジスタ23におけるソースおよびドレインのうちの他方は、所定の電位(ゲート電位Vg)となるように設定されている。
本変形例のメモリセル20Cでは、書き込み動作時には、制御信号線CTLによる制御によって制御トランジスタ23がオフ状態となることにより、書き込み動作対象の記憶素子21B(または記憶素子21C)における導電体膜217が電圧無印加状態(フローティング状態)に設定される。ただし、この制御トランジスタ23がオフ状態のときに、導電体膜217がフローティング状態に設定されていなくてもよく、所定の電位が印加されるように設定してもよい。一方、書き込み動作以外のときには、制御信号線CTLによる制御によって制御トランジスタ23がオン状態となることにより、導電体膜217が所定のゲート電位Vg(ここでは、記憶素子21Bまたは記憶素子21CをMOSトランジスタとして見たときのオフ電圧に相当)に設定される。なお、ここで言う「書き込み動作以外のとき」とは、記憶装置の回路が動作していないとき(記憶素子に対して読み出し動作および書き込み動作のいずれをも行っていないとき)は、含まれないものとする。
したがって本変形例では、書き込み動作以外のときにも記憶素子21B(または記憶素子21C)のゲートがフローティング状態となることによる以下の問題点を回避することが可能となる。すなわち、まず、電荷の逃げ場がないフローティング状態のゲートにホットキャリア現象などで何らかの電荷が蓄積されたときに、MONOS(Metal-Oxide-Nitride-Oxide-Silicon)型の記憶素子(メモリトランジスタ)などと同様に、記憶素子21B(または記憶素子21C)が定常的にオン状態となる。その結果、本変形例では、非書き込みの状態の記憶素子が書き込み状態の記憶素子であると誤認識されることを回避することが可能となる。
<その他の変形例>
以上、実施の形態および変形例を挙げて本発明を説明したが、本発明はこれらの実施の形態等に限定されず、種々の変形が可能である。
以上、実施の形態および変形例を挙げて本発明を説明したが、本発明はこれらの実施の形態等に限定されず、種々の変形が可能である。
例えば、上記実施の形態等において説明した各層の材料などは限定されるものではなく、他の材料としてもよい。また、上記実施の形態等では、記憶素子、メモリセルおよび記録装置等の構成を具体的に挙げて説明したが、全ての層を備える必要はなく、また、他の層を更に備えていてもよい。
また、上記実施の形態等では、ビット線BLとグランドGNDとの間において、選択トランジスタ22をビット線BL側、記憶素子21,21A〜21CをグランドGND側としてそれらを互いに直列接続させる場合について説明したが、メモリセルの回路構成はこれには限られない。すなわち、逆に、選択トランジスタ22をグランドGND側、記憶素子21,21A〜21Cをビット線BL側としてそれらを互いに直列接続させるようにしてもよい。
更に、上記実施の形態等では、半導体層211PがP型の半導体層であると共に半導体層212N,213N,222N,223NがN型の半導体層である場合について説明したが、これらの半導体層における導電型(P型およびN型)の関係が逆であってもよい。
加えて、上記実施の形態等では、記憶装置内に記憶素子が複数設けられている場合について説明したが、この場合には限られず、1つの記憶素子のみが設けられているようにしてもよい。
また、上記実施の形態等では、本発明の半導体装置の一例として記憶装置を挙げて説明したが、このような記憶装置に加えて他の素子(例えば、トランジスタや容量素子、抵抗素子など)をも備えた半導体集積回路によって、半導体装置を構成するようにしてもよい。
1…記憶装置(半導体装置)、2…メモリアレイ、20,20B,20C…メモリセル、21,21A,21B,21C…記憶素子、210…フィラメント(導電パス)、211P,212N,213N,222N,223N…半導体層、212S,213S,222S,223S…シリサイド層、214…絶縁層、215A,215B,215C,225A…電極、216,226…誘電体膜、217,227…導電体膜、22…選択トランジスタ、23…制御トランジスタ、31…ワード線駆動部、32…ビット線駆動部・センスアンプ、BL1〜BLm…ワード線、BL1〜BLm…ビット線、V1…電圧、W1,W2…導電体膜の幅。
Claims (13)
- 各々が、第1導電型からなる第1の半導体層と、前記第1の半導体層内で互いに分離するように配設され、第2導電型からなる第2および第3の半導体層と、前記第2の半導体層と電気的に接続された第1電極と、前記第3の半導体層と電気的に接続された第2電極とを有する1または複数の記憶素子のうちの駆動対象の記憶素子に対して、
前記第1電極と前記第2電極との間に所定の閾値以上の電圧を印加して、前記第2の半導体層と前記第3の半導体層との間の領域にそれらの半導体層同士を電気的に繋ぐ導電パスであるフィラメントを形成することにより、情報の書き込み動作を行う
半導体装置の動作方法。 - 前記記憶素子は、前記第1の半導体層上における前記第2および第3の半導体層間に対応する領域に、誘電体膜および導電体膜をこの順に有しており、
前記駆動対象の記憶素子における前記導電体膜を電圧無印加状態に設定しつつ、前記第1電極と前記第2電極との間に前記閾値以上の電圧を印加することにより、前記書き込み動作を行う
請求項1に記載の半導体装置の動作方法。 - 前記書き込み動作以外のときには、所定の制御トランジスタをオン状態とすることにより、前記駆動対象の記憶素子における前記導電体膜を所定の電位に設定する一方、
前記書き込み動作のときには、前記制御トランジスタをオフ状態に設定する
請求項2に記載の半導体装置の動作方法。 - 前記フィラメントは、前記第1電極を構成する導電体成分および前記第2電極を構成する導電体成分のうちの少なくとも一方がマイグレーションによって移動することにより形成される
請求項1ないし請求項3のいずれか1項に記載の半導体装置の動作方法。 - 前記書き込み動作がなされていない前記記憶素子では、前記第2および第3の半導体層同士が電気的に分離された開放状態である一方、
前記書き込み動作がなされた後の前記記憶素子では、前記フィラメントの形成によって前記第2および第3の半導体層同士が抵抗成分で電気的に接続された状態である
請求項1ないし請求項3のいずれか1項に記載の半導体装置の動作方法。 - 前記閾値以上の電圧を印加するためのビット線と接地との間に、1つの記憶素子と1つの選択トランジスタとが互いに直列接続されるように設け、
前記選択トランジスタをオン状態として前記駆動対象の記憶素子を選択したうえで、前記書き込み動作を行う
請求項1ないし請求項3のいずれか1項に記載の半導体装置の動作方法。 - 前記記憶素子と前記選択トランジスタとが、同一の活性化領域内で一体的に形成されている
請求項6に記載の半導体装置の動作方法。 - 前記第2および第3の半導体層内にそれぞれ、シリサイド層を設ける
請求項1ないし請求項3のいずれか1項に記載の半導体装置の動作方法。 - 前記フィラメントは、前記第1電極を構成する導電体成分、前記第2電極を構成する導電体成分および前記シリサイド層を構成する導電体成分のうちの少なくとも1つがマイグレーションによって移動することにより形成される
請求項8に記載の半導体装置の動作方法。 - 各々が、第1導電型からなる第1の半導体層と、前記第1の半導体層内で互いに分離するように配設され、第2導電型からなる第2および第3の半導体層と、前記第2の半導体層と電気的に接続された第1電極と、前記第3の半導体層と電気的に接続された第2電極とを有する1または複数の記憶素子と、
前記1または複数の記憶素子のうちの駆動対象の記憶素子において、前記第1電極と前記第2電極との間に所定の閾値以上の電圧を印加して、前記第2の半導体層と前記第3の半導体層との間の領域にそれらの半導体層同士を電気的に繋ぐ導電パスであるフィラメントを形成することにより、情報の書き込み動作を行う駆動部と
を備えた半導体装置。 - 前記記憶素子は、前記第1の半導体層上における前記第2および第3の半導体層間に対応する領域に、誘電体膜および導電体膜をこの順に有している
請求項10に記載の半導体装置。 - 前記駆動部は、前記駆動対象の記憶素子における前記導電体膜を電圧無印加状態に設定しつつ、前記第1電極と前記第2電極との間に前記閾値以上の電圧を印加することにより、前記書き込み動作を行う
請求項11に記載の半導体装置。 - 前記1または複数の記憶素子のうちの駆動対象の記憶素子を選択するための選択トランジスタを備え、
前記記憶素子と前記選択トランジスタとが、同一の活性化領域内で一体的に形成されている
請求項10ないし請求項12のいずれか1項に記載の半導体装置。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011034797A JP2012174864A (ja) | 2011-02-21 | 2011-02-21 | 半導体装置およびその動作方法 |
US13/361,205 US8611129B2 (en) | 2011-02-21 | 2012-01-30 | Semiconductor device and operation method thereof |
CN2012100325292A CN102646451A (zh) | 2011-02-21 | 2012-02-14 | 半导体装置及其操作方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011034797A JP2012174864A (ja) | 2011-02-21 | 2011-02-21 | 半導体装置およびその動作方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2012174864A true JP2012174864A (ja) | 2012-09-10 |
Family
ID=46652608
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011034797A Withdrawn JP2012174864A (ja) | 2011-02-21 | 2011-02-21 | 半導体装置およびその動作方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US8611129B2 (ja) |
JP (1) | JP2012174864A (ja) |
CN (1) | CN102646451A (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015053009A1 (ja) * | 2013-10-11 | 2015-04-16 | シャープ株式会社 | 半導体装置 |
US9478307B2 (en) | 2013-10-10 | 2016-10-25 | Sony Semiconductor Solutions Corporation | Memory device, writing method, and reading method |
WO2020189147A1 (ja) * | 2019-03-15 | 2020-09-24 | ソニーセミコンダクタソリューションズ株式会社 | 半導体回路および電子機器 |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012174863A (ja) * | 2011-02-21 | 2012-09-10 | Sony Corp | 半導体装置およびその動作方法 |
JP6448424B2 (ja) * | 2015-03-17 | 2019-01-09 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
US10181357B2 (en) * | 2015-08-18 | 2019-01-15 | Ememory Technology Inc. | Code generating apparatus and one time programming block |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP1573747B1 (en) | 2002-12-12 | 2009-10-21 | Nxp B.V. | One-time programmable memory device |
EP1609188A4 (en) * | 2003-03-28 | 2007-11-07 | Nantero Inc | NANOTUBE ON GRID TEC STRUCTURES AND CORRESPONDING APPLICATIONS |
WO2005001899A2 (en) * | 2003-06-09 | 2005-01-06 | Nantero, Inc. | Non-volatile electromechanical field effect devices and circuits using same and methods of forming same |
-
2011
- 2011-02-21 JP JP2011034797A patent/JP2012174864A/ja not_active Withdrawn
-
2012
- 2012-01-30 US US13/361,205 patent/US8611129B2/en not_active Expired - Fee Related
- 2012-02-14 CN CN2012100325292A patent/CN102646451A/zh active Pending
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9478307B2 (en) | 2013-10-10 | 2016-10-25 | Sony Semiconductor Solutions Corporation | Memory device, writing method, and reading method |
WO2015053009A1 (ja) * | 2013-10-11 | 2015-04-16 | シャープ株式会社 | 半導体装置 |
US9502133B2 (en) | 2013-10-11 | 2016-11-22 | Sharp Kabushiki Kaisha | Semiconductor device |
WO2020189147A1 (ja) * | 2019-03-15 | 2020-09-24 | ソニーセミコンダクタソリューションズ株式会社 | 半導体回路および電子機器 |
US11744064B2 (en) | 2019-03-15 | 2023-08-29 | Sony Semiconductor Solutions Corporation | Semiconductor circuit and electronic apparatus |
JP7420786B2 (ja) | 2019-03-15 | 2024-01-23 | ソニーセミコンダクタソリューションズ株式会社 | 半導体回路および電子機器 |
Also Published As
Publication number | Publication date |
---|---|
CN102646451A (zh) | 2012-08-22 |
US8611129B2 (en) | 2013-12-17 |
US20120212991A1 (en) | 2012-08-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2012174863A (ja) | 半導体装置およびその動作方法 | |
US9013910B2 (en) | Antifuse OTP memory cell with performance improvement prevention and operating method of memory | |
US20100232203A1 (en) | Electrical anti-fuse and related applications | |
TWI518849B (zh) | 包含具有反熔絲組件之非揮發性記憶體結構之電子器件及其形成方法 | |
US9336895B2 (en) | Memory device, semiconductor unit and method of operating the same, and electronic apparatus | |
US20090267047A1 (en) | Semiconductor memory device and manufacturing method thereof | |
US20100244144A1 (en) | Electrical fuse and related applications | |
US9831288B2 (en) | Integrated circuit cointegrating a FET transistor and a RRAM memory point | |
US20130003436A1 (en) | Amorphous silicon rram with non-linear device and operation | |
JP2009117461A (ja) | アンチヒューズ素子、およびアンチヒューズ素子の設定方法 | |
US10916317B2 (en) | Programmable resistance memory on thin film transistor technology | |
JPWO2004114315A1 (ja) | 不揮発性メモリを駆動する方法 | |
US7872898B2 (en) | One time programmable read only memory and programming method thereof | |
JP2012174864A (ja) | 半導体装置およびその動作方法 | |
US9478307B2 (en) | Memory device, writing method, and reading method | |
US9825096B2 (en) | Resistance change memory, method of manufacturing resistance change memory, and FET | |
US7504683B2 (en) | Integrated electronic circuit incorporating a capacitor | |
JP2014179481A (ja) | 半導体装置および電子機器 | |
JP2013070256A (ja) | 不揮発性プログラマブルロジックスイッチ | |
JP2020047824A (ja) | 抵抗変化型メモリ | |
CN106133841B (zh) | 单次可编程记忆体、电子***、操作单次可编程记忆体方法及编程单次可编程记忆体方法 | |
WO2016117225A1 (ja) | メモリセルおよびメモリ装置 | |
CN108694983B (zh) | 非挥发性记忆体及其操作方法 | |
US9082823B2 (en) | Semiconductor device and method of manufacturing the same | |
CN117062438A (zh) | 具有环绕式栅极晶体管的反熔丝型一次编程存储单元 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A300 | Application deemed to be withdrawn because no request for examination was validly filed |
Free format text: JAPANESE INTERMEDIATE CODE: A300 Effective date: 20140513 |