JP2006270991A - 携帯電話機 - Google Patents

携帯電話機 Download PDF

Info

Publication number
JP2006270991A
JP2006270991A JP2006138866A JP2006138866A JP2006270991A JP 2006270991 A JP2006270991 A JP 2006270991A JP 2006138866 A JP2006138866 A JP 2006138866A JP 2006138866 A JP2006138866 A JP 2006138866A JP 2006270991 A JP2006270991 A JP 2006270991A
Authority
JP
Japan
Prior art keywords
lcd
data bus
address data
mobile phone
bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2006138866A
Other languages
English (en)
Inventor
Masayuki Takayama
雅之 高山
Tatsuhiro Kawakami
達広 川上
Hirotaka Hatakeyama
弘貴 畠山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP2006138866A priority Critical patent/JP2006270991A/ja
Publication of JP2006270991A publication Critical patent/JP2006270991A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Telephone Function (AREA)

Abstract

【課題】本発明は、表示部にLCD を用いる携帯電話機において、受信感度を妨げるLCD バスからのノイズを低減させる構成を提供する。
【解決手段】本発明は、表示部にLCD を用いる携帯電話機において、CPU に接続されているアドレスデータバスをLCD 専用のものと、LCD 以外のものとに分離させるとともに、更にLCD 以外のアクセス時には、LCD 専用アドレスデータバスは、動作させないことを特徴とする携帯電話機。
【選択図】図1

Description

本発明は、表示部にLCD を用いる携帯電話機に関する。
図3は、表示部にLCD を用いる携帯電話機の従来のアドレスデータバスの構成を示すブロック図である。
図3において、内部の演算及び制御等の処理を行うCPU 1からアドレスを指定する情報が出力されると、データの書込み/読み出し可能な内部RAM 2、実行プログラム等を保存している内部ROM 3、ディジタル信号をアナログ信号に変換するDAC 4(D /A コンバータ)、時間の計時及び経過時間を計るタイマ5、無線の制御を行うRF制御部6、液晶表示部を制御するLCD 制御部7、不揮発性のSRAM8、FLASH _ROM 9等の全てに同じ情報が伝送される。
つまり、CPU 1にバス10接続された上記いずれか一つのブロックを制御すると、前記CPU 1に接続されている全ての他のブロックに対しアドレスデータバス10を介して同じ情報が伝達される構成となっている。
しかしながら、近年の携帯電話機は小型・軽量・薄型化がより一層進み、それにともない端末の上部に位置するLCD がアンテナに対してより一層近づく構造になっている。
図4に示すように、携帯電話機12に取り付けられるLCD 13が、アンテナ14に近い構成の場合、LCD 13に接続されているアドレスデータバスから発生するノイズによってアンテナ14の受信感度が低下するという問題が起こってくる。
これは、小型化が進むにつれて、更にアンテナ14とLCD 13表示部との距離が短くなり、結果的にLCD 13へ接続されているアドレスデータバスからのノイズが伝わりやすい構造になっている為である。
また、頻繁にバスラインの電圧を低減することにより、アドレスデータバスからのノイズを低減させることはが考えられるが、CPU 1にはアクセスタイミングが高速なブロックも接続されているため、頻繁にバスラインの電圧を低減することは不可能である。
上記課題を解決するために請求項1記載の携帯電話機は、電話番号や文字等の情報を表示する表示手段を備えた携帯電話機において、制御手段及び記憶手段等の主要なICに接続されている第1アドレスデータバスと、前記第1アドレスデータバスとは別に前記制御手段と前記表示手段との間を接続する第2アドレスデータバスと、を備え、前記制御手段は、前記第2アドレスデータバスに接続された前記表示手段をホールドするように制御することを特徴とする。
以上の構成により、本発明の携帯電話機を用いれば、LCD がアンテナ近傍に配置される携帯電話機においても、LCD 非アクセス時におけるアンテナの受信感度の低下を軽減させることが可能となる。
また、LCD アクセス時においても、独立したLCD 専用アドレスデータバスをコントロールすることで、メモリ等に高速なアクセスを保ちつつ、LCD 専用アドレスデータバスラインのノイズを低減し、アンテナの受信感度の低下を軽減することが可能となり、無線性能を向上するという効果を得る。
以下、本発明の一実施例に基づいて図を用いて説明する。
尚、同一の構成を示す箇所は同一の符号を用いている。
図1は携帯電話機において本発明の一実施例を示すアドレスデータバスの構成を示すブロック図である。
図1は、内部の演算及び制御等の処理を行うCPU 1、データの書込み/読み出し可能な内部RAM 2、実行プログラム等を保存している内部ROM 3、ディジタル信号をアナログ信号に変換するDAC 4(D /A コンバータ)、時間の計時及び経過時間を計るタイマ5、無線の制御を行うRF制御部6、液晶表示部を制御するLCD 制御部7、不揮発性メモリのSRAM8、FLASH _ROM 9の各ブロックから構成され、本発明の特徴であるアドレス指定の情報を伝送するアドレスデータバスは、LCD 制御部7だけ他のブロックより独立させたLCD 専用アドレスデータバス11をCPU 1に接続し、他のブロックは共通に使用するアドレスデータバス10でCPU 1に接続されている。
上記構成をとった場合、単独でLCD 制御部7へのアドレスデータバス11を動作させることが可能となり、LCD 専用アドレスデータバス11のみの電圧を下げて駆動能力を低下させることにより、LCD 専用アドレスデータバス11から発生するノイズを低減させることが可能となる。
また、CPU 1がメモリ等への高速なアクセスを行った場合でも、LCD 制御部7へのアドレスデータバスは他のブロックが共通に使用するアドレスデータバス10に対して独立しているため、アンテナはメモリ等への高速なアクセスに対して影響を受けることはない。
このように、LCD 制御部7だけ他のブロックとは独立したLCD 専用アドレスデータバス11を用いることにより、LCD 制御部7のみホールドしておくことが可能となり、非LCD 制御部7のアクセス時におけるアドレスデータバスからのノイズを最小限に食い止めることが可能となる。
図2は、本発明の一実施例を示し、無線信号の送受信タイミングに合わせてLCD 専用アドレスデータバスを制御するタイミングチャートである。
上から順に、無線信号の送受信タイミング、他のブロックが共通に使用するアドレスデータバスのアクセス制御、LCD 専用アドレスデータバスのアクセス制御のタイミングを示す。
無線信号の受信時はLCD を制御する信号の伝送が影響を及ぼすため、図示したように無線信号を受信するタイミングはLCD に対してアクセスを停止するように制御している。
本発明の一実施例を示すアドレスデータバスの構成を示すブロック図 本発明の一実施例を示すLCD 専用アドレスデータバスを制御するタイミングチャート 従来のアドレスデータバスの構成を示すブロック図 アンテナとLCD の位置関係を示した携帯電話機の図
符号の説明
1: CPU
2:内部RAM
3:内部ROM
4:DAC
5:タイマ
6:RF制御部
7:LCD 制御部
8:SRAM
9:FLASH _ROM
10:アドレスデータバス
11:LCD 専用アドレスデータバス
12:携帯電話機
13:LCD
14:アンテナ

Claims (1)

  1. 電話番号や文字等の情報を表示する表示手段を備えた携帯電話機において、
    制御手段及び記憶手段等の主要なICに接続されている第1アドレスデータバスと、
    前記第1アドレスデータバスとは別に前記制御手段と前記表示手段との間を接続する第2アドレスデータバスと、を備え、
    前記制御手段は、前記第2アドレスデータバスに接続された前記表示手段をホールドするように制御することを特徴とする携帯電話機。

JP2006138866A 2006-05-18 2006-05-18 携帯電話機 Pending JP2006270991A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006138866A JP2006270991A (ja) 2006-05-18 2006-05-18 携帯電話機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006138866A JP2006270991A (ja) 2006-05-18 2006-05-18 携帯電話機

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP20938299A Division JP4177525B2 (ja) 1999-07-23 1999-07-23 携帯電話機

Publications (1)

Publication Number Publication Date
JP2006270991A true JP2006270991A (ja) 2006-10-05

Family

ID=37206372

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006138866A Pending JP2006270991A (ja) 2006-05-18 2006-05-18 携帯電話機

Country Status (1)

Country Link
JP (1) JP2006270991A (ja)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62502992A (ja) * 1985-03-06 1987-11-26 コントロン エレクトローニク ゲゼルシャフト ミット ベシュレンクテル ハフツング 液晶指示体の制御用プログラミング可能な制御回路
JPH02141034A (ja) * 1988-11-21 1990-05-30 Nec Corp 無線選択呼び出し受信機の表示制御方式
JPH0514540A (ja) * 1991-07-05 1993-01-22 Toshiba Corp 携帯端末装置
JPH09244572A (ja) * 1996-03-05 1997-09-19 Sharp Corp 画像を表示する方法および装置、並びにデータ伝送方法
JPH10257542A (ja) * 1997-03-13 1998-09-25 Uniden Corp 携帯型個別呼出装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS62502992A (ja) * 1985-03-06 1987-11-26 コントロン エレクトローニク ゲゼルシャフト ミット ベシュレンクテル ハフツング 液晶指示体の制御用プログラミング可能な制御回路
JPH02141034A (ja) * 1988-11-21 1990-05-30 Nec Corp 無線選択呼び出し受信機の表示制御方式
JPH0514540A (ja) * 1991-07-05 1993-01-22 Toshiba Corp 携帯端末装置
JPH09244572A (ja) * 1996-03-05 1997-09-19 Sharp Corp 画像を表示する方法および装置、並びにデータ伝送方法
JPH10257542A (ja) * 1997-03-13 1998-09-25 Uniden Corp 携帯型個別呼出装置

Similar Documents

Publication Publication Date Title
TWI435334B (zh) 揮發性及非揮發性記憶裝置之記憶體介面
US20170047050A1 (en) Semiconductor device and data processing system selectively operating as one of a big endian or little endian system
US8539153B2 (en) System on chip and electronic system having the same
CN113282397B (zh) 外设的中断处理方法及设备
US7747287B2 (en) Mobile telephone
JP4726614B2 (ja) 携帯情報端末
US20080010541A1 (en) Integrated circuit device, debugging tool, debugging system, microcomputer, and electronic instrument
US6654839B1 (en) Interrupt controller, asic, and electronic equipment
JP2000276370A (ja) マイクロコンピュータ、電子機器及びエミュレーション方法
JP2006270991A (ja) 携帯電話機
US10496568B2 (en) Technique for RFFE and SPMI register-0 write datagram functional extension
WO2005038585A2 (en) Method and system for direct access to a non-memory mapped device memory
US20040233772A1 (en) Semiconductor device, semiconductor circuit, electronic equipment, and method of controlling clock-supply
US7020813B2 (en) On chip debugging method of microcontrollers
JP2005004080A (ja) ディスプレイ制御装置
KR20140019847A (ko) 묘화 제어 장치
JP2008065549A (ja) マイクロコンピュータ、情報処理システム、電子機器及びマイクロコンピュータの起動制御方法
KR100595632B1 (ko) 휴대용 단말기의 디스플레이 제어 방법
US20120005438A1 (en) Input/output control apparatus and information processing apparatus
EP1548962B1 (en) Noise-attenuating bus structure of mobile communication terminal
JP2008040516A (ja) フラッシュメモリのデータ書き換え方式
KR100460101B1 (ko) 마이크로프로세서 개발시스템의 기능을 지원하기 위한회로구조
JP2007049423A (ja) 半導体集積回路およびそれを用いた電子機器
JP2005010638A (ja) ディスプレイ制御装置およびディスプレイ制御方法
CN111090393A (zh) 存储数据处理方法、存储数据处理装置及电子装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060706

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080922

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080930

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20081201

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20090526

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20090826

A911 Transfer to examiner for re-examination before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20090903

A912 Re-examination (zenchi) completed and case transferred to appeal board

Free format text: JAPANESE INTERMEDIATE CODE: A912

Effective date: 20091023