JP2006195569A - 記憶装置 - Google Patents
記憶装置 Download PDFInfo
- Publication number
- JP2006195569A JP2006195569A JP2005004299A JP2005004299A JP2006195569A JP 2006195569 A JP2006195569 A JP 2006195569A JP 2005004299 A JP2005004299 A JP 2005004299A JP 2005004299 A JP2005004299 A JP 2005004299A JP 2006195569 A JP2006195569 A JP 2006195569A
- Authority
- JP
- Japan
- Prior art keywords
- data
- grade
- semiconductor memory
- flash memory
- controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04M—TELEPHONIC COMMUNICATION
- H04M1/00—Substation equipment, e.g. for use by subscribers
- H04M1/02—Constructional features of telephone sets
- H04M1/0202—Portable telephone sets, e.g. cordless phones, mobile phones or bar type handsets
- H04M1/0206—Portable telephones comprising a plurality of mechanically joined movable body parts, e.g. hinged housings
- H04M1/0208—Portable telephones comprising a plurality of mechanically joined movable body parts, e.g. hinged housings characterized by the relative motions of the body parts
- H04M1/0214—Foldable telephones, i.e. with body parts pivoting to an open position around an axis parallel to the plane they define in closed position
- H04M1/0216—Foldable in one direction, i.e. using a one degree of freedom hinge
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0656—Data buffering arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0602—Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
- G06F3/061—Improving I/O performance
- G06F3/0613—Improving I/O performance in relation to throughput
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0668—Interfaces specially adapted for storage systems adopting a particular infrastructure
- G06F3/0671—In-line storage system
- G06F3/0673—Single storage device
- G06F3/0679—Non-volatile semiconductor memory device, e.g. flash memory, one time programmable memory [OTP]
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/22—Read-write [R-W] timing or clocking circuits; Read-write [R-W] control signal generators or management
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Signal Processing (AREA)
- Read Only Memory (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Memory System (AREA)
Abstract
データ書込処理速度やデータ読出処理速度を適宜変化させることができるようにする。
【解決手段】
この半導体記憶装置1のコントローラ3は、設定装置11からグレードを指定するためのグレード指定信号を受信すると、当該受信したグレード指定信号により指定されたグレードに対応する個数のフラッシュメモリチップCPに対してデータ書込処理及びデータ読出処理を並列的に実行し得るように論理ブロック割当処理を実行するようにした。
【選択図】 図1
Description
図1において、1は全体として第1の実施の形態における半導体記憶装置を示し、この半導体記憶装置1は、例えばコネクタに相当する接続部(図中に明示せず)を有し、この接続部を介して情報処理装置側のPCIエキスプレス(PCI Express)バスに接続し、これによりPCIエキスプレス方式に基づいてこの情報処理装置とデータ通信するようになされている。
図1との対応部分に同一符号を付して示す図10において、1Xは全体として第2の実施の形態における半導体記憶装置を示し、第1のディップスイッチSW1及び第2のディップスイッチSW2を有する点を除いて、第1の実施の形態における半導体記憶装置1とほぼ同様の構成でなる。
この第3の実施の形態においては、図1に示した第1の実施の形態における半導体記憶装置1と同様の構成でなる。従ってここでは図14に示すシーケンスチャートを用いて、コントローラ3とフラッシュメモリ部2との間のデータ転送速度を設定する際のデータ転送速度設定処理手順RT3を中心に説明する。
なお上述した第1乃至第3の実施の形態においては、半導体記憶装置1に設けるフラッシュメモリチップCPの個数を、16個にする場合について述べたが、本発明はこれに限らず、複数個であれば16個以下又は16個以上であっても良い。
Claims (5)
- データを記憶する複数のメモリ手段と、
上記メモリ手段を制御する制御手段と
を有し、
上記制御手段は、
供給された指定信号により指定された個数の上記メモリ手段に対して、接続している接続先装置から供給されたデータを書き込むデータ書込処理又は上記接続先装置から要求されたデータを読み出すデータ読出処理を並列的に実行する
ことを特徴とする記憶装置。 - 上記接続先装置とPCIエキスプレス(PCI Express)方式に基づいてデータ通信するためのデータ通信手段を有する
ことを特徴とする請求項1に記載の記憶装置。 - 上記制御手段は、
上記接続先装置から供給された上記指定信号により指定された個数の上記メモリ手段に対して、当該接続先装置から供給されたデータを書き込むデータ書込処理又は当該接続先装置から要求されたデータを読み出すデータ読出処理を並列的に実行する
ことを特徴とする請求項1に記載の記憶装置。 - 上記メモリ手段の個数をユーザに指定させる指定手段を有し、
上記指定手段は、ユーザにより指定された上記メモリ手段の個数を示した上記指定信号を生成して上記制御手段に供給する
ことを特徴とする請求項1に記載の記憶装置。 - データを記憶する複数のメモリ手段と、
上記メモリ手段を制御する制御手段と
を有し、
接続している接続先装置から供給されたデータを書き込むデータ書込処理速度又は上記接続先装置から要求されたデータを読み出すデータ読出処理速度を保障するようにした
ことを特徴とする記憶装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005004299A JP2006195569A (ja) | 2005-01-11 | 2005-01-11 | 記憶装置 |
KR1020060001608A KR101256664B1 (ko) | 2005-01-11 | 2006-01-06 | 기억 장치 |
CNB2006100739038A CN100541412C (zh) | 2005-01-11 | 2006-01-11 | 存储装置 |
US11/329,843 US7325104B2 (en) | 2005-01-11 | 2006-01-11 | Storage device using interleaved memories to control power consumption |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005004299A JP2006195569A (ja) | 2005-01-11 | 2005-01-11 | 記憶装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010198309A Division JP2010282654A (ja) | 2010-09-03 | 2010-09-03 | 記憶装置及び情報処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006195569A true JP2006195569A (ja) | 2006-07-27 |
JP2006195569A5 JP2006195569A5 (ja) | 2010-04-22 |
Family
ID=36801630
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005004299A Pending JP2006195569A (ja) | 2005-01-11 | 2005-01-11 | 記憶装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7325104B2 (ja) |
JP (1) | JP2006195569A (ja) |
KR (1) | KR101256664B1 (ja) |
CN (1) | CN100541412C (ja) |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011513823A (ja) * | 2008-02-28 | 2011-04-28 | ノキア コーポレイション | メモリ機器のための拡張利用範囲 |
JP2011170505A (ja) * | 2010-02-17 | 2011-09-01 | Mitsubishi Electric Corp | 半導体ディスク装置 |
JP2011203905A (ja) * | 2010-03-25 | 2011-10-13 | Toshiba Corp | メモリシステム |
JP2012141944A (ja) * | 2010-12-16 | 2012-07-26 | Toshiba Corp | メモリシステム |
JP2012532398A (ja) * | 2009-07-06 | 2012-12-13 | マイクロン テクノロジー, インク. | データ転送管理 |
US8364884B2 (en) | 2008-02-29 | 2013-01-29 | Kabushiki Kaisha Toshiba | Memory system with a memory controller controlling parallelism of driving memories |
US8874824B2 (en) | 2009-06-04 | 2014-10-28 | Memory Technologies, LLC | Apparatus and method to share host system RAM with mass storage memory RAM |
US9311226B2 (en) | 2012-04-20 | 2016-04-12 | Memory Technologies Llc | Managing operational state data of a memory module using host memory in association with state change |
JP2018036795A (ja) * | 2016-08-30 | 2018-03-08 | 東芝メモリ株式会社 | メモリシステム |
US10324854B2 (en) | 2015-03-23 | 2019-06-18 | Fujitsu Limited | Information processing apparatus and control method for dynamic cache management |
JP2019149197A (ja) * | 2019-05-09 | 2019-09-05 | 東芝メモリ株式会社 | メモリシステムの制御方法 |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2008070651A2 (en) * | 2006-12-04 | 2008-06-12 | Signal Storage Innovations, L.L.C. | Data recorder for multiple media formats |
US20100262773A1 (en) * | 2009-04-08 | 2010-10-14 | Google Inc. | Data striping in a flash memory data storage device |
US8447918B2 (en) | 2009-04-08 | 2013-05-21 | Google Inc. | Garbage collection for failure prediction and repartitioning |
US20100262979A1 (en) * | 2009-04-08 | 2010-10-14 | Google Inc. | Circular command queues for communication between a host and a data storage device |
JP4643729B2 (ja) * | 2009-07-09 | 2011-03-02 | 株式会社東芝 | インタリーブ制御装置、インタリーブ制御方法及びメモリシステム |
JP5540969B2 (ja) * | 2009-09-11 | 2014-07-02 | ソニー株式会社 | 不揮発性メモリ装置、メモリコントローラ、およびメモリシステム |
CN102109966B (zh) * | 2009-12-24 | 2017-01-18 | 马维尔国际贸易有限公司 | 用于面向对象的数据存储的方法和*** |
US20110173462A1 (en) * | 2010-01-11 | 2011-07-14 | Apple Inc. | Controlling and staggering operations to limit current spikes |
US20110252263A1 (en) * | 2010-04-13 | 2011-10-13 | Byungcheol Cho | Semiconductor storage device |
US8826051B2 (en) | 2010-07-26 | 2014-09-02 | Apple Inc. | Dynamic allocation of power budget to a system having non-volatile memory and a processor |
US8522055B2 (en) | 2010-07-26 | 2013-08-27 | Apple Inc. | Peak power validation methods and systems for non-volatile memory |
US8555095B2 (en) | 2010-07-26 | 2013-10-08 | Apple Inc. | Methods and systems for dynamically controlling operations in a non-volatile memory to limit power consumption |
US20120221767A1 (en) | 2011-02-28 | 2012-08-30 | Apple Inc. | Efficient buffering for a system having non-volatile memory |
US8645723B2 (en) | 2011-05-11 | 2014-02-04 | Apple Inc. | Asynchronous management of access requests to control power consumption |
KR102145420B1 (ko) | 2013-07-25 | 2020-08-18 | 삼성전자주식회사 | 데이터 전송 속도를 변경하는 스토리지 시스템 및 그것의 데이터 전송 속도 변경 방법 |
CN104268049B (zh) * | 2014-09-30 | 2017-01-25 | 北京金山安全软件有限公司 | 判断存储设备异常的方法、装置及终端 |
JP6212073B2 (ja) | 2015-06-29 | 2017-10-11 | ファナック株式会社 | プログラムの内容に応じて格納先を自動選択する機能を備えた数値制御装置 |
KR102678655B1 (ko) * | 2019-07-05 | 2024-06-27 | 에스케이하이닉스 주식회사 | 메모리 인터페이스, 이를 포함하는 데이터 저장 장치 및 그 동작 방법 |
CN113342155A (zh) * | 2020-02-18 | 2021-09-03 | 浙江宇视科技有限公司 | 一种数据存储方法、装置、设备及存储介质 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0883149A (ja) * | 1994-09-14 | 1996-03-26 | Hitachi Ltd | 電力環境適応型情報記憶装置、その上位装置及びこれらの制御方法 |
JPH1069420A (ja) * | 1996-08-29 | 1998-03-10 | Sony Corp | 情報記録装置、情報記録再生装置、情報記録方法および情報再生方法 |
JP2000132283A (ja) * | 1998-10-21 | 2000-05-12 | Nec Corp | 半導体記憶装置の消費電力低減方法 |
JP2001297316A (ja) * | 2000-04-14 | 2001-10-26 | Mitsubishi Electric Corp | メモリカード及びその制御方法 |
JP2003036205A (ja) * | 2001-07-24 | 2003-02-07 | Matsushita Electric Ind Co Ltd | 記憶装置 |
WO2003029951A2 (en) * | 2001-09-28 | 2003-04-10 | Lexar Media, Inc. | Non-volatile memory control |
WO2003081407A1 (en) * | 2002-03-27 | 2003-10-02 | Nokia Corporation | A method and a system for determining the power consumption in connection with an electronic device, and an electronic device |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5226134A (en) * | 1990-10-01 | 1993-07-06 | International Business Machines Corp. | Data processing system including a memory controller for direct or interleave memory accessing |
JP3060347B2 (ja) * | 1992-12-28 | 2000-07-10 | キヤノン株式会社 | 記録装置 |
JP3821536B2 (ja) * | 1997-05-16 | 2006-09-13 | 沖電気工業株式会社 | 不揮発性半導体ディスク装置 |
US6418535B1 (en) * | 1999-04-28 | 2002-07-09 | International Business Machines Corporation | Bi-level power saver method for portable or laptop computer |
US6823516B1 (en) * | 1999-08-10 | 2004-11-23 | Intel Corporation | System and method for dynamically adjusting to CPU performance changes |
CN1229708C (zh) * | 2000-11-28 | 2005-11-30 | Lg电子株式会社 | 一种基于电池剩余容量控制盘写入操作的方法 |
CN2545677Y (zh) * | 2002-04-26 | 2003-04-16 | 群联电子股份有限公司 | 具存储卡存取接口的通用串行总线快闪存储器集成电路 |
US7644406B2 (en) * | 2003-01-21 | 2010-01-05 | Hewlett-Packard Development Company, L.P. | Update system capable of updating software across multiple FLASH chips |
US7152136B1 (en) * | 2004-08-03 | 2006-12-19 | Altera Corporation | Implementation of PCI express |
-
2005
- 2005-01-11 JP JP2005004299A patent/JP2006195569A/ja active Pending
-
2006
- 2006-01-06 KR KR1020060001608A patent/KR101256664B1/ko not_active IP Right Cessation
- 2006-01-11 CN CNB2006100739038A patent/CN100541412C/zh not_active Expired - Fee Related
- 2006-01-11 US US11/329,843 patent/US7325104B2/en not_active Expired - Fee Related
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0883149A (ja) * | 1994-09-14 | 1996-03-26 | Hitachi Ltd | 電力環境適応型情報記憶装置、その上位装置及びこれらの制御方法 |
JPH1069420A (ja) * | 1996-08-29 | 1998-03-10 | Sony Corp | 情報記録装置、情報記録再生装置、情報記録方法および情報再生方法 |
JP2000132283A (ja) * | 1998-10-21 | 2000-05-12 | Nec Corp | 半導体記憶装置の消費電力低減方法 |
JP2001297316A (ja) * | 2000-04-14 | 2001-10-26 | Mitsubishi Electric Corp | メモリカード及びその制御方法 |
JP2003036205A (ja) * | 2001-07-24 | 2003-02-07 | Matsushita Electric Ind Co Ltd | 記憶装置 |
WO2003029951A2 (en) * | 2001-09-28 | 2003-04-10 | Lexar Media, Inc. | Non-volatile memory control |
WO2003081407A1 (en) * | 2002-03-27 | 2003-10-02 | Nokia Corporation | A method and a system for determining the power consumption in connection with an electronic device, and an electronic device |
Cited By (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9367486B2 (en) | 2008-02-28 | 2016-06-14 | Memory Technologies Llc | Extended utilization area for a memory device |
US11907538B2 (en) | 2008-02-28 | 2024-02-20 | Memory Technologies Llc | Extended utilization area for a memory device |
US11829601B2 (en) | 2008-02-28 | 2023-11-28 | Memory Technologies Llc | Extended utilization area for a memory device |
US11550476B2 (en) | 2008-02-28 | 2023-01-10 | Memory Technologies Llc | Extended utilization area for a memory device |
US11494080B2 (en) | 2008-02-28 | 2022-11-08 | Memory Technologies Llc | Extended utilization area for a memory device |
JP2013211033A (ja) * | 2008-02-28 | 2013-10-10 | Nokia Corp | メモリ機器のための拡張利用範囲 |
US8601228B2 (en) | 2008-02-28 | 2013-12-03 | Memory Technologies, LLC | Extended utilization area for a memory device |
US11182079B2 (en) | 2008-02-28 | 2021-11-23 | Memory Technologies Llc | Extended utilization area for a memory device |
JP2011513823A (ja) * | 2008-02-28 | 2011-04-28 | ノキア コーポレイション | メモリ機器のための拡張利用範囲 |
US10540094B2 (en) | 2008-02-28 | 2020-01-21 | Memory Technologies Llc | Extended utilization area for a memory device |
US9063850B2 (en) | 2008-02-28 | 2015-06-23 | Memory Technologies Llc | Extended utilization area for a memory device |
US8364884B2 (en) | 2008-02-29 | 2013-01-29 | Kabushiki Kaisha Toshiba | Memory system with a memory controller controlling parallelism of driving memories |
US10983697B2 (en) | 2009-06-04 | 2021-04-20 | Memory Technologies Llc | Apparatus and method to share host system RAM with mass storage memory RAM |
US9983800B2 (en) | 2009-06-04 | 2018-05-29 | Memory Technologies Llc | Apparatus and method to share host system RAM with mass storage memory RAM |
US11775173B2 (en) | 2009-06-04 | 2023-10-03 | Memory Technologies Llc | Apparatus and method to share host system RAM with mass storage memory RAM |
US11733869B2 (en) | 2009-06-04 | 2023-08-22 | Memory Technologies Llc | Apparatus and method to share host system RAM with mass storage memory RAM |
US8874824B2 (en) | 2009-06-04 | 2014-10-28 | Memory Technologies, LLC | Apparatus and method to share host system RAM with mass storage memory RAM |
US9047273B2 (en) | 2009-07-06 | 2015-06-02 | Micron Technology, Inc. | Data transfer management |
JP2012532398A (ja) * | 2009-07-06 | 2012-12-13 | マイクロン テクノロジー, インク. | データ転送管理 |
JP2011170505A (ja) * | 2010-02-17 | 2011-09-01 | Mitsubishi Electric Corp | 半導体ディスク装置 |
US8671260B2 (en) | 2010-03-25 | 2014-03-11 | Kabushiki Kaisha Toshiba | Memory system |
JP2011203905A (ja) * | 2010-03-25 | 2011-10-13 | Toshiba Corp | メモリシステム |
JP2012141944A (ja) * | 2010-12-16 | 2012-07-26 | Toshiba Corp | メモリシステム |
US11226771B2 (en) | 2012-04-20 | 2022-01-18 | Memory Technologies Llc | Managing operational state data in memory module |
US9311226B2 (en) | 2012-04-20 | 2016-04-12 | Memory Technologies Llc | Managing operational state data of a memory module using host memory in association with state change |
US11782647B2 (en) | 2012-04-20 | 2023-10-10 | Memory Technologies Llc | Managing operational state data in memory module |
US10042586B2 (en) | 2012-04-20 | 2018-08-07 | Memory Technologies Llc | Managing operational state data in memory module |
US10324854B2 (en) | 2015-03-23 | 2019-06-18 | Fujitsu Limited | Information processing apparatus and control method for dynamic cache management |
US10754560B2 (en) | 2016-08-30 | 2020-08-25 | Toshiba Memory Corporation | Predicting and controlling power consumption for a storage device |
JP2018036795A (ja) * | 2016-08-30 | 2018-03-08 | 東芝メモリ株式会社 | メモリシステム |
JP2019149197A (ja) * | 2019-05-09 | 2019-09-05 | 東芝メモリ株式会社 | メモリシステムの制御方法 |
Also Published As
Publication number | Publication date |
---|---|
US20060184758A1 (en) | 2006-08-17 |
KR20060082040A (ko) | 2006-07-14 |
CN1825271A (zh) | 2006-08-30 |
KR101256664B1 (ko) | 2013-04-19 |
US7325104B2 (en) | 2008-01-29 |
CN100541412C (zh) | 2009-09-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2006195569A (ja) | 記憶装置 | |
JP5073667B2 (ja) | Slc及びmlcフラッシュメモリを使用するポータブルデータ記憶装置 | |
US8310880B2 (en) | Virtual channel support in a nonvolatile memory controller | |
US8429374B2 (en) | System and method for read-while-write with NAND memory device | |
JP5400875B2 (ja) | メモリコントローラ、不揮発性記憶装置、アクセス装置、不揮発性記憶システム、データ書き込み方法、および、プログラム | |
WO2010134201A1 (ja) | 半導体装置 | |
JP5090819B2 (ja) | メモリーカード及び該データ格納方法 | |
KR101812300B1 (ko) | 다수의 메모리 채널들을 가진 컴퓨팅 시스템에서의 메모리 버퍼들의 할당 | |
WO2017020647A1 (zh) | 基于新型存储器的嵌入式文件***及其实现方法 | |
US20110258372A1 (en) | Memory device, host device, and memory system | |
JP2004086503A (ja) | メモリカード認識システム、メモリカード・ホスト機器、メモリカード、記憶領域切り替え方法及び記憶領域切り替えプログラム | |
CN111796759B (zh) | 多平面上的片段数据读取的计算机可读取存储介质及方法 | |
CN108536623A (zh) | 多通道NAND Flash控制器及移动存储设备 | |
US7836263B2 (en) | Nonvolatile memory controlling method and nonvolatile memory controlling apparatus | |
US20060200606A1 (en) | Bus connection method and apparatus | |
CN111813703A (zh) | 数据储存装置及逻辑至物理地址映射表的更新方法 | |
TW201437814A (zh) | 記憶體存取方法、記憶體存取控制方法、spi快閃記憶體裝置以及spi控制器 | |
CN213338708U (zh) | 一种控制部件及存储设备 | |
JP2010282654A (ja) | 記憶装置及び情報処理装置 | |
JP2006011926A (ja) | シリアルデータ転送システム、シリアルデータ転送装置、シリアルデータ転送方法及び画像形成装置 | |
CN113157602A (zh) | 一种对内存进行分配的方法、设备及计算机可读存储介质 | |
US20180336147A1 (en) | Application processor including command controller and integrated circuit including the same | |
KR100592108B1 (ko) | 복수의 프로세서간의 신속한 데이터 전달 방법 및 공유메모리를 가지는 디지털 처리 장치 | |
JP4622871B2 (ja) | データ処理システム、アクセス制御方法、その装置およびそのプログラム | |
US20090043945A1 (en) | Non-Volatile Memory System and Method for Reading Data Therefrom |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070809 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100305 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20100305 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20100311 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100318 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100517 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20100603 |