JP2005354567A - 画素アレイ装置および画素アレイ装置の駆動方法 - Google Patents
画素アレイ装置および画素アレイ装置の駆動方法 Download PDFInfo
- Publication number
- JP2005354567A JP2005354567A JP2004175246A JP2004175246A JP2005354567A JP 2005354567 A JP2005354567 A JP 2005354567A JP 2004175246 A JP2004175246 A JP 2004175246A JP 2004175246 A JP2004175246 A JP 2004175246A JP 2005354567 A JP2005354567 A JP 2005354567A
- Authority
- JP
- Japan
- Prior art keywords
- pixel array
- pixel
- pixels
- control signal
- row
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Solid State Image Pick-Up Elements (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
Abstract
【解決手段】画素アレイ部11において、選択パルスSEL、リセットパルスRSTおよび転送パルスTRGを伝送するために、画素ドライバ123A,123B間に1つの駆動パルスにつき2本ずつ、ドレイン線21A,21B、リセット線22A,22Bおよび転送線23A,23Bを行ごとに配線し、画素アレイ部11の真ん中から左側の画素および右側の画素の各々についてその両側(左側/右側と真ん中側)から選択パルスSEL、リセットパルスRSTおよび転送パルスTRGを供給するようにする。
【選択図】図2
Description
図2は、実施例1に係る画素アレイ部11および画素111の駆動系の構成の一例を示す回路図である。ここでは、図面の簡略化のため、画素111が4行4列分配置されている場合を示している。
図4は、実施例2に係る画素アレイ部11および画素111の駆動系の構成の一例を示す回路図である。ここでは、図面の簡略化のため、画素111が4行4列分配置されている場合を示し、また全画素について同一のタイミングで露光を行うグローバルシャッタ機能を持つCMOSイメージセンサに適用した場合を例に挙げて示している。
Claims (7)
- 画素が行列状に配置されてなる画素アレイ部、
前記画素アレイ部を挟んで当該画素アレイ部の両側に配置され、前記画素の各々を駆動する第1,第2の垂直駆動手段と、
前記第1,第2の垂直駆動手段間に1つの駆動信号につき複数本ずつ前記画素アレイ部の行ごとに配線されるとともに、各行の画素に対して前記第1,第2の垂直駆動手段の各駆動負荷が同じになるように接続された制御信号線と
を備えたことを特徴とする画素アレイ装置。 - 前記制御信号線は、各行の全画素に接続された第1の制御信号線と、前記画素アレイ部の水平方向の画素数の半分に相当する中間位置で前記第1の制御信号線と電気的に接続された第2の制御信号線とからなる
ことを特徴とする請求項1記載の画素アレイ装置。 - 前記画素は、入射光をその光量に応じた電荷量の電荷に変換する光電変換素子と、前記光電変換素子で光電変換して得られる信号電荷をフローティングディフュージョンに転送する転送トランジスタと、前記フローティングディフュージョンの電位を制御するリセットトランジスタと、前記フローティングディフュージョンの電位に応じた信号を出力する増幅トランジスタとを少なくとも有し、
前記制御信号線は、前記第1,第2の垂直駆動手段から前記転送トランジスタに対して駆動信号を伝送する転送線である
ことを特徴とする請求項1記載の画素アレイ装置。 - 画素が行列状に配置されてなる画素アレイ部、
前記画素アレイ部を挟んで当該画素アレイ部の両側に配置され、前記画素の各々を駆動する第1,第2の垂直駆動手段と、
前記第1,第2の垂直駆動手段間に前記画素アレイ部の行ごとに配線された第1の制御信号線と、
前記画素アレイ部の列に沿って配線され、前記第1,第2の垂直駆動手段から前記第1の制御信号線と同じ駆動信号が与えられる第2の制御信号線と、
前記第1の制御信号線と前記第2の制御信号線との間に前記画素アレイ部の各行ごとに接続され、所定のタイミングでオン状態となることによって前記駆動信号を前記第2の制御信号線に供給するスイッチ手段と
を備えたことを特徴とする画素アレイ装置。 - 前記画素は、入射光をその光量に応じた電荷量の電荷に変換する光電変換素子と、前記光電変換素子で光電変換して得られる信号電荷をフローティングディフュージョンに転送する転送トランジスタと、前記フローティングディフュージョンの電位を制御するリセットトランジスタと、前記フローティングディフュージョンの電位に応じた信号を出力する増幅トランジスタとを少なくとも有し、
前記第1,第2の制御信号線は、前記第1,第2の垂直駆動手段から前記転送トランジスタに対して駆動信号を伝送する転送線である
ことを特徴とする請求項4記載の画素アレイ装置。 - 前記第1,第2の垂直駆動手段は、前記駆動信号を前記画素アレイ部の各行に対して同じタイミングで出力し、
前記スイッチ手段は、前記画素アレイ部の各行について全て同じタイミングでオン状態になる
ことを特徴とする請求項5記載の画素アレイ装置。 - 画素が行列状に配置されてなる画素アレイ部、
前記画素アレイ部を挟んで当該画素アレイ部の両側に配置され、前記画素の各々を駆動する第1,第2の垂直駆動手段と、
前記第1,第2の垂直駆動手段間に1つの駆動信号につき複数本ずつ前記画素アレイ部の行ごとに配線された制御信号線とを備えた画素アレイ装置の駆動方法であって、
前記複数本の制御信号線の各々に、前記第1,第2の垂直駆動手段の各駆動負荷が同じになるように各行の画素を接続し、前記第1,第2の垂直駆動手段により前記複数本の制御信号線の各々を介して各行の画素を駆動する
ことを特徴とする画素アレイ装置の駆動方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004175246A JP4483422B2 (ja) | 2004-06-14 | 2004-06-14 | 画素アレイ装置および画素アレイ装置の駆動方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004175246A JP4483422B2 (ja) | 2004-06-14 | 2004-06-14 | 画素アレイ装置および画素アレイ装置の駆動方法 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010004090A Division JP4883192B2 (ja) | 2010-01-12 | 2010-01-12 | 画素アレイ装置及び画素アレイ装置の駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005354567A true JP2005354567A (ja) | 2005-12-22 |
JP4483422B2 JP4483422B2 (ja) | 2010-06-16 |
Family
ID=35588616
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004175246A Expired - Fee Related JP4483422B2 (ja) | 2004-06-14 | 2004-06-14 | 画素アレイ装置および画素アレイ装置の駆動方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4483422B2 (ja) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011239278A (ja) * | 2010-05-12 | 2011-11-24 | Nippon Hoso Kyokai <Nhk> | 画素周辺記録型撮像素子および撮像装置 |
JP2015106924A (ja) * | 2013-11-28 | 2015-06-08 | 三星電子株式会社Samsung Electronics Co.,Ltd. | イメージセンサ及び該イメージセンサを駆動する方法 |
JP2015159463A (ja) * | 2014-02-25 | 2015-09-03 | キヤノン株式会社 | 固体撮像装置及び撮像システム |
US9569993B2 (en) | 2014-01-23 | 2017-02-14 | E Ink Holdings Inc. | Pixel array comprising selection lines |
WO2019049662A1 (ja) * | 2017-09-05 | 2019-03-14 | ソニーセミコンダクタソリューションズ株式会社 | センサチップおよび電子機器 |
CN111694007A (zh) * | 2020-06-28 | 2020-09-22 | 宁波飞芯电子科技有限公司 | 一种像素阵列、接收模块以及探测*** |
-
2004
- 2004-06-14 JP JP2004175246A patent/JP4483422B2/ja not_active Expired - Fee Related
Cited By (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2011239278A (ja) * | 2010-05-12 | 2011-11-24 | Nippon Hoso Kyokai <Nhk> | 画素周辺記録型撮像素子および撮像装置 |
JP2015106924A (ja) * | 2013-11-28 | 2015-06-08 | 三星電子株式会社Samsung Electronics Co.,Ltd. | イメージセンサ及び該イメージセンサを駆動する方法 |
US9569993B2 (en) | 2014-01-23 | 2017-02-14 | E Ink Holdings Inc. | Pixel array comprising selection lines |
TWI595299B (zh) * | 2014-01-23 | 2017-08-11 | 元太科技工業股份有限公司 | 畫素陣列 |
JP2015159463A (ja) * | 2014-02-25 | 2015-09-03 | キヤノン株式会社 | 固体撮像装置及び撮像システム |
US10418405B2 (en) | 2017-09-05 | 2019-09-17 | Sony Semiconductor Solutions Corporation | Sensor chip and electronic apparatus |
WO2019049662A1 (ja) * | 2017-09-05 | 2019-03-14 | ソニーセミコンダクタソリューションズ株式会社 | センサチップおよび電子機器 |
US10748952B2 (en) | 2017-09-05 | 2020-08-18 | Sony Semiconductor Solutions Corporation | Sensor chip and electronic apparatus |
JPWO2019049662A1 (ja) * | 2017-09-05 | 2020-08-20 | ソニーセミコンダクタソリューションズ株式会社 | センサチップおよび電子機器 |
US10872920B2 (en) | 2017-09-05 | 2020-12-22 | Sony Semiconductor Solutions Corporation | Sensor chip and electronic apparatus |
JP7167036B2 (ja) | 2017-09-05 | 2022-11-08 | ソニーセミコンダクタソリューションズ株式会社 | センサチップおよび電子機器 |
US11889213B2 (en) | 2017-09-05 | 2024-01-30 | Sony Semiconductor Solutions Corporation | Sensor chip and electronic apparatus |
CN111694007A (zh) * | 2020-06-28 | 2020-09-22 | 宁波飞芯电子科技有限公司 | 一种像素阵列、接收模块以及探测*** |
Also Published As
Publication number | Publication date |
---|---|
JP4483422B2 (ja) | 2010-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101424033B1 (ko) | 고체 촬상 장치, 고체 촬상 장치의 구동 방법 및 촬상 장치 | |
JP4961982B2 (ja) | 固体撮像装置、固体撮像装置の駆動方法および撮像装置 | |
JP5953028B2 (ja) | 固体撮像装置、撮像装置、および信号読み出し方法 | |
JP4483293B2 (ja) | 固体撮像装置およびその駆動方法 | |
JP6045156B2 (ja) | 固体撮像装置 | |
TWI528814B (zh) | 固態成像裝置及其驅動方法及電子系統 | |
US10658404B2 (en) | Solid state imaging device and imaging apparatus with pixel column having multiple output lines | |
JP2010098516A (ja) | 撮像素子およびその制御方法並びにカメラ | |
JP2008017388A (ja) | 固体撮像装置 | |
US7612320B2 (en) | Solid-state imaging apparatus with reset operation | |
US7948546B2 (en) | Solid-state imaging apparatus having a global shutter function, adapted to be capable of suppressing a reduction in resolution | |
JP2001045375A (ja) | 撮像装置とその読み出し方法 | |
JP5434485B2 (ja) | 固体撮像素子、固体撮像素子の駆動方法、およびカメラシステム | |
US8300122B2 (en) | Solid-state imaging device, camera system, and signal reading method | |
JP5058090B2 (ja) | 固体撮像装置 | |
JP2006229798A (ja) | 固体撮像素子、固体撮像素子の駆動方法および撮像装置 | |
JP4483422B2 (ja) | 画素アレイ装置および画素アレイ装置の駆動方法 | |
US7432964B2 (en) | Solid-state imaging device with plural CDS circuits per column sharing a capacitor and/or clamping transistor | |
JP2008005155A (ja) | 増幅型固体撮像装置およびその駆動方法、電子情報機器 | |
US8384008B2 (en) | Solid state imaging device to reduce power consumption | |
JP5672363B2 (ja) | 固体撮像素子およびカメラシステム | |
JP4883192B2 (ja) | 画素アレイ装置及び画素アレイ装置の駆動方法 | |
JP4654783B2 (ja) | 固体撮像装置、固体撮像装置の駆動方法および撮像装置 | |
JP2007235545A (ja) | 撮像ユニット | |
JP5306906B2 (ja) | 固体撮像装置、固体撮像装置の駆動方法および電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070509 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20091007 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20091014 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20091015 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20091110 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100112 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100302 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100315 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130402 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |