JP2001201732A - 液晶表示装置 - Google Patents

液晶表示装置

Info

Publication number
JP2001201732A
JP2001201732A JP2000013405A JP2000013405A JP2001201732A JP 2001201732 A JP2001201732 A JP 2001201732A JP 2000013405 A JP2000013405 A JP 2000013405A JP 2000013405 A JP2000013405 A JP 2000013405A JP 2001201732 A JP2001201732 A JP 2001201732A
Authority
JP
Japan
Prior art keywords
liquid crystal
image signal
signal
active matrix
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2000013405A
Other languages
English (en)
Inventor
Yuji Uchiyama
裕治 内山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Victor Company of Japan Ltd
Original Assignee
Victor Company of Japan Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company of Japan Ltd filed Critical Victor Company of Japan Ltd
Priority to JP2000013405A priority Critical patent/JP2001201732A/ja
Publication of JP2001201732A publication Critical patent/JP2001201732A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

(57)【要約】 【課題】 アクティブマトリクス液晶表示素子を備えた
液晶表示装置において、フリッカレス化、液晶の長寿命
化を実現する。 【解決手段】 アクティブマトリクス型液晶素子を備
え、入力画像信号からアクティブマトリクス型液晶素子
を駆動するための表示用画像信号を生成する液晶表示装
置であり、アクティブマトリクス型液晶素子の変調率対
印加電圧特性の正極期間用の補正カーブを用いて入力画
像信号に階調補正処理を施す第1のLUT回路12と、
負極期間用の補正カーブを用いて入力画像信号に階調補
正処理を施す第2のLUT回路13と、第1のLUT回
路12の出力信号と第2のLUT回路13の反転出力信
号を極性切換信号に選択する2to1マルチプレクサ16
と、そのマルチプレクサ16の出力信号から表示用画像
信号を生成するプッシュプル回路18とを有する。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、いわゆるアクティ
ブマトリクス型の液晶画像表示装置に関し、特に液晶の
非線形な変調率対印加電圧特性を補正して階調補正処理
を行う液晶表示装置に関する。
【0002】
【従来の技術】図7は、一般的なアクティブマトリクス
型液晶表示装置の構成例を示す。この図7において、ア
クティブマトリクス型液晶表示装置のアクティブマトリ
クス基板上には、複数の列信号電極D1〜D1365(+3)
(以下、総称してDという。)が並行して配置され、こ
れら各列信号電極D1〜D1365(+3)(以下、総称してD
という。)とそれぞれ直交する方向に複数の行走査電極
G1〜G1024(+4)が配置されている。各列信号電極Dと
行走査電極Gの交差部には、スイッチングトランジスタ
Trおよび補助容量CSを含んだ表示画素PXが形成さ
れている。
【0003】Hドライバ80は、列信号電極駆動回路で
あり、図示しない水平シフトレジスタと各列信号電極に
対応する複数のスイッチ素子で構成されている。各スイ
ッチ素子の入力側は8相のビデオ信号が供給される表示
信号供給配線に共通に接続され、出力側は各々対応する
列信号電極Dに接続されている。また、各スイッチ素子
の制御端子には、水平シフトレジスタの出力が接続され
ている。
【0004】このような構成のHドライバ80では、駆
動タイミングパルス発生回路82より供給される水平ス
タート信号HSTおよび水平シフトクロックHC1,H
C2で水平シフトレジスタを駆動し、各スイッチ素子を
順次オンすることにより、1水平期間のビデオ信号を順
次列信号電極Dにサンプリングする。
【0005】一方、Vドライバ81は、行走査電極駆動
回路であり、全表示行数に相当する段数を有する図示し
ない垂直シフトレジスタを含んで構成されている。垂直
シフトレジスタは、駆動タイミングパルス発生回路83
より供給される垂直スタート信号VSTおよび垂直シフ
トクロックVC1,VC2により駆動され、各行走査電
極Gに対して1水平期間毎に順次走査パルスを出力す
る。
【0006】その結果、各行走査電極Gに接続した画素
スイッチングトランジスタTrが1行ずつ順次オンとな
り、前記各列信号電極Dにサンプリングしたビデオ信号
の電圧が隣接する画素の補助容量CSに蓄積/保持され
る。これにより、各画素PXでは、画素電極と共通電極
間の電圧が液晶に印加され、それに応じて液晶の光変調
度が変化することになり、画像が表示されることにな
る。
【0007】次に、図8はアクティブマトリクス型液晶
表示装置の表示素子部の構成を示している。この図8に
おいて、当該アクティブマトリクス型液晶表示装置の表
示素子部は、複数の画素電極91をマトリクス状に配列
したアクティブマトリクス基板92と、液晶層94と、
当該液晶層94を挟むように配された配向膜93と、透
明共通電極を形成した薄板ガラス層95と、対向電極9
6とを積層した積層構成となっている。アクティブマト
リクス基板92上に設けられる画素電極91は、各々R
(赤),G(緑),B(青)の原色信号に対応するよう
に繰り返し配列されている。液晶層94では、R,G,
B各画素に供給する信号電圧に応じて入射光が変調さ
れ、各画素電極91で反射したR,G,Bの各出力光を
適当な検出手段で強度情報に変換することにより、カラ
ー画像が表示される。
【0008】次に、図9にアクティブマトリクス型液晶
表示装置の従来の信号処理回路100の構成を示す。こ
の図9において、信号処理回路100に供給された画像
信号は、階調補正回路103に供給される。階調補正回
路103は、画像信号に対して、液晶の非線形な変調率
対印加電圧特性(VT特性)を補正するための階調補正
処理を施す。この階調補正処理後の信号は、極性反転回
路104に供給される。
【0009】極性反転回路104は、垂直走査周期毎に
所定の電位レベルに対して極性を切り換える極性切換信
号に応じて、階調補正回路103の出力信号の極性を切
り換える(極性を反転する)。当該極性反転回路104
の出力信号は、液晶駆動回路105に供給される。
【0010】液晶駆動回路105は、極性反転回路10
4の出力信号に基づいて、後段のアクティブマトリクス
型液晶表示素子106の液晶部の容量性負荷を駆動する
ための表示用画像信号を生成し、当該表示用画像信号を
アクティブマトリクス型液晶表示素子106に対して出
力する。
【0011】図10には、図9の信号処理回路100の
更に具体的な回路構成を示す。
【0012】この図10において、信号処理回路100
に供給された画像信号は、まず、A−D(アナログ−デ
ジタル)コンバータ113に供給される。当該A−Dコ
ンバータ113は、アナログの画像信号をデジタル信号
に変換する。A−Dコンバータ113から出力されたデ
ジタル信号は、図9の階調補正回路103の主要部に相
当するLUT回路114に供給される。
【0013】当該LUT回路114は、液晶の非線形な
変調率対印加電圧特性を補正するためのルックアップテ
ーブル(以下、適宜LUTとする)を備えており、供給
されたデジタル信号に対応するルックアップテーブルの
データ信号を読み出す。すなわち、この読み出されたル
ックアップテーブルのデータ信号は、入力画像信号に対
して液晶の非線形な変調率対印加電圧特性の階調補正が
施された信号となる。LUT回路114から出力された
信号は、非反転バッファ115と反転バッファ116に
供給される。
【0014】非反転バッファ115の出力信号は、2つ
の入力を交互に切り換えて1つの出力とする2ツウ1
(2to1)マルチプレクサ117の一方の被選択端子a
に供給し、反転バッファ116の出力信号は、マルチプ
レクサ117の他方の被選択端子bに供給される。
【0015】マルチプレクサ117は、極性切換信号に
応じて、被選択端子a又はbに供給された信号を交互に
選択して出力する。当該マルチプレクサ117の出力信
号は、D−A(デジタル−アナログ)コンバータ118
に送られる。
【0016】D−Aコンバータ118は、供給されたデ
ジタル信号をアナログ信号に変換し、そのアナログ信号
をプッシュプル回路119に送る。
【0017】プッシュプル回路119は、図9の液晶駆
動回路105に相当し、供給されたアナログ信号に応じ
て後段のアクティブマトリクス型液晶表示素子106の
液晶部を駆動する表示用画像信号を生成する。この表示
用画像信号は、図9のアクティブマトリクス型液晶表示
素子106に供給される。
【0018】次に、図11には、図10のLUT回路1
14の具体的構成例を示す。この図11において、LU
T回路114は、ルックアップテーブルを保持するリー
ドオンリメモリ(以下、ROM130とする)からな
り、当該ROM130のアドレスピンに、図10のA−
Dコンバータ113にてデジタル化された画像信号がア
ドレス信号として供給される。
【0019】従って、当該ROM130のデータピンか
らは、アドレスピンに供給されたアドレス信号(A−D
コンバータ113からのデジタル信号)に応じたルック
アップテーブルのデータ信号が出力されることになる。
このルックアップテーブル出力信号は、図10の非反転
バッファ115及び反転バッファ116に送られる。
【0020】図12には、ルックアップテーブルによる
階調補正カーブを示す。この図12に示す階調補正カー
ブは、一般的には液晶の非線形な変調率対印加電圧特性
の逆カーブと相似形である。
【0021】次に、図13には、図9の液晶駆動回路1
05(図10のプッシュプル回路119)から出力され
てアクティブマトリクス型液晶表示素子106に供給さ
れる表示用画像信号を示す。
【0022】この図13に示す表示用画像信号は、極性
切換信号で切り換えられた正極期間の信号と負極期間の
信号とからなる信号である。すなわち、表示用画像信号
は、垂直走査周期に対応する極性切換信号により、所定
の中心電位レベルに対して極性反転された信号(垂直走
査期間毎に正極期間と負極期間を繰り返す信号)であ
る。
【0023】ここで、表示用画像信号の中心電位を共通
電極電位(COM電位)に一致させることで、アクティ
ブマトリクス型液晶表示素子106の液晶部には、交流
の画像信号電圧が印加されることになる。
【0024】これにより、アクティブマトリクス型液晶
表示素子106の液晶部には直流電圧が印加されないこ
とになり、従って、図9及び図10に示した信号処理回
路100による液晶駆動方法は、フリッカレスで且つ液
晶の長寿命化を可能とした駆動方法として知られてい
る。
【0025】なお、上述したような液晶駆動方法につい
ては、特願平10−198944号の明細書及び図面の
アクティブマトリクス型液晶表示装置に詳細が記載され
ている。
【0026】
【発明が解決しようとする課題】ところで、近年は、表
示画像の高精細化による画素電極の高密度化、すなわち
画素トランジスタの小型化によって、画素部の寄生容量
が増加し、画素部での信号電流リークが問題となってい
る。
【0027】また、近年は、表示画像の高輝度化によ
り、画素部へ照射する光強度が増加し、その結果、画素
部の光リークによる異常電流(リーク電流)の発生も問
題となっている。
【0028】図14を用いてこれら2種類のリーク問題
について説明する。
【0029】例えば、図14の(a)に示すような階調
の表示用画像信号を液晶表示素子に供給し、前記2種類
のリークが発生したとき、画素電極に印加される電圧
は、図14の(b)に示すように、ある極性の方向に電
圧変化(降下)することになる。この状態で表示される
画像は、図14の(c)に示すように、正極期間ではI
(+)、負極期間ではI(−)のように階調の異なる光
強度となり、I(+)とI(−)の差がフリッカとな
る。またこのとき、図14の(b)の表示用画像信号中
心電位と画素電極電圧の中心電位の差の電圧が、直流電
圧成分として液晶に印加されるため、液晶の低寿命化に
つながる。
【0030】本発明では、上述の課題に鑑みてなされた
ものであり、このリーク電流分を抑制するように電圧を
補正することにより、フリッカレス化、液晶の長寿命化
を可能とする、液晶表示装置の提供を目的とする。
【0031】
【課題を解決するための手段】請求項1記載の本発明に
係る液晶表示装置は、上述の課題を解決するために、ア
クティブマトリクス型液晶素子を備え、入力画像信号か
ら当該アクティブマトリクス型液晶素子を駆動するため
の表示用画像信号を生成する液晶表示装置において、前
記アクティブマトリクス型液晶素子の第1の非線形特性
を補正するための第1の補正処理を前記入力画像信号に
対して施す第1の補正手段と、前記アクティブマトリク
ス型液晶素子の第2の非線形特性を補正するための第2
の補正処理を前記入力画像信号に対して施す第2の補正
手段と、前記第1の補正処理後の画像信号と、前記第2
の補正処理後の画像信号を、垂直走査周期毎の所定の切
換信号に応じて交互に選択する選択手段とを有し、前記
交互に選択された補正処理後の画像信号から前記表示用
画像信号を生成する。
【0032】請求項2記載の本発明に係る液晶表示装置
は、上述の課題を解決するために、アクティブマトリク
ス型液晶素子を備え、入力画像信号から当該アクティブ
マトリクス型液晶素子を駆動するための表示用画像信号
を生成する液晶表示装置において、前記アクティブマト
リクス型液晶素子の第1の非線形特性を補正するための
第1の補正処理用のデータと、前記アクティブマトリク
ス型液晶素子の第2の非線形特性を補正するための第2
の補正処理用のデータを、アドレス分割して保持するル
ックアップテーブルを有し、前記入力画像信号を前記ル
ックアップテーブルのアドレス信号として供給すると共
に、垂直走査周期毎の所定の切換信号を前記分割された
アドレス領域を交互に選択するための選択信号として供
給することにより、当該ルックアップテーブルから、前
記入力画像信号に対して第1の補正処理と第2の補正処
理を施した画像信号を交互に読み出し、前記交互に読み
出された補正処理後の画像信号から前記表示用画像信号
を生成する。
【0033】
【発明の実施の形態】以下、本発明にかかる液晶表示装
置の好ましい実施の形態について図面を参照しながら詳
細に説明する。まず、図1に本発明の第1の実施の形態
となるアクティブマトリクス型液晶表示装置の信号処理
回路10の構成を示す。
【0034】この図1において、信号処理回路10に供
給された画像信号は、まず、A−Dコンバータ11に供
給される。当該A−Dコンバータ11は、アナログの画
像信号をデジタル信号に変換する。A−Dコンバータ1
1から出力されたデジタル信号は、階調補正手段の主要
部である第1のLUT回路12と第2のLUT回路13
の2つのLUT回路に供給される。
【0035】第1のLUT回路12と第2のLUT回路
13は、それぞれが液晶の非線形な変調率対印加電圧特
性(VT特性)を補正するためのルックアップテーブル
(LUT)を備えている。但し、本実施の形態の場合、
第1のLUT回路12と第2のLUT回路13の2つの
ルックアップテーブルはそれぞれ入出力特性が異なるも
のであり、例えば正極期間では第1のLUT回路12の
ルックアップテーブルの入出力特性が使用され、負極期
間では第2のLUT回路13のルックアップテーブルの
入出力特性が使用されるようになされている。従って、
これら第1のLUT回路12と第2のLUT回路13の
各々のルックアップテーブルの入出力特性は、前記リー
クを補正する各々の極性に応じた特性となるように設定
されている。なお、第1のLUT回路12と第2のLU
T回路13は、それぞれ例えば前記図11に示したよう
なルックアップテーブルを保持するROMにより構成す
ることができる。
【0036】供給されたデジタル信号に対応して第1の
LUT回路12から読み出されたルックアップテーブル
のデータ信号は、非反転バッファ14を介して、2ツウ
1(2to1)マルチプレクサ16の一方の被選択端子a
に供給し、一方、供給されたデジタル信号に対応して第
2のLUT回路13から読み出されたルックアップテー
ブルのデータ信号は、反転バッファ15を介して、マル
チプレクサ16の他方の被選択端子bに供給される。
【0037】マルチプレクサ16は、垂直走査周期に対
応する極性切換信号に応じて、被選択端子a又はbに供
給された信号を交互に選択して出力する。当該マルチプ
レクサ16の出力信号は、D−Aコンバータ17に送ら
れる。
【0038】D−Aコンバータ17は、供給されたデジ
タル信号をアナログ信号に変換し、そのアナログ信号を
プッシュプル回路18に送る。
【0039】プッシュプル回路18は、前述同様の液晶
駆動回路であり、供給されたアナログ信号に応じて後段
のアクティブマトリクス型液晶表示素子の液晶部を駆動
する表示用画像信号を生成する。この表示用画像信号
は、例えば前述した図9と同様のアクティブマトリクス
型液晶表示素子(106)に供給される。
【0040】図2には、当該第1の実施の形態における
第1のLUT回路12と第2のLUT回路13がそれぞ
れ保持するルックアップテーブルによる階調補正カーブ
(入出力特性)を示す。この図2に示す各階調補正カー
ブは、液晶の非線形な変調率対印加電圧特性の逆カーブ
と相似形である。
【0041】ここで、前述した図14の(b)によれ
ば、正極期間ではリークによって、実際に液晶表示素子
に供給された表示用画像信号よりも低い信号電位となっ
ているため、第1のLUT回路12のルックアップテー
ブルでは、この信号電位の低い分を補正する分も考慮し
た入出力特性カーブとなされている。
【0042】また、前述した図14の(b)によれば、
負極期間でも同様のリークによって、実際に液晶表示素
子に供給された表示用画像信号よりも高い信号電位とな
るため、第2のLUT回路13のルックアップテーブル
では、この信号電位の高い分を補正する分も考慮した入
出力特性カーブとなされている。
【0043】当該第1の実施の形態においては、上述し
たように、ルックアップテーブルを2個(第1のLUT
回路12と第2のLUT回路13のルックアップテーブ
ル)とし、第1のLUT回路12のルックアップテーブ
ルと第2のLUT回路13のルックアップテーブルの入
出力特性を異ならせ、例えば正極期間では第1のLUT
回路12のルックアップテーブル、負極期間では第2の
LUT回路13のルックアップテーブルの入出力特性を
使用するようにし、各々のルックアップテーブルの入出
力特性を前記リークを補正する各極性に応じた特性とな
るように設定することにより、図14の(c)で示した
光強度差I(+)−I(−)を無くすことができるた
め、フリッカレスな液晶表示を実現することができ、ま
た、表示用画像信号の中心電位と画素電極電圧の中心電
位の差も無くすことができるため、直流電圧成分の発生
を抑えることができ、その結果、液晶の長寿命化をも実
現可能となっている。
【0044】次に、図3には、本発明の第2の実施の形
態としてのアクティブマトリクス型液晶表示装置の信号
処理回路30の構成を示す。上述した第1の実施の形態
では、2つのルックアップテーブル(第1のLUT回路
12と第2のLUT回路13のルックアップテーブル)
と非反転バッファ14及び反転バッファ15、マルチプ
レクサ16を備えているが、この第2の実施の形態では
それらの機能を1つのLUT回路32で実現するように
している。
【0045】この図3において、信号処理回路30に供
給された画像信号は、まず、A−Dコンバータ31に供
給される。当該A−Dコンバータ31は、アナログの画
像信号をデジタル信号に変換する。A−Dコンバータ3
1から出力されたデジタル信号は、階調補正手段の主要
部であるLUT回路32に供給される。
【0046】LUT回路32は、液晶の非線形な変調率
対印加電圧特性(VT特性)を補正するためのルックア
ップテーブル(LUT)を備えている。
【0047】ここで、本実施の形態の場合、LUT回路
32は、図4に示すような構成となされている。
【0048】この図4において、LUT回路32は、具
体的にはルックアップテーブルを保持するリードオンリ
メモリ(ROM)40からなり、当該ROM40のアド
レスピンのMSB(最上位ビット)に相当するピンを除
く各アドレスピンには、図3のA−Dコンバータ31に
てデジタル化された画像信号がアドレス信号として供給
されるようになされている。また、ROM40のアドレ
スピンのMSBに相当するピンには、”0”又は”1”
の1ビットで表される極性切換信号が供給されるように
なされている。
【0049】すなわち、この第2の実施の形態では、図
5に示すように、LUT回路32のROM40の記憶領
域をアドレス0〜2n−1までと2n〜2n+1−1までの
2つの記憶領域に分け、これら2つの記憶領域のうちの
例えばアドレス0〜2n−1までの記憶領域には前述し
た第1の実施の形態における第1のLUT回路12のル
ックアップテーブルの非反転データ信号(図1の非反転
バッファ14の機能を含んだ図6に示す正極期間用の補
正カーブ)を記憶し、また、アドレス2n〜2n +1−1ま
での記憶領域には前記第2のLUT回路13のルックア
ップテーブルの反転データ信号(図1の反転バッファ1
5の機能を含んだ図6に示す負極期間用の補正カーブ)
を記憶するようにしており、1ビットの極性切換信号に
よってそれら2つの記憶領域を交互に選択するようにし
ている。具体的に説明すると、極性切換信号が”0”で
あるときには図6の正極期間用の補正カーブが選択さ
れ、極性切換信号が”1”であるときには図6の負極期
間用の補正カーブが選択される。なお、この第2の実施
の形態の場合、ROM40の記憶容量は、第1の実施の
形態における第1のLUT回路12と第2のLUT回路
13の2つのルックアップテーブルを記憶できるだけの
記憶容量を有している。
【0050】上述したような2つの記憶領域に分けられ
たROM40のデータピンからは、アドレスピンに供給
されたアドレス信号(A−Dコンバータ31からのデジ
タル信号)に応じ、且つ、1ビットの極性切換信号によ
ってそれら2つの記憶領域を交互に選択して読み出され
たルックアップテーブルのデータ信号が出力されること
になる。すなわち、ROM40からは、前記リークを補
正した画像信号の非反転/反転信号が、極性切換信号に
応じて選択的に出力されることになる。
【0051】このLUT回路32の出力信号は、D−A
コンバータ33に送られる。
【0052】D−Aコンバータ33は、供給されたデジ
タル信号をアナログ信号に変換し、そのアナログ信号を
プッシュプル回路34に送る。
【0053】プッシュプル回路34は、図1のプッシュ
プル回路17と同様の液晶駆動回路であり、供給された
アナログ信号に応じて後段のアクティブマトリクス型液
晶表示素子の液晶部を駆動する表示用画像信号を生成す
る。この表示用画像信号は、例えば前述した図9と同様
のアクティブマトリクス型液晶表示素子(106)に供
給される。
【0054】この第2の実施の形態によれば、上述した
第1の実施の形態と同様に、フリッカレスな液晶表示を
実現することができ、また、表示用画像信号の中心電位
と画素電極電圧の中心電位の差も無くすことができるた
め、液晶の長寿命化をも実現可能であるだけでなく、2
つのルックアップテーブルとその後段の非反転/反転バ
ッファ及びマルチプレクサの機能を、1つのLUT回路
32にで実現するようにしているため、装置の小型化と
低コスト化をも実現している。
【0055】なお、第3の実施の形態として、前述の図
1に示した第1の実施の形態の第1のLUT回路12に
非反転バッファ14の機能を含めさせたルックアップテ
ーブルを保持させ、また、第2のLUT回路13に反転
バッファ15の機能を含めさせたルックアップテーブル
を保持させることにより、図1の構成の反転/非反転バ
ッファを省略可能とした実施の形態も本発明に含まれ
る。言い換えると、当該第3の実施の形態は、前述の図
3に示した第2の実施の形態において、LUT回路32
からマルチプレクサの機能のみを分離し、図1のマルチ
プレクサ16のように独立させた構成となる。この第3
の実施の形態によれば、第1の実施の形態の場合より
も、反転/非反転バッファを必要としない分だけ、構成
の小型化と低コスト化を実現することができる。
【0056】最後に、本発明は一例として説明した上述
の実施の形態に限定されることはなく、上述の実施の形
態以外であっても、本発明に係る技術的思想を逸脱しな
い範囲であれば、設計等に応じて種々の変更が可能であ
ることは勿論である。
【0057】
【発明の効果】請求項1記載の本発明に係る液晶表示装
置は、アクティブマトリクス型液晶素子の第1の非線形
特性を補正するための第1の補正処理を入力画像信号に
対して施す第1の補正手段と、第2の非線形特性を補正
するための第2の補正処理を入力画像信号に対して施す
第2の補正手段と、第1の補正処理後の画像信号と第2
の補正処理後の画像信号を垂直走査周期毎の所定の切換
信号に応じて交互に選択する選択手段とを有し、交互に
選択された補正処理後の画像信号から前記表示用画像信
号を生成することにより、フリッカレスの良好な画像を
表示可能とすることができ、また、液晶の長寿命化も図
ることができる。
【0058】請求項2記載の本発明に係る液晶表示装置
は、アクティブマトリクス型液晶素子の第1の非線形特
性を補正するための第1の補正処理用のデータと第2の
非線形特性を補正するための第2の補正処理用のデータ
をアドレス分割して保持するルックアップテーブルを有
し、入力画像信号をルックアップテーブルのアドレス信
号として供給すると共に、垂直走査周期毎の所定の切換
信号を前記分割されたアドレス領域を交互に選択する選
択信号として供給することにより、当該ルックアップテ
ーブルから、入力画像信号に対して第1の補正処理と第
2の補正処理を施した画像信号を交互に読み出し、当該
交互に読み出された補正処理後の画像信号から表示用画
像信号を生成することにより、フリッカレスの良好な画
像を表示可能とすることができ、また、液晶の長寿命
化、及び装置の小型化、ローコスト化を図ることができ
る。
【0059】すなわち、本発明の液晶表示装置は、表示
用画像信号の極性に応じて生じる容量性負荷による電流
リークや光リークで生じるフリッカと、液晶に印加され
る直流電圧成分で生じる液晶の低寿命化を抑制した液晶
表示装置を実現することができる。また、表示用画像信
号の極性に応じて生じる容量性負荷による電流リークや
光リークで生じるフリッカと液晶に印加される直流電圧
成分で生じる液晶の短寿命化を抑制し、液晶表示装置の
小型化を図ることができる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態となるアクティブマ
トリクス型液晶表示装置の信号処理回路の構成を示すブ
ロック図である。
【図2】前記信号処理回路の第1,第2のLUT回路の
入出力特性(階調補正カーブ)の説明に用いる図であ
る。
【図3】本発明の第2の実施の形態となるアクティブマ
トリクス型液晶表示装置の信号処理回路の構成を示すブ
ロック図である。
【図4】前記信号処理回路のLUT回路の具体的構成例
を示すブロック図である。
【図5】前記LUT回路の具体的構成例であるROMの
アドレスマップを示す図である。
【図6】前記LUT回路の入出力特性(階調補正カー
ブ)の説明に用いる図である。
【図7】アクティブマトリクス型液晶表示素子の全体構
成を示す図である。
【図8】アクティブマトリクス型液晶表示素子の側面図
である。
【図9】一般的なアクティブマトリクス型液晶表示装置
の信号処理回路の概略構成を示すブロック図である。
【図10】従来のアクティブマトリクス型液晶表示装置
の信号処理回路の具体的構成を示すブロック図である。
【図11】従来の信号処理回路のLUT回路の具体的構
成例を示すブロック図である。
【図12】従来の信号処理回路のLUT回路の入出力特
性(階調補正カーブ)の説明に用いる図である。
【図13】信号処理回路内の液晶駆動回路(プッシュプ
ル回路)から出力されてアクティブマトリクス型液晶表
示素子に供給される表示用画像信号を示す。
【図14】2種類のリーク問題についての説明に用いる
図である。
【符号の説明】
10,30…信号処理回路、11,31…A−Dコンバ
ータ、12…第1のLUT回路、13…第2のLUT回
路、16…2to1マルチプレクサ、17,33…D−A
コンバータ、18,34…プッシュプル回路、32…L
UT回路、40…ROM
───────────────────────────────────────────────────── フロントページの続き Fターム(参考) 2H093 NA16 NA58 NC22 NC23 NC24 NC62 ND10 ND42 ND47 ND54 5C006 AA01 AA16 AC28 AF13 AF46 AF81 AF82 BC06 BF08 BF24 FA18 FA23 FA33 FA36 FA56 5C080 AA10 BB05 DD06 DD10 DD29 EE29 FF11 JJ02 JJ04 JJ05

Claims (2)

    【特許請求の範囲】
  1. 【請求項1】 アクティブマトリクス型液晶素子を備
    え、入力画像信号から当該アクティブマトリクス型液晶
    素子を駆動するための表示用画像信号を生成する液晶表
    示装置において、 前記アクティブマトリクス型液晶素子の第1の非線形特
    性を補正するための第1の補正処理を前記入力画像信号
    に対して施す第1の補正手段と、 前記アクティブマトリクス型液晶素子の第2の非線形特
    性を補正するための第2の補正処理を前記入力画像信号
    に対して施す第2の補正手段と、 前記第1の補正処理後の画像信号と、前記第2の補正処
    理後の画像信号を、垂直走査周期毎の所定の切換信号に
    応じて交互に選択する選択手段とを有し、 前記交互に選択された補正処理後の画像信号から前記表
    示用画像信号を生成することを特徴とする液晶表示装
    置。
  2. 【請求項2】 アクティブマトリクス型液晶素子を備
    え、入力画像信号から当該アクティブマトリクス型液晶
    素子を駆動するための表示用画像信号を生成する液晶表
    示装置において、 前記アクティブマトリクス型液晶素子の第1の非線形特
    性を補正するための第1の補正処理用のデータと、前記
    アクティブマトリクス型液晶素子の第2の非線形特性を
    補正するための第2の補正処理用のデータを、アドレス
    分割して保持するルックアップテーブルを有し、 前記入力画像信号を前記ルックアップテーブルのアドレ
    ス信号として供給すると共に、垂直走査周期毎の所定の
    切換信号を前記分割されたアドレス領域を交互に選択す
    るための選択信号として供給することにより、当該ルッ
    クアップテーブルから、前記入力画像信号に対して第1
    の補正処理と第2の補正処理を施した画像信号を交互に
    読み出し、前記交互に読み出された補正処理後の画像信
    号から前記表示用画像信号を生成することを特徴とする
    液晶表示装置。
JP2000013405A 2000-01-21 2000-01-21 液晶表示装置 Pending JP2001201732A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000013405A JP2001201732A (ja) 2000-01-21 2000-01-21 液晶表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000013405A JP2001201732A (ja) 2000-01-21 2000-01-21 液晶表示装置

Publications (1)

Publication Number Publication Date
JP2001201732A true JP2001201732A (ja) 2001-07-27

Family

ID=18540998

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000013405A Pending JP2001201732A (ja) 2000-01-21 2000-01-21 液晶表示装置

Country Status (1)

Country Link
JP (1) JP2001201732A (ja)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005031164A (ja) * 2003-07-08 2005-02-03 Sony Corp 表示装置および投射型表示装置
WO2005062286A1 (ja) * 2003-12-24 2005-07-07 Hiji High-Tech Co., Ltd. 表示パネルの信号線駆動装置
JP2006243519A (ja) * 2005-03-04 2006-09-14 Sharp Corp 表示装置およびその駆動方法
JP2007034074A (ja) * 2005-07-28 2007-02-08 Sharp Corp γ補正回路、表示装置の駆動回路および表示装置
KR100686513B1 (ko) 2004-07-09 2007-02-26 세이코 엡슨 가부시키가이샤 전기 광학 장치, 전기 광학 장치의 신호 처리 회로, 처리방법 및 전자 기기
EP1855266A2 (en) 2006-05-11 2007-11-14 NEC Display Solutions Ltd Liquid crystal display device and liquid crystal panel drive method
WO2008029535A1 (fr) * 2006-09-07 2008-03-13 Sharp Kabushiki Kaisha Dispositif d'affichage et son procédé de commande
US7365724B2 (en) 2000-02-03 2008-04-29 Samsung Electronics Co., Ltd. Liquid crystal display and driving method thereof
US7453432B2 (en) 2004-02-25 2008-11-18 Sharp Kabushiki Kaisha Display device for displaying an image if a positive voltage or a negative pole voltage is applied as an image voltage to a pixel electrode
JP2009037075A (ja) * 2007-08-02 2009-02-19 Lg Display Co Ltd 液晶表示装置
CN100489957C (zh) * 2003-11-27 2009-05-20 奇景光电股份有限公司 显示驱动电路及使用其的显示装置及其方法
US7746328B2 (en) * 2003-10-07 2010-06-29 Himax Technologies Limited Display driving circuit and a display apparatus using the display driving circuit and the method thereof
US8049692B2 (en) * 2006-01-19 2011-11-01 Samsung Electronics Co., Ltd. Common voltage generation circuit and liquid crystal display comprising the same
US9548033B2 (en) 2013-10-25 2017-01-17 Samsung Display Co., Ltd. Liquid crystal display and method for driving the same

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7667680B2 (en) 2000-02-03 2010-02-23 Samsung Electronics Co., Ltd. Liquid crystal display and driving method thereof
US7365724B2 (en) 2000-02-03 2008-04-29 Samsung Electronics Co., Ltd. Liquid crystal display and driving method thereof
US8035594B2 (en) 2000-02-03 2011-10-11 Samsung Electronics Co., Ltd. Liquid crystal display and driving method thereof
JP2005031164A (ja) * 2003-07-08 2005-02-03 Sony Corp 表示装置および投射型表示装置
JP4569081B2 (ja) * 2003-07-08 2010-10-27 ソニー株式会社 表示装置および投射型表示装置
US7746328B2 (en) * 2003-10-07 2010-06-29 Himax Technologies Limited Display driving circuit and a display apparatus using the display driving circuit and the method thereof
CN100489957C (zh) * 2003-11-27 2009-05-20 奇景光电股份有限公司 显示驱动电路及使用其的显示装置及其方法
WO2005062286A1 (ja) * 2003-12-24 2005-07-07 Hiji High-Tech Co., Ltd. 表示パネルの信号線駆動装置
US7453432B2 (en) 2004-02-25 2008-11-18 Sharp Kabushiki Kaisha Display device for displaying an image if a positive voltage or a negative pole voltage is applied as an image voltage to a pixel electrode
US7705818B2 (en) 2004-07-09 2010-04-27 Seiko Epson Corporation Electro-optical device, signal processing circuit thereof, signal processing method thereof and electronic apparatus
KR100686513B1 (ko) 2004-07-09 2007-02-26 세이코 엡슨 가부시키가이샤 전기 광학 장치, 전기 광학 장치의 신호 처리 회로, 처리방법 및 전자 기기
JP2006243519A (ja) * 2005-03-04 2006-09-14 Sharp Corp 表示装置およびその駆動方法
JP4671715B2 (ja) * 2005-03-04 2011-04-20 シャープ株式会社 表示装置およびその駆動方法
JP4744970B2 (ja) * 2005-07-28 2011-08-10 シャープ株式会社 表示装置の駆動回路および表示装置
JP2007034074A (ja) * 2005-07-28 2007-02-08 Sharp Corp γ補正回路、表示装置の駆動回路および表示装置
US8049692B2 (en) * 2006-01-19 2011-11-01 Samsung Electronics Co., Ltd. Common voltage generation circuit and liquid crystal display comprising the same
EP1855266A2 (en) 2006-05-11 2007-11-14 NEC Display Solutions Ltd Liquid crystal display device and liquid crystal panel drive method
US7893908B2 (en) 2006-05-11 2011-02-22 Nec Display Solutions, Ltd. Liquid crystal display device and liquid crystal panel drive method
EP1855266A3 (en) * 2006-05-11 2010-05-05 NEC Display Solutions Ltd Liquid crystal display device and liquid crystal panel drive method
JP2007304325A (ja) * 2006-05-11 2007-11-22 Necディスプレイソリューションズ株式会社 液晶表示装置および液晶パネル駆動方法
WO2008029535A1 (fr) * 2006-09-07 2008-03-13 Sharp Kabushiki Kaisha Dispositif d'affichage et son procédé de commande
JP2009037075A (ja) * 2007-08-02 2009-02-19 Lg Display Co Ltd 液晶表示装置
US9548033B2 (en) 2013-10-25 2017-01-17 Samsung Display Co., Ltd. Liquid crystal display and method for driving the same

Similar Documents

Publication Publication Date Title
KR100471511B1 (ko) 액정 표시 장치, 화상 데이터 보정 회로, 화상 데이터보정 방법 및 전자기기
US7495643B2 (en) Method and apparatus for driving liquid crystal display
KR100915234B1 (ko) 계조 전압의 선택 범위를 변경할 수 있는 액정 표시장치의 구동 장치 및 그 방법
US20150243255A1 (en) Liquid crystal display device, method of driving liquid crystal display device, and electronic apparatus
JP2006343563A (ja) 液晶表示装置
JPH10171412A (ja) アクティブマトリクス型液晶表示装置
JP2006171761A (ja) 表示装置及びその駆動方法
JP2001201732A (ja) 液晶表示装置
KR20030084577A (ko) 표시 장치 및 표시용 구동 회로
JP2003114659A (ja) 液晶駆動装置
US20070188428A1 (en) Liquid crystal display apparatus and liquid crystal display method
JPH0990910A (ja) 液晶表示装置の駆動方法および液晶表示装置
JP2007156474A (ja) 液晶表示装置及びその画像信号補正方法
JP2004133177A (ja) 焼き付け抑制回路及び焼き付け抑制方法、液晶表示装置およびプロジェクタ
JP3426723B2 (ja) 液晶表示装置及びその駆動方式
JPS5823090A (ja) 表示装置
WO2006109376A1 (ja) 液晶表示装置ならびにその駆動回路および駆動方法
JP3887114B2 (ja) 液晶表示器駆動回路
JPH11109313A (ja) アクティブマトリクス形液晶表示装置、その駆動方法、駆動回路および液晶表示システム
JP3227208B2 (ja) 液晶表示装置
JP2003005695A (ja) 表示装置および多階調表示方法
JP3097612B2 (ja) 液晶駆動用半導体装置
JP3318667B2 (ja) 液晶表示装置
JPH0458036B2 (ja)
JP2007171567A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040614

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040622

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20041019