JP2001083208A - 半導体チップ解析用プローバ及び半導体チップ解析装置 - Google Patents

半導体チップ解析用プローバ及び半導体チップ解析装置

Info

Publication number
JP2001083208A
JP2001083208A JP25832899A JP25832899A JP2001083208A JP 2001083208 A JP2001083208 A JP 2001083208A JP 25832899 A JP25832899 A JP 25832899A JP 25832899 A JP25832899 A JP 25832899A JP 2001083208 A JP2001083208 A JP 2001083208A
Authority
JP
Japan
Prior art keywords
semiconductor chip
prober
stage
chip
analysis
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP25832899A
Other languages
English (en)
Other versions
JP3388462B2 (ja
Inventor
Hideki Kitahata
秀樹 北畑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP25832899A priority Critical patent/JP3388462B2/ja
Priority to US09/641,954 priority patent/US6686753B1/en
Publication of JP2001083208A publication Critical patent/JP2001083208A/ja
Application granted granted Critical
Publication of JP3388462B2 publication Critical patent/JP3388462B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/302Contactless testing
    • G01R31/308Contactless testing using non-ionising electromagnetic radiation, e.g. optical radiation
    • G01R31/311Contactless testing using non-ionising electromagnetic radiation, e.g. optical radiation of integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Health & Medical Sciences (AREA)
  • Computer Vision & Pattern Recognition (AREA)
  • Computer Hardware Design (AREA)
  • Toxicology (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Testing Of Individual Semiconductor Devices (AREA)
  • Investigating Materials By The Use Of Optical Means Adapted For Particular Applications (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Abstract

(57)【要約】 【課題】 半導体チップの光検出を用いた半導体装置評
価解析において、表面解析と裏面解析の両方をより低コ
ストかつ短TATにて行い得るようにする。 【解決手段】 解析用プローバ10は、半導体ウェハと
同等の大きさを持つボード1と、ボード1の開口部に設
けられた石英板2と、ボード1上に設けられたマニピュ
レータ5を有する。プロービングの際のプローブ6から
の圧力を利用し、半導体チップ4を石英板2上に押しつ
けて固定する。表面解析時には、解析用プローバ10を
通常用いられているウェハ解析装置のウェハステージ1
2上に(a)に示すように搭載し、プローブ6にて電気
的入力を行いつつ光学系11を利用して解析を行う。裏
面解析時には、着脱可能板7を取り付けた上で(b)に
示すように解析用プローバ10を裏返しにしてウェハス
テージ12上に搭載し、プローブ6にて電気的入力を行
いつつ光学系11を利用して解析を行う。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、半導体チップを解
析するための解析用プローバ及び解析装置に関し、特に
半導体チップを光学的に評価するための半導体チップ解
析用プローバと解析装置に関する。
【0002】
【従来の技術】半導体装置の評価・解析を行う方法とし
て、半導体装置に電圧を印加しながら、故障箇所等から
発生する光を光検出装置にて観測するEMS(Emission
Microscope)法や、レーザー光で半導体チップ表面を走
査して、故障箇所等で発生する電流変化を検出するOB
IC(Optical Beam Induced Current)法などがある。図
13は、この種の半導体装置の評価・解析をウェハ状態
にて行うウェハ解析装置の従来例を示す断面図である。
CCDカメラやレーザー等の解析用の光学系11が上方
に配置され、ウェハステージ12に表面を上向きにして
半導体ウェハ13を置く。解析用の光学系11の下方に
被解析チップがくるようにウェハステージ12を動かし
位置調整を行う。そして、半導体ウェハ13は真空吸着
できる小多孔のあるウェハステージ12により真空吸着
され固定される。その後、上方よりプローブ位置確認用
の顕微鏡14を用いウェハ表面を確認しながら、プロー
ブ(金属探針)6の位置を以下の動作方法により設定
し、プロービングを行う。プローブ6の上下方向の動作
はプラテン15に固定されたマニピュレータ5の調整ハ
ンドル24aを、また、半導体ウェハ表面方向の動作
は、調整用ハンドル24bを用いて操作することにより
行われる。
【0003】このようにプロービングされた後、プロー
ブ6を介して半導体チップ内の集積回路に電気的入力を
行い、上方から解析用の光学系11を用いて故障箇所等
から発生した光の検出やレーザービームによる半導体チ
ップ表面の走査を行う。同時に、解析用の光学系11
は、光の観測と合わせて被解析チップの表面像を観察
し、光の発生箇所や電流変化の発生箇所を特定すること
等により、被解析チップの評価解析を行う。上述より、
プロービングによる通常の解析においては、光学的な検
出や走査、及びプロービングはともにチップ表面から行
うことになる。尚、プローブ位置確認用の顕微鏡14と
解析用の光学系11は、両機能を備えた一体のものとし
て設置される場合もある。
【0004】ところが、近年の半導体集積回路の大規模
化に伴い多層配線化が進み、金属配線に覆われたチップ
表面から故障箇所を特定することが困難になってきてお
り、このような集積回路の故障解析手法として、半導体
に対する透過率の高い赤外光を利用した、EMS法、O
BIC法などにより、チップ裏面から不良個所を検出す
る手法(裏面解析手法)が行われている。しかしなが
ら、利用できる光が赤外域に限定される裏面解析手法
は、より広い波長域が利用可能なチップ表面からの解析
に比べ、検出感度が鈍い等の問題があり、場合に依って
は表面解析手法が有効になる場合もある。そのような状
況に対処する必要から、チップ表面と裏面の両方から評
価・解析が可能な装置が多く市販されている。このよう
な解析装置においては、集積回路が形成されている半導
体チップの表面から電気的入力を行った上で、裏面解析
時はチップ裏面から、表面解析時はチップ表面から、光
学的な観察ができるような形態により半導体チップを保
持する必要がある。その為、このような解析装置におい
ては、不良箇所の検出機能を担う高価な解析用の光学系
は1系統に固定し、表面解析と裏面解析との場合によっ
て半導体チップの表裏を逆にして保持する手法が一般的
に採用されている。
【0005】例えば、半導体チップを比較的加工の容易
なモールドパッケージ等に実装し、裏面解析手法に対し
てはチップ裏面側を、表面解析手法に対してはチップ表
面側を開封することにより、何れの解析手法にも比較的
容易に対応が可能である。即ち、パッケージ全体の表裏
を逆にして保持しても、集積回路の入出力端子はパッケ
ージ周辺のリード端子に引き出されている為、リード端
子を介して電気的入力が可能になる。但し、パッケージ
への実装と開封に掛かる時間の為、解析TAT(turn a
round time)が長くなるという問題がある。図14は、
裏面解析手法を示すモールドパッケージの断面図であ
る。半導体チップ4をアイランド16にマウントした上
でワイヤボンディングを行って、集積回路の入出力端子
とリード17を接続し、更にモールド樹脂19により半
導体チップ4とボンディングワイヤ18を固定する。そ
の後、チップ裏面のモールド樹脂19とアイランド16
を除去して、チップ裏面を露出させる裏面開口部20を
開設する。そして、パッケージ収容機構を有する解析装
置において、リード17より電気的入出力を行った上
で、裏面開口部20を介して裏面解析を行う。
【0006】一方、電気的入力にプロービングが必要
な、パッケージに実装していないチップ又はウェハ状態
のまま解析を行う場合には、チップの表裏を逆にすると
プロービングの方向も逆になる為、この変更は容易でな
い。図15は、光学系11が上方に配置され、半導体ウ
ェハに上・下方向よりプロービングが可能であるように
構成された解析装置の、裏面解析のために下側よりプロ
ービングを行う状態を示す断面図である。この場合に
は、着脱式ウェハステージ21の中央部に開設された解
析用の開口部22に、被解析チップがくるように半導体
ウェハ13を置き、着脱式ウェハステージ21側の接触
面に設けた多数孔を用い真空吸着により固定させる。そ
の後、解析装置に備えられたウェハステージ装着部(図
示なし)に、チップ裏面が上方を向くように着脱式ウェ
ハステージ21をセットし、下方からプローブ位置確認
用のCCDカメラ23によりウェハ表面を確認しなが
ら、前記の従来例と同様に、プラテン15に設置された
マニュピュレータ5の調整ハンドル24a、24bを操
作することによりプロービングを行なう。そして、プロ
ーブ6を介して半導体チップ内の集積回路に電気的入力
を行った上で、上記開口部22から解析用の光学系11
を用い裏面解析を行なう。なお、この解析装置を用いて
表面解析を行う場合には、マニュピュレータ5をプラテ
ン15の反対側に取り付けるとともに着脱式ウェハステ
ージ21とCCDカメラ23を取り外して、下方に表面
解析用のウェハステージを置き、半導体ウェハをその上
に固定した後、顕微鏡と一体化した解析用の光学系11
により上方からプロービングと表面解析を行う。
【0007】
【発明が解決しようとする課題】第1の問題点は、半導
体チップをパッケージに実装して解析する場合、解析T
ATが長くなるということであり、裏面解析を行う場合
には、特に解析TATが長くなる。その理由は、半導体
集積回路への電気的入力を可能にする為、半導体チップ
をパッケージに実装した上で、不良解析の為に所望の箇
所を開封する必要がある為である。表面解析の際は、チ
ップ裏面をアイランド上に鑞材により固定した上、ボン
ディングを行うのみの簡易的な実装によっても、解析は
可能になるが、裏面解析の際は、チップ裏面を開放した
ままボンディングを行なうことが困難な為、簡易的な実
装で対処することは難しい。この場合、チップ裏面をア
イランド上に鑞材により固定し、ワイヤボンディングを
行なった後、モールド樹脂等により半導体チップとボン
ディングワイヤとリードを固定し、更に、チップ裏面側
のモールド樹脂、アイランド、及び鑞材の除去と、半導
体チップ裏面の鏡面研磨を行う必要がある。
【0008】第2の問題点は、半導体チップにプロービ
ングした状態で、チップ表面とチップ裏面の何れの方向
からの解析も可能にする場合、解析コストが高くなるこ
とである。その理由は、表面解析と裏面解析を両立させ
た解析装置は高価になるためである。不良箇所の検出機
能を担う解析用の光学系を1系統に固定し、表面解析と
裏面解析とで、半導体チップの表裏を逆にして保持する
場合、プロービングの方向も逆になる為、特殊なプロー
ビング機構を備えた高価なプローバが必要になる。これ
に対して、不良箇所の検出機能を担う解析用の光学系を
2系統に増設すれば、プロービングの方向を一方に固定
した上で表面解析と裏面解析とが可能になる。しかしな
がら、裏面解析の為に光学的な検出を行うチップ裏面
と、プロービングを行うチップ表面を同時に露出させて
おく必要性は変わらず、高価な解析用の光学系の追加に
より、特殊なプロービング機構を追加するよりも、解析
装置は更に高価なものとなる。
【0009】第3の問題点は、半導体チップ裏面を上方
に向けて、下方からプロービングする場合に、ステージ
に半導体チップを真空吸着により固定しようとすると、
半導体チップの形状が制約されてしまう為、特定の形状
の半導体チップ解析が困難となることである。その理由
は、裏面解析の為のステージ開口部よりも小さい寸法形
状のチップの場合は、チップ周辺部に真空吸着の為の保
持領域を確保出来ない為である。ステージ開口部が大き
すぎると、小さいチップは固定できず、ステージ開口部
が小さすぎると、チップ全体の観察が困難となる。一
方、開口部の大きさが異なるステージを多数用意すれ
ば、種々の形状・寸法の半導体チップの保持が可能にな
るが、真空吸着機構を備えたステージを多数用意するこ
とは、解析コストを引き上げることになる上、解析毎に
ステージを作成していては、解析TATの長期化を招く
ことにもなる。又、真空吸着の為の保持領域は、ステー
ジに覆われて裏面解析を行うことが出来ないため、その
領域の不良は検出することが出来ないという問題もあ
る。したがって、真空吸着による固定方法においては、
ペレット状に切り出された半導体チップ全体を解析する
ことは困難ということである。
【0010】第4の問題点は、半導体チップ裏面を上方
に向けて、下方からプロービングする場合、その作業性
には難点があることである。その理由は、半導体チップ
表面の観察をCCDカメラ等の限られた視野内にて行わ
なければならない為である。半導体チップ表面を上方に
向けて解析を行う通常のウェハプローバの設定時におい
ては、被解析チップのウェハ内位置を目視により確認し
た上で、顕微鏡下に移動させ顕微鏡によりプローブと半
導体チップ上のパッド(電気端子部)の位置を確認しな
がら、マニピュレータを操作してプロービングを行う。
このとき、顕微鏡観察像が正立正像であれば、顕微鏡視
野にて観察されるプローブの方向と操作するマニピュレ
ータの方向が一致するために作業性が良い。ところが、
半導体チップ裏面を上方に向けた状態にて半導体チップ
表面を観察する場合は、目視においては下から上を見上
げる体勢になる為、プロービングの作業性が悪くなる。
【0011】そこで、上記従来例のようにCCDカメラ
等によるモニター画像が利用される場合が多いが、CC
Dカメラ等の限られた視野においては、同じパターンの
チップが多数並んだウェハ上から特定の被解析チップを
選定する作業を行う際の作業性が悪くなる。又、モニタ
ー映像を見ながら、マニピュレータを操作する場合、画
面上において観察されるプローブの方向と操作するマニ
ピュレータの方向が、感覚的に一致するようになるまで
には、多少の熟練性が必要となる。これらの作業性を改
善する為に、遠隔操作が可能な電動式マニピュレータと
電動式ステージを用い、コンピュータのモニター上でプ
ロービングの操作を行うことも可能ではあるが、それだ
け解析設備も高価になり、解析コストが上昇するという
問題がある。
【0012】従って、本発明の課題は上述した従来技術
の問題点を解決することであって、その目的は、ウェハ
表面を上方に向けて固定するウェハプローバ用のウェハ
ステージを有する解析装置を用い、半導体チップにプロ
ービングを行った上に、チップ表面とチップ裏面の何れ
の方向からでも解析を可能にして、低コストかつ短TA
Tな不良解析を可能にすることである。
【0013】
【課題を解決するための手段】上記の目的を達成するた
め、本発明によれば、半導体チップが搭載されるチップ
ステージと、前記半導体チップの表面側より該半導体チ
ップに接触する複数のプローブと、を備えた半導体チッ
プ解析用プローバであって、前記チップステージの少な
くとも半導体チップと接触する部分は赤外線透過板によ
って構成され、かつ、前記半導体チップは前記プローブ
のプロービング時の圧力により前記チップステージ上に
押しつけられて前記チップステージ上に固定されること
を特徴とする半導体チップ解析用プローバ、が提供され
る。
【0014】そして、好ましくは、前記プローブは、前
記チップステージに支持されたマニピュレータにより上
下及び水平方向の移動が可能である。また、好ましく
は、前記ステージ上に、半導体チップの少なくとも一側
面を支える滑り止めが形成されている。さらに、好まし
くは、前記チップステージ上に、前記半導体チップに対
してプロービングを行った状態で、その上方を覆う着脱
可能な覆い板を設置することが可能である。
【0015】また、上記の目的を達成するため、本発明
によれば、前記半導体チップに対してプロービングを行
った状態で上記の半導体チップ解析用プローバを、プロ
ーバステージ上に、前記チップステージまたは前記覆い
板の前記半導体チップと対向する面とは反対側の面を前
記プローバステージ上に接触させた状態にて、搭載し、
前記プローバステージ上方に設置された光学系を利用し
て前記半導体チップに対する解析を行うことができるこ
とを特徴とする半導体チップ解析装置、が提供される。
【0016】そして、好ましくは、前記プローバステー
ジは、前記チップステージ又は前記覆い板を真空吸引す
ることにより前記半導体チップ解析用プローバを保持す
る。さらに、前記プローバステージ上方には、光学系が
備えられており、前記プローバステージと前記光学系の
少なくとも一方は水平方向に移動が可能である。
【0017】
【作用】本発明の解析用プローバは、半導体ウェハから
切り出された半導体チップの状態にてプロービングを行
う為、小型化が可能な上、滑り止めが設けられているこ
とにより、プロービングの圧力により半導体チップを固
定することが可能になるという特徴がある。従って、真
空吸着の機構が不要になり、より様々な形状のチップの
固定が可能になるという効果が得られる上、構造が小型
で単純であることから、製造コストも低く抑えられる。
又、小型化により軽量化も可能な為、プロービングした
まま持ち運んだり、表裏を逆にする等の取扱いが容易に
なる。即ち、不良解析を行う上においては、プロービン
グのみによりパッケージに実装することと同じ効果が得
られることになり、パッケージに実装する時間が省略で
きる為、解析TATの短縮が可能になる。
【0018】又、本発明の解析用プローバは、赤外光の
透過可能な板に半導体チップの裏面を押し付けて固定す
るため、赤外線透過板を介して裏面解析を行なうことが
出来る特徴がある。従って、パッケージに実装して裏面
解析を行う場合に比べ、チップ裏面を開封する作業が不
要になり、解析TATが更に短縮される効果が得られ
る。一方、半導体チップを真空吸着により固定してプロ
ービングを行う場合に比べ、チップ周辺部に真空吸着の
為の保持領域を必要としないため、より様々な形状の半
導体チップ裏面全体の解析が可能になるという効果が得
られる。更に、本発明の解析用プローバは、着脱可能板
を装着する機構を有することにより、表裏を逆転させて
も、ウェハ表面を上方に向けて固定する表面解析手法に
用いられるウェハプローバ用のウェハステージ上に真空
吸着により固定することが可能である。従って、通常の
表面解析手法に用いられるウェハプローバ用のウェハス
テージを有する解析装置により、表面解析と裏面解析の
両方の解析が可能になるため、高価な解析装置が不要と
なり、解析コストの上昇を抑えることが出来る効果を得
られる。
【0019】
〔第1の実施の形態〕
〔構成の説明〕図1は本発明における第1の実施の形態
を説明する為の解析用プローバの縦断面図、図2はその
斜視図である。本発明の半導体チップ解析用プローバ1
0は、半導体ウェハ程度の寸法を有するボード1にて全
体のフレームが構成され、そのボード1の一部又は全部
は石英板2のような赤外光の透過可能な材質により構成
されている。そのボード1を基礎として上にはプロービ
ングを行う為の複数のマニピュレータ5が配置され、
又、そのボード上の赤外光が透過可能な領域内に、半導
体チップ4の少なくとも一側面を支える為の凸状の滑り
止め3が配置されている。尚、滑り止め3はプラスチッ
クやガラス等の加工し易いものにより形成されている。
更に、ボード1上にはボード上部を覆う着脱可能板7
と、それを支える為の支柱7aが備えられている(図2
においては着脱可能板7及び支柱7aは図示せず)。
尚、着脱可能板7は、必要に応じて(即ち、裏面解析時
に)ボード1にビス等により取り付けられるものであ
る。本実施の形態では、支柱7aは着脱可能板7側に固
定されているが、支柱はボード側に固定しておき着脱可
能板をその支柱に着脱するようにしてもよい。
【0020】尚、図1においてボード1は、2枚の金属
板の間に石英板2を挟み込む構造になっているが、これ
はマニピュレータ5や支柱7aを配置する部分を金属に
より構成することによって、機械的な強度を維持する為
である。さらに、表面解析時にボード1をウェハプロー
バのウェハステージ上に真空吸着により固定させる際
は、ボード1底面がウェハステージ上に密着して置くこ
とが出来る程度に平坦に研磨され、かつ、金属板と石英
板2の間はゴム製のOリング等を介すなどして密着させ
るようにすると良い。また、裏面解析を行う為に、少な
くとも半導体チップ4裏面と接触し固定されるボード1
の部分が、赤外光の透過可能な材料により構成されてい
なければならない。尚、着脱可能板7は、表面解析手法
に用いられる通常のウェハプローバ用のウェハステージ
上に、本発明の解析用プローバを置いて裏面解析を行う
場合に、真空吸着により固定する為のものである。従っ
て、その上面は、ウェハステージ上に密着して置くこと
が出来る程度に、平坦に研磨されていることが望まし
い。
【0021】マニピュレータ5は、小型のプローバによ
って、より多くのプロービングを可能にする為、出来る
だけ小さい寸法形状のものを装備する。例えば、図15
に示すような、プローブの位置調整を行うネジを回す為
の調整ハンドル24a、24bが付いた型式のマニピュ
レータは、寸法が大きくなるため図1に示すような、調
整ネジ5aをドライバのような治具を用いてネジを回す
ような型式のものや、ハンドル部分が着脱可能な型式の
ものが望ましい。特に、通常のウェハプローバ用のウェ
ハステージ上に、本発明の解析用プローバを置いて裏面
解析を行う場合、半導体チップの固定位置が、通常の半
導体ウェハの位置よりも高くなるという問題が生じる。
このような場合においても、通常のウェハプローバ用の
ウェハステージによる裏面解析を可能にする為、解析用
の光学系の可動範囲以上に半導体チップの固定位置が高
くなることは避けなければならない。その為、図1に示
すような支柱7aの高さを低く抑えることが出来るよう
な嵩の低い型のマニピュレータ5を用いれば、このよう
な要求を満たすことが可能になる。
【0022】上記の構成から成る本発明の解析用プロー
バにおいては、表面解析あるいは裏面解析の際に、通常
のウェハプローバを有する解析装置のウェハステージ上
に真空吸着により固定させることが出来る。通常のウェ
ハ解析装置の中には、半導体チップ内の不良個所の特定
に、ウェハステージ上に座標を設定して利用できるよ
う、高精度なステージ移動能力を持っているものがあ
る。しかしながら、ウェハステージの移動精度が如何に
優れていても、ステージ上の半導体チップが十分に固定
されていなければ、ステージ移動の際の振動等により微
妙に固定位置がずれてしまう為、不良箇所の座標を正確
に特定することは出来なくなる。従って、解析による不
良個所の特定に、ウェハステージの座標を利用する場合
は、真空吸着による固定が不可欠である。
【0023】〔動作の説明〕評価解析の実施に先立ち、
先ず、解析を行う半導体チップ4の底面をボード1に、
側面を滑り止め3にあてがった後、半導体チップ4を中
心に、滑り止め3と反対側の位置に配置されているマニ
ピュレータ5にてプローブ6を半導体チップ上のパッド
にあてがいプロービングする際の状態にして、図3
(a)に示されるように、例えば通常のウェハ解析装置
のウェハステージ12上に真空吸着により固定する。そ
して、ウェハ解析装置に標準的に装備されている図外顕
微鏡を利用し、マニュピュレータ5の調整ネジ5aを調
整してプロービングを行う。これにより、プローブ6か
らの力にて半導体チップ4はその底面方向、及び側面方
向に押しつけられて固定される。尚、このとき、この解
析装置に元から装備されているプロービング機構は取り
外される。あるいは、本半導体チップ解析用プローバ1
0と競合することのない位置に待避される。
【0024】その後、評価・解析を表面解析の方法にて
行う場合は、この状態のままで、プローブ6を介して電
気的入力を行い、光学系11を用いて半導体チップ4の
表面側から半導体チップ4の評価・解析を行う。裏面解
析の方法にて行う場合には、解析用プローバ10をウェ
ハステージ12から取り外した後、着脱可能板7をボー
ド上に装着し、図3(b)に示されるように、解析用プ
ローバ10全体を裏返し、着脱可能板7を下にして、ウ
ェハステージ12上に載置し、真空吸引して固定する。
このような状態に設定した後、解析用プローバのプロー
ブ6を介して電気的入力を行い、石英板2を介して半導
体チップ4の裏面側から不良個所を検出していく。尚、
解析用プローバの位置調整が必要ならばウェハステージ
12を動かすことにより調整を行う。
【0025】次に、図4を参照してプロービング時に半
導体チップにかかる力の関係を説明する。マニピュレー
タと滑り止め3の位置は、半導体チップ4に対してプロ
ービングを行った際、その圧力により半導体チップ4が
滑り止め3に押し付けられるような位置に予め配置して
おく。半導体チップ4へのプロービングは、チップ面の
法線方向に対して傾斜を持たせたプローブ6の先端部
を、半導体チップ上のパッドへ押し当てて行う。このと
き半導体チップ4がプローブ6から受けるプローブ圧
は、図4に示すように、プローブ6の弾性により、下方
に押し付けようとするプローブ圧8vと、水平方向に滑
らせようとするプローブ圧8hとから成る。このうち、
前者は石英板2から受ける反発力9vと、後者は滑り止
め3から受ける反発力9hと釣合うことにより、半導体
チップ4が固定される。滑り止め3は接着剤3aによ
り、石英板2上に固定するが、種々のチップ形状に対応
できるよう、容易に着脱可能な両面テープのようなもの
により固定しても良い。尚、ここで、半導体チップ4に
加わる重力は、プローブ圧に比較して小さいため無視で
きるものとする。
【0026】続いて、半導体チップを固定させておく為
に必要な滑り止めの形状について説明する。図5〜図7
は、各々、滑り止め3の平面形状の例を示す平面図であ
る。図5の滑り止め3は半導体チップ4の一辺のみを支
えるものであり、プローブ圧がその一辺に集中している
場合には有効である。プロービング圧9の方向は、必ず
しも一方向に集中することは限らないが、電気的接続を
行わないプローブ6によって適当なチップ内位置をプロ
ービングするダミープロービングにより、全体としての
プローブ圧の方向を調整することは可能である。このよ
うなダミープロービングは、プロービング必要端子数が
少なく、裏面解析時の解析用プローバの裏返時も含め、
半導体チップ4を固定するのに必要なプローブ圧が不足
する場合にも有効である。
【0027】しかしながら、プロービング必要端子数に
依っては、プローブ圧の方向を調整する為のダミープロ
ービングに利用可能なプローブが確保出来ない場合もあ
る。その場合、図6、図7に示すように、二辺を支える
ようにすることにより、半導体チップ4を安定して固定
することができる。図6の滑り止め3は半導体チップ4
の一角を中心にして支えるものであり、プローブ圧がそ
の一角付近に集中するように配置すると、より効果的で
ある。図7も半導体チップ4の二辺を支えるものである
が、各辺を別々の滑り止め3により支えるようにしてい
る為、半導体チップ4の切り出し方等に依存して、2辺
の成す角が直角から外れている場合でも、各滑り止め3
の成す角を調整出来る為、より安定して固定することが
可能である。更に、図8の滑り止め3は、半導体チップ
4端部の2点を支えるようにしている為、プロービング
圧9との釣合がとれるように半導体チップ4の向きを調
整することにより、割れたウェハの欠片等、より様々な
形状のチップにおいても、安定して固定することが出来
る。
【0028】〔第2の実施の形態〕図9は本発明の第2
の実施の形態を説明する為の解析用プローバの縦断面
図、図10はその斜視図である。一般にマニピュレータ
によるプロービングは、寸法形状やパッド配置の異なる
半導体チップに対しても柔軟に対応できるという利点が
あるが、マニピュレータ1個当たりのボード上における
占有面積が大きい為、ボードの面積によりプロービング
可能本数が制限されることになる。図1、図2に示され
るように第1の実施の形態においては、半導体チップ4
を中心に、滑り止め3と反対側の位置にのみマニピュレ
ータ5が配置されていた。これに対し、ボードの面積に
余裕が持てる場合には、図9、図10に示されるような
第2の実施の形態にすると良い。その構造としては、半
導体チップ4を中心にして、滑り止め3と反対側の位置
のマニピュレータ5Aに加え、滑り止め3と同じ側にも
マニピュレータ5Bが配置されている。その他の構造に
ついては、第1の実施の形態と同様である。また、不良
箇所の検出や解析の方法等も第1の実施の形態と同様に
して行う。よって、本実施の形態の装置を用いることに
より、さらに多くのプロービングを可能となる。
【0029】次に、プロービング時に半導体チップにか
かる力の関係を説明する。滑り止め3と同じ側に配置さ
れたマニピュレータ5Bによるプローブ圧により発生す
る水平方向の力は、半導体チップ4を滑り止め3から引
き離す方向に働くことになるが、滑り止め3と反対側に
配置されたマニピュレータ5Aによるプローブ圧により
発生する水平方向の力よりも大きくならない限り、全体
として半導体チップ4を滑り止め3に押し付けるような
圧力を掛けることは可能である。即ち、半導体チップ4
は、その底面をボード1に、側面を滑り止め3にあてが
われた後、まず、滑り止め3と反対側に配置されたマニ
ピュレータ5Aによるプロービングにより、半導体チッ
プ4の底面、及び側面が押しつけられて固定される。そ
の後、滑り止め3と同じ側に配置されたマニピュレータ
5Bによりプロービングすることによって、半導体チッ
プ4の固定位置をずらすことなく、プロービングが可能
となる。この時、仮に滑り止め3と同じ側に配置された
マニピュレータ5Bによるプローブ圧により発生する水
平方向の力が、滑り止め3と反対側に配置されたマニピ
ュレータ5Aによるプローブ圧により発生する水平方向
の力よりも大きくなり、全体として、半導体チップ4を
滑り止め3から引き離す方向の力が働いたとしても、そ
の力が半導体チップ4と石英板2の間に働く摩擦力より
も大きな力にならない限り、半導体チップ4の位置がず
れることはない。
【0030】図10のように、プロービング本数を増加
させているならば、半導体チップ4を石英板2に押し付
ける力が大きくなっており、石英板2から半導体チップ
4に働く反発力も大きくなっている。従って、滑り止め
3と同じ側に配置されたマニピュレータ5Bと、滑り止
め3と反対側に配置されたマニピュレータ5Aの数が同
じ程度あるいはマニピュレータ5Aの数が多い限り、上
記の手順でプロービングすることにより、半導体チップ
4をプロービング状態にて固定することは可能である。
さらには、第1の実施の形態と同様にして、ダミープロ
ービングにより、全体としてのプローブ圧の方向を調整
したり、半導体チップ4を固定してもよい。
【0031】〔第3、4の実施の形態〕図11、図12
は、それぞれ本発明の第3、第4の実施の形態を示す縦
断面図である。第1、第2の実施の形態では、ボード1
を下にして解析用プローバ10をウェハステージ上に搭
載するとき、ウェハステージの真空吸引により石英板2
が下に凸となるように曲がる恐れがある。第3、第4の
実施の形態は、この点に対処したものである。図11に
示す第3の実施の形態では、石英板2を、下に突起部を
有する形状に構成して、石英板2の底面がボード1の底
面と一致するようにしている。これ以外は、図1に示す
第1の実施の形態と変わるところはない。
【0032】図12に示す第4の実施の形態では、石英
板2の外形をボード1の外形と同じにし、その中央部に
突起部を設けてそこに半導体チップ4を搭載するように
している。石英板2は接着剤等を用いてボード1に固着
されている。これ以外は、図1に示す第1の実施の形態
と変わるところはない。尚、この第4の実施の形態を変
更して、石英板2に突起部を設けずに、半導体チップ4
を平坦な石英板上に搭載するようにしてもよい。
【0033】以上好ましい実施の形態について説明した
が、本発明はこれらに限定されるものではなく、特許請
求の範囲に記載された範囲内において適宜の変更が可能
なものである。例えば、上記の実施の形態では、本発明
に係る解析用プローバは、ウェハ解析装置のウェハステ
ージ上に搭載するものとして説明したが、必ずしもその
ようにする必要はなく、専用の解析装置を用意してこれ
を用いるようにしてもよい。この場合にも、本発明の解
析用プローバが装着されるステージは光学系に対し相対
的に精度よく水平方向に移動できるものであることが望
ましい。また、専用の解析装置を用意する場合には、本
発明の解析用プローバが載置されるステージに設ける真
空吸引用の細孔は、ボード1と接触する部分のみとして
もよい。
【0034】
【発明の効果】以上説明したように、本発明によれば、
第1の効果として、パッケージに実装して解析する場合
に比べて、解析TATの短縮が可能になる。その第一の
理由は、半導体ウェハから切り出された半導体チップの
状態にてプロービングを行うようにしたことにより、解
析用プローバとして、小型、軽量化を可能にし、プロー
ビングしたままで、持ち運んだり、表裏を逆にする等の
取扱いを容易にしたから為である。即ち、不良解析を行
う上においては、プロービングのみでもパッケージに実
装することと同じ効果が得られることになり、パッケー
ジに実装する時間が省略できるようになるからである。
その第二の理由は、赤外光の透過可能な材質のステージ
に半導体チップの裏面を押し付けて固定することによ
り、ステージを介して裏面解析を行うことが可能にな
り、実装されたチップ裏面を開封する作業が不要になる
からである。
【0035】第2の効果として、プロービングにより解
析を行なう場合に、表面解析と裏面解析の両方の解析を
可能にしながら、解析コストの上昇を抑えることが可能
になる。その第一の理由は、半導体ウェハから切り出さ
れた半導体チップの状態にてプロービングを行い、その
プロービングの圧力によって半導体チップを固定するよ
うにしたことにより、専用の真空吸着の機構が不要にな
り、構造が小型かつ単純に出来る為、製造コストが低く
抑えられるからである。その第二の理由は、赤外光の透
過可能な材質のステージに半導体チップの裏面を押し付
けて固定するようにした上で、着脱可能板を装着する機
構を設けたため、通常のウェハ解析装置用のウェハステ
ージ上にて、表裏を逆転させるだけで、表面解析と裏面
解析の両方の解析が可能となり、高価な解析装置が不要
となるからである。
【0036】第3の効果として、半導体チップを真空吸
着によって固定して裏面解析を行う場合に比べて、チッ
プの寸法形状に対する制約を緩和することが可能にな
る。その理由は、赤外光の透過可能な材質のステージに
半導体チップの裏面を押し付けて固定することにより、
チップ周辺部に真空吸着の為の保持領域を必要とせず、
より様々な形状のチップの固定が可能になるからであ
る。
【図面の簡単な説明】
【図1】 本発明における第1の実施の形態を説明する
為の解析用プローバの縦断面図。
【図2】 本発明における第1の実施の形態を説明する
為の解析用プローバの斜視図。
【図3】 本発明における第1の実施の形態による裏面
解析の設定を説明する為の縦断面図。
【図4】 本発明における第1の実施の形態を説明する
為に半導体チップにかかる力を示した縦断面図。
【図5】 本発明における半導体チップの固定方法を説
明する為の平面図(その1)。
【図6】 本発明における半導体チップの固定方法を説
明する為の平面図(その2)。
【図7】 本発明における半導体チップの固定方法を説
明する為の平面図(その3)。
【図8】 本発明における半導体チップの固定方法を説
明する為の平面図(その4)。
【図9】 本発明における第2の実施の形態を説明する
為の解析用プローバの縦断面図。
【図10】 本発明における第2の実施の形態を説明す
る為の解析用プローバの斜視図。
【図11】 本発明における第3の実施の形態を説明す
る為の解析用プローバの縦断面図。
【図12】 本発明における第4の実施の形態を説明す
る為の解析用プローバの縦断面図。
【図13】 従来におけるの表面解析手法を説明する為
のウェハプローバの縦断面図。
【図14】 従来における裏面解析手法を説明する為の
縦断面図。
【図15】 従来における裏面解析手法を説明する為の
ウェハプローバの縦断面図。
【符号の説明】
1 ボード 2 石英板 3 滑り止め 3a 接着剤 4 半導体チップ 5、5A、5B マニピュレータ 5a 調整ネジ 6 プローブ 7 着脱可能板 7a 支柱 8v、8h プローブ圧 9v、9h 反発力 10 半導体チップ解析用プローバ 11 解析用の光学系 12 ウェハステージ 13 半導体ウェハ 14 顕微鏡 15 プラテン 16 アイランド 17 リード 18 ボンディングワイヤ 19 モールド樹脂 20 裏面開口部 21 着脱式ウェハステージ 22 開口部 23 CCDカメラ 24a、24b 調整ハンドル

Claims (13)

    【特許請求の範囲】
  1. 【請求項1】 半導体チップが搭載されるチップステー
    ジと、前記半導体チップの表面側より該半導体チップに
    接触する複数のプローブと、を備えた半導体チップ解析
    用プローバであって、前記チップステージの少なくとも
    半導体チップと接触する部分は赤外線透過板によって構
    成され、かつ、前記半導体チップは前記プローブのプロ
    ービング時の圧力により前記チップステージ上に押しつ
    けられて前記チップステージ上に固定されることを特徴
    とする半導体チップ解析用プローバ。
  2. 【請求項2】 前記プローブは、前記チップステージに
    支持されたマニピュレータにより上下及び水平方向の移
    動が可能であることを特徴とする請求項1記載の半導体
    チップ解析用プローバ。
  3. 【請求項3】 前記チップステージ上に、半導体チッ
    プの少なくとも一側面を支える滑り止めが形成されてい
    ることを特徴とする請求項1又は2記載の半導体チップ
    解析用プローバ。
  4. 【請求項4】 赤外線透過板が、石英ガラスによって構
    成されていることを特徴とする請求項1〜3の何れかに
    記載の半導体チップ解析用プローバ。
  5. 【請求項5】 前記プローブには、前記半導体チップに
    対する電気的接続を伴わないダミーのプローブが含まれ
    ており、該ダミーのプローブによってもプロービングが
    行われることを特徴とする請求項1〜4の何れかに記載
    の半導体チップ解析用プローバ。
  6. 【請求項6】 前記チップステージが、前記半導体チッ
    プが搭載される赤外線透過板と、前記赤外線透過板を保
    持し、前記マニュピュレータを支持するボードとを含ん
    で構成されていることを特徴とする請求項1〜5の何れ
    かに記載の半導体チップ解析用プローバ。
  7. 【請求項7】 前記赤外線透過板の底面が、前記ボード
    の底面と概略一致していることを特徴とする請求項6記
    載の半導体チップ解析用プローバ。
  8. 【請求項8】 前記赤外線透過板は、前記ボードに気密
    に保持されていることを特徴とする請求項6または7記
    載の半導体チップ解析用プローバ。
  9. 【請求項9】 前記チップステージ上に、前記半導体チ
    ップに対してプロービングを行った状態で、その上方を
    覆う着脱可能な覆い板を設置することが可能であること
    を特徴とする請求項1〜8の何れかに記載の半導体チッ
    プ解析用プローバ。
  10. 【請求項10】 前記チップステージ上には、前記覆い
    板を固定するための支柱が設けられていることを特徴と
    する請求項9記載の半導体チップ解析用プローバ。
  11. 【請求項11】 前記半導体チップに対してプロービン
    グを行った状態で請求項1〜10の何れかに記載された
    半導体チップ解析用プローバを、プローバステージ上
    に、前記チップステージまたは前記覆い板の前記半導体
    チップと対向する面とは反対側の面を前記プローバステ
    ージ上に接触させた状態にて、搭載し、前記プローバス
    テージ上方に設置された光学系を利用して前記半導体チ
    ップに対する解析を行うことができることを特徴とする
    半導体チップ解析装置。
  12. 【請求項12】 前記プローバステージは、前記チップ
    ステージ又は前記覆い板を真空吸引することにより前記
    半導体チップ解析用プローバを保持することを特徴とす
    る請求項11記載の半導体チップ解析装置。
  13. 【請求項13】 前記プローバステージには、ウェハを
    解析するための光学系を備えたウェハ解析装置のウェハ
    ステージが用いられることを特徴とする請求項11また
    は12記載の半導体チップ解析装置。
JP25832899A 1999-09-13 1999-09-13 半導体チップ解析用プローバ及び半導体チップ解析装置 Expired - Fee Related JP3388462B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP25832899A JP3388462B2 (ja) 1999-09-13 1999-09-13 半導体チップ解析用プローバ及び半導体チップ解析装置
US09/641,954 US6686753B1 (en) 1999-09-13 2000-08-21 Prober and apparatus for semiconductor chip analysis

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP25832899A JP3388462B2 (ja) 1999-09-13 1999-09-13 半導体チップ解析用プローバ及び半導体チップ解析装置

Publications (2)

Publication Number Publication Date
JP2001083208A true JP2001083208A (ja) 2001-03-30
JP3388462B2 JP3388462B2 (ja) 2003-03-24

Family

ID=17318732

Family Applications (1)

Application Number Title Priority Date Filing Date
JP25832899A Expired - Fee Related JP3388462B2 (ja) 1999-09-13 1999-09-13 半導体チップ解析用プローバ及び半導体チップ解析装置

Country Status (2)

Country Link
US (1) US6686753B1 (ja)
JP (1) JP3388462B2 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003066119A (ja) * 2001-08-30 2003-03-05 Sanyo Electric Co Ltd 半導体装置の故障箇所表示方法
US6927079B1 (en) * 2000-12-06 2005-08-09 Lsi Logic Corporation Method for probing a semiconductor wafer
JP2005274381A (ja) * 2004-03-25 2005-10-06 Tohoku Techno Arch Co Ltd 電磁気的手法による裏面欠陥および材料特性の非破壊検査方法とそのための装置
JP2009168565A (ja) * 2008-01-15 2009-07-30 Toshiba Corp サンプルステージ
WO2011030834A1 (ja) * 2009-09-11 2011-03-17 東京エレクトロン株式会社 基板検査装置および基板検査装置における位置合わせ方法
JP2013077628A (ja) * 2011-09-29 2013-04-25 Powertech Technology Inc マルチチップ積層体の製造方法
KR101840810B1 (ko) * 2016-04-29 2018-03-22 한국광기술원 마이크로미터급 발광소자 분광분석용 공초점 현미경장치
CN114405564A (zh) * 2022-01-19 2022-04-29 无锡国盛生物工程有限公司 一种用于核酸检测的微流控生物芯片及生产工艺

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5561377A (en) * 1995-04-14 1996-10-01 Cascade Microtech, Inc. System for evaluating probing networks
US6445202B1 (en) * 1999-06-30 2002-09-03 Cascade Microtech, Inc. Probe station thermal chuck with shielding for capacitive current
US6914423B2 (en) 2000-09-05 2005-07-05 Cascade Microtech, Inc. Probe station
US6836135B2 (en) * 2001-08-31 2004-12-28 Cascade Microtech, Inc. Optical testing device
US6777964B2 (en) * 2002-01-25 2004-08-17 Cascade Microtech, Inc. Probe station
US7250779B2 (en) * 2002-11-25 2007-07-31 Cascade Microtech, Inc. Probe station with low inductance path
US8466703B2 (en) 2003-03-14 2013-06-18 Rudolph Technologies, Inc. Probe card analysis system and method
US7221172B2 (en) * 2003-05-06 2007-05-22 Cascade Microtech, Inc. Switched suspended conductor and connection
US7492172B2 (en) 2003-05-23 2009-02-17 Cascade Microtech, Inc. Chuck for holding a device under test
US7224173B2 (en) * 2003-10-01 2007-05-29 Taiwan Semiconductor Manufacturing Co., Ltd. Electrical bias electrical test apparatus and method
US7250626B2 (en) 2003-10-22 2007-07-31 Cascade Microtech, Inc. Probe testing structure
US7187188B2 (en) * 2003-12-24 2007-03-06 Cascade Microtech, Inc. Chuck with integrated wafer support
TWI232938B (en) 2004-02-11 2005-05-21 Star Techn Inc Probe card
US7330041B2 (en) * 2004-06-14 2008-02-12 Cascade Microtech, Inc. Localizing a temperature of a device for testing
US7112983B2 (en) * 2004-11-10 2006-09-26 International Business Machines Corporation Apparatus and method for single die backside probing of semiconductor devices
US7535247B2 (en) 2005-01-31 2009-05-19 Cascade Microtech, Inc. Interface for testing semiconductors
US7656172B2 (en) 2005-01-31 2010-02-02 Cascade Microtech, Inc. System for testing semiconductors
KR101516828B1 (ko) * 2006-12-19 2015-05-07 루돌프 테크놀로지스 인코퍼레이티드 프로브 카드 분석 시스템 및 방법
US8319503B2 (en) 2008-11-24 2012-11-27 Cascade Microtech, Inc. Test apparatus for measuring a characteristic of a device under test
CN117388544B (zh) * 2023-12-12 2024-03-15 扬州奕丞科技有限公司 一种半导体检测用探针台

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4312117A (en) * 1977-09-01 1982-01-26 Raytheon Company Integrated test and assembly device
US4746857A (en) * 1985-09-13 1988-05-24 Danippon Screen Mfg. Co. Ltd. Probing apparatus for measuring electrical characteristics of semiconductor device formed on wafer
JPH0312541A (ja) 1989-06-09 1991-01-21 Hitachi Transport Syst Ltd 回動式放置試験装置
JPH03169038A (ja) 1989-11-28 1991-07-22 Nec Kyushu Ltd Icの位置決め機構
JPH03199976A (ja) 1989-12-27 1991-08-30 Toshiba Corp プローブカード
JP2611468B2 (ja) 1990-01-22 1997-05-21 日本電気株式会社 半導体素子測定器
JPH04330753A (ja) 1991-01-16 1992-11-18 Tokyo Electron Ltd 半導体検査装置及び半導体検査方法
JPH07122600A (ja) 1993-10-22 1995-05-12 Mitsubishi Electric Corp 半導体装置評価解析用光検出装置
US5583445A (en) * 1994-02-04 1996-12-10 Hughes Aircraft Company Opto-electronic membrane probe
JP3012541U (ja) 1994-12-15 1995-06-20 株式会社エスピー 実装プリント基板の検査装置
JPH09236640A (ja) 1996-02-29 1997-09-09 Jeol Ltd レーザ顕微鏡
US5838159A (en) * 1996-03-22 1998-11-17 Sun Microsystems, Inc. Chip carrier to allow electron beam probing and FIB modifications
JPH10223707A (ja) 1997-02-10 1998-08-21 Ricoh Co Ltd ウエハテスト方法及び装置
JP3090630B2 (ja) 1997-05-30 2000-09-25 ユーエイチティー株式会社 Bga、csp等におけるicチップ実装基板の導通検査システム
KR100227121B1 (ko) * 1997-08-12 1999-10-15 윤종용 뒷면 개방부를 갖는 반도체 소자 검사용 지지체

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6927079B1 (en) * 2000-12-06 2005-08-09 Lsi Logic Corporation Method for probing a semiconductor wafer
JP2003066119A (ja) * 2001-08-30 2003-03-05 Sanyo Electric Co Ltd 半導体装置の故障箇所表示方法
JP2005274381A (ja) * 2004-03-25 2005-10-06 Tohoku Techno Arch Co Ltd 電磁気的手法による裏面欠陥および材料特性の非破壊検査方法とそのための装置
JP2009168565A (ja) * 2008-01-15 2009-07-30 Toshiba Corp サンプルステージ
WO2011030834A1 (ja) * 2009-09-11 2011-03-17 東京エレクトロン株式会社 基板検査装置および基板検査装置における位置合わせ方法
JP2011059021A (ja) * 2009-09-11 2011-03-24 Tokyo Electron Ltd 基板検査装置及び基板検査装置における位置合わせ方法
CN102483438A (zh) * 2009-09-11 2012-05-30 东京毅力科创株式会社 基板检查装置以及基板检查装置中的对位方法
JP2013077628A (ja) * 2011-09-29 2013-04-25 Powertech Technology Inc マルチチップ積層体の製造方法
KR101840810B1 (ko) * 2016-04-29 2018-03-22 한국광기술원 마이크로미터급 발광소자 분광분석용 공초점 현미경장치
CN114405564A (zh) * 2022-01-19 2022-04-29 无锡国盛生物工程有限公司 一种用于核酸检测的微流控生物芯片及生产工艺
CN114405564B (zh) * 2022-01-19 2023-05-09 无锡国盛生物工程股份有限公司 一种用于核酸检测的微流控生物芯片及生产工艺

Also Published As

Publication number Publication date
US6686753B1 (en) 2004-02-03
JP3388462B2 (ja) 2003-03-24

Similar Documents

Publication Publication Date Title
JP2001083208A (ja) 半導体チップ解析用プローバ及び半導体チップ解析装置
US7053639B1 (en) Probing fixture for semiconductor wafer
JP4847440B2 (ja) ウエハレベルでの光−電子テスト装置および方法
KR100187559B1 (ko) 전기적특성의 측정방법 및 그의 측정장치
US5321453A (en) Probe apparatus for probing an object held above the probe card
JP4673280B2 (ja) 固体撮像素子の検査用プローブカード
US5777485A (en) Probe method and apparatus with improved probe contact
US7368925B2 (en) Probe station with two platens
KR101897638B1 (ko) 반도체 소자의 전기적 특성 자동 측정용 고정밀 테스트 장치
KR20010072948A (ko) 고해상도 분석 프로브 스테이션
US9297849B2 (en) Test system and method for wafer including optical component
US6933736B2 (en) Prober
JP2009503536A (ja) プローブカードの製造方法及びこれを行うための装置
US7265536B2 (en) Procedure for reproduction of a calibration position of an aligned and afterwards displaced calibration substrate in a probe station
US11747363B2 (en) Compact opto-electric probe
US7075322B2 (en) Testing apparatus with electronic camera
JP2737744B2 (ja) ウエハプロービング装置
TWI787668B (zh) 探測卡、探測系統及探測方法
JP4560898B2 (ja) 検査装置及び検査方法
US20150219709A1 (en) Remotely aligned wafer probe station for semiconductor optical analysis systems
JP4548817B2 (ja) プローブ装置
JP2007005490A (ja) 半導体デバイスの検査用プローブ装置、半導体デバイスの検査装置および半導体デバイスの検査方法
JP2003240820A (ja) プロービング装置および検査装置
JP2009177166A (ja) 検査装置
JP2007324457A (ja) 半導体装置の故障解析に用いる支持治具、およびその支持治具を利用した故障解析方法

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080117

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090117

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100117

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110117

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110117

Year of fee payment: 8

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110117

Year of fee payment: 8

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110117

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120117

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130117

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130117

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140117

Year of fee payment: 11

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313531

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees