FR2683365A1 - Dispositif d'affichage a panneau plat a emission de champ et circuit de compensation d'irregulatites utilisable dans un tel dispositif d'affichage. - Google Patents

Dispositif d'affichage a panneau plat a emission de champ et circuit de compensation d'irregulatites utilisable dans un tel dispositif d'affichage. Download PDF

Info

Publication number
FR2683365A1
FR2683365A1 FR9212541A FR9212541A FR2683365A1 FR 2683365 A1 FR2683365 A1 FR 2683365A1 FR 9212541 A FR9212541 A FR 9212541A FR 9212541 A FR9212541 A FR 9212541A FR 2683365 A1 FR2683365 A1 FR 2683365A1
Authority
FR
France
Prior art keywords
conductors
source
coupled
adjustment
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR9212541A
Other languages
English (en)
Other versions
FR2683365B1 (fr
Inventor
Peter C Dunham
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Raytheon Co
Original Assignee
Raytheon Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Raytheon Co filed Critical Raytheon Co
Publication of FR2683365A1 publication Critical patent/FR2683365A1/fr
Application granted granted Critical
Publication of FR2683365B1 publication Critical patent/FR2683365B1/fr
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2077Display of intermediate tones by a combination of two or more gradation control methods
    • G09G3/2081Display of intermediate tones by a combination of two or more gradation control methods with combination of amplitude modulation and time modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2025Display of intermediate tones by time modulation using two or more time intervals using sub-frames the sub-frames having all the same time duration
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J31/00Cathode ray tubes; Electron beam tubes
    • H01J31/08Cathode ray tubes; Electron beam tubes having a screen on or from which an image or pattern is formed, picked up, converted, or stored
    • H01J31/10Image or pattern display tubes, i.e. having electrical input and optical output; Flying-spot tubes for scanning purposes
    • H01J31/12Image or pattern display tubes, i.e. having electrical input and optical output; Flying-spot tubes for scanning purposes with luminescent screen
    • H01J31/123Flat display tubes
    • H01J31/125Flat display tubes provided with control means permitting the electron beam to reach selected parts of the screen, e.g. digital selection
    • H01J31/127Flat display tubes provided with control means permitting the electron beam to reach selected parts of the screen, e.g. digital selection using large area or array sources, i.e. essentially a source for each pixel group
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/57Control of contrast or brightness
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

L'invention concerne un dispositif d'affichage à panneau plat à émission de champ. Dans ce dispositif comprenant deux ensembles de conducteurs (14, 16), des moyens (30) situés au niveau de chaque intersection pour émettre un faisceau d'électrons, il est prévu une source appliquant aux premiers conducteurs un signal formé d'un ensemble d'échelons de tension, une source appliquant aux seconds conducteurs un signal de commande de luminosité entre deux potentiels de référence, et des moyens réglant les amplitudes des signaux délivrés par les sources. Application notamment aux dispositifs d'affichage à tube cathodique.

Description

La présente invention concerne d'une manière gé-
nérale des dispositifs d'affichage à tube cathodique à pan-
neau plat, à adressage matriciel, qui utilisent des ca-
thodes d'émission de champ, et plus particulièrement un circuit pour réaliser une compensation de luminosité dans un tel dispositif d'affichage afin de réduire les effets d'irrégularités d'émission, qui provoquent des variations
de la luminosité.
Les tubes cathodiques sont largement utilisés dans des moniteurs d'a f f i c h a g e poux ordi-iuteurs
récepteurs d e télévision, etc pour fournir des affi-
chages optiques de l'information Cette utilisation étendue peut être imputée à la qualité favorable de l'affichage,
que l'on peut obtenir avec des tubes cathodiques, c'est-à-
dire la couleur, la luminosité, le contraste et la résolu-
tion Une caractéristique principale d'un tube cathodique permettant l'obtention de ces qualités est l'utilisation d'un revêtement formé d'une substance luminescente sur une
face transparente Cependant, les tubes cathodiques clas-
siques présentent l'inconvénient consistant en ce qu'ils requièrent une profondeur physique importante, c'est-à-dire un espace important en arrière de l'écran effectif, ce qui les rend volumineux et encombrants Il existe un certain nombre d'applications importantes, dans lesquelles cette
exigence de profondeur est nuisible Par exemple, la pro-
fondeur disponible pour de nombreux dispositifs d'affichage d'ordinateurs portables compacts et de dispositifs d'affichage opérationnels empêche l'utilisation de tubes cathodiques C'est pourquoi, un grand intérêt a été porté
aux tentatives visant à réaliser ce qu'on appelle des "dis-
positifs d'affichage à panneau plat" ou des "dispositifs d'affichage à panneau quasiment plats" satisfaisants, pour
lesquels l'exigence de profondeur d'un tube cathodique ty-
pique n'existe pas, tandis qu'ils présentent des caracté-
ristiques d'affichage comparables ou supérieures, par exemple ce qui concerne la luminosité, la résolution, la souplesse de modification de l'affichage, les exigences du
point de vue énergie, etc Tout en ayant aboutit à la réa-
lisation de dispositifs d'affichage à panneau plat, qui sont utiles pour certaines applications, ces tentatives n'ont pas permis de réaliser un dispositif d'affichage qui
soit comparable à un tube cathodique classique.
Un agencement d'un dispositif d'affichage à pan-
neau plat est décrit dans le brevet US N 04 857 799 ayant pour titre "Matrix-Aclle ssed Flat Panel Display", d 5 livré le
Août 1989 par Charles A Spindt et consorts Cet agence-
ment comprend un réseau matriciel de moyens générateurs de
lumière adressables individuellement, du type cathodolumi-
nescent, comportant des cathodes combinées à des moyens lu-
minescents du type tubes cathodiques, qui réagissent à un
bombardement électronique par l'é m i S S i o n rune lu-
mière visible Chaque cathode est elle-même formée d'un ré-
seau de cathodes émissives disposées sur une plaque de sup-
port, et les moyens luminescents sont prévus sous la forme d'un revêtement luminescent situé sur une plaque avant transparente, qui est séparée par une très faible distance,
des cathodes.
La plaque de support décrite dans le brevet Spindt et consorts comprend un nombre important de bandes
verticales conductrices, qui sont adressables individuel-
lement Chaque cathode comprend une multiplicité de pointes coniques espacées d'émission d'électrons, qui font saillie extérieurement, à partir des bandes verticales situées sur la plaque de support, en direction de la plaque avant Un système d'électrodes de grille électriquement conductrices est disposé au voisinage des pointes de manière à produire et commander l'émission des électrons L'agencement des
électrodes de grille comprend un nombre élevé de bandes ho-
rizontales adressables individuellement, qui sont perpendi-
culaires aux bandes de cathodes et comprennent des ouver-
tures que peuvent traverser les électrons émis Les bornes d'électrodes de grille sont communes à une rangée complète de pixels qui s'étend en travers de la face avant de la structure de support, et sont électriquement isolées par rapport à l'ensemble des bandes de cathodes L'anode est
une pellicule mince d'un matériau transparent électrique-
ment conducteur, comme par exemple de l'oxyde d'indium et d'étain, qui recouvre la surface intérieure de la plaque avant. Le réseau matriciel de cathodes peut être activé
au moyen de l'adressage des cathodes et des grilles dispo-
sées perpendiculairement dans un système classique d'adres-
sage matriciel en général Les cathodes appropriées du dispositif d'affichage le long d'une bande sélectionnée,
comme par exemple le long d'une colonne, peuvent être exci-
tées, tandis que les autres cathodes ne le sont pas Des grilles d'une bande sélectionnée perpendiculaire à la bande sélectionnée de cathode peuvent être également excitées tandis que les autres ne le sont pas, ce qui a pour effet
que les cathodes et les grilles d'un pixel présent au ni-
veau de l'intersection des bandes horizontale et verticale
sélectionnées peuvent être excitées simultanément, et émet-
tent des électrons de manière à fournir l'affichage du
pixel désiré.
Le brevet Spindt et consorts indique qu'il est préférable d'exciter simultanément une rangée complète de
pixels plutôt que d'exciter des pixels individuels Confor-
mément à ce système, des lignes successives sont excitées de manière à fournir un cadre d'affichage, contrairement à l'excitation séquentielle de pixels individuels selon un mode à balayage de trame Ceci accroît le taux
d'utilisation pour chaque panneau, en fournissant une lumi-
nosité accrue.
La présente invention concerne la commande de la luminosité au niveau de chaque pixel, qui est une fonction
de l'intensité du courant du faisceau d'électrons qui tom-
bent sur le revêtement luminescent de l'anode Une tech-
nique actuellement utilisée dans des dispositifs d'af-
fichage à tubes cathodiques à panneau plat à adressage ma-
triciel, consiste à utiliser une modulation d'impulsions en durée pour commander la luminosité au niveau de chaque pixel de l'affichage Cette technique subdivise la période de ligne en un certain nombre d'intervalles, les durées de chacun de ces intervalles au cours d'une seule période étant associées conformément à une progression binaire Par
conséquent, pour une période de ligne comprenant quatre in-
tervalles possédant des durées égales à une, deux, quatre et huit unités de temps, il est possible de prévoir un éclairement de chaque pixel entre zéro et quinze unités de
temps à l'intérieur d'une période de ligne L'effet d'inté-
gration du système optique humain et les qualités de per-
sistance des substances luminescentes se combinent pour convertir ces durées d'éclairement de différentes valeurs
en des niveaux différents d'intensité de luminosité.
Un dispositif d'affichage à tube cathodique à
panneau plat à adressage matrici el, qui fournit une excel-
lente gamme de luminosités, est décrit dans la demande de brevet US, No de série 590 870 déposé le 1 er Octobre 1990 au nom de Peter C Dunham Dans ce dispositif d'affichage,
la commande de luminosité est exécutée au moyen de la com-
mande à la fois du rapport cyclique et de la tension ap-
pliquée aux lignes de commande des conducteurs qui se re-
coupent Une forme d'onde en escalier périodique comportant des échelons de tension qui augmentent progressivement est appliquée séquentiellement aux conducteurs de lignes Des
données de luminosité vidéo codées en binaire sont appli-
quées simultanément à tous les conducteurs de colonnes Les tensions combinées présentes au niveau des intersections des conducteurs sélectionnés déclenchent l'apparition d'une
succession d'émissions d'électrons sur des moyens lumines-
cents, qui conduisent à une séquence correspondante
d'intervalles d'éclairement.
Selon un procédé pour former les pointes de forme
conique de la structure d'émission des électrons, un fais-
ceau hautement collimaté de métal vaporisé, par exemple du molybdène, frappe sensiblement perpendiculairement un substrat qui comporte une électrode de commande formée d'une pellicule métallique comportant des ouvertures de la taille du micron au-dessus de petites cavités Un second
faisceau, par exemple formé d'une vapeur d'oxyde d'alumi-
nium, frappe simultanément le substrat, mais sous un angle très faible Pendant ce processus de dépôt double, le
substrat est entraîné en rotation autour d'un axe central.
L'effet net est que les ouvertures sont graduellement bou-
chées par le dépôt d'un matériau composite (le molybdène et l'oxyde d'aluminium), tandis que les cônes métalliques (les électrodes formant cathodes) sont formés à l'intérieur des microcavités " a r l e f a S c e a u d e v a p e u r de molybdène Le matériau composite entourant les cônes et fermant les ouvertures est éliminé ultérieurement au moyen
d'une corrosion chimique sélective.
Dans les dispositifs d'affichage de tubes catho-
diques à panneau plat du type décrit précédemment, on a trouvé que des variations de luminosité dans le dispositif d'affichage doivent être maintenues à une valeur inférieure
à l % de manière à obtenir une image de qualité accep-
table Ce qui contribue très fortement à fournir une lumi-
nosité uniforme, c'est l'uniformité physique des cathodes, qui résulte du procédé de fabrication Étant donné que les cônes de molybdène dans le processus décrit précédemment tendent à acroître en direction de la source de la vapeur
de molybdène, le faisceau de dépôt doit être fortement col-
limaté Par conséquent, pour obtenir des émetteurs uni-
formes sur une surface ayant des dimensions suffisantes pour être utiles en tant que dispositif d'affichage, par exemple des dimensions correspondant à huit cm x huit cm ou plus, il faut faire évaporer le molybdène à partir d'une
distance considérable, de façon typique 90 cm ou plus.
Néanmoins, des variations dans les cônes en molybdène, qui résultent de processus typiques de fabrication, qui sont
souvent des prolongements de la fabrication de semiconduc-
teurs, sont en réalité inévitables Il s'est avéré que ces variations tendent à avoir une forme sphérique en travers
de la surface du dispositif d'affichage.
C'est pourquoi un but de la présente invention
est de fournir un tube cathodique à panneau plat perfec-
tionné. Un but supplémentaire de la présente invention est de fournir un dispositif d'affichage à tube cathodique
à panneau plat et à adressage matriciel, comportant un cir-
cuit permettant de compenser des variations de luminosité.
Conformément aux principes à la base de la pré-
sente invention, on va décrire un dispositif destiné à être
utilisé dans un dispositif d'affichage à panneau plat com-
prenant une structure de support possédant une surface com-
prenant un premier ensemble de conducteurs sensiblement pa-
rallèles disposés en travers de la surface et un second en-
semble de conducteurs sensiblement parallèles disposés en travers de la surface Les conducteurs du premier ensemble recoupent les conducteurs du second ensemble, tout en en
étant isolés électriquement Le dispositif d'affichage com-
porte en outre des moyens présents au niveau de chaque in-
tersection des premier et second ensembles de conducteurs pour émettre un courant de faisceau d'électrons en réponse à une différence de potentiel entre les conducteurs qui se recoupent Le dispositif décrit sert à commander le courant du faisceau d'électrons délivré par les moyens d'émission,
au niveau de chacune des intersections Le dispositif com-
porte des moyens constituant une première source et couplés au premier ensemble de conducteurs pour appliquer à ces
derniers un premier signal, qui est constitué par une plu-
ralité d'échelons de niveaux de tension différents Le dis-
positif comporte en outre des moyens constituant une se-
conde source, couplés au second ensemble de conducteurs pour leur appliquer un signal de commande de luminosité, qui est commandé entre un premier potentiel de référence et un second potentiel de référence en réponse à un signal d'entrée vidéo codé en binaire, la différence de tension entre les échelons de niveau de tension du premier signal
appliqué individuellement au premier ensemble de conduc-
teurs et le second potentiel de référence du signal de com-
mande d'une luminosité appliqué au second ensemble de
conducteurs produit un courant de faisceau d'électrons dé-
livré par les moyens émetteurs au niveau de l'intersection du conducteur du premier ensemble de conducteurs couplés aux moyens constituant la première source et du conducteur du second ensemble de conducteurs couplés aux moyens constituant la seconde source, le courant du faisceau
d'électrons variant en fonction de la différence de ten-
sion Enfin, le dispositif comprend des moyens couplés à l'un des moyens constituant les première et seconde sources pour régler l'amplitude du signal qui leur est envoyé, le réglage étant une grandeur prédéterminée spécifique à
chaque conducteur de l'ensemble de conducteurs couplés aux-
dits moyens constituant la source considérée.
Conformément à une forme de réalisation préférée
de la présente invention, les moyens de réglage sont cou-
plés auxdits moyens constituant la première source, lesdits moyens de réglage permettant un ajustement des niveaux de tension de chaque échelon dudit ensemble d'échelons pour chaque conducteur dudit premier ensemble de conducteurs, et
permettant le réglage du signal d'entrée vidéo codé en bi-
naire pour chaque conducteur du second ensemble de conduc-
teurs. Conformément à une autre forme de réalisation de la présente invention, des moyens de réglage sont couplés auxdits moyens constituant la seconde source, lesdits moyens de réglage permettant le réglage dudit signal
d'entrée vidéo codé en binaire, pour chacune des intersec-
tions desdits premier et second ensembles de conducteurs. Le dispositif mentionné précédemment est contenu de préférence dans un dispositif d'affichage à panneau plat
qui comporte en outre une structure avant possédant une se-
conde surface adjacente à la surface de la structure de
support comprenant des moyens présents sur la seconde sur-
face et sensibles à un courant de faisceau d'électrons pour
produire une luminescence.
Avec cet agencement, on peut commander la lumino-
sité des pixels individuels d'un dispositif d'affichage à panneau plat à adressage matriciel au moyen de l'application de tensions non uniformes à chaque axe de la
matrice d'adressage, ce qui permet de compenser des varia-
tions de fabrication qui entraînent des irrégularités dans
la luminosité du dispositif d'affichage Des variations in-
désirables de luminosité sont corrigées au moyen de réglage appropriés de la tension de commande Les réglages de la
tension de commande sont appliqués par des circuits numé-
riques et analogiques en fonction de données mémorisées dans des dispositifs de mémoire; ces réglages sont soit
fixés pour une taille donnée de panneau ou pour un proces-
sus donné de fabrication, ou bien sont unique et associés à
chaque panneau individuel.
D'autres caractéristiques et avantages de la pré-
sente invention ressortiront de la description donnée ci-
après prise en référence aux dessins annexés, sur les-
quels:
la figure 1 représente un dessin, en vue par-
tiellement arrachée, d'un dispositif d'affichage à panneau
plat et à adressage matriciel typique, dans lequel le dis-
positif de commande de la luminosité selon la présente in-
vention peut être installé; la figure 2 représente un dessin en coupe
transversale d'un réseau d'éléments constituant un disposi-
tif d'émission d'électrons, qui peut être du type utilisé dans le dispositif d'affichage à panneau plat de la figure 1; la figure 3 illustre une étape intervenant lors du processus de fabrication à des émetteurs de la figure 2 et qui montre de quelle manière ce processus peut faire conduire à des irrégularités au niveau des pointes; la figure 4 représente un schéma-bloc d'une première forme de réalisation d'un circuit de commande de
luminosité qui comprend des moyens pour compenser des irré-
gularités d'émetteurs conformément aux principes de la pré-
sente invention;
la figure 5 représente des facteurs de correc-
tion qui peuvent être appliqués aux conducteurs de lignes et de colonnes du dispositif d'affichage de la figure 1;
la figure 6 représente un ensemble de chrono-
grammes utiles pour la compréhension du fonctionnement du circuit de commande de luminosité de la figure 4;
la figure 7 représente une organisation lo-
gique, indiquée à titre d'illustration, d'une mémoire PROM utilisée pour commander les tensions des conducteurs de lignes dans la forme de réalisation de la figure 4;
la figure 8 représente une organisation lo-
gique, indiquée à titre d'illustration, d'une mémoire PROM utilisée pour commander les données de luminosité et les conducteurs de colonnes dans la forme de réalisation de la figure 4;
la figure 9 représente un schéma-bloc d'une se-
conde forme de réalisation d'un circuit de commande de lu-
minosité, qui comprend des moyens pour compenser des irré-
gularités d'émetteurs conformément aux principes de la pré-
sente invention;
la figure 10 représente une organisation lo-
gique, à titre d'illustration, d'une mémoire PROM utilisée pour la commande des données de luminosité des conducteurs de colonnes dans la forme de réalisation de la figure 9; et la figure il représente un schéma-bloc d'un
circuit, indiqué à titre d'illustration, servant à détermi-
ner des corrections de luminosité qui sont nécessaires au niveau des pixels individuels du dispositif d'affichage de
la figure 1.
En référence à la figure 1, on y voit représentée une vue partiellement arrachée d'un dispositif d'affichage à panneau plat 10, qui inclut une vue à plus grande échelle d'une partie de ce dispositif Le dispositif d'affichage à panneau plat 10 comprend une plaque de support en verre 12 comportant un entrecroisement de colonnes électriquement
conductrices 14, qui constituent les électrodes formant ca-
thodes, et de lignes électriquement conductrices 16, qui constituent les électrodes de grille Une plaque de verre
avant 20, qui comporte un revêtement luminescent 22 au ni-
veau de sa surface intérieure et constitue l'électrode for-
mant anode, s'étend au-dessus de cette configuration, tout
en en étant espacée.
La partie représentée à plus grande échelle sur la figure 1 représente une vue en coupe d'une intersection 32 d'une ligne et d'une colonne, et montre de façon plus détaillée les éléments individuels des électrodes de grille et de cathodes d'un dispositif d'émission d'électrons 30,
pris à titre d'exemple et présent au niveau de chaque in-
tersection 32 de ce type Le dispositif d'émission
d'électrons 30 situé au niveau de l'intersection 32 com-
prend la colonne conductrice 14 et la ligne conductrice 16 séparées par une couche isolante 34 En outre, au niveau de chaque intersection 32, il est prévu une pluralité d'ouvertures de forme générale circulaire 36 ménagées dans
la couche de colonne 14 et au-dessous desquelles sont dis-
il posées des cavités 38 ménagées dans la couche isolante 34
et évidées jusqu'au niveau de la couche formant ligne 16.
Dans chaque cavité 38 est disposée une structure métallique conique 40, qui est couplée électriquement à la couche formant ligne conductrice 16 Cette structure co- nique 40 est la partie de l'électrode de cathode, à partir
de laquelle s'effectue l'émission d'électrons qui est in-
duite par le champ La pointe de chaque structure conique se situe approximativement au niveau supérieur de la couche formant colonne 14 et est de préférence centrée dans
une ouverture 36.
En référence à la figure 2, on y voit représenté un dessin en coupe transversale, à une échelle fortement accrue, d'une réalisation d'une pellicule mince d'électrodes de cathodes et de grille, qui peut être du type comprenant le dispositif d'émission d'électrons situé
au niveau des intersections entre les lignes et les co-
lonnes dans la présente invention Le dispositif d'émission d'électrons 30 comprend un substrat électriquement isolant 12, du verre à titre d'exemple, sur lequel est disposée une
couche conductrice 16, par exemple un métal tel que le mo-
lybdène, qui est utilisé comme conducteur commun pour
toutes les cathodes 40 Une couche 34 d'un matériau élec-
triquement isolant est fixée à la couche conductrice 16, et une seconde couche conductrice mince 14, qui forme l'électrode de grille, recouvre la couche 34 Une pluralité d'ouvertures 36 ménagées dans la couche 14 traversent la couche isolante 34 jusqu'à la couche conductrice 16, en
formant une pluralité de cavités 38 dans le dispositif 30.
Les cathodes 40, qui sont situées à l'intérieur de chacune
de ces cavités 38, comprennent des structures de forme gé-
nérale conique réalisées en un matériau conducteur, par
exemple un métal tel que le molybdène, et qui sont inter-
connectées électriquement par l'intermédiaire de leurs
contacts à la couche conductrice 16.
Le spécialiste de la technique comprendra aisé-
ment de quelle manière on peut fabriquer le dispositif 30
tel que représenté sur la figure 2, par exemple en utili-
sant des procédés photolithographiques bien connus En ré-
sumé, selon un procédé préféré, on dépose une couche de mo-
lybdène sur le substrat en verre 12 et on le corrode de ma-
nière à former les conducteurs de lignes (cathodes) 16, qui possèdent de façon typique une épaisseur de 0,75 micron On dépose par évaporation sous vide une pellicule d'oxyde 34, par exemple du bioxyde de silicium (Si O 2) sur une épaisseur
d'environ 0,75 micron, sur le substrat métallisé 12 de ma-
nière qu'elle serve d'entretoise et d'isolant électrique entre les conducteurs de lignes 16 et les conducteurs de
colonnes 14.
On dépose une seconde couche de molybdène sur la pellicule d'oxyde isolante 34 et on la corrode de manière à
former les conducteurs de colonnes (grille) 14, qui possè-
dent de façon typique une épaisseur égale aussi à 0,75 mi-
cron Lors de cette seconde opération de corrosion, on amé-
nage également par corrosion un réseau de trous 36, qui possèdent chacun un diamètre égal approximativement à un micron, dans la couche d'électrode de grille 14 et dans la couche d'oxyde isolant 34, de manière qu'ils s'étendent
jusqu'à la couche d'électrode formant cathode 16 Le pro-
cessus de corrosion ionique réactif, utilisé de façon ty-
pique pour former des trous 36 dans la couche d'oxyde 34, produit une légère corrosion sous-jacente au-dessous de la couche d'électrode de grille 14, en laissant les bords des ouvertures 36 légèrement en surplomb, comme représenté sur
la figure 2.
Les cathodes 40 sont toutes formées simultanément dans les cavités 38, de façon typique par évaporation sous vide de molybdène, dans une direction perpendiculaire au substrat 12 Avant et pendant cette évaporation, on réalise
le dépôt sous vide de matériaux pouvant être éliminés chi-
miquement, comme par exemple 1 aluminium, avec une inci-
* dence presque rasante, tout en faisant tourner le substrat 12 autour d'un axe s'étendant dans la direction du dépôt de molybdène, ce qui provoque une fermeture graduelle des trous 36 ménagés dans l'électrode de grille 14, que tra- verse le molybdène évaporé, de manière à former une couche
d'arrêt, dont le diamètre diminue, ce qui conduit éventuel-
lement à la formation d'émetteurs de champs de forme co-
nique 40, dont les pointes sont situées approximativement
dans la surface supérieure des électrodes de grille 14.
Lors de l'étape finale de fabrication du dispositif d'émission d'électrons 30, le matériau de la couche d'arrêt d'aluminium est dissous et éliminé du pourtour et de
l'intérieur des trous 36 et des cavités 38.
Idéalement, la forme conique et les dimensions sont quasiment identiques entre toutes les cathodes 40, le
rayon des pointes étant égal à environ 30-40 nanomètres.
Cependant, les limitations physiques du procédé de fabrica-
tion, telles que décrites précédemment, empêchent
l'obtention d'une telle uniformité L'étape opératoire il-
lustrée, à une échelle exagérée, sur la figure 3, conduit à des variations des formes et des dimensions des cônes 40
sur l'étendue de la structure émettrice 30.
La figure 3 illustre l'étape d'évaporation du mo-
lybdène, lors de laquelle les cathodes de forme conique 40 sont formées sur la structure émettrice 30 (Pour faciliter
la description, on n'a pas représenté le dispositif servant
à réaliser le dépôt simultané par évaporation du matériau de la couche d'arrêt) Une source 50 de molybdène évaporé dirige des faisceaux de vapeur 52 sur une structure 30, de
façon typique à partir d'une distance de 90-150 cm En rai-
son des différents angles d'incidence des faisceaux 52 sur la surface avant de la structure 30, les cônes 40 prennent
des formes différentes sur l'étendue de la structure 30.
Trois parties de la structure 30 sont représen-
tées selon des vues à plus grande échelle sur la figure 3 une partie de gauche, une partie centrale et une partie de droite La partie de gauche représente un cône excentrique a, dont la pointe est inclinée en direction du bord droit de l'ouverture ménagée dans l'électrode de grille 14 a La partie centrale représente un cône symétrique 40 b, dont la pointe est d'une manière générale disposée d'une manière centrée dans l'ouverture de l'électrode de grille 14 b La partie de droite représente un cône excentré 40 c, dont la pointe est inclinée vers le bord gauche de l'ouverture dans
l'électrode de grille 14 c.
En référence à la figure 4, on y voit représenté
un dispositif servant à commander la luminosité d'un dispo-
sitif d'affichage à tube cathodique à panneau plat et à adressage matriciel du type représenté sur les figures 1 et 2 et décrit dans les paragraphes précédents La commande de luminosité est exécutée au moyen de la commande à la fois du rapport cyclique et de la tension appliquée aux conduc-
teurs de commande des colonnes et lignes qui se recoupent.
Une forme d'onde possédant des échelons de tension qui aug-
mentent progressivement est appliquée à un conducteur sé-
lectionné, suivant un axe Les tensions au niveau de chacun des échelons sont sélectionnées de préférence de manière à permettre l'obtention de courants de faisceaux d'électrons qui fournissent des niveaux de luminosité égaux au double de la luminosité de l'échelon précédent Des signaux de
commande de luminosité codés en binaire sont appliqués si-
multanément à tous les conducteurs sur l'autre axe Confor-
mément aux principes de la présente invention, les tensions
de la forme d'onde échelonnée et les signaux codés en bi-
naire comprennent une combinaison de données d'informations
vidéo et de données de correction, qui compensent des irré-
gularités de la structure d'émission au niveau des conduc-
teurs sélectionnés Les tensions combinées au niveau des
intersections de ces conducteurs sélectionnés font appa-
raître une succession d'émissions d'électrons qui condui-
sent à une séquence correspondante d'intervalles
d'éclairement Le système optique humain intègre cette sé-
quence d'éclairement qui conduit au niveau de luminosité sélectionné En outre, la luminosité globale du dispositif d'affichage est commandée au moyen du transfert de la forme d'onde dans le conducteur sur l'un ou l'autre axe, au moyen d'un train d'impulsions comprenant une séquence
d'impulsions réglables de largeur uniforme.
Si on considère le dispositif de commande de lu-
minosité de la figure 4, qui est plus détaillée, on y voit
représenté un dispositif d'affichage à panneau plat 70 com-
portant une multiplicité de conducteurs 72 ( 1), 72 ( 2), 72 ( 256) de commande de colonnes, désignés collectivement comme étant les conducteurs 72 de commande de colonnes, et une multiplicité de conducteurs 74 ( 1), 74 ( 2),, 74 ( 256) de commande de lignes, désignés collectivement comme étant les conducteurs 74 de commande de lignes Les intersections
des conducteurs 72 de commande de colonnes et des conduc-
teurs 74 de commande de lignes se situent au niveau des émetteurs d'électrons de champ 76 ( 1,1), 76 ( 1,2),
76 ( 1,256), 76 ( 2,1), 76 ( 2,2),, 76 ( 2,256),
76 ( 256,1), 76 ( 256,2),, 76 ( 256,256), désignés collecti-
vement comme étant des émetteurs 76 d'électrons de champs.
Pour la commodité de la représentation ainsi que pour simplifier la compréhension, on suppose que dans cet
exemple, le panneau d'affichage 70 est un dispositif d'af-
fichage monochrome comportant une matrice d'affichage 256 x 256 Par conséquent, la forme de réalisation décrite comprend 256 conducteurs 72 de commande de colonnes et 256
conducteurs 74 de commande de lignes Néanmoins, on com-
prendra que les principes indiqués ici sont également ap-
plicables à des dispositifs d'affichage en couleurs ainsi qu'à une matrice de n'importe quelle taille, y compris le
système 640 x 400 VGA standards ou plus.
On supposera en outre que le système de représen-
tation graphique vidéo (non représenté), qui envoie les si-
gnaux de commande vidéo au dispositif de commande de lumi-
nosité selon la présente invention, fournit un mot à 8 bits de données de luminosité, désignées sous le terme DONNÉES VIDÉO, pour chaque pixel du dispositif d'affichage, ce qui permet d'avoir 28 = 256 niveaux de luminosité d'affichage
pour chaque position de pixel.
Le dispositif de commande de luminosité repré-
senté sur la figure 4 comprend un registre à décalage 80 à
256 bits, dont les signaux de sortie sont couplés au cir-
cuit de verrouillage 82 Les 256 signaux de sortie ver-
rouillés sont transmis individuellement à une première
borne d'entrée de portes ET 84 ( 1), 84 ( 2),, 84 ( 256), dé-
signées collectivement sous l'expression portes ET 84 Les portes ET 84 sont couplées individuellement à des étages
d'attaque 86 ( 1), 86 ( 2),, 86 ( 256), désignés collective-
ment sous l'expression étages d'attaque 86 Dans le présent exemple, les étages d'attaque 86 sont de préférence du type à pôles en totem, et sont sensibles aux signaux d'entrée à niveau logique moyennant l'application d'une ou de l'autre de leurs deux tensions d'alimentation à leurs bornes de sortie Dans le présent exemple, les tensions d'alimentation appliquées aux étages d'attaque 86 sont égales à zéro volt et les tensions de référence VREF égales de façon typique à environ 30 volts Chaque étage d'attaque
86 (i) commande un conducteur correspondant 72 (i) de com-
mande de colonne du dispositif d'affichage en forme de pan-
neau 70 Un circuit formant multivibrateur monostable ré-
glable 88 commande la seconde borne d'entrée de toutes les
portes ET 84 en appliquant une impulsion de commande à du-
rée réglable pour chaque ensemble de données introduites de façon cadencée dans des circuits de verrouillage 82 Les
durées des impulsions délivrées par un circuit formant mul-
tivibrateur monostable 88 sont réglées au moyen de la com-
mande désignée par "réglage de luminosité".
Les conducteurs 74 de commande de lignes du dis-
positif d'affichage en forme de panneau 70 sont commandés individuellement par des étages d'attaque à pôles en totem 90 ( 1), 90 ( 2),, 90 ( 256), qui seront désignés collective- ment sous le terme étages d'attaque 90 Les étages d'attaque 90 sont sensibles aux tensions de niveau logique appliquées à leurs bornes d'entrée par le compteur/décodeur 92 pour l'application de l'une ou l'autre de leurs tensions d'alimentation au conducteur 74 de commande de lignes Dans le présent exemple, les tensions d'alimentation couplées aux étages d'attaque 90 sont VREF et une forme d'onde de tension VLIGNE Dans la forme de réalisation préférée, VLIGNE
comprend une forme d'onde en escalier comportant des ten-
sions qui augmentent d'une manière générale et inclut dans cet exemple neuf niveaux de tension désignés par V 0, Vi,
V 2,, V 8 Les valeurs de V O à V 8 sont spécifiques à cha-
cune des 256 lignes représentées Des niveaux successifs de
Vi sont produits sensiblement en synchronisme avec le ver-
rouillage de données provenant du registre à décalage 80, dans des circuits de verrouillage 82 La figure 5 montre
une représentation graphique illustrant la gamme de correc-
tions de lignes sur la face d'un panneau d'affichage ty-
pique, qui peut être alimenté par les mots de données mémo-
risés dans la mémoire PROM 116.
En se référant à nouveau à la figure 4, le comp-
teur/décodeur 92 est sensible à une succession de transi-
tion de tension au niveau de sa borne d'entrée moyennant une validation séquentielle de ses bornes de sortie Dans
la mise en oeuvre pratique de ces circuits, le comp-
teur/décodeur 92 et les étages d'attaque 90 fonctionnent de sorte que les formes d'ondes de la tension de lignes sont
appliquées individuellement à l'un approprié des conduc-
teurs 74 (j) de commande de lignes, tandis que les conduc-
teurs non sectionnés de commande de lignes restent à VREF.
Un signal de cadencement, désigné par HORLOGE sur la figure 4, a une fréquence qui correspond à neuf f o i s la cadence à laquelle des DONNÉES VIDÉO sont délivrées Le signal HORLOGE est appliqué à un compteur d'intervalles , qui délivre un signal de sortie possédant un seul
front de commande de cadencement après chaque neuvième ap-
parition du signal HORLOGE Le signal HORLOGE est également
appliqué au compteur/diviseur 124 qui divise, selon une di-
vision binaire, le signal HORLOGE par le nombre de colonnes présentes dans le panneau d'affichage 70, à savoir 256 dans le présent exemple Le compteur/diviseur 124 agit de façon additionnelle en tant que compteur en délivrant un signal de sortie possédant un seul front de commande cadencée
après chaque 256-ème apparition du signal HORLOGE.
Le signal de sortie délivré par le compteur 110
est transmis en tant que signal d'entrée d'horloge au comp-
teur de colonnes/diviseur 112, qui divise, selon une divi-
sion binaire, son signal d'entrée de cadence par le nombre des conducteurs de colonnes Le compteur/diviseur 112 agit en outre en tant que compteur en délivrant un signal de sortie possédant un seul front de commande de cadencement après chaque 256-ème apparition de son signal d'entrée de
commande cadencée.
Les huit sorties de division binaire délivrées par le compteur de colonnes/diviseur 112 sont envoyées, sous la forme de signaux d'entrée d'adressage, à la mémoire PROM 118 et aux entrées d'adressage en mode de lecture d'une mémoire RAM à deux ports 120 Le signal de comptage délivré par le compteur/diviseur 112 est transmis en tant que signal d'entrée de cadencement au diviseur de lignes 114 et, par l'intermédiaire d'un dispositif de décalage de niveau 96, au compteur/décodeur 92 Le diviseur de lignes 114 divise, selon une division binaire, son signal d'entrée d'horloge par le nombre de conducteurs de lignes, 256 dans le présent exemple Les huit signaux de sortie du diviseur binaire de lignes 114 sont transmis en tant que bits
d'adressage à la mémoire ROM 116.
Les huit signaux de sortie de division binaire du compteur/diviseur 124 sont transmis aux entrées d'adressage en mode d'enregistrement de la mémoire RAM 120 à deux
ports Le signal de comptage délivré par le comp-
teur/diviseur 124 est transmis en tant que signal d'entrée d'horloge au diviseur 126, qui divise, selon une division binaire, son signal d'entrée d'horloge par le nombre de bits des données de commande de luminosité pour chaque pixel de l'affichage, neuf dans le présent exemple Les quatre signaux de sortie du diviseur binaire du compteur
d'intervalles/diviseur 110 sont transmis en tant que si-
gnaux d'entrée d'adressage à la mémoire PROM 116 et en tant que signaux d'entrée de sélection au multiplexeur 122 Le signal délivré par le compteur/diviseur 124 est également
transmis en tant que signal de déclenchement au -multivi-
brateur monostable 88 Le multivibrateur monostable 88 dé-
livre, à des portes ET 84, des impulsions de commande dont
la durée est réglable par le signal COMMANDE DE LUMINOSITÉ.
Dans la forme de réalisation de la figure 4, la mémoire PROM 116 mémorise des représentations à 8 bits des
niveaux de tension analogiques pour chacun des neuf inter-
valles au cours d'une période d'affichage, pour chacune des 256 lignes du panneau d'affichage 70 Pour la configuration
donnée à titre d'illustration de la mémoire PROM 116 repré-
sentée sur la figure 7 et décrite dans le texte annexé, les
quatre signaux de sortie du diviseur binaire 126 sont en-
voyés sous la forme des quatre bits d'adressage de poids
les plus faibles, à la mémoire PROM 116, et les huit si-
gnaux de sortie délivrés par le diviseur binaire de lignes 114 sont délivrés pour constituer les huit bits d'adressage de poids les plus élevés Les huit lignes de transmission de sortie de données, qui partent de la mémoire PROM 116, sont raccordées au convertisseur numérique/analogique 100, qui délivre, sur sa borne de sortie, des niveaux de tension
correspondant aux mots numériques à huit bits, qui sont re-
çus de la part de la mémoire PROM 116.
Le signal de sortie délivré par le convertisseur numérique/analogique 100 est transmis à l'étage d'attaque à tension réglable 102, dont le signal de sortie envoie le
signal VLIGNE à un rail des étages d'attaque de lignes 90.
Un étage d'attaque à tension réglable semblable 104, qui est couplé à une source de tension, délivre la tension VREF
à des rails raccordés à la fois aux étages d'attaque de co-
lonnes 86 et aux étages d'attaque de lignes 90 Les étages de commande de tension 102 et 104 sont réglables de manière à permettre la sélection et la conservation correctes des valeurs de VLIGNE et VREF pour la délivrance des signaux
désirés du courant du faisceau d'électrons.
Les huit signaux de sortie du diviseur binaire du compteur de colonnes/diviseurs 112 sont transmis en tant que signaux d'entrée d'adressage à la mémoire ROM 118 Les huit lignes de transmission de signaux d'un signal DONNÉES VIDÉO typique à huit bits sont également couplées en tant qu'entrées d'adressage à la mémoire PROM 118 Pour la configuration, à titre d'exemple, de la mémoire PROM 118
représentée sur la figure 8 et décrite dans le texte an-
nexé, les huit signaux de sortie du diviseur binaire du compteur/diviseur 112 sont envoyés sous la forme des huit bits d'adressage de poids les plus élevés à la mémoire PROM 118, et les huit lignes de transmission des signaux DONNÉES VIDÉO sont raccordées de manière à délivrer les huit bits
d'adressage de poids les plus faibles.
Conformément aux principes de la présente inven-
tion, la mémoire PROM 118 contient des mots de données vi-
déo à 9 bits, qui permettent une correction individuelle des DONNÉES VIDÉO d'entrée à 8 bits pour chacune des 256 colonnes dans la forme de réalisation décrite La figure 5 montre une représentation graphique qui illustre la gamme des corrections de colonnes sur la face d'un panneau
d'affichage typique, qui peut recevoir des facteurs de cor-
rection dans les mots de données vidéo à 9 bits mémorisés dans la mémoire PROM 118 En se référant à nouveau à la fi- gure 4, les neuf lignes de sorties de données partant de la mémoire PROM 118 sont raccordées à la mémoire RAM 120 à
deux ports, qui mémorisent 256 mots de neuf bits chacun.
La forme de réalisation préférée de la présente invention concerne un système, dans lequel l'ensemble des pixels d'une ligne sont excités simultanément A cet égard, une exigence est que le registre à décalage 80 soit chargé par des bits correspondant de tous les mots de transmission de données de luminosité d'une ligne entière, c'est-à-dire tous les bits O des 256 pixels de la ligne 74 (j), suivis par tous les bits 1 des 256 pixels de la ligne 74 (j), suivis par tous les bits 8 des 256 pixels de la ligne 74 (j), suivis par tous les bits O des 256 pixels de la ligne 74 (j+ 1), etc En outre, la mémoire RAM 120 enregistre
le mot de données vidéo à 9 bits, auquel l'accès est réa-
lisé à partir de la mémoire PROM 118, au moyen de l'adres-
sage simultané à partir du compteur de colonnes/diviseur 112 Simultanément, le compteur/diviseur 124 exécute un
fonctionnement cyclique passant par ses 256 états d'adres-
sage, avec lecture séquentielle des 256 mots de données vi-
déo à 9 bits, qui correspondent aux 256 colonnes, dans un
multiplexeur 9-parmi-1 122 Le diviseur 126 commande de fa-
çon séquentielle les signaux d'entrée de sélection au mul-
tiplexeur 122, ce qui réalise la commande d'une position binaire unique à partir de chacune des 256 colonnes, ce qui provoque l'envoi d'une seule binaire suivante provenant de chacune des 256 colonnes, etc, à l'entrée des données en
série du registre à décalage 80.
Dans les discussions précédentes, le circuit as-
socié aux conducteurs 72 de commande des colonnes, c'est-à-
dire le registre à décalage 80, les circuits de verrouil-
lage 82, les portes ET 84 et les étages d'attaque 86, et le circuit associé aux conducteurs 74 de commande de lignes, c'est-à-dire le compteur/décodeur 92 et les étages d'attaque 90, ont été décrits en référence à leurs fonc-
tions Cependant, les spécialistes de la technique des dis-
positifs d'affichage vidéo constateront que les fonctions décrites de chacun des circuits de colonnes et de lignes dans des tranches à N bits peuvent être incluses dans un seul dispositif Un tel dispositif est, à titre d'illustration, le système modèle HV 53/HV 54, commercialisé
par Supertex, Inc, de Sunnyvale, Californie.
Cependant, on notera que, lorsqu'un dispositif
tel que celui décrit dans le paragraphe précédent est uti-
lisé en tant que circuit de commande des lignes selon la présente invention, dans lequel le potentiel de référence
(VREF) diffère de façon importante du potentiel de réfé-
rence ( O volt) du reste du circuit, un circuit 96 de déca-
lage du niveau de tension est nécessaire pour réaliser
l'interface entre les deux systèmes de tension.
En référence à la figure 6, on y voit représenté
un exemple illustratif comprenant une série de tracés, rap-
portés à l'axe des temps et qui sont utiles pour la compré-
hension du fonctionnement du circuit de commande de lumino-
sité selon la présente invention Le tracé (a) illustre une période de ligne de 50 ps, qui est divisée en neuf segments égaux de 5,33 ps chacun, et une bande de garde de 2 gs Les
neuf segments de la période de ligne sont désignés par seg-
ment 0, segment 1,, segment 8, conformément aux neuf bits des données de commande de luminosité pour chaque
pixel du dispositif d'affichage.
Le tracé (b) sur la figure 6 illustre une forme
d'onde de tension prise à titre d'exemple, qui est appli-
quée à l'un des conducteurs de lignes Comme on le voit, les conducteurs de lignes sont placés normalement à une
tension VREF; lorsque la période de ligne de la ligne par-
ticulière à laquelle on s'intéresse est atteinte, une forme d'onde représentée de façon typique par le tracé (b) est
appliquée au conducteur de ligne, et augmente de façon in-
crémentale depuis une valeur pour V O dans une gamme de va-
leurs, jusqu'à une valeur pour V 8 dans une gamme de va-
leurs, pendant les segments correspondants de la période de ligne Chaque échelon de la forme d'onde peut prendre une valeur se situant dans la gamme représentée entre les
lignes formées de tirets du tracé (b), la gamme représen-
tant l'étendue de correction du courant d'émetteur néces-
saire pour tenir compte des irrégularités d u panneau
d'affichage 70.
Le tracé (c) sur la figure 6 représente le caden-
cement des neuf bits des données de luminosité, tels qu'ils
apparaissent en série dans la i-ème ligne de sortie du cir-
cuit de verrouillage 82 et sont appliqués en tant que don-
nées de colonnes à une borne d'entrée de la porte ET 84 (i).
Le tracé (d) représente le signal de commande de colonne,
tel qu'il peut être produit par un circuit formant multivi-
brateur monostable 88 et appliqué à l'autre borne d'entrée de la porte ET 84 (i), pour la délivrance de la luminosité globale du dispositif d'affichage et pour la réduction de
phénomènes transitoires de commutation Le tracé (e) repré-
sente le cadencement du signal de sortie délivré par la
porte ET 84 (i).
Les tracés (f), (g) et (h) de la figure 6 repré-
sentent un exemple particulier de données de commande de
luminosité qui sont appliqués à l'un des conducteurs de co-
lonnes 72 (i) par l'intermédiaire du circuit de verrouillage 82, des portes ET 84 et des étages d'attaque de colonnes 86 Dans cet exemple, les données de commande de luminosité ont été sélectionnées de façon quelconque comme étant: 001001101, une représentation abrégée pour bit O = 1, bit 1 = 0, bit 2 = 1, bit 3 = 1, bit 4 = 0, bit 5 = 0, bit 6 = 1, bit 7 = O et bit 8 = O Il en résulte que la forme d'onde du tracé (f) est produite par l'étage d'attaque de colonne 86 dans le conducteur de colonne 72 (i), la tension étant réduite à O volt à partir de VREF uniquement pendant les périodes commandées des bits sélectionnés (bit = 1) Le conducteur de colonne 72 (i) recoupe un conducteur de lignes sélectionné 74 (j) qui possède une forme d'onde de tension
telle que représentée sur le tracé (b) de la figure 6.
Étant donné que le conducteur de colonnes 72 (i) comprend
une électrode formant cathode d'émetteur d'électrons au ni-
veau du pixel 76 (i,j) et que le conducteur de ligne 74 (j) comprend l'électrode de grille de l'émetteur d'électrons au niveau du pixel 76 (i, j), alors la forme d'onde de tension grille-cathode au niveau de l'intersection sélectionnée est
représentée sur le tracé (g) Les tensions V O à V 7 sont sé-
lectionnées de manière à fournir des courants de faisceaux
d'électrons associés conformément à une progression bi-
naire, qui a été corrigée pour le conducteur de lignes par-
ticulier 74 (j) qui est adressé Par conséquent, la forme d'onde de courant du faisceau, qui est représentée sur le
trajet (h) de la figure 6, est produit en réponse aux don-
nées de commande de luminosité de cet exemple, c'est-à-dire
les impulsions individuelles 20 = 1, 22 _ 4, 23 = 8 et 26 -
64 unités de courant.
On notera, à partir de la forme d'onde du tracé (g), que chaque fois que le segment t d'une période de
ligne, pour laquelle le bit de données de commande de lumi-
nosité est zéro, c'est-à-dire que l'on a le bit t = 0, il
existe une tension grille-cathode mesurable, qui est com-
prise entre une valeur minimale (V O VREF) pour le bit O
et une valeur maximale égal à (V 8 VREF) pour le bit 8.
Néanmoins, la valeur maximale de la tension grille-cathode pour un bit de données de commande de luminosité égal à zéro, (V 8 VREF) pour le segment temporel 8, est encore suffisamment inférieure à la valeur minimale de la tension
grille-cathode pour un bit de données de commande de lumi-
nosité égal à un, V O dans le segment temporel 0, pour que le courant du faisceau émis de ce fait soit insignifiant par rapport à i O. En se référant maintenant à la figure 7, on y voit représentée une organisation logique, donnée à titre
d'illustration, de la mémoire ROM 116 de la forme de réali-
sation de la figure 4 Comme cela a été décrit en référence à la figure 4, la mémoire PROM 116 est agencée sous la
forme d'un dispositif à 4 K x 8 ( 4096 mots de 8 bits cha-
cun), contenant des représentations numériques à 8 bits des tensions analogiques devant être appliquées aux conducteurs
individuels de lignes 74 (i) Plus particulièrement, la mé-
moire PROM 116 telle que représentée sur la figure 7, contient neuf mots numériques, qui représentent les niveaux de tension des neuf intervalles de chaque mot de données vidéo, pour chacun des 256 conducteurs de lignes 74 En raison de la commodité d'un système d'adressage numérique, sept mots de mémoire qui succèdent à chaque ensemble de neuf représentations numériques de tensions analogiques ne
sont pas utilisés.
Les spécialistes de la technique comprendront ai-
sémnent que les neuf intervalles de chaque mot de données vidéo peuvent être accrus à une valeur atteignant jusqu'à seize intervalles, sans aucun coût supplémentaire pour la mémoire PROM 116, simplement moyennant l'utilisation des emplacements de mémoire qui ne sont pas utilisés dans le cas de cet exemple donné à titre d'illustration En outre, on comprendra également que l'on peut obtenir une commande
plus précise des tensions de lignes en augmentant la taille de mots de la mémoire PROM 116 au-delà des huit bits ac-
* tuellement représentés, ce qui nécessite également une mo- dification correspondante du nombre de signaux d'entrée nu- mérique devant être traités dans le convertisseur numé-35 rique/analogique 100 Un tel accroissement permet des de-
grés plus fins de correction de la luminosité.
En se référant maintenant à la figure 8, on y voit représentée une organisation logique, indiquée à titre
d'illustration, de la mémoire PROM 118 de la forme de réa-
lisation de la figure 4 Comme cela a été décrit en réf é- rence à la figure 4, la mémoire PROM 118 est agencée sous la forme d'un dispositif 64 K x 9 ( 65 536 mots de chacun 9
bits), contenant des mots de 9 bits utilisés pour trans-
mettre les données de luminosité aux conducteurs indivi-
duels de colonnes 72 (i) Plus particulièrement, la mémoire PROM 118 telle que représentée sur la figure 8 contient, pour chacun des 256 conducteurs de colonnes 72, 256 mots numériques à 9 bits qui représentent les valeurs numériques corrigées des 256 niveaux correspondants de données
d'entrée vidéo à 8 bits.
Dans la représentation de la figure 8, pour les pixels de la colonne 1, un mot de données d'entrée vidéo à 8 bits correspondant à O (en binaire: 00000000) correspond à un mot de données vidéo à 9 bits correspondant à 3 (en binaire: 000000011); un mot de données d'entrée vidéo'à 8 bits correspondant à 1 (en binaire: 00000001) correspond à un mot de données vidéo corrigé à 9 bits correspondant à 5 (en binaire: 000000101); un mot de données d'entrée vidéo
à 8 bits correspondant à 2 (en binaire: 00000010) corres-
pond à un mot de données vidéo corrigé à 9 bits correspon-
dant à 6 (en binaire 000000110); un mot de données d'entrée vidéo à 8 bits correspondant à 3 (en binaire: 00000011)
correspond à un mot de données vidéo corrigé à 9 bits cor-
respondant à 8 (en binaire: 000001000),, un mot d'entrée de données vidéo à 8 bits correspondant à 254 (en binaire: 11111110) correspond à un mot de données vidéo corrigé à 9 bits correspondant à 286 (en binaire: 100011110); et un mot de données d'entrée vidéo à 8 bits correspondant à 255 (en binaire: 11111111) correspond à un mot de données vidéo corrigé à 9 bits correspondant à 288
(en binaire: 100100000) Bien que ceci ne soit pas repré-
senté de façon explicite, on estime que les corrections
pour les 256 mots de données d'entrée vidéo à 8 bits peu-
vent être différentes pour chacun des 256 conducteurs de colonnes 72. Les spécialistes de la technique noteront qu'il doit y avoir un autre accroissement de la sensibilité de la valeur numérique corrigée de chaque mot d'entrée vidéo, la longueur de chacun des 64 K mots de la mémoire PROM 118 doit être accrue à partir du neuf indiqué à titre d'illustration dans le présent exemple et que le nombre des intervalles de
chaque mot de données vidéo doit être accru de façon cor-
respondante Un tel accroissement permet des degrés plus
précis de correction de la luminosité.
En se référant maintenant à la figure 9, on y
voit représenté un schéma-bloc d'une seconde forme de réa-
lisation d'un circuit de commande de luminosité qui com-
prend des moyens pour compenser des irrégularités
d'émetteurs, conformément aux principes de la présente in-
vention La forme de réalisation de la figure 9 diffère de celle de la figure 4 en ce qu'elle permet une compensation indépendante de la luminosité de l'émetteur pour chaque pixel individuel Le coût de cette capacité accrue est une mémoire PROM nettement plus étendue, qui contient les mots à 9 bits utilisés pour convertir les données de luminosité
en les conducteurs individuels de colonnes 72 (i) La ma-
jeure partie de la structure de la forme de réalisation de la figure 9 estidentique aux éléments correspondants de la
forme de réalisation de la figure 4; ces éléments iden-
tiques ont été désignés par les mêmes chiffres de réfé-
rence. Un signal HORLOGE, qui possède la même fréquence que le signal correspondant de la forme de réalisation de la figure 4, est transmis à un compteur d'intervalles 110, qui délivre un signal de sortie possédant un seul front de
commande cadencée après chaque neuvième apparition du si-
gnal HORLOGE Le signal HORLOGE est également envoyé au compteur/diviseur 124, qui divise le signal HORLOGE, selon une division binaire par le nombre de colonnes présentes dans le panneau d'affichage 70, 256 dans le présent exemple Le compteur/diviseur 124 agit en outre en tant que compteur en délivrant un signal de sortie possédant un seul front de commande cadencée après chaque 256-ème apparition
du signal HORLOGE.
Les huit sorties du diviseur binaire du comp-
teur/diviseur 124 sont couplées aux entrées d'adressage de
modes de lecture de la mémoire RAM 120 à deux ports Le si-
gnal de comptage délivré par le compteur/diviseur 124 est transmis en tant que signal d'entrée d'horloge au diviseur 126, qui divise, selon une division binaire, son signal d'entrée d'horloge par le nombre de bits des données de commande de luminosité pour chaque pixel d'affichage, neuf dans le présent exemple Les quatre signaux de sortie du diviseur binaire du compteur d'intervalles/diviseur 110 sont transmis en tant que signaux d'entrée d'adressage à la
mémoire PROM 130 et en tant que signaux d'entrée de sélec-
tion au multiplexeur 122 Le signal de comptage délivré par le compteur/diviseur 124 est également envoyé en tant que
signal de déclenchement au multivibrateur monostable 88.
Le circuit formant multivibrateur monostable 88 envoie, aux
portes ET 84, des impulsions de déclenchement, dont la du-
rée est réglable au moyen du signal COMMANDE DE LUMINOSITÉ.
Étant donné que la forme de réalisation de la fi-
gure 9 permet une compensation des irrégularités
d'émetteurs pour chaque pixel individuels, une telle com-
pensation peut être mémorisée dans un seul dispositif de mémoire, dans ce cas il s'agit de la mémoire PROM 132, qui correspond aux conducteurs 72 de commande de colonnes, qui permet à la mémoire PROM 103 de délivrer, conformément aux conducteurs 74 de commande de lignes, une seule forme d'onde à l'ensemble des 256 lignes En tant que telle, la mémoire PROM 130 comprend, à titre d'illustration, neuf mots mémorisés, qui sont des représentations numériques de neuf niveaux de tension prédéterminés Dans cet exemple, chacun de ces mots de mémoire possède une durée de huit bits, ce qui permet l'obtention d'une précision suffisante pour les applications de la présente invention Ces huit
bits de données délivrés par la mémoire PROM 130 sont ap-
pliqués à un convertisseur numérique/analogique 100 qui dé-
livre, sur sa borne de sortie, des niveaux de tension pré-
déterminés correspondants.
Le signal de sortie délivré par le compteur 110
est envoyé en tant que signal d'entrée d'horloge au comp-
teur de colonnes/diviseur 112, qui divise, selon une divi-
sion binaire, le signal d'entrée d'horloge par le nombre de conducteurs de colonnes, 256 dans le présent exemple En outre, le compteur/diviseur 112 agit en tant que compteur en délivrant un signal de sortie possédant un seul front de commande cadencée après chaque 256-ème apparition de son
signal d'horloge d'entrée.
Les huit signaux de sortie de division binaire délivrés par le compteur de colonnes/diviseur 112 sont
transmis en tant que signaux d'entrée d'adressage à la mé-
moire PROM 132 et aux entrées d'adressage de modes d'enregistrement de la mémoire RAM 120 à deux portes Le signal de sortie de comptage du compteur/diviseur 112 est transmis en tant que signal d'entrée de commande cadencée
au diviseur de lignes 114 et, par l'intermédiaire du dispo-
sitif de décalage de niveau 96, au compteur/décodeur 92 Le diviseur de lignes 114 divise, selon une division binaire, son signal d'entrée d'horloge par le nombre de conducteurs de lignes, 256 dans le présent exemple Les huit signaux de sortie de diviseurs binaires de lignes 114 sont transmis en
tant que bits d'adressage à la mémoire PROM 132.
Enfin, les huit lignes de transmission d'un si-
gnal typique DONNÉES VIDÉO à 8 bits sont également trans-
mises en tant que signaux d'entrée d'adressage à mémoire PROM 132 Pour la configuration, indiquée à titre d'illustration, de la mémoire PROM 132 représentée sur la figure 2 et décrite dans le texte annexé, les huit signaux de sortie binaires provenant du diviseur de lignes 114 sont appliqués en formant les huit bits d'adressage de poids les
plus élevés à la mémoire PROM 132, les huit signaux de sor-
tie de division binaire délivrés par le compteur de co-
lonnes/diviseur 112 sont les bits d'adressage médians, et les huit signaux DONNÉES VIDÉO sont appliqués en tant que
les huit bits d'adressage de poids les plus faibles.
Conformément aux principes de la présente inven-
tion, la mémoire ROM 132 contient des mots de données vidéo
à 9 bits, qui fournissent une correction individuelle DON-
NÉES VIDÉO à 8 bits, pour chacun des 65 536 pixels dans la forme de réalisation décrite En se référant à nouveau à la figure 4, les neuf lignes de sortie de données partant de la mémoire PROM 132 sont raccordées à la mémoire RAM 120 à deux ports La mémoire RAM 120 enregistre le mot de données vidéo à 9 bits, auquel l'accès est réalisé à partir de la mémoire PROM 132, grâce à l'adressage simultané réalisé à partir du compteur de colonnes/diviseur 112 Simultanément, le compteur/diviseur 124 exécute un cycle de fonctionnement
passant par ses 256 étages d'adressage, en enregistrant sé-
quentiellement les 256 mots de données vidéo à 9 bits, qui
correspondent aux 256 colonnes, dans un multiplexeur 9-
parmi-1 122 Le diviseur 126 envoie de façon séquentielle les signaux d'entrée de sélection au multiplexeur 122, qui
permet de transmettre une seule position binaire à partir de chacune de 256 colonnes, puis la position binaire immé-
diatement suivante à -partir de chacune des 256 colonnes, etc, à l'entrée des données en série du registre à déca- lage 80.
En se référant maintenant à la figure 10, on y voit représentée une organisation logique indiquée à titre
d'illustration, de la mémoire PROM 132 de la forme de réa-
lisation de la figure 9 Comme cela est décrit en référence à la figure 9, la mémoire PROM 132 est agencée sous la forme d'un dispositif 16 M 9 ( 16 777 216 mots de chacun 9 bits) contenant des mots à 9 bits utilisés pour transmettre des données individuelles de luminosité à chacun des pixels
du dispositif d'affichage 70 Plus particulièrement, la mé-
moire PROM 132, telle que représentée sur la figure 10, contient, pour chacun des 65 536 pixels ( 256 lignes x 256 colonnes) 256 mots numériques à 9 bits, qui représentent
les valeurs numériques corrigées des 256 niveaux correspon-
dants de données d'entrée vidéo à 8 bits.
Dans la représentation de la figure 10, pour le pixel situé à l'intersection de la ligne 1 et de la colonne 1, un mot de donnée d'entrée vidéo O (en binaire: 00000000) correspond à un mot de donnée vidéo corrigée à 9 bits égal à 1 (en binaire: 000000001); un mot de données d'entrée vidéo à 8 bits égal à 1 (en binaire: 00000001)
correspond à un mot de données vidéo corrigé à 9 bits cor-
respondant à 3 (en binaire: 000000011); un mot de données d'entrée vidéo à 8 bits correspondant à 2 (en binaire: ) correspond à un mot de données vidéo corrigé à 9 bits égal à 4 (en binaire: 000000100); un mot de données d'entrée vidéo à 8 bits égal à 3 (en binaire: 00000011) correspond à un mot de données vidéo corrigé à 9 bits égal à 6 (en binaire: 000000110);, un mot de données d'entrée vidéo à 8 bits égal à 254 (en binaire: 11111110) correspond à un mot de données vidéo corrigé à 9 bits égal à 332 (en binaire: 101001100); et un mot de données d'entrée vidéo à 8 bits égal à 255 (en binaire: 11111111) correspond à un mot de données vidéo corrigé à 9 bits égal à 334 (en binaire: 101001110) Bien que ceci ne soit pas représenté de façon explicite, on s'attend à ce que les corrections pour les 256 mots de données vidéo à 8 bits puissent être différentes pour chacun des 65 536 pixels du
panneau d'affichage 70 pris à titre d'illustration.
Les spécialistes de la technique noteront que s'il doit y avoir un accroissement de la sensibilité de la valeur numérique corrigée de chaque mot d'entrée vidéo, la longueur de chacun des 16 M mots de la mémoire PROM 132 doit être accrue depuis le neuf indiqué à titre d'illustration dans le présent exemple, et le nombre d'intervalles de
chaque mot de données vidéo doit être accru de façon cor-
respondante Un tel accroissement permet des degrés plus
précis de correction de la luminosité.
Après avoir décrit un dispositif et un procédé pour corriger des variations indésirables de la luminosité
des pixels individuels d'un dispositif d'affichage à pan-
neau plat et à adressage matriciel, moyennant une modifica-
tion appropriée de la tension de commande, les corrections apportées à la tension de commande étant produites par des
circuits numérique/analogique en réponse à des données mé-
morisées dans une mémoire PROM, il reste à décrire de
quelle manière de telles données de correction sont obte-
nues. En référence à la figure 11, on y voit représenté à titre d'illustration un montage d'essai qui peut être
utilisé pour déterminer la luminosité des pixels indivi-
duels d'un dispositif d'affichage à panneau plat 150 Le montage d'essai utilise un processeur de calcul 152 qui
peut, de façon typique, être un ordinateur personnel stan-
dard, dans lequel le processeur 152 comprend un adaptateur commercial de graphiques 154, qui peut, de façon typique,
être un adaptateur étendu de graphiques standard (EGA) mo-
difié de manière à délivrer des données de sortie vidéo nu-
mérique à la place de données analogiques.
Les données vidéo numériques délivrées par le processeur 152 sont transmises à un processeur de données vidéo 156, qui comprend une mémoire RAM vidéo (VRAM) 158, un multiplexeur 160, une mémoire PROM 162, un convertisseur
numérique/analogique 164 et un module 166 servant à pro-
duire des signaux de cadencement et de commande dans le montage d'essai Le signal de sortie délivré par la mémoire PROM 162 est transmis par l'intermédiaire d'un convertis- seur numérique/analogique 164 à l'étage d'attaque de lignes 172, d'une manière qui ressemble de façon générale à la
structure des formes de réalisation des figures 4 à 9.
D'une manière similaire, les données vidéo provenant de la mémoire VRAM 158 sont transmises par l'intermédiaire d'un multiplexeur 160 à un étage d'attaque de colonnes 170 Les courants de commande délivrés par l'étage d'attaque de
lignes 172 et par l'étage d'attaque de colonnes 170 déclen-
chent une émission d'électrons au niveau des pixels du dis-
positif d'affichage 150 situé au niveau des intersections
des lignes et des colonnes.
Les éléments de mémoire et les éléments logiques du processeur de données vidéo 156 mémorisent une ligne ou plus de données vidéo et la transfère selon une séquence
appropriée dans les étages d'attaque d'affichage 170, 172.
Le dispositif d'affichage 150 est régénéré à raison d'une ligne à la fois Le processeur de calcul 152 exécute une
commande programmable de l'image.
Pour développer des données de correction de lu-
minosité dans la mémoire PROM, un convertisseur analo-
gique/numérique de mesure de courant 168 est intercalé entre le processeur de calcul 152 et les étages d'attaque , 172, étant donné que l'on sait que la luminosité du dispositif d'affichage est le résultat direct du courant
instantané du faisceau au niveau de chaque pixel Le cou-
rant pénétrant dans les étages d'attaque 170 et 172, qui délivrent le courant du faisceau, est détecté et amplifié à des niveaux analogique/numérique approprié Un registre de lignes pouvant être positionné, qui est présent dans le processeur de calcul 152, est prévu pour la sélection du
conducteur qui est mesuré Lorsque les circuits compara-
teurs indiquent que le conducteur désiré est en cours d'adressage, le courant détecté, qui est suivi, est retenu
et converti en une valeur numérique au moyen d'un disposi-
tif de mesure de courant 168 et est lu par un processeur de calcul 152 En programmant un seul pixel ou une série de pixels d'une ligne dans un état de courant "appliqué", on peut exécuter la mesure d'un seul pixel ou d'un groupe de
pixels, en fonction de la formation de la moyenne désirée.
En exécutant une commande séquentielle passant par chaque pixel, par chaque groupe de pixels et de conducteurs, on
peut mesurer le profil de courant qui correspond à la lumi-
nosité.
En utilisant les données mesurées, on peut calcu-
ler les facteurs de correction mémorisés dans la mémoire PROM pour des applications qui soit sont uniques pour chaque panneau individuel, soit permettent une correction standard pour tous les panneaux fabriqués au moyen d'un processus spécifique Dans une première application unique des panneaux, si la correction désirée s'effectue par ligne et par colonne, on peut considérer que cette correction est
la somme de deux plans incurvés, un plan incurvé par rap-
port à un premier axe et l'autre incurvé par rapport à un second axe perpendiculaire au premier Un tel système est représenté dans la forme de réalisation de la figure 4, des facteurs de correction pris à titre d'illustration étant représentés sur la figure 5 Une fois que les données sont collectées pour un panneau, on peut utiliser différents moyens statistiques pour développer un ensemble de deux
plans incurvés, qui réduit l'erreur au minimum Le proces-
seur de calcul 152 du montage d'essai de la figure 11 four-
nit des moyens y incorporés idéaux pour exécuter cette
fonction d'une manière rapide et uniforme.
Dans une seconde application unique au panneau, si le système de correction désiré est adressé sur la base d'un pixel individuel, comme cela est décrit dans la forme de réalisation de la figure 9, alors les valeurs mesurées sont prélevées pour chaque pixel soustrait d'un niveau de référence et sont converties en un format désiré Dans ce cas, chaque pixel (adressé par une ligne et une colonne est associé à une tension corrigée de commande vidéo d'affichage destinée à être appliquée à la place de chaque
niveau vidéo désiré.
S'il est souhaitable et s'il semble approprié de prévoir une seule configuration de correction standard,
alors on peut mesurer un certain nombre de panneaux et com-
biner leurs valeurs de correction de manière à obtenir le meilleur ensemble de configurations de corrections pour un groupe de panneaux A nouveau, la puissance du processeur de calcul intégré 152 du montage d'essai de la figure 11 permet une évaluation et/ou une application de différentes solutions statistiques La correction standard du panneau peut être appliquée soit sur une base ligne et colonne,
soit pixel par pixel.
Le montage d'essai généralisé de la figure 11, qui est utilisé pour mesurer les valeurs de correction pour les niveaux de luminosité au niveau des pixels individuels d'un panneau d'affichage, peut être également utilisé pour
valider les configurations de correction résultantes.
Bien que l'on ait décrit les principes de la pré-
sente invention notamment en rapport avec la structure re-
présentée sur les figures, on notera que différentes modi-
fications peuvent être apportées pour la mise en oeuvre pratique de l'invention La portée de l'invention n'est pas
censée être limitée à la structure particulière décrite ici et au contraire est définie par la portée des revendica-
tions qui sont indiquées ci-après.

Claims (19)

REVENDICATIONS
1 Dispositif d'affichage à p a n N e a u plat
( 10; 70; 150) comprenant une structure de support ( 12) possé-
dant une surface comprenant un premier ensemble de conduc-
teurs ( 16; 74 ( 1) 74 ( 256)) sensiblement parallèles disposés
en travers de ladite surface, et un second ensemble de con-
ducteurs ( 14; 72 (l) 72 ( 256)) sensiblement parallèles dis-
posés en travers de ladite surface, lesdits conducteurs ( 16; 74 ( 1) 74 ( 256 >) dudit premier ensemble recoupant lesdits conducteurs ( 14; 72 ( 1) 72 ( 256)) dudit second ensemble, tout en en étant isolés électriquement, et comportant en outre des moyens ( 76 ( 1,1) 76 ( 256,256)) prévus au niveau de chaque intersection ( 32) desdits premier et second ensembles de conducteurs pour émettre un courant de faisceau d'électrons en réponse à une différence de potentiel entre lesdits conducteurs, qui se croisent, et un dispositif ( 30) pour commander le courant du faisceau d'électrons délivrés par lesdits moyens émetteurs au niveau
de chacune desdites intersections,.
caractérisé en ce que ce dispositif ( 30) comprend des moyens constituant une première ( 92) source couplés
audit premier ensemble de conducteurs pour envoyer indivi-
duellement à ces conducteurs un premier signal comprenant un ensemble d'échelons possédant des niveaux de tension différents; des moyens constituant une seconde source ( 88),
couplés audit second ensemble de conducteurs pour leur en-
voyer un signal de commande de luminosité, qui est commandé
entre un premier potentiel de référence et un second poten-
tiel de référence en réponse à un signal d'entrée vidéo
codé en binaire, la différence de tension entre les éche-
lons des niveaux de tension dudit premier signal appliqué individuellement audit premier ensemble de conducteurs ( 16; 74 ( 1) 74 ( 256)) et ledit second potentiel de référence
dudit signal de commande de luminosité appliqué audit se-
cond ensemble de conducteurs ( 14; 72 (l) 72 ( 256)) produi-
sant un courant de faisceau d'électrons émanant des moyens émetteurs situés au niveau de l'intersection ( 32) du conducteur dudit premier ensemble de conducteurs couplés auxdits moyens constituant la première source et du conduc- teur dudit second ensemble de conducteurs, couplé auxdits moyens constituant la seconde source, ledit courant du
faisceau d'électrons variant en fonction de ladite diffé-
rence de tension; et des moyens ( 110-116, 100,96,156; 118- 126,88,168) couplés à l'un desdits moyens constituant les première et
seconde sources ( 92; 84-86) pour régler l'amplitude du si-
gnal délivré par ces moyens formant source, le réglage s'effectuant sur une grandeur prédéterminée spécifique à
chaque conducteur faisant partie dudit ensemble de conduc-
teurs couplés à celui desdits moyens formant source consi-
déré.
2 Dispositif selon la revendication 1, caracté-
risé en ce que ledit premier ensemble de conducteurs ( 16; 74 ( 1) 74 ( 256)) comprend des conducteurs de lignes et
que ledit second ensemble de conducteurs ( 14; 72 ( 1) -
72 ( 256)) comprend des conducteurs de colonnes, lesdits' conducteurs de lignes étant perpendiculaires auxdits
conducteurs de colonnes.
3 Dispositif selon la revendication 1, caracté-
risé en ce que lesdits moyens de réglage ( 110-116, 100, 96, 156) sont couplés auxdits moyens constituant la première source ( 92; 172), lesdits moyens de réglage permettant un
réglage des niveaux de tension de chaque échelon dudit en-
semble d'échelons pour chaque conducteur dudit premier en-
semble de conducteurs ( 16; 74 ( 1) 74 ( 256)).
4 Dispositif selon la revendication 1, caracté-
risé en ce que lesdits moyens de réglage ( 118-126, 88, 170) sont couplés auxdits moyens constituant la seconde source
( 84-86,170), lesdits moyens de réglage permettant un ré-
glage dudit signal d'entrée vidéo codé en binaire, pour chaque conducteur dudit second ensemble de conducteurs
( 14; 72 (l) 72 ( 256)).
Dispositif selon la revendication 1, caracté- risé en ce que lesdits moyens de réglage ( 110-116, 100, 96,
156; 118-126, 88, 170) sont couplés auxdits moyens consti-
tuant la première source et auxdits moyens constituant la
seconde source, lesdits moyens de réglage permettant le ré-
glage des niveaux de tension de chaque échelon dudit en-
semble d'échelons pour chaque conducteur dudit premier en-
semble de conducteurs, et permettant également le réglage dudit signal d'entrée vidéo codé en binaire pour chaque
conducteur dudit second ensemble de conducteurs.
6 Dispositif selon la revendication 1, caracté-
risé en ce que lesdits moyens de réglage sont couplés aux-
dits moyens constituant la seconde source, lesdits moyens
de réglage permettant le réglage dudit signal d'entrée vi-
déo codé en binaire, pour chacune des intersections desdits
premier et second ensembles de conducteurs ( 14; 72 (l) -
72 ( 256), 16; 74 ( 1) 74 ( 256)).
7 Dispositif selon la revendication 1, caracté-
risé en ce que les tensions au niveau de chaque échelon du-
dit ensemble d'échelons dudit premier signal sont sélec-
tionnées de manière à fournir des niveaux successifs du
courant du faisceau d'électrons, qui sont associés confor-
mément à une progression binaire.
8 Dispositif selon la revendication 1, caracté-
risé en ce que lesdits moyens constituant la première source ( 92) comprennent:
des moyens ( 116) pour mémoriser des représenta-
tions numériques de chaque échelon dudit ensemble d'échelons de niveaux de tension; et des moyens ( 100,96) sensibles auxdits moyens de mémoire pour convertir lesdites représentations numériques
en des niveaux de tension analogiques.
9 Dispositif selon la revendication 8, caracté-
risé en ce que lesdits moyens de mémoire comprennent une
mémoire morte programmable (PROM) ( 116).
Dispositif d'affichage à panneau plat compre-
nant:
une structure de support ( 12) possédant une pre-
mière surface comprenant un premier ensemble de conducteurs ( 16; 74 ( 1) 74 ( 256)) sensiblement parallèles disposés en
travers de ladite surface et un second ensemble de conduc-
teurs ( 14; 72 ( 1) 72 ( 256)) sensiblement parallèles disposés en travers de ladite surface, lesdits conducteurs dudit
premier ensemble de conducteurs recoupant lesdits conduc-
teurs dudit second ensemble de conducteurs, tout en en étant isolés électriquement; des moyens ( 30) prévus en chaque intersection ( 32) desdits premier et second ensembles de conducteurs pour émettre un courant de faisceau d'électrons en réponse à une différence de potentiel entre lesdits conducteurs qui se croisent; une structure avant possédant une seconde surface adjacente à ladite première surface et comportant des moyens situés sur ladite seconde surface et sensibles à un
courant de faisceau d'électrons pour produire une lumines-
cence; et des moyens pour commander le courant du faisceau d'électrons produit par lesdits moyens émetteurs au niveau de chacune desdites intersections,
caractérisé en ce que lesdits moyens de commande compren-
nent: des moyens constituant une première source ( 92)
couplés audit premier ensemble de conducteurs ( 16; 74 ( 1) -
74 ( 256)) pour envoyer individuellement à ces derniers un
premier signal, qui comprend un ensemble d'échelons de ni-
veaux de tension différents;
des moyens constituant une seconde source ( 84-
82), couplés audit second ensemble de conducteurs ( 14; 72 (l)
72 ( 256)) pour envoyer à ces derniers un signal de com-
mande de luminosité, qui est commandé entre un premier po-
tentiel de référence et un second potentiel de référence en réponse à un signal d'entrée vidéo codé en binaire, la dif- férence de tension entre les échelons de niveau de tension
dudit premier signal appliqué individuellement audit pre-
mier ensemble de conducteurs et ledit second potentiel de référence dudit signal de commande de luminosité appliqué audit second ensemble de conducteurs étant suffisante pour produire un courant de faisceau d'électrons à partir des moyens émetteurs situés au niveau de l'intersection du conducteur dudit premier ensemble de conducteurs couplés
auxdits moyens constituant la première source et du conduc-
teur dudit second ensemble de conducteurs couplés auxdits moyens constituant la seconde source, ledit courant du
faisceau d'électrons variant en fonction de ladite diffé-
rence de tension; et des moyens ( 110-116,100,96,156; 118-126,88,168) couplés à l'un desdits moyens constituant les première et seconde sources pour régler l'amplitude du signal délivré par ces moyens formant source, le réglage s'effectuant sur une grandeur prédéterminée spécifique à chaque conducteur faisant partie de l'ensemble de conducteurs couplés auxdits
moyens formant source.
11 Dispositif d'affichage à panneau plat selon la revendication 10, caractérisé en ce que ledit premier ensemble de conducteurs ( 16; 74 ( 1) 74 ( 256)) comprend des conducteurs de lignes et que ledit second ensemble de conducteurs ( 14; 72 (î) 72 ( 256)) comprend des conducteurs
de colonnes, lesdits conducteurs de lignes étant perpendi-
culaires auxdits conducteurs de colonnes.
12 Dispositif d'affichage à panneau plat selon la revendication 10, caractérisé en ce que lesdits moyens de réglage ( 110-116,100,96,156) sont couplés auxdits moyens constituant la première source ( 92; 172), lesdits moyens de réglage permettant un réglage des niveaux de tension de
chaque conducteur dudit ensemble de conducteurs ( 16; 74 ( 1) -
74 ( 256)).
13 Dispositif d'affichage à panneau plat selon la revendication 10, caractérisé en ce que lesdits moyens de réglage ( 118-126,88,170) sont couplés auxdits moyens constituant la seconde source ( 84-86), lesdits moyens de réglage permettant un réglage dudit signal d'entrée vidéo
codé en binaire, pour chaque conducteur dudit second en-
semble de conducteurs ( 14; 72 ( 1) 72 ( 256)).
14 Dispositif d'affichage à panneau plat selon la revendication 10, caractérisé en ce que lesdits moyens
de réglage sont couplés auxdits moyens constituant la pre-
mière source ( 92) et auxdits moyens constituant la seconde
source ( 84-86), lesdits moyens de réglage permettant le ré-
glage des niveaux de tension de chaque échelon dudit en-
semble d'échelons pour chaque conducteur dudit premier en-
semble de conducteurs, et permettant également le réglage dudit signal d'entrée vidéo codé en binaire pour chaque
conducteur dudit second ensemble de conducteurs.
Dispositif d'affichage à panneau plat selon la revendication 10, caractérisé en ce que lesdits moyens
de réglage sont couplés auxdits moyens constituant la se-
conde source ( 84-86), lesdits moyens de réglage permettant le réglage dudit signal d'entrée vidéo codé en binaire, pour chacune des intersections desdits premier et second
ensembles de conducteurs.
16 Dispositif d'affichage à panneau plat selon la revendication 10, caractérisé en ce que les tensions au niveau de chaque échelon dudit ensemble d'échelons dudit premier signal sont sélectionnées de manière à fournir des niveaux successifs du courant du faisceau d'électrons, qui
sont associés conformément à une progression binaire.
17 Dispositif d'affichage à panneau plat selon la revendication 10, caractérisé en ce que lesdits moyens constituant la première source ( 92; 172) comprennent:
des moyens ( 116) pour mémoriser des représenta-
tions numériques de chaque échelon dudit ensemble d'échelons de niveaux de tension; et des moyens ( 100,96) sensibles auxdits moyens de mémoire pour convertir lesdites représentations numériques en des niveaux de tension analogiques. 18 Dispositif d'affichage à panneau plat selon la revendication 17, caractérisé en ce que lesdits moyens de mémoire comprennent une mémoire morte programmable
(PROM) ( 116).
FR9212541A 1991-10-31 1992-10-20 Dispositif d'affichage a panneau plat a emission de champ et circuit de compensation d'irregulatites utilisable dans un tel dispositif d'affichage. Granted FR2683365A1 (fr)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US07/785,679 US5262698A (en) 1991-10-31 1991-10-31 Compensation for field emission display irregularities

Publications (2)

Publication Number Publication Date
FR2683365A1 true FR2683365A1 (fr) 1993-05-07
FR2683365B1 FR2683365B1 (fr) 1997-02-07

Family

ID=25136284

Family Applications (1)

Application Number Title Priority Date Filing Date
FR9212541A Granted FR2683365A1 (fr) 1991-10-31 1992-10-20 Dispositif d'affichage a panneau plat a emission de champ et circuit de compensation d'irregulatites utilisable dans un tel dispositif d'affichage.

Country Status (3)

Country Link
US (1) US5262698A (fr)
JP (1) JPH05249913A (fr)
FR (1) FR2683365A1 (fr)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0661726A1 (fr) * 1993-12-22 1995-07-05 Canon Kabushiki Kaisha Dispositif générateur d'un faisceau d'électrons appareil d'affichage d'image, et méthode de leur commande
EP0702347A1 (fr) * 1994-07-18 1996-03-20 Kabushiki Kaisha Toshiba Dispositif d'affichage à matrice de points à diodes électroluminescentes et méthode pour le réglage de sa luminosité
EP0755042A1 (fr) * 1995-07-20 1997-01-22 STMicroelectronics S.r.l. Méthode et dispositif pour uniformiser la luminosité et pour réduire la dégradation de la matière fluorescente dans un dispositif d'affichage plat à émission de champ
WO2000014710A1 (fr) * 1998-09-04 2000-03-16 Nongqiang Fan Procedes pour ameliorer l'uniformite d'affichage dans des ecrans minces a tubes cathodiques par etalonnage de cathodes individuelles

Families Citing this family (60)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6535187B1 (en) 1998-04-21 2003-03-18 Lawson A. Wood Method for using a spatial light modulator
US6313815B1 (en) * 1991-06-06 2001-11-06 Canon Kabushiki Kaisha Electron source and production thereof and image-forming apparatus and production thereof
US5536193A (en) 1991-11-07 1996-07-16 Microelectronics And Computer Technology Corporation Method of making wide band gap field emitter
US5659224A (en) 1992-03-16 1997-08-19 Microelectronics And Computer Technology Corporation Cold cathode display device
US5675216A (en) 1992-03-16 1997-10-07 Microelectronics And Computer Technololgy Corp. Amorphic diamond film flat field emission cathode
US5449970A (en) 1992-03-16 1995-09-12 Microelectronics And Computer Technology Corporation Diode structure flat panel display
US6127773A (en) 1992-03-16 2000-10-03 Si Diamond Technology, Inc. Amorphic diamond film flat field emission cathode
US5543684A (en) 1992-03-16 1996-08-06 Microelectronics And Computer Technology Corporation Flat panel display based on diamond thin films
US5956004A (en) * 1993-05-11 1999-09-21 Micron Technology, Inc. Controlling pixel brightness in a field emission display using circuits for sampling and discharging
CA2112431C (fr) * 1992-12-29 2000-05-09 Masato Yamanobe Source d'electrons et appareil d'imagerie et methode d'alimentation de cet appareil
DE4312737A1 (de) * 1993-04-20 1994-10-27 Philips Patentverwaltung Farbanzeigevorrichtung
US5856812A (en) 1993-05-11 1999-01-05 Micron Display Technology, Inc. Controlling pixel brightness in a field emission display using circuits for sampling and discharging
EP0727057A4 (fr) 1993-11-04 1997-08-13 Microelectronics & Computer Procedes de fabrication de systemes et composants d'affichage a ecran plat
US6121942A (en) * 1993-12-22 2000-09-19 Canon Kabushiki Kaisha Image-forming apparatus with correction in accordance with positional deviations between electron-emitting devices and image-forming members
US5477110A (en) * 1994-06-30 1995-12-19 Motorola Method of controlling a field emission device
US5920154A (en) 1994-08-02 1999-07-06 Micron Technology, Inc. Field emission display with video signal on column lines
US6081073A (en) * 1995-12-19 2000-06-27 Unisplay S.A. Matrix display with matched solid-state pixels
US6559818B1 (en) 1995-01-24 2003-05-06 Micron Technology, Inc. Method of testing addressable emissive cathodes
US5751262A (en) 1995-01-24 1998-05-12 Micron Display Technology, Inc. Method and apparatus for testing emissive cathodes
US5543691A (en) * 1995-05-11 1996-08-06 Raytheon Company Field emission display with focus grid and method of operating same
US5867136A (en) * 1995-10-02 1999-02-02 Micron Display Technology, Inc. Column charge coupling method and device
JPH09115673A (ja) * 1995-10-13 1997-05-02 Sony Corp 発光素子又は装置、及びその駆動方法
US6118417A (en) * 1995-11-07 2000-09-12 Micron Technology, Inc. Field emission display with binary address line supplying emission current
US6252347B1 (en) 1996-01-16 2001-06-26 Raytheon Company Field emission display with suspended focusing conductive sheet
US5894293A (en) * 1996-04-24 1999-04-13 Micron Display Technology Inc. Field emission display having pulsed capacitance current control
FR2750785B1 (fr) * 1996-07-02 1998-11-06 Pixtech Sa Procede de regeneration de micropointes d'un ecran plat de visualisation
US5854615A (en) * 1996-10-03 1998-12-29 Micron Display Technology, Inc. Matrix addressable display with delay locked loop controller
US5909200A (en) * 1996-10-04 1999-06-01 Micron Technology, Inc. Temperature compensated matrix addressable display
US6028576A (en) * 1996-10-04 2000-02-22 Micron Technology, Inc. Matrix addressable display having compensation for activation-to-emission variations
US5945968A (en) * 1997-01-07 1999-08-31 Micron Technology, Inc. Matrix addressable display having pulsed current control
US5940052A (en) * 1997-01-15 1999-08-17 Micron Technology, Inc. Current monitor for field emission displays
EP0923067B1 (fr) * 1997-03-12 2004-08-04 Seiko Epson Corporation Circuit pixel, afficheur, et equipement electronique a dispositif photoemetteur commande par courant
US6097356A (en) * 1997-07-01 2000-08-01 Fan; Nongqiang Methods of improving display uniformity of thin CRT displays by calibrating individual cathode
US6147664A (en) * 1997-08-29 2000-11-14 Candescent Technologies Corporation Controlling the brightness of an FED device using PWM on the row side and AM on the column side
US6069598A (en) * 1997-08-29 2000-05-30 Candescent Technologies Corporation Circuit and method for controlling the brightness of an FED device in response to a light sensor
US6069597A (en) * 1997-08-29 2000-05-30 Candescent Technologies Corporation Circuit and method for controlling the brightness of an FED device
US6738035B1 (en) 1997-09-22 2004-05-18 Nongqiang Fan Active matrix LCD based on diode switches and methods of improving display uniformity of same
US5910792A (en) * 1997-11-12 1999-06-08 Candescent Technologies, Corp. Method and apparatus for brightness control in a field emission display
JP3025251B2 (ja) * 1997-12-27 2000-03-27 キヤノン株式会社 画像表示装置及び画像表示装置の駆動方法
US6169529B1 (en) * 1998-03-30 2001-01-02 Candescent Technologies Corporation Circuit and method for controlling the color balance of a field emission display
US6476779B1 (en) * 1998-03-31 2002-11-05 Sony Corporation Video display device
JP2000056730A (ja) * 1998-06-05 2000-02-25 Canon Inc 画像形成装置及び画像形成方法
JP2000155555A (ja) * 1998-09-16 2000-06-06 Canon Inc 電子放出素子の駆動方法及び、該電子放出素子を用いた電子源の駆動方法、並びに該電子源を用いた画像形成装置の駆動方法
US6473065B1 (en) 1998-11-16 2002-10-29 Nongqiang Fan Methods of improving display uniformity of organic light emitting displays by calibrating individual pixel
US6255773B1 (en) 1998-11-18 2001-07-03 Raytheon Company Field emission display having a cathodoluminescent anode
US6060840A (en) * 1999-02-19 2000-05-09 Motorola, Inc. Method and control circuit for controlling an emission current in a field emission display
JP3547360B2 (ja) * 1999-03-30 2004-07-28 株式会社東芝 フィールドエミッション型表示装置及びその駆動方法
DE10113248A1 (de) * 2001-03-19 2002-10-02 Able Design Ges Fuer Entwicklu Verfahren zur Kompensation des Einbrennens von Plasma-Bildschirmen
US6624578B2 (en) * 2001-06-04 2003-09-23 Extreme Devices Incorporated Cathode ray tube having multiple field emission cathodes
US6822628B2 (en) 2001-06-28 2004-11-23 Candescent Intellectual Property Services, Inc. Methods and systems for compensating row-to-row brightness variations of a field emission display
JP3679784B2 (ja) * 2002-06-13 2005-08-03 キヤノン株式会社 画像表示素子の変調装置および画像表示装置
US20040100426A1 (en) * 2002-11-21 2004-05-27 Madhukar Gaganam Field emission display brightness uniformity compensation system and method
JP2005004118A (ja) * 2003-06-16 2005-01-06 Hitachi Ltd 表示装置
JP2005004117A (ja) * 2003-06-16 2005-01-06 Hitachi Ltd 表示装置
JP4534052B2 (ja) * 2003-08-27 2010-09-01 奇美電子股▲ふん▼有限公司 有機el基板の検査方法
KR101082438B1 (ko) * 2005-03-29 2011-11-11 삼성에스디아이 주식회사 전자방출패널의 화소간의 휘도 균일도 향상방법
KR20060104840A (ko) * 2005-03-31 2006-10-09 삼성에스디아이 주식회사 전자 방출 표시장치 및 그 제어 방법
KR20070031756A (ko) * 2005-09-15 2007-03-20 삼성에스디아이 주식회사 전자방출표시장치 및 그의 구동방법
US8024140B2 (en) * 2007-08-23 2011-09-20 Amherst Systems Associates, Inc. Waveform anomoly detection and notification systems and methods
CN109637415A (zh) * 2018-12-29 2019-04-16 武汉华星光电技术有限公司 扫描信号生成方法、装置及电子设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4126814A (en) * 1976-12-09 1978-11-21 Rca Corporation Electron gun control system
FR2487116A1 (fr) * 1980-07-21 1982-01-22 Rca Corp Dispositif de compensation des variations de caracteristiques de transfert des canons electroniques
JPS62210787A (ja) * 1986-03-12 1987-09-16 Matsushita Electric Ind Co Ltd 平板形陰極線管の駆動方法
EP0345148A1 (fr) * 1988-06-01 1989-12-06 Commissariat A L'energie Atomique Procédé d'adressage d'un écran matriciel fluorescent à micropointes
EP0479450A2 (fr) * 1990-10-01 1992-04-08 Raytheon Company Réglage de la luminosité pour un panneau d'affichage plat

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4020381A (en) * 1974-12-09 1977-04-26 Texas Instruments Incorporated Cathode structure for a multibeam cathode ray tube
DE2842399A1 (de) * 1977-09-29 1979-04-05 Nippon Electric Co Plasmaanzeigesystem
US5015912A (en) * 1986-07-30 1991-05-14 Sri International Matrix-addressed flat panel display
JP2576159B2 (ja) * 1987-11-16 1997-01-29 日本電気株式会社 プラズマディスプレイ装置
FR2635900B1 (fr) * 1988-08-30 1990-10-12 Thomson Csf Panneau a plasma a adressabilite accrue

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4126814A (en) * 1976-12-09 1978-11-21 Rca Corporation Electron gun control system
FR2487116A1 (fr) * 1980-07-21 1982-01-22 Rca Corp Dispositif de compensation des variations de caracteristiques de transfert des canons electroniques
JPS62210787A (ja) * 1986-03-12 1987-09-16 Matsushita Electric Ind Co Ltd 平板形陰極線管の駆動方法
EP0345148A1 (fr) * 1988-06-01 1989-12-06 Commissariat A L'energie Atomique Procédé d'adressage d'un écran matriciel fluorescent à micropointes
EP0479450A2 (fr) * 1990-10-01 1992-04-08 Raytheon Company Réglage de la luminosité pour un panneau d'affichage plat

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
PATENT ABSTRACTS OF JAPAN vol. 12, no. 69 (E-587)3 Mars 1988 & JP-A-62 210 787 ( MATSUSHITA ) 16 Septembre 1987 *
PROCEEDINGS OF THE SID vol. 30, no. 4, 1989, US pages 303 - 307 K. NONOMURA ET AL. 'A 40-in. Matrix-Driven High-Definition Flat-Panel CRT' *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0661726A1 (fr) * 1993-12-22 1995-07-05 Canon Kabushiki Kaisha Dispositif générateur d'un faisceau d'électrons appareil d'affichage d'image, et méthode de leur commande
EP0702347A1 (fr) * 1994-07-18 1996-03-20 Kabushiki Kaisha Toshiba Dispositif d'affichage à matrice de points à diodes électroluminescentes et méthode pour le réglage de sa luminosité
US5717417A (en) * 1994-07-18 1998-02-10 Kabushiki Kaisha Toshiba Dot-matrix LED display device having brightness correction circuit and method for correcting brightness using the correction circuit
EP0755042A1 (fr) * 1995-07-20 1997-01-22 STMicroelectronics S.r.l. Méthode et dispositif pour uniformiser la luminosité et pour réduire la dégradation de la matière fluorescente dans un dispositif d'affichage plat à émission de champ
US5708451A (en) * 1995-07-20 1998-01-13 Sgs-Thomson Microelectronics, S.R.L. Method and device for uniforming luminosity and reducing phosphor degradation of a field emission flat display
WO2000014710A1 (fr) * 1998-09-04 2000-03-16 Nongqiang Fan Procedes pour ameliorer l'uniformite d'affichage dans des ecrans minces a tubes cathodiques par etalonnage de cathodes individuelles

Also Published As

Publication number Publication date
US5262698A (en) 1993-11-16
JPH05249913A (ja) 1993-09-28
FR2683365B1 (fr) 1997-02-07

Similar Documents

Publication Publication Date Title
FR2683365A1 (fr) Dispositif d'affichage a panneau plat a emission de champ et circuit de compensation d'irregulatites utilisable dans un tel dispositif d'affichage.
JP3113332B2 (ja) 平坦パネル・ディスプレイの明るさ制御装置
EP0635819B1 (fr) Procédé et dispositif de commande d'un écran fluorescent à micropointes
EP0597772B1 (fr) Ecran d'affichage matriciel du type multiplexé et son procédé de commande
FR2708380A1 (fr) Dispositif d'affichage d'images et circuit de commande associé.
FR2796489A1 (fr) Dispositif d'affichage a emission de champ comportant un film de nanotube en carbone en tant qu'emetteurs
FR2789793A1 (fr) Affichage d'image a emission de champ
US20010043172A1 (en) Field emission display
EP0349426B1 (fr) Ecran fluorescent à micropointes ayant un nombre réduit de circuits d'adressage et procédé d'adressage de cet écran
FR2499801A1 (fr) Dispositif d'affichage d'image de type plat
FR2587499A1 (fr) Systeme de visualisation sur un ecran d'affichage matriciel de donnees en coordonnees polaires
FR2682211A1 (fr) Dispositif d'affichage fluorescent de type plat.
FR2731101A1 (fr) Dispositif du type a emission de champ, dispositif d'affichage d'images du type a emission de champ et procede de commande de tels dispositif
FR2751787A1 (fr) Panneau d'affichage d'image de type a emission de champ et procede d'attaque de ce dernier
EP2084698B1 (fr) Procede de commande d'un dispositif de visualisation matriciel a source d'electrons a consommation capacitive reduite
EP0817232B1 (fr) Procédé de régénération de micropointes d'un écran plat de visualisation
FR2768554A1 (fr) Dispositif d'affichage a emission de champ et son procede de commande
WO2002048993A1 (fr) Dispositif d'ecran video numerique
EP1005012B1 (fr) Adressage numérique d'un écran plat de visualisation
EP1677277B1 (fr) Procédé de commande d'un écran de visualisation matriciel
EP0734043A1 (fr) Ecran plat de visualisation a double grille
EP2008263B1 (fr) Procede de commande d'un dispositif de visualisation matriciel a source d'electrons
FR2749431A1 (fr) Reglage de la luminosite d'ensemble d'un ecran matriciel a emission de champ
EP1147538A1 (fr) Procede de commande de structure comportant une source d'electrons a effet de champ
WO2011010046A1 (fr) Dispositif d'affichage commande a distance

Legal Events

Date Code Title Description
ST Notification of lapse