CN109637415A - 扫描信号生成方法、装置及电子设备 - Google Patents

扫描信号生成方法、装置及电子设备 Download PDF

Info

Publication number
CN109637415A
CN109637415A CN201811639728.3A CN201811639728A CN109637415A CN 109637415 A CN109637415 A CN 109637415A CN 201811639728 A CN201811639728 A CN 201811639728A CN 109637415 A CN109637415 A CN 109637415A
Authority
CN
China
Prior art keywords
signal
scanning
clock signal
signals
target clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201811639728.3A
Other languages
English (en)
Inventor
张鑫
肖军城
田超
管延庆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN201811639728.3A priority Critical patent/CN109637415A/zh
Priority to US16/612,146 priority patent/US10930193B2/en
Priority to PCT/CN2019/078797 priority patent/WO2020133740A1/zh
Publication of CN109637415A publication Critical patent/CN109637415A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G3/2096Details of the interface to the display terminal specific for a flat panel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/067Special waveforms for scanning, where no circuit details of the gate driver are given

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请实施例的扫描信号生成方法、装置及电子设备,通过获取初始时钟信号,对所述初始时钟信号进行处理,以生成多个目标时钟信号,根据预设逻辑关系对多个所述目标时钟信号进行编码,以生成多个有序逻辑信号,对多个所述有序逻辑信号进行译码,并根据译码结果生成多个扫描信号,从而采用一个初始时钟信号生成多个扫描信号,可以避免采用过多移位寄存器,即可实现对显示面板的驱动。

Description

扫描信号生成方法、装置及电子设备
技术领域
本申请涉及显示技术领域,特别涉及一种扫描信号生成方法、装置及电子设备。
背景技术
GOA(英文全称:Gate Driver on Array,中文全称:集成栅极驱动电路)技术将栅极驱动电路集成在显示面板的阵列基板上,从而可以省掉栅极驱动集成电路部分,以从材料成本和制作工艺两方面降低产品成本。
现有的GOA电路主要是以移位寄存器的方式设计,即利用驱动芯片提供的起始信号和时钟信号对起始信号进行移位传递,利用一定数量的移位寄存器得到显示面板驱动所需要的扫描信号。
发明内容
本申请实施例的目的是提供一种扫描信号生成方法、装置及电子设备,能解决现有的GOA电路对驱动芯片的功能需求高,从而导致成本较高的技术问题。
本申请实施例提供一种扫描信号生成方法,应用于驱动芯片中,所述驱动芯片分别与多条扫描线电性连接,所述扫描信号生成方法包括:
获取初始时钟信号;
对所述初始时钟信号进行处理,以生成多个目标时钟信号;
根据预设逻辑关系对多个所述目标时钟信号进行编码,以生成多个有序逻辑信号;
对多个所述有序逻辑信号进行译码,并根据译码结果生成多个扫描信号,其中,所述扫描信号与所述扫描线一一对应。
在本申请所述的扫描信号生成方法中,所述对所述初始时钟信号进行处理,以生成多个目标时钟信号的步骤包括:
获取与多条所述扫描线相连接的像素单元的行列信息;
根据所述行列信息对所述初始时钟信号进行分频处理,以生成多个目标时钟信号,其中,第i个目标时钟信号的频率为所述初始时钟信号的频率的1/2i,i为大于0的正整数。
在本申请所述的扫描信号生成方法中,可采用二分频器对所述初始时钟信号进行分频处理。
在本申请所述的扫描信号生成方法中,所述根据预设逻辑关系对多个所述目标时钟信号进行编码,以生成多个有序逻辑信号的步骤包括:
将每个所述目标时钟信号划分成多个时间段,并获取每个所述目标时钟信号在每个所述时间段的逻辑值;
将多个所述目标时钟信号对应的所述逻辑值进行组合,以得到每个所述时间段对应的有序逻辑信号。
在本申请所述的扫描信号生成方法中,所述对多个所述有序逻辑信号进行译码,并根据译码结果生成多个扫描信号的步骤包括:
在译码真值表中查找与所述有序逻辑信号对应的扫描逻辑信号;
根据所述扫描逻辑信号生成对应的扫描信号。
本申请实施例还提供一种扫描信号生成装置,包括:
获取模块,用于获取初始时钟信号;
处理模块,用于对所述初始时钟信号进行处理,以生成多个目标时钟信号;
编码模块,用于根据预设逻辑关系对多个所述目标时钟信号进行编码,以生成多个有序逻辑信号;
译码模块,用于对多个所述有序逻辑信号进行译码,并根据译码结果生成多个扫描信号,其中,所述扫描信号与所述扫描线一一对应;
在本申请所述的扫描信号生成装置中,所述处理模块包括:
获取单元,所述获取单元用于获取与多条扫描线相连接的像素单元的行列信息;
分频单元,所述分频单元用于根据所述行列信息对所述初始时钟信号进行分频处理,以生成多个目标时钟信号,其中,第i个目标时钟信号的频率为所述初始时钟信号的频率的1/2i,i为大于0的正整数。
在本申请所述的扫描信号生成装置中,所述编码模块包括:
划分单元,所述划分单元用于将每个所述目标时钟信号划分成多个时间段,并获取每个所述目标时钟信号在每个所述时间段的逻辑值;
组合单元,所述组合单元用于将多个所述目标时钟信号对应的所述逻辑值进行组合,以得到每个所述时间段对应的有序逻辑信号。
在本申请所述的扫描信号生成装置中,所述译码模块包括:
查找单元,所述查找单元用于在译码真值表中查找与所述有序逻辑信号对应的扫描逻辑信号;
生成单元,所述生成单元用于根据所述扫描逻辑信号生成对应的扫描信号。
本申请实施例还提供一种电子设备,包括处理器和存储器,所述存储器中存储有计算机程序,所述处理器通过调用所述存储器中存储的所述计算机程序,用于执行以上所述的扫描信号生成方法。
本申请实施例的扫描信号生成方法、装置及电子设备,通过获取初始时钟信号,对所述初始时钟信号进行处理,以生成多个目标时钟信号,根据预设逻辑关系对多个所述目标时钟信号进行编码,以生成多个有序逻辑信号,对多个所述有序逻辑信号进行译码,并根据译码结果生成多个扫描信号,从而采用一个初始时钟信号生成多个扫描信号,可以避免采用过多移位寄存器,即可实现对显示面板的驱动。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的扫描信号生成方法的流程示意图;
图2为图1所示的扫描信号生成方法中步骤S102的具体流程示意图;
图3为图1所示的扫描信号生成方法中步骤S103的具体流程示意图;
图4为图1所示的扫描信号生成方法中步骤S104的具体流程示意图;
图5为采用本申请实施例的扫描线生成方法生成8个扫描信号的结构示意图;
图6为图5所示生成8个扫描信号对应的第一时序图;
图7为图5所示生成8个扫描信号对应的编码示意图;
图8为图5所示生成8个扫描信号对应的译码真值表;
图9为图5所示生成8个扫描信号的第二时序图;
图10为本申请实施例提供的扫描信号生成装置的结构示意图。
具体实施方式
下面详细描述本申请的实施方式,所述实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本申请,而不能理解为对本申请的限制。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
本申请实施例提供的扫描信号生成方法,应用于驱动芯片中。需要说明的是,该驱动芯片可以是显示面板中的任意一种芯片,本申请实施例旨在说明将该扫描信号生成方法集成在该芯片中,以实现相应的功能。其中,该驱动芯片分别与多条扫描线电性连接。本申请实施例提供的扫描信号生成方法将生成的多个扫描信号输出至多条扫描线。也即,本申请实施例提供的扫描信号生成方法生成的多个扫描信号与多条扫描线一一对应。
请参阅图1,图1为本申请实施例提供的扫描信号生成方法的流程示意图。如图1所示,本申请实施例提供的扫描信号生成方法包括:
S101、获取初始时钟信号。
其中,该初始时钟信号为具有一定频率值、幅值的信号。也即,该初始时钟信号是以一定的频率在高电平和低电平之间来回切换。另外,该初始时钟信号可以根据用户的需要设置频率、幅值的大小。
例如,当驱动芯片工作时,用户可以根据具体需要输入频率值和幅值,从而驱动芯片可以直接获取与该频率值和幅值相对应的初始时钟信号。
S102、对所述初始时钟信号进行处理,以生成多个目标时钟信号。
其中,该目标时钟信号为驱动芯片根据获取到的初始时钟信号生成的与初始时钟信号幅值相等、频率不相等的信号。并且,不同目标时钟信号之间的频率也不相等。
在一些实施例中,请参阅图2,图2为图1所示的扫描信号生成方法中步骤S102的具体流程示意图。如图2所示,步骤S102包括:
S1021、获取与多条所述扫描线相连接的像素单元的行列信息。
其中,该行列信息为显示面板的像素单元的行数。例如,对于一个1024级的显示面板,其需要1024个扫描信号,也即,此时,该显示面板的像素单元的行数为1024。
S1022、根据所述行列信息对所述初始时钟信号进行分频处理,以生成多个目标时钟信号。
其中,生成的目标时钟信号的数量可以根据步骤1021中获取的行列信息得到。也即,生成的目标时钟信号的数量可以根据以下关系式得到:A=2B,A为显示面板的像素单元的行数,B为生成的目标时钟信号的数量。
例如,同样以一个1024级显示面板为例,其需要1024个扫描信号,此时,该显示面板的像素单元的行数为1024,也即,此时需要生成10个目标时钟信号。
另外,生成的目标时钟信号的频率与初始时钟信号的频率也是有关的,可以根据以下关系式得到:Ci=D*1/2i,C为第i个目标时钟信号的频率,D为初始时钟信号的频率,,i为大于0的正整数。
进一步的,可采用二分频器对初始时钟信号进行分频处理。例如,同样以一个1024级显示面板为例,可采用二分频器对初始时钟信号进行分频,得到第1个目标时钟信号。接着,对第1个目标时钟信号进行二分频,得到第2个目标时钟信号。再接着,对第2个目标时钟信号进行二分频,得到第3个目标时钟信号。再接着,对第3个目标时钟信号进行二分频,得到第4个目标时钟信号。再接着,对第4个目标时钟信号进行二分频,得到第5个目标时钟信号。再接着,对第5个目标时钟信号进行二分频,得到第6个目标时钟信号。再接着,对第6个目标时钟信号进行二分频,得到第7个目标时钟信号。再接着,对第7个目标时钟信号进行二分频,得到第8个目标时钟信号。再接着,对第8个目标时钟信号进行二分频,得到第9个目标时钟信号。最后,对第9个目标时钟信号进行二分频,得到第10个目标时钟信号。
S103、根据预设逻辑关系对多个所述目标时钟信号进行编码,以生成多个有序逻辑信号。
其中,该有序逻辑信号为多个逻辑信号按照预设逻辑关系组合形成的。需要说明的是,逻辑信号为具有两种状态的信号。也即,逻辑信号的值可以为0,也可以为1。另外,在步骤101中生成的目标时钟信号中,当目标时钟信号为高电平时,其对应的逻辑信号则为1;当目标时钟信号为低电平时,其对应的逻辑信号则为0。
进一步的,该有序逻辑信号中逻辑信号的数量与目标时钟信号的数量一致。并且一个有序逻辑信号中包括每个目标时钟信号对应的一个逻辑信号。例如,当步骤102中生成3个目标时钟信号时,则,有序逻辑信号可以为:000、001、010、011、100、101、110、111。
在一些实施例中,请参阅图3,图3为图1所示的扫描信号生成方法中步骤S103的具体流程示意图。如图3所示,步骤S103包括:
S1031、将每个所述目标时钟信号划分成多个时间段,并获取每个所述目标时钟信号在每个所述时间段的逻辑值。
其中,每个时间段的间隔均相同,且每个时间段的间隔均等于初始时钟信号的周期。需要说明的是,任一目标时钟信号在任一时间段的电平值为高电平或低电平。也即,任一目标时钟信号在任一时间段对应的逻辑值为1或0。
S1032、将多个所述目标时钟信号对应的所述逻辑值进行组合,以得到每个所述时间段对应的有序逻辑信号。
其中,从右往左数,该有序逻辑信号第1位为第1个目标时钟信号在相应时间段的逻辑值,该有序逻辑信号第2为第2个目标时钟信号在相应时间段的逻辑值。以此类推,该有序逻辑信号最后1位为最后1个目标时钟信号在相应时间段的逻辑值。
例如,同样以当步骤102中生成3个目标时钟信号为例,001表示第1个目标时钟信号在相应时间段的逻辑值为1,第2个目标时钟信号在相应时间段的逻辑值为0,第3个目标时钟信号在相应时间段的逻辑值为0。
S104、对多个所述有序逻辑信号进行译码,并根据译码结果生成多个扫描信号。
在一些实施例中,请参阅图4,图4为图1所示的扫描信号生成方法中步骤S104的具体流程示意图。如图4所示,步骤S104包括:
S1041、在译码真值表中查找与所述有序逻辑信号对应的扫描逻辑信号。
S1042、根据所述扫描有序逻辑信号生成对应的扫描信号。
本申请实施例的扫描信号生成方法,通过获取初始时钟信号,对初始时钟信号进行处理,以生成多个目标时钟信号,根据预设逻辑关系对多个目标时钟信号进行编码,以生成多个有序逻辑信号,对多个有序逻辑信号进行译码,并根据译码结果生成多个扫描信号,从而采用一个初始时钟信号生成多个扫描信号,可以避免采用过多移位寄存器,即可实现对显示面板的驱动。
下面将以生成8个扫描信号为例对本申请实施例的扫描信号生成方法进行具体说明。本领域技术人员可以以该例毫无意义推导出多个扫描信号的情况。
请参阅图5,图5为采用本申请实施例的扫描线生成方法生成8个扫描信号的结构示意图。如图5所示,本申请实施例的扫描线生成方法,先获取初始时钟信号CK0;再对初始时钟信号CK0进行处理,以生成第1个目标时钟信号CK1、第2个目标时钟信号CK2以及第3个目标时钟信号CK3;紧接着,根据预设逻辑关系对第1个目标时钟信号CK1、第2个目标时钟信号CK2以及第3个目标时钟信号CK3进行编码,以生成第1个有序逻辑信号S1、第2个有序逻辑信号S2、第3个有序逻辑信号S3、第4个有序逻辑信号S4、第5个有序逻辑信号S5、第6个有序逻辑信号S6、第7个有序逻辑信号S7以及第8个有序逻辑信号S8;最后,对第1个有序逻辑信号S1、第2个有序逻辑信号S2、第3个有序逻辑信号S3、第4个有序逻辑信号S4、第5个有序逻辑信号S5、第6个有序逻辑信号S6、第7个有序逻辑信号S7以及第8个有序逻辑信号S8进行译码,并根据译码结果生成第1个扫描信号Gate1、第2个扫描信号Gate2、第3个扫描信号Gate3、第4个扫描信号Gate4、第5个扫描信号Gate5、第6个扫描信号Gate6、第7个扫描信号Gate7以及第8个扫描信号Gate8。
请结合图5、图6,图6为图5所示生成8个扫描信号对应的第一时序图。如图5、图6所示,初始时钟信号CK0的周期为2T,也即,初始时钟信号CK0的频率为1/2T。初始时钟信号CK0以频率为1/2T在高电平和低电平之间来回切换。第1个目标时钟信号CK1以频率为1/4T在高电平和低电平之间来回切换。第2个目标时钟信号CK2以频率为1/8T在高电平和低电平之间来回切换。第3个目标时钟信号CK3以频率为1/16T在高电平和低电平之间来回切换。
请结合图5、图6、图7,图7为图5所示生成8个扫描信号对应的编码示意图。如图5、图6、图7所示,第1个目标时钟信号CK1被划分为多个时间段,第2个目标时钟信号CK2被划分为多个时间段,第3个目标时钟信号CK3被划分为多个时间段。其中,每个时间段的间隔均为2T,每个时间段均对应一逻辑值。
第1个时钟信号CK1在第1时间段t1的逻辑值为0,第1个时钟信号CK1在第2时间段t2的逻辑值为1,第1个时钟信号CK1在第3时间段t3的逻辑值为0,第1个时钟信号CK1在第4时间段t4的逻辑值为1,第1个时钟信号CK1在第5时间段t5的逻辑值为0,第1个时钟信号CK1在第6时间段t6的逻辑值为1,第1个时钟信号CK1在第7时间段t7的逻辑值为0,第1个时钟信号CK1在第8时间段t8的逻辑值为1。
第2个时钟信号CK2在第1时间段t1的逻辑值为0,第2个时钟信号CK2在第2时间段t2的逻辑值为0,第2个时钟信号CK2在第3时间段t3的逻辑值为1,第2个时钟信号CK2在第4时间段t4的逻辑值为1,第2个时钟信号CK2在第5时间段t5的逻辑值为0,第2个时钟信号CK2在第6时间段t6的逻辑值为0,第2个时钟信号CK2在第7时间段t7的逻辑值为1,第2个时钟信号CK2在第8时间段t8的逻辑值为1。
第3个时钟信号CK3在第1时间段t1的逻辑值为0,第3个时钟信号CK3在第2时间段t2的逻辑值为0,第3个时钟信号CK3在第3时间段t3的逻辑值为0,第3个时钟信号CK3在第4时间段t4的逻辑值为0,第3个时钟信号CK3在第5时间段t5的逻辑值为1,第3个时钟信号CK3在第6时间段t6的逻辑值为1,第3个时钟信号CK3在第7时间段t7的逻辑值为1,第3个时钟信号CK3在第8时间段t8的逻辑值为1。
因此,在第1时间段t1的有序逻辑信号S1为000,在第2时间段t2的有序逻辑信号S2为001,在第3时间段t3的有序逻辑信号S3为010,在第4时间段t4的有序逻辑信号S4为011,在第5时间段t5的有序逻辑信号S5为100,在第6时间段t6的有序逻辑信号S6为101,在第7时间段t7的有序逻辑信号S7为110,在第8时间段t8的有序逻辑信号S8为111。
请结合图5、图6、图7、图8、图9,图8为图5所示生成8个扫描信号对应的译码真值表。图9为图5所示生成8个扫描信号的第二时序图。如图5、图6、图7、图8、图9所示,第1个有序逻辑信号S1对应的扫描逻辑信号为10000000,第2个有序逻辑信号S2对应的扫描逻辑信号为01000000,第3个有序逻辑信号S3对应的扫描逻辑信号为00100000,第4个有序逻辑信号S4对应的扫描逻辑信号为00010000,第5个有序逻辑信号S5对应的扫描逻辑信号为00001000,第6个有序逻辑信号S6对应的扫描逻辑信号为00000100,第7个有序逻辑信号S7对应的扫描逻辑信号为00000010,第8个有序逻辑信号S8对应的扫描逻辑信号为00000001。因此,可以根据译码扫描逻辑信号生成第1个扫描信号Gate1、第2个扫描信号Gate2、第3个扫描信号Gate3、第4个扫描信号Gate4、第5个扫描信号Gate5、第6个扫描信号Gate6、第7个扫描信号Gate7以及第8个扫描信号Gate8。
本申请实施例还提供一种扫描信号生成装置。请参阅图10,图10为本申请实施例提供的扫描信号生成装置的结构示意图。如图10所示,该扫描信号生成装置20包括获取模块201、处理模块202、编码模块203以及译码模块204。
其中,获取模块201用于获取初始时钟信号。处理模块202用于对初始时钟信号进行处理,以生成多个目标时钟信号。编码模块203用于根据预设逻辑关系对多个目标时钟信号进行编码,以生成多个有序逻辑信号。译码模块204用于对多个有序逻辑信号进行译码,并根据译码结果生成多个扫描信号。
在一些实施例中,处理模块202包括获取单元2021以及分频单元2022。其中,获取单元2021用于获取与多条扫描线相连接的像素单元的行列信息。分频单元2022用于根据行列信息对初始时钟信号进行分频处理,以生成多个目标时钟信号。
在一些实施例中,编码模块203包括划分单元2031以及组合单元2032。其中,划分单元2031用于将每个目标时钟信号划分成多个时间段,并获取每个目标时钟信号在每个时间段的逻辑值。组合单元2032用于将多个目标时钟信号对应的逻辑值进行组合,以得到每个时间段对应的有序逻辑信号。
在一些实施例中,译码模块204包括查找单元2041以及生成单元2042。其中,查找单元2041用于在译码真值表中查找与有序逻辑信号对应的扫描逻辑信号。生成单元2042用于根据扫描逻辑信号生成对应的扫描信号。
本申请实施例还提供一种电子设备,包括处理器和存储器,存储器中存储有计算机程序,处理器通过调用存储器中存储的所述计算机程序,用于上述实施例中的扫描信号生成方法方法,以实现以下功能:获取初始时钟信号;对初始时钟信号进行处理,以生成多个目标时钟信号;根据预设逻辑关系对多个目标时钟信号进行编码,以生成多个有序逻辑信号;对多个有序逻辑信号进行译码,并根据译码结果生成多个扫描信号,其中,扫描信号与扫描线一一对应。
需要说明的是,本领域普通技术人员可以理解上述实施例的各种方法中的全部或部分步骤是可以通过程序来指令相关的硬件来完成,该程序可以存储于计算机可读存储介质中,该存储介质可以包括但不限于:只读存储器(ROM,Read Only Memory)、随机存取存储器(RAM,Random Access Memory)、磁盘或光盘等。
以上所述实施例仅表达了本发明的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对本发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干变形和改进,这些都属于本发明的保护范围。因此,本发明专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种扫描信号生成方法,应用于驱动芯片中,所述驱动芯片分别与多条扫描线电性连接,其特征在于,所述扫描信号生成方法包括:
获取初始时钟信号;
对所述初始时钟信号进行处理,以生成多个目标时钟信号;
根据预设逻辑关系对多个所述目标时钟信号进行编码,以生成多个有序逻辑信号;
对多个所述有序逻辑信号进行译码,并根据译码结果生成多个扫描信号,其中,所述扫描信号与所述扫描线一一对应。
2.根据权利要求1所述的扫描信号生成方法,其特征在于,所述对所述初始时钟信号进行处理,以生成多个目标时钟信号的步骤包括:
获取与多条所述扫描线相连接的像素单元的行列信息;
根据所述行列信息对所述初始时钟信号进行分频处理,以生成多个目标时钟信号,其中,第i个目标时钟信号的频率为所述初始时钟信号的频率的1/2i,i为大于0的正整数。
3.根据权利要求2所述的扫描信号生成方法,其特征在于,可采用二分频器对所述初始时钟信号进行分频处理。
4.根据权利要求1所述的扫描信号生成方法,其特征在于,所述根据预设逻辑关系对多个所述目标时钟信号进行编码,以生成多个有序逻辑信号的步骤包括:
将每个所述目标时钟信号划分成多个时间段,并获取每个所述目标时钟信号在每个所述时间段的逻辑值;
将多个所述目标时钟信号对应的所述逻辑值进行组合,以得到每个所述时间段对应的有序逻辑信号。
5.根据权利要求1所述的扫描信号生成方法,其特征在于,所述对多个所述有序逻辑信号进行译码,并根据译码结果生成多个扫描信号的步骤包括:
在译码真值表中查找与所述有序逻辑信号对应的扫描逻辑信号;
根据所述扫描逻辑信号生成对应的扫描信号。
6.一种扫描信号生成装置,其特征在于,包括:
获取模块,用于获取初始时钟信号;
处理模块,用于对所述初始时钟信号进行处理,以生成多个目标时钟信号;
编码模块,用于根据预设逻辑关系对多个所述目标时钟信号进行编码,以生成多个有序逻辑信号;
译码模块,用于对多个所述有序逻辑信号进行译码,并根据译码结果生成多个扫描信号,其中,所述扫描信号与所述扫描线一一对应。
7.根据权利要求6所述的扫描信号生成装置,其特征在于,所述处理模块包括:
获取单元,所述获取单元用于获取与多条扫描线相连接的像素单元的行列信息;
分频单元,所述分频单元用于根据所述行列信息对所述初始时钟信号进行分频处理,以生成多个目标时钟信号,其中,第i个目标时钟信号的频率为所述初始时钟信号的频率的1/2i,i为大于0的正整数。
8.根据权利要求6所述的扫描信号生成装置,其特征在于,所述编码模块包括:
划分单元,所述划分单元用于将每个所述目标时钟信号划分成多个时间段,并获取每个所述目标时钟信号在每个所述时间段的逻辑值;
组合单元,所述组合单元用于将多个所述目标时钟信号对应的所述逻辑值进行组合,以得到每个所述时间段对应的有序逻辑信号。
9.根据权利要求6所述的扫描信号生成装置,其特征在于,所述译码模块包括:
查找单元,所述查找单元用于在译码真值表中查找与所述有序逻辑信号对应的扫描逻辑信号;
生成单元,所述生成单元用于根据所述扫描逻辑信号生成对应的扫描信号。
10.一种电子设备,其特征在于,包括处理器和存储器,所述存储器中存储有计算机程序,所述处理器通过调用所述存储器中存储的所述计算机程序,用于执行权利要求1至5任一项所述的扫描信号生成方法。
CN201811639728.3A 2018-12-29 2018-12-29 扫描信号生成方法、装置及电子设备 Pending CN109637415A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201811639728.3A CN109637415A (zh) 2018-12-29 2018-12-29 扫描信号生成方法、装置及电子设备
US16/612,146 US10930193B2 (en) 2018-12-29 2019-03-20 Method, device, and electronic apparatus for scan signal generation
PCT/CN2019/078797 WO2020133740A1 (zh) 2018-12-29 2019-03-20 扫描信号生成方法及装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811639728.3A CN109637415A (zh) 2018-12-29 2018-12-29 扫描信号生成方法、装置及电子设备

Publications (1)

Publication Number Publication Date
CN109637415A true CN109637415A (zh) 2019-04-16

Family

ID=66054993

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811639728.3A Pending CN109637415A (zh) 2018-12-29 2018-12-29 扫描信号生成方法、装置及电子设备

Country Status (3)

Country Link
US (1) US10930193B2 (zh)
CN (1) CN109637415A (zh)
WO (1) WO2020133740A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114399970A (zh) * 2022-03-04 2022-04-26 上海天马微电子有限公司 扫描驱动单元和显示装置

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1181571A (zh) * 1996-10-16 1998-05-13 冲电气工业株式会社 灰阶信号发生电路和液晶显示器
US20020089476A1 (en) * 2001-01-06 2002-07-11 Samsung Electronics Co., Ltd. TFT LCD driver capable of reducing current consumption
CN1591536A (zh) * 2003-09-02 2005-03-09 精工爱普生株式会社 信号输出调整电路及显示驱动器
CN1595478A (zh) * 2003-09-10 2005-03-16 精工爱普生株式会社 显示驱动器、电光学装置及显示驱动器的控制方法
CN101739968A (zh) * 2008-11-17 2010-06-16 瑞鼎科技股份有限公司 栅极驱动器、液晶显示器以及计数器方法
CN101937655A (zh) * 2009-07-01 2011-01-05 瑞鼎科技股份有限公司 分频器电路及其方法与应用其的栅极驱动器
CN103700354A (zh) * 2013-12-18 2014-04-02 合肥京东方光电科技有限公司 栅极驱动电路及显示装置
CN107068105A (zh) * 2017-06-15 2017-08-18 深圳市华星光电技术有限公司 栅极芯片
CN107749271A (zh) * 2017-10-30 2018-03-02 合肥集创微电子科技有限公司 用于led显示装置的驱动电路和驱动方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4087808A (en) * 1975-10-15 1978-05-02 Vega Servo Control, Inc. Display monitor for computer numerical control systems
US5103144A (en) * 1990-10-01 1992-04-07 Raytheon Company Brightness control for flat panel display
US5262698A (en) * 1991-10-31 1993-11-16 Raytheon Company Compensation for field emission display irregularities
JP2003098992A (ja) * 2001-09-19 2003-04-04 Nec Corp ディスプレイの駆動方法、その回路及び携帯用電子機器
KR100530800B1 (ko) * 2003-06-25 2005-11-23 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 구동방법
JP4581667B2 (ja) * 2004-12-14 2010-11-17 ソニー株式会社 タイミングジェネレータ及び表示装置
US8456926B2 (en) * 2010-11-18 2013-06-04 Grandis, Inc. Memory write error correction circuit
KR20130107105A (ko) * 2012-03-21 2013-10-01 주식회사 코아로직 클록 페일 검출 장치와 방법 및 상기 클록 페일 검출 장치를 포함하는 액정표시장치의 타이밍 콘트롤러
TWI457909B (zh) * 2012-05-29 2014-10-21 Sitronix Technology Corp Scan the drive circuit
CN103000121B (zh) * 2012-12-14 2015-07-08 京东方科技集团股份有限公司 一种栅极驱动电路、阵列基板及显示装置
CN105096866A (zh) * 2015-08-07 2015-11-25 深圳市华星光电技术有限公司 一种液晶显示器及其控制方法
US10553167B2 (en) * 2017-06-29 2020-02-04 Japan Display Inc. Display device

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1181571A (zh) * 1996-10-16 1998-05-13 冲电气工业株式会社 灰阶信号发生电路和液晶显示器
US20020089476A1 (en) * 2001-01-06 2002-07-11 Samsung Electronics Co., Ltd. TFT LCD driver capable of reducing current consumption
CN1591536A (zh) * 2003-09-02 2005-03-09 精工爱普生株式会社 信号输出调整电路及显示驱动器
CN1595478A (zh) * 2003-09-10 2005-03-16 精工爱普生株式会社 显示驱动器、电光学装置及显示驱动器的控制方法
CN101739968A (zh) * 2008-11-17 2010-06-16 瑞鼎科技股份有限公司 栅极驱动器、液晶显示器以及计数器方法
CN101937655A (zh) * 2009-07-01 2011-01-05 瑞鼎科技股份有限公司 分频器电路及其方法与应用其的栅极驱动器
CN103700354A (zh) * 2013-12-18 2014-04-02 合肥京东方光电科技有限公司 栅极驱动电路及显示装置
CN107068105A (zh) * 2017-06-15 2017-08-18 深圳市华星光电技术有限公司 栅极芯片
CN107749271A (zh) * 2017-10-30 2018-03-02 合肥集创微电子科技有限公司 用于led显示装置的驱动电路和驱动方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114399970A (zh) * 2022-03-04 2022-04-26 上海天马微电子有限公司 扫描驱动单元和显示装置

Also Published As

Publication number Publication date
US20200402436A1 (en) 2020-12-24
WO2020133740A1 (zh) 2020-07-02
US10930193B2 (en) 2021-02-23

Similar Documents

Publication Publication Date Title
CN103823589B (zh) 一种触摸电路及驱动方法、触摸显示装置
CN103943055B (zh) 一种栅极驱动电路及其驱动方法、显示装置
CN106128403B (zh) 移位寄存器单元、栅极扫描电路
CN104616616A (zh) 栅极驱动电路及其驱动方法、阵列基板、显示装置
CN106326859A (zh) 指纹识别驱动电路、阵列基板、显示装置及指纹识别方法
CN106023945B (zh) 栅极驱动电路及其驱动方法、显示装置
CN108877627A (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN104505014A (zh) 一种驱动电路、阵列基板和触控显示装置及其驱动方法
CN203746393U (zh) 一种栅极驱动电路及显示装置
CN109979396A (zh) 栅极驱动电路、触控显示装置及驱动方法
CN106057116B (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN103943083A (zh) 一种栅极驱动电路及其驱动方法、显示装置
CN203760057U (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN104575409A (zh) 液晶显示器及其双向移位暂存装置
CN104731402A (zh) 具有一体化触摸屏的显示装置及其驱动方法
CN104991689A (zh) 触控显示面板的驱动方法、装置和触控显示装置
CN102262865A (zh) 液晶显示器及其驱动方法
CN105609138A (zh) 一种移位寄存器、栅极驱动电路、显示面板及显示装置
CN102376279B (zh) 液晶显示装置及其驱动方法
CN105321490A (zh) 阵列基板行驱动电路、阵列基板及液晶显示器件
CN105374337A (zh) 液晶显示装置及其操作方法
CN104933989A (zh) 检测电路、像素电信号采集电路、显示面板和显示装置
CN105741741A (zh) 栅极驱动电路及其驱动方法、显示基板和显示装置
CN110322847A (zh) 栅极驱动电路、显示装置及驱动方法
CN107154235A (zh) 扫描移位电路、触控移位电路、驱动方法及相关装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20190416

RJ01 Rejection of invention patent application after publication