FR2505367A1 - Procede d'etamage d'une couche conductrice disposee sur un dielectrique et son application a un circuit multicouches pour circuit hybride - Google Patents

Procede d'etamage d'une couche conductrice disposee sur un dielectrique et son application a un circuit multicouches pour circuit hybride Download PDF

Info

Publication number
FR2505367A1
FR2505367A1 FR8109226A FR8109226A FR2505367A1 FR 2505367 A1 FR2505367 A1 FR 2505367A1 FR 8109226 A FR8109226 A FR 8109226A FR 8109226 A FR8109226 A FR 8109226A FR 2505367 A1 FR2505367 A1 FR 2505367A1
Authority
FR
France
Prior art keywords
dielectric
takes place
tinning
conductive layer
solder paste
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
FR8109226A
Other languages
English (en)
Other versions
FR2505367B1 (fr
Inventor
Jean-Claude Foucher
Gerard Molin
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Lignes Telegraphiques et Telephoniques LTT SA
Original Assignee
Lignes Telegraphiques et Telephoniques LTT SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lignes Telegraphiques et Telephoniques LTT SA filed Critical Lignes Telegraphiques et Telephoniques LTT SA
Priority to FR8109226A priority Critical patent/FR2505367A1/fr
Publication of FR2505367A1 publication Critical patent/FR2505367A1/fr
Application granted granted Critical
Publication of FR2505367B1 publication Critical patent/FR2505367B1/fr
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4867Applying pastes or inks, e.g. screen printing
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3463Solder compositions in relation to features of the printed circuit board or the mounting process
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/0306Inorganic insulating substrates, e.g. ceramic, glass
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/09Use of materials for the conductive, e.g. metallic pattern
    • H05K1/092Dispersed materials, e.g. conductive pastes or inks
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10992Using different connection materials, e.g. different solders, for the same connection
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/04Soldering or other types of metallurgic bonding
    • H05K2203/043Reflowing of solder coated conductors, not during connection of components, e.g. reflowing solder paste
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3468Applying molten solder
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3485Applying solder paste, slurry or powder

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Ceramic Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Manufacturing Of Printed Wiring (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Abstract

LE PROCEDE D'ETAMAGE SELON L'INVENTION COMPORTE UNE PREMIERE ETAPE D'ETAMAGE AU TREMPE 31 SUR UN CONDUCTEUR 1, PUIS UNE DEUXIEME ETAPE DE SERIGRAPHIE DE PATE A SOUDER 41, PUIS APRES UNE TROISIEME ETAPE DE REPORT DE COMPOSANTS SUR LES ZONES ETAMEES, UNE QUATRIEME ETAPE DE REFUSION DE L'ENSEMBLE DE MANIERE A OBTENIR UN PROFIL D'ETAMAGE 34 REPRESENTANT UNE BONNE MOUILLABILITE. CE PROCEDE PERMET D'OBTENIR SANS DECAPAGE UN BON ETAMAGE SUR UNE COUCHE CONDUCTRICE PRESENTANT UNE MAUVAISE QUALITE SUPERFICIELLE. L'INVENTION S'APPLIQUE PLUS PARTICULIEREMENT AUX CIRCUITS MULTICOUCHES DANS LESQUELS LA COUCHE CONDUCTRICE A ETAMER EST DISPOSEE SUR UN DIELECTRIQUE SERIGRAPHIE.

Description

PROCEDE D'ETAMAGE D'UNE COUCHE CONDUCTRICE DISPOSEE
SUR UN DIELECTRIQUE ET SON APPLICATION A UN CIRCUIT
MULTICOUCHES POUR CIRCUIT HYBRIDE
La présente invention a pour objet un procédé d'étamage d'une
couche conductrice disposée sur un diélectrique, et son application à
un circuit multicouches pour circuit hybride.
Sur un substrat en alumine, il est très facile d'obtenir un
étamage parfait de couches épaisses. Celui-ci est obtenu soit par
sérigraphie de pâte à souder et passage dans un four du type tunnel,
soit en trempant les substrats dans un bain de soudure (procédé dit
"au trempé"). Dans le cas notamment de couches sérigraphiées sur
un diélectrique lui-meme sérigraphié (par exemple une pâte au
verre), l'aspect de Rétamage n'est pas satisfaisant du fait que le pouvoir mouillant ou mouillabilité est très mauvais. Avec une
sérigraphie de pâte à souder, l'étamage se traduit par la présence de
petites boules de soudure. Avec le procédé au trempé, l'étamage est
irrégulier et présente des cratères.De tels défauts d'aspect se
traduisent dans la pratique par un taux de défaillances inacceptable
au niveau des soudures et ces défaillances se manifestent aléatoirement pendant la vie du circuit.
Dans le cas particulier des circuits hybrides multicouches où un dessin conducteur (par exemple en Pt-Au) est sérigraphié de
manière à former une couche épaisse sur un diélectrique constitué
par une pâte au verre elle-même sérigraphiée sur une couche conductrice, la raison de la mauvaise mouillabilité constatée semble à peu près connue. On pense que, lors de la cuisson du conducteur
sérigraphié, il y a remontée de verre du diélectrique sous-jacent et
que celui-ci vient former une pellicule à la surface de la couche
conductrice. Pour améliorer l'étamage sur de telles couches conduc
trices épaisses, diverses solutions ont été proposées:
a) la première consiste en un grattage de la surface de la couche conductrice, par exemple à l'aide d'une brosse en fibre de verre. Cette façon d'opérer est peu industrielle et peut amener des dégradations.Après grattage, l'étamage est bon aussi bien par sérigraphie qu'au trempé;
b) la deuxième consiste en la mise en oeuvre d'une sérigraphie de pâte à souder avec utilisation d'un flux très activé acide. Ceci permet d'améliorer l'aspect de l'étamage. Toutefois, un mauvais nettoyage peut avoir de graves conséquences du fait que les traces d'acide peuvent détériorer très rapidement le circuit, et il est en pratique difficile de nettoyer sous un composant (cas notamment des supports de circuits intégrés dénommés "chip carrier");
c) la troisième consiste en un décapage chimique à l'aide d'une solution moyennement acide préalablement à l'étamage. Les conséquences d'un mauvais nettoyage sont, comme dans le cas précédent, à redouter, et ce d'autant plus qu'elles peuvent se manifester de façon aléatoire et tardive.
L'invention propose alors un procédé ne possédant pas les défauts de l'art antérieur et qui reste simple à mettre en oeuvre.
L'invention concerne ainsi un procédé d'étamage d'une couche conductrice disposée sur un diélectrique caractérisé en ce qu'il consiste en
- une première étape d'étamage au trempé,
- une deuxième étape de sérigraphie de pâte à souder sur les régions étamées au trempé,
- une troisième étape de reports de composants sur les zones étamées,
une quatrième étape de refusion de l'ensemble.
L'invention concerne également l'application d'un tel procédé à un circuit multicouches pour circuit hybride dans lequel la couche conductrice à étamer est disposée sur un diélectrique sérigraphié.
L'invention sera mieux comprise dans la description qui va suivre donnée à titre d'exemple non limitatif en se reportant aux dessins ci-annexés ou
- la figure 1 représente en coupe le résultat d'un étamage au trempé réalisé sur une couche conductrice de mauvaise qualité superficielle,
- la figure 2 représente en coupe le résultat d'un étamage par sérigraphie de pâte à souder réalisé sur une couche conductrice de mauvaise qualité superficielle,
- les figures 3a à 3c illustrent en coupe le procédé suivant l'invention,
- la figure 4 représente en coupe un circuit multicouche pour circuit hybride, auquel peut s'applique l'invention.
La figure 1 représente sous le repère I une couche conductrice de mauvaise qualité superficielle. Cette mauvaise qualité superficielle se traduit par la présence en surface d'une couche relativement mince, généralement en matériau mauvais conducteur, et qui perturbe l'étamage du fait de la mauvaise mouillabilité qu'il engendre. Par exemple, si la couche 1 est sérigraphiée sur un diélectrique constitué par de la pâte au verre, il se produit, lors de la cuisson de la couche 1, une remontée de verre à la surface de celle-ci. Ceci se traduit en pratique par la présence à la surface de la couche 1, d'une pellicule de verre plus ou moins composite et dont l'épaisseur est de
o l'ordre de 10 à 100 A.
Lors d'un étamage au trempé réalisé pour pouvoir rapporter une connexion 2 d'un composant, le profil de l'étamage 3 ainsi obtenu est très irrégulier et présente des crevasses assez profondes.
Ceci constitue alors une soudure fragile.
De même, la figure 2 représente le résultat obtenu lorsqu'un étamage par sérigraphie de pâte à souder est réalisé. On obtient après cuisson un étamage 4 qui affecte la forme générale d'une boule et dont le profil rentrant 6 constitue une surface de contact très réduite avec la couche conductrice 1. Cette soudure est également fragile.
La figure 3a ~ illustre la première étape du procédé selon l'invention. On réalise sur la couche conductrice 1 de mauvaise qualité superficielle un étamage 31 au trempé qui possède, ainsi qu'on l'a décrit plus haut, un profil crevassé.
La deuxième étape (figure 3b) consiste à réaliser une sérigraphie 41 de pâte à souder sur les régions préalablement étamées au trempé.
Après une troisième étape de report des composants, une quatrième étape de refusion est mis en oeuvre et donne le résultat représenté à la figure 3c L'étamage terminé 34 présente un profil d'allure générale hyperbolique qui indique un bon mouillage tant au niveau de la connexion 2 que de la couche conductrice 1, et par conséquent, une soudure de bonne qualité.
Il semble que ce résultat inattendu soit dû au mécanisme suivant lors de l'étape d'étamage au trempé, il y a commencement de désagrégation par craquellement de la couche superficielle gênante située sur la couche conductrice à étamer, cette désagrégation étant due à la chaleur; lors de l'étape de cuisson de la pâte à souder, qui intervient de façon connue par mise en température progressive, le ménisque d'alliage issu de la pâte à souder fait corps avec les zones mouillées lors de l'étamage au trempé; en outre, la refusion améliore l'adhérence de la soudure sur la couche conductrice du fait qu'elle accrott la désagrégation de la couche superficielle gênante.
Les conditions de réalisation aussi bien de l'étamage au trempé que de la sérigraphie de pâte à souder sont celles connues de l'homme de l'art.
Ainsi, l'étamage au trempé peut être réalisé avec des alliages standard notamment ceux comportant au moins deux composants choisis parmi Sn, Pb et Ag. La température de bain est supérieure d'au moins 300C à la température de l'eutectique (liquides). Pour les alliages à point de fusion supérieur à 2500 C, la température du bain est de préférence supérieure d'au moins 400C à la température de l'eutectique (liquides). L'opération de trempage est limitée à quelques secondes pour ne pas détériorer les éléments sous-jacents sérigraphiés.
La sérigraphie de pâte à souder peut être réalisée également notamment avec des alliages standards comportant au moins deux composants choisi parrrli Sn, Pb et Ag. La viscosité recommandée pour la sérigraphie est d'au moins 500.000 centipoises, et le flux recommandé est le flux de colophane activé. La pâte à souder comporte avantageusement une soudure pré-alliée pulvérisée dont la dimension de particules est comprise entre 43 et 73 u. Les conditions de température sont les mêmes que celles mentionnées cidessus à ceci près que la cuisson de la pâte doit avoir lieu après une montée en température progressive, par exemple après un préchauffage pendant 1 à 4 minutes à 80 - 900C permettant d'éliminer la majeure partie des solvants volatils avant que la résine ou la colophane ne fondent, réduisant ainsi l'étalement de la pâte à souder.La température de refusion pr#oprement dite devra être choisie supérieure d'au moins 300C à la température de fusion la plus haute des deux alliages utilisés lors de la première et de la deuxième étape.
-EXEMPLE (figure 4):
On étame un conducteur supérieur 1 en Pt-Au sérigraphié sur un diélectrique 5 formé de pâte au verre. Sous le diélectrique 5 est disposé un conducteur inférieur 11 porté par un substrat 55. La première étape d'étamage au trempé est réalisée avec un alliage 63
Sn/37 Pb pendant 4 secondes à 2200 C. La sérigraphie de pâte à souder est réalisée avec un alliage 62 Sn/36 Pb/2 Ag avec une température de cuisson en palier de 2200C pendant 2 minutes après préchauffage. La viscosité est de 500.000 centipoises et flux est une colophane activée. L'alliage est sous forme de soudure pulvérisée pré alliée dont la dimension de particules est comprise entre 43 et 73 u. L'étamage obtenu après refusion correspond au profil de la figure 3c

Claims (10)

REVENDICATIONS
1. Procédé d'étamage d'une couche conductrice disposée sur un diélectrique caractérisé en ce qu'il consiste en
- une première étape d'étamage au trempé,
- une deuxième étape de sérigraphie de pâte à souder sur les régions étamées au trempé,
- une troisième étape de report des composants sur les zones étamées,
- une quatrième étape de refusion de l'ensemble.
2. Procédé selon la revendication I, caractérisé en ce que l'étamage au trempé a lieu dans un alliage comprenant au moins deux composants choisis parmi Sn, Pb et Ag.
3. Procédé selon l'une des revendications 1 ou 2, caractérisé en ce que la sérigraphie de pâte à souder a lieu avec un alliage comprenant au moins deux composants choisis parmi Sn, Pb et Ag.
4. Procédé selon l'une des revendications précédentes, caractérisé en ce que la refusion a lieu à une température au moins supérieure à 300C à la température de fusion la plus haute des deux alliages utilisés lors de la première et de la deuxième étape.
5. Procédé selon l'une des revendications précédentes, caractérisé en ce que la deuxième étape a lieu dans un flux de colophane activé.
6. Procédé selon l'une des revendications précédentes, caractérisé en ce que la deuxième étape a lieu dans un milieu de viscosité supérieure ou égale à 500.000 centipoises.
7. Procédé selon l'une des revendications précédentes, caractérisé en ce que la deuxième étape a lieu avec une pâte à souder comprenant une soudure pré-alliée pulvérisée dont la dimension de particules est comprise entre 43 et 73vau.
8. Procédé selon l'une des revendications précédentes, caractérisé en ce que le diélectrique est une pâte au verre.
9. Procédé selon l'une des revendications 1 à 8, caractérisé en ce que la couche conductrice à étamer est du Pt-Au.
10. Application du procédé selon l'une des revendications précédentes à un circuit multicouches pour circuit hybride dans lequel la couche conductrice à étamer est disposée sur un diélectrique sérigraphié.
FR8109226A 1981-05-08 1981-05-08 Procede d'etamage d'une couche conductrice disposee sur un dielectrique et son application a un circuit multicouches pour circuit hybride Granted FR2505367A1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR8109226A FR2505367A1 (fr) 1981-05-08 1981-05-08 Procede d'etamage d'une couche conductrice disposee sur un dielectrique et son application a un circuit multicouches pour circuit hybride

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8109226A FR2505367A1 (fr) 1981-05-08 1981-05-08 Procede d'etamage d'une couche conductrice disposee sur un dielectrique et son application a un circuit multicouches pour circuit hybride

Publications (2)

Publication Number Publication Date
FR2505367A1 true FR2505367A1 (fr) 1982-11-12
FR2505367B1 FR2505367B1 (fr) 1983-07-18

Family

ID=9258233

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8109226A Granted FR2505367A1 (fr) 1981-05-08 1981-05-08 Procede d'etamage d'une couche conductrice disposee sur un dielectrique et son application a un circuit multicouches pour circuit hybride

Country Status (1)

Country Link
FR (1) FR2505367A1 (fr)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0259102A2 (fr) * 1986-09-03 1988-03-09 Nortel Networks Corporation Application multi-ponctuelle de pâte à souder
EP0745315A1 (fr) * 1994-12-19 1996-12-04 Motorola, Inc. Procede de soudage
EP0828410A2 (fr) * 1996-09-09 1998-03-11 Delco Electronics Corporation Procédé de soudure double pour améliorer la fiabilité de circuits hybrides à couches épaisses

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1402767A (fr) * 1963-08-08 1965-06-11 Ibm Procédé et appareil pour la fabrication d'éléments fonctionnels microminiaturisés
US3292240A (en) * 1963-08-08 1966-12-20 Ibm Method of fabricating microminiature functional components
DE2410849A1 (de) * 1974-03-07 1975-09-11 Blaupunkt Werke Gmbh Verfahren zum aufloeten von miniaturbauelementen
DE2415120A1 (de) * 1974-03-28 1975-10-02 Siemens Ag Verfahren zur herstellung von halbleiterchips tragenden chiptraegern
FR2317850A1 (fr) * 1975-07-11 1977-02-04 Siderurgie Fse Inst Rech Dispositif pour l'etamage des circuits imprimes
GB2050702A (en) * 1976-07-21 1981-01-07 Shipley Co Printed circuits

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR1402767A (fr) * 1963-08-08 1965-06-11 Ibm Procédé et appareil pour la fabrication d'éléments fonctionnels microminiaturisés
US3292240A (en) * 1963-08-08 1966-12-20 Ibm Method of fabricating microminiature functional components
DE2410849A1 (de) * 1974-03-07 1975-09-11 Blaupunkt Werke Gmbh Verfahren zum aufloeten von miniaturbauelementen
DE2415120A1 (de) * 1974-03-28 1975-10-02 Siemens Ag Verfahren zur herstellung von halbleiterchips tragenden chiptraegern
FR2317850A1 (fr) * 1975-07-11 1977-02-04 Siderurgie Fse Inst Rech Dispositif pour l'etamage des circuits imprimes
GB2050702A (en) * 1976-07-21 1981-01-07 Shipley Co Printed circuits

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
EXBK/74 *

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0259102A2 (fr) * 1986-09-03 1988-03-09 Nortel Networks Corporation Application multi-ponctuelle de pâte à souder
EP0259102A3 (fr) * 1986-09-03 1988-06-22 Nortel Networks Corporation Application multi-ponctuelle de pâte à souder
EP0745315A1 (fr) * 1994-12-19 1996-12-04 Motorola, Inc. Procede de soudage
EP0745315A4 (fr) * 1994-12-19 1999-01-20 Motorola Inc Procede de soudage
EP0828410A2 (fr) * 1996-09-09 1998-03-11 Delco Electronics Corporation Procédé de soudure double pour améliorer la fiabilité de circuits hybrides à couches épaisses
EP0828410A3 (fr) * 1996-09-09 1998-03-18 Delco Electronics Corporation Procédé de soudure double pour améliorer la fiabilité de circuits hybrides à couches épaisses

Also Published As

Publication number Publication date
FR2505367B1 (fr) 1983-07-18

Similar Documents

Publication Publication Date Title
FR2498504A1 (fr) Procede de soudage d'un composant electronique
CN100483707C (zh) 用于半导体器件的引线框架
FR2752334A1 (fr) Dispositif a semiconducteurs muni d'un cadre de montage et son procede de fabrication
FR2541044A1 (fr) Procede de montage d'une plaquette de circuit integre sur un substrat
EP0188838B1 (fr) Boîtier pour composant électronique
FR2505367A1 (fr) Procede d'etamage d'une couche conductrice disposee sur un dielectrique et son application a un circuit multicouches pour circuit hybride
JP3078846B2 (ja) フラックスを使用しない部品の接点形成
JPH06151035A (ja) 回路基板へのリード端子接合方法
EP0351268B1 (fr) Procédé de soudure des fils de connexions extérieures sur un composant électronique
US6722557B2 (en) Flux cleaning method and method of manufacturing semiconductor device
JP2001274539A (ja) 電子デバイス搭載プリント配線板の電極接合方法
EP2441316B1 (fr) Creuset de brasage
FR2613898A1 (fr) Procede de soudage de composants pour montage en surface (cms) sur circuit imprime
FR2558007A1 (fr) Resistance de precision et procede de fabrication correspondant
FR2489610A1 (fr) Procede de fixation de connexions sur des composants electroniques et composants en resultant
EP0127078A1 (fr) Boîte de montre
EP1985165B1 (fr) Procede de fabrication d'un module electronique par fixation sequentielle des composants et ligne de production correspondante
FR2473834A1 (fr) Procede de soudure automatique de microcomposants sur un circuit imprime, et circuit imprime equipe ainsi realise
JPH06302952A (ja) スルーホール回路基板の製造法
FR2722916A1 (fr) Element de connexion et procede de connexion mettant en oeuvre cet element
EP1042101A1 (fr) Procede de realisation de pate a braser et joint de soudure obtenu
CN114211081A (zh) Sn基无铅多晶焊点的制备方法
FR2897504A1 (fr) Procede de fixation d'un composant sur une carte a circuit imprime par brasage electrique et ligne de production correspondante
GB2072073A (en) Soldering parts not readily solderable
JPH10144508A (ja) チップ抵抗器におけるレーザトリミング方法

Legal Events

Date Code Title Description
ST Notification of lapse