FR2501878A1 - Automate programmable base sur un microprocesseur monobit - Google Patents

Automate programmable base sur un microprocesseur monobit Download PDF

Info

Publication number
FR2501878A1
FR2501878A1 FR8105060A FR8105060A FR2501878A1 FR 2501878 A1 FR2501878 A1 FR 2501878A1 FR 8105060 A FR8105060 A FR 8105060A FR 8105060 A FR8105060 A FR 8105060A FR 2501878 A1 FR2501878 A1 FR 2501878A1
Authority
FR
France
Prior art keywords
instructions
stepping
microprocessor
memory
wired logic
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
FR8105060A
Other languages
English (en)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
KAUFFMANN PHILIPPE
Original Assignee
KAUFFMANN PHILIPPE
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by KAUFFMANN PHILIPPE filed Critical KAUFFMANN PHILIPPE
Priority to FR8105060A priority Critical patent/FR2501878A1/fr
Publication of FR2501878A1 publication Critical patent/FR2501878A1/fr
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/02Arrangements for program control, e.g. control units using wired connections, e.g. plugboards

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Programmable Controllers (AREA)

Abstract

L'INVENTION CONCERNE UN AUTOMATE PROGRAMMABLE TRES SIMPLE ET BON MARCHE, BASE SUR L'UTILISATION D'UN MICROPROCESSEUR MONOBIT, QUE L'ON PEUT PROGRAMMER PAR UN CLAVIER EN LANGUAGE SYMBOLIQUE. CELUI-CI PEUT FONCTIONNER EN TEMPS REEL GRACE A DES TEMPORISATIONS NUMERIQUES NON DECRITES, CONTROLER 48 ENTREES (INTERRUPTEURS OU DETECTEURS) ET 48 SORTIES (EN 220V OU 24V ISOLEES CAPABLES DE COMMANDER LES CONTACTEURS) NON DECRITES. IL PEUT TRAITER AU MAXIMUM 256 INSTRUCTIONS POUVANT COMPRENDRE DES SAUTS ET DES DECISIONS LOGIQUES. LES UTILISATIONS LES PLUS INTERESSANTES SONT L'EXPLOITATION DIDACTIQUE ET LE CONTROLE DE PETITES MACHINES AUTONOMES.

Description

DESCRIPTION
Domaine : . automatisation de machines simples.
utilisation didactique pour l'apprentissage de la micro-informatique.
Les appareils antérieurs utilisent soit des systèmes puissants mais chers, soit des sys**mes trop frustes qui ne permettent pas une programmation aisée.
L'automate, selon l'invention permet d'éviter Ces inconvénients. Il comporte en effet peu de composants et permet l'exécution de 256 instructions au maximum g le ccntrCle de 48 entrées et 48 sorties au maximum.
Il peut être programmé directement à partir d'un clavier à 23 touches sur lesquelles sont inscrites les instructions et les adresses en hexadécimal.
Les instructions sont chargées directement dans la mémoire par un dispositif de DXL (accès direct à la mémoire), tout le contrôle se faisant par une logique tablée et non un microprocesseur.
La planche 1 décrit l'unité centrale qui est classique excepté en ce qui concerne la logique de l'horloge CI7.
Le programme est chargé à partir de la carte de programmation planche 2.
La pression sur la touche "PRO" arrête l'horloge et place le 14500 (ais) en état de haute impédance.
Ensuite une pression sur une touche du clavier entraîne le codage du ler di git d'instruction (par CI5) et le chargement dans la mémoire CI3 par le circuit de validation (CI2, CI3, CI4, CI5).
La pression suivante entraine le chargement dans la mémoire CI4. As relach- ment de la seconde pression 019 entraîne l'incrémentaticn de l'adresse de l'horloge. On peut ainsi écrire toute la mémoire d'instructions.
Le dispositif peut entre utilisé efficacement comme initiation à la micro informatique;
Pour automatiser des machines demandant un programme relativement simple (pas de comptage, ni signal analogique devant être converti).

Claims (4)

  1. REVENDICATIONS
    comporte un clavier, une mémoire et une logique tablée de contrôle.
    l- Automate programmable sur microprocesseur monobit caractérisé on ce qu'il
  2. 2- Automate programmable selon la revendication 1 caractérisé en ce que le
    clavier comporte un ensemble de touches chargeant directement les instructions
    dans la mémoire.
  3. 3- Automate programmable selon la revendication 1 caractérisé en oe que la lo-
    gique que câblée de centrale bloque l'horloge du microprocesseur et met ce dernier
    en état haute impédance.
  4. 4- automate programmable selon l'ensemble des revendications précédentes carac- térisé en ce que le clavier assume l'incrémentation de l'adresse de
FR8105060A 1981-03-13 1981-03-13 Automate programmable base sur un microprocesseur monobit Withdrawn FR2501878A1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
FR8105060A FR2501878A1 (fr) 1981-03-13 1981-03-13 Automate programmable base sur un microprocesseur monobit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR8105060A FR2501878A1 (fr) 1981-03-13 1981-03-13 Automate programmable base sur un microprocesseur monobit

Publications (1)

Publication Number Publication Date
FR2501878A1 true FR2501878A1 (fr) 1982-09-17

Family

ID=9256216

Family Applications (1)

Application Number Title Priority Date Filing Date
FR8105060A Withdrawn FR2501878A1 (fr) 1981-03-13 1981-03-13 Automate programmable base sur un microprocesseur monobit

Country Status (1)

Country Link
FR (1) FR2501878A1 (fr)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0381021A2 (fr) * 1989-01-31 1990-08-08 Kabushiki Kaisha Toshiba Système pour économiser la consommation de puissance

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0381021A2 (fr) * 1989-01-31 1990-08-08 Kabushiki Kaisha Toshiba Système pour économiser la consommation de puissance
EP0381021A3 (fr) * 1989-01-31 1992-04-01 Kabushiki Kaisha Toshiba Système pour économiser la consommation de puissance

Similar Documents

Publication Publication Date Title
US3909790A (en) Minicomputer with selector channel input-output system and interrupt system
US4056847A (en) Priority vector interrupt system
JPH0259937A (ja) Icカード
EP0522696A1 (fr) Mémoire d'ordinateur incluant une information de détection de présence
US3411147A (en) Apparatus for executing halt instructions in a multi-program processor
KR910010326A (ko) 프로그램 가능한 인터럽트 제어기
FR2501878A1 (fr) Automate programmable base sur un microprocesseur monobit
KR930001035A (ko) 대체 마스터용 라이저 커넥터를 가진 퍼스널 컴퓨터
JPS58178464A (ja) 並列演算処理装置
KR890016475A (ko) 다이렉트 메모리 액세스 제어장치
GB1105812A (en) Data processors
EP0422784B1 (fr) Transfert d'information dans un système de traitement de l'information
KR890005607A (ko) 데이타 처리 시스템
FR2357983A1 (fr) Dispositif de memoire
KR950015104A (ko) 버스 감시기를 이용한 불가분 싸이클 지원방법
AU600315B2 (en) Time partitioned bus arrangement
KR960018958A (ko) 다중 프로세서 시스템에서 아토믹 명령어 수행시 데이타 버퍼를 사용한 메인 메모리 액세스 장치
JPS59112350A (ja) プログラム監視制御方式
KR960015276A (ko) 데이타 프로세싱 시스템 및 입/출력 동작 성능 개선 방법
KR930005840B1 (ko) 프로세서 구별방법
Whiting et al. Microprocessors in CRT terminals
KR0162763B1 (ko) 먹스를 이용한 pci 디바이스의 형상영역 설계장치 및 방법
JPS61290546A (ja) マイクロプログラム制御装置のトレ−ス方式
JPS5860361A (ja) オンラインデバッグ方法
SU1334152A1 (ru) Устройство дл имитации порта ввода-вывода

Legal Events

Date Code Title Description
TP Transmission of property
ST Notification of lapse