EP0687967B1 - Source de courant stable en température - Google Patents

Source de courant stable en température Download PDF

Info

Publication number
EP0687967B1
EP0687967B1 EP95401363A EP95401363A EP0687967B1 EP 0687967 B1 EP0687967 B1 EP 0687967B1 EP 95401363 A EP95401363 A EP 95401363A EP 95401363 A EP95401363 A EP 95401363A EP 0687967 B1 EP0687967 B1 EP 0687967B1
Authority
EP
European Patent Office
Prior art keywords
transistor
transistors
current
current source
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
EP95401363A
Other languages
German (de)
English (en)
Other versions
EP0687967A1 (fr
Inventor
Joaquin Lopez
Jean-Michel Coquin
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SA
Original Assignee
STMicroelectronics SA
SGS Thomson Microelectronics SA
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SA, SGS Thomson Microelectronics SA filed Critical STMicroelectronics SA
Publication of EP0687967A1 publication Critical patent/EP0687967A1/fr
Application granted granted Critical
Publication of EP0687967B1 publication Critical patent/EP0687967B1/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/30Regulators using the difference between the base-emitter voltages of two bipolar transistors operating at different current densities
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F3/00Non-retroactive systems for regulating electric variables by using an uncontrolled element, or an uncontrolled combination of elements, such element or such combination having self-regulating properties
    • G05F3/02Regulating voltage or current
    • G05F3/08Regulating voltage or current wherein the variable is dc
    • G05F3/10Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics
    • G05F3/16Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices
    • G05F3/20Regulating voltage or current wherein the variable is dc using uncontrolled devices with non-linear characteristics being semiconductor devices using diode- transistor combinations
    • G05F3/26Current mirrors
    • G05F3/262Current mirrors using field-effect transistors only
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S323/00Electricity: power supply or regulation systems
    • Y10S323/907Temperature compensation of semiconductor

Definitions

  • the invention lies in the field of circuits electronic devices using effect transistors fields with isolated grids to make sources of current. These circuits use so-called technology "MOS" and generally are in the form or form part of integrated circuits.
  • MOS technology
  • the invention relates more precisely current sources of this type which are designed to present some immunity to temperature variations.
  • the ramp generators are for example used for programming or erasing cells memory constituting the programmable memories electrically erasable (EEPROM).
  • a known assembly in MOS technology to achieve a power source is to use two mirrors of current using MOS transistors respectively p channel (PMOS) and n (NMOS), the NMOS transistors having different threshold values (see diagram of figure 1).
  • PMOS p channel
  • NMOS n
  • the currents flowing in the branches of this circuit are approximately proportional to the mobility of the NMOS transistors and to the square of the difference from their threshold values. It results that the currents are in fact very dependent of temperature because mobility as well as the square of the difference in threshold values vary very strongly depending on the temperature.
  • the invention aims to provide a solution simple and effective to this problem in the case of current sources.
  • the subject of the invention is a current source comprising a current mirror intended to supply a first current proportional to a second current in a given ratio, a first and a second transistor having different threshold voltages and having undergone a different ion implantation, said current source being characterized in that said first and second transistors are field effect with isolated gates, their sources being related to a first common potential, the drain and the grid of the first transistor being connected to the gate of the second transistor via a resistor, in that that said second current directly feeds the channel of said second transistor, in that said first current supplies the channel of said first transistor by through said resistance, in that said first and second transistors are doped so that that the conduction threshold of the second transistor be higher than that of the first transistor and in that the dimensional ratio of a transistor being defined as the ratio of the width to the length of its grid, the first and second transistors are dimensioned with so that the dimensional ratio of the first transistor be proportional to that of the second transistor in said given ratio.
  • this structure is to impose across the resistance a potential difference equal to the difference of the first and second threshold values transistors.
  • the current is therefore proportional to this difference and no longer its square.
  • the difference in threshold values is not very dependent on temperature variations. It follows that the current will also be little dependent on these variations.
  • the calculation shows that the difference in threshold values is approximately proportional at absolute temperature.
  • resistance achieved by diffusion with low doping is also proportional to the absolute temperature.
  • the resistance is realized by diffusion or implantation of impurities in the integrated circuit substrate with sufficient doping low so that the resistance value varies linearly as a function of temperature.
  • the choice of a lightly doped diffused resistance does not does not, however, allow a little resistance bulky and having a very high value, which implies that the current flowing through it cannot be as weak as you would like. Also, with a view to compensate for this constraint, the ratio between the first and the second current will be advantageously chosen greater than unity.
  • the current source is characterized in what said first and second transistors are n-channel MOS transistors and in that said mirror current is achieved by means of third and fourth p-channel MOS transistors having their gates connected between them and their sources linked to a second potential greater than said first potential, said the third transistor being mounted as a diode, said third and fourth transistors being provided for provide respectively said first and second currents in said given ratio.
  • the invention further provides that said mirror current has a component with resistance significant dynamics in relation to the value of said resistance, said component being connected between the drain of the third transistor and the gate of the second transistor.
  • said component is a fifth n-channel MOS transistor, the drain of which is connected to the drain of said third transistor, the source of which is connected to the gate of the second transistor and whose gate is connected to the drain of the second transistor.
  • the fifth transistor mounted on the indicated way has the interesting property of ensuring the state of saturation of the second transistor, regardless of the supply voltage.
  • FIG. 1 represents a known diagram of a source of current. It consists of a current mirror 1 formed of two p-channel MOS transistors PM0 and PM1 supplying the currents J0 and J1 respectively to the NM0 and NM1 n-channel MOS transistors whose sources are connected to a common potential Vss which can be by example the mass of the circuit and whose grids are interconnected.
  • One of the NM1 transistors is mounted diode and is doped so as to present a threshold higher than the second NM0 transistor.
  • NM0 transistor will be for example a native transistor, that is to say of which the channel has the same p-type doping as the substrate, having a threshold of about 0.2 volts while the NM1 transistor is enriched by boron implantation in the substrate so as to give it a threshold about 0.8 volts.
  • J1 k (VT1-VT0) 2 where VT0 and VT1 are respectively the threshold values of the transistors NM0 and NM1, k being a coefficient dependent on the mobilities of the transistors of the circuit.
  • Figure 2 represents the diagram of a source of current according to the invention.
  • the current I1 feeds the drain d of a MOS transistor at channel n N1 whose source is connected to the potential Vss.
  • Current I0 feeds the drain a of another transistor NOS channel N0 via a resistor A.
  • the transistor N0 is mounted as a diode and therefore has its grid connected to its drain a.
  • the gate of transistor N1 is connected to connection point b of resistance R to the current mirror 1.
  • the load Z is placed in series with another n3 N channel MOS transistor whose gate is connected to the drain a of transistor N0 so as to form a mirror current.
  • the transistors N0 and N1 are doped differently from so that the threshold VT1 of transistor N1 is higher than that VT0 of transistor N0.
  • the transistor N0 is for example a native transistor and the transistor N1 is said to be "enriched" thanks to p-type doping additional channel.
  • the voltage across the resistor R is equal to the difference of the threshold values VT1 and VT0 transistors N1 and N0.
  • the current I0 therefore depends on this difference and the value of resistance R but no longer depends on mobility.
  • VT1-VT0 is practically proportional at the absolute temperature T and is not very sensitive to its variations.
  • the value of the resistance R is practically proportional to the absolute temperature T.
  • the current I0 is therefore practically independent of the temperature.
  • Mirror 1 is produced by means of of two p-channel MOS transistors P0, P1 having their interconnected grids and their sources connected to a supply potential Vdd greater than the potential Vss.
  • the P0 transistor is mounted as a diode thanks to the connection between its drain c and its grid.
  • a third n-channel MOS transistor N2 having its drain connected to the drain c of transistor P0, its source connected to the gate of transistor N1 and its gate connected to the drain of transistor N1.
  • the transistor N2 thus arranged has for effect of ensuring operation in saturated mode of the transistor N1. Furthermore, if the potential Vdd supply is high enough compared at voltage drops from the drain-source paths of transistors, transistors N2 and P1 are polarized in saturated diet. The transistor N2 in saturated regime then presents an important dynamic impedance which has has the effect of absorbing voltage variations feed. The circuit is therefore both stable in supply temperature and voltage.
  • a transistor will be chosen for N2 lightly doped, for example a native transistor, so that it has a low threshold voltage thus facilitating its polarization in saturated regime.
  • the saturation condition of all transistors is that the supply voltage be greater than the sum of the threshold voltages of transistors that make up each branch of the assembly.
  • transistors P0, P1 as well as N2 will preferably be dimensioned so as to present the lowest possible static impedance in order to allow correct operation for low supply voltage values.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Power Engineering (AREA)
  • Control Of Electrical Variables (AREA)
  • Amplifiers (AREA)

Description

L'invention se situe dans le domaine des circuits électroniques utilisant des transistors à effet de champs à grilles isolées pour réaliser des sources de courant. Ces circuits utilisent la technologie dite "MOS" et généralement sont sous la forme ou font partie de circuits intégrés. L'invention concerne plus précisément les sources de courant de ce type qui sont conçues pour présenter une certaine immunité aux variations de température.
D'une façon générale, les sources de courant trouvent de nombreuses applications en électronique. Elles servent notamment à la réalisation de générateurs de signaux de rampe calibrés. Pour cela, la source de courant alimente une capacité dont la tension fournit le signal de rampe.
Les générateurs de rampe sont par exemple utilisés pour effectuer la programmation ou l'effacement de cellules mémoire constituant les mémoires programmables effaçables électriquement (EEPROM).
Un montage connu en technologie MOS pour réaliser une source de courant consiste à utiliser deux miroirs de courant utilisant respectivement des transistors MOS à canal p (PMOS) et n (NMOS), les transistors NMOS ayant des valeurs de seuil différentes (voir le schéma de figure 1). On peut montrer que les courants circulant dans les branches de ce circuit sont approximativement proportionnels à la mobilité des transistors NMOS et au carré de la différence de leurs valeurs de seuil. Il en résulte que les courants sont en fait très dépendants de la température car la mobilité ainsi que le carré de la différence des valeurs de seuil varient très fortement en fonction de la température.
Le problème de la stabilisation en température des circuits électroniques en général est en soi connu mais conduit habituellement à une complication des circuits et à une augmentation de leur consommation. Le document EP-A-0 052 553, par exemple, rappelle notamment les propriétés physiques des transistors exploitées pour obtenir la stabilité en température : la différence des tensions de seuil de deux transistors ne varie pas avec la température.
Aussi, l'invention a pour but de proposer une solution simple et efficace à ce problème dans le cas des sources de courant.
Dans ce but, l'invention a pour objet une source de courant comportant un miroir de courant prévu pour fournir un premier courant proportionnel à un second courant dans un rapport donné, un premier et un second transistor ayant des tensions de seuil différentes et ayant subi une implantation ionique différente, ladite source de courant étant caractérisée en ce que lesdits premier et second transistors sont à effet de champ à grilles isolées, leurs sources étant reliées à un premier potentiel commun, le drain et la grille du premier transistor étant reliés à la grille du second transistor par l'intermédiaire d'une résistance, en ce que ledit second courant alimente directement le canal dudit second transistor, en ce que ledit premier courant alimente le canal dudit premier transistor par l'intermédiaire de ladite résistance, en ce que lesdits premier et second transistors sont dopés de façon à ce que le seuil de conduction du second transistor soit supérieur à celui du premier transistor et en ce que le rapport dimensionnel d'un transistor étant défini comme le rapport de la largeur à la longueur de sa grille, les premier et second transistors sont dimensionnés de façon à ce que le rapport dimensionnel du premier transistor soit proportionnel à celui du second transistor dans ledit rapport donné.
Cette structure a pour effet d'imposer aux bornes de la résistance une différence de potentiel égale à la différence des valeurs de seuil des premier et second transistors. Le courant est donc proportionnel à cette différence et non plus à son carré. De plus, la différence de valeurs de seuil est peu dépendante des variations de température. Il en résulte que le courant sera également peu dépendant de ces variations.
Par ailleurs, le calcul montre que la différence des valeurs de seuil est approximativement proportionnelle à la température absolue. On sait d'autre part qu'une résistance réalisée par diffusion avec faible dopage est également proportionnelle à la température absolue. Aussi, selon une caractéristique supplémentaire de l'invention particulièrement avantageuse dans le cas d'une réalisation intégrée, la résistance est réalisée par diffusion ou implantation d'impuretés dans le substrat du circuit intégré avec un dopage suffisamment faible pour que la valeur de la résistance varie linéairement en fonction de la température.
Le choix d'une résistance diffusée faiblement dopée ne permet cependant pas de réaliser une résistance peu volumineuse et ayant une valeur très élevée, ce qui implique que le courant qui y circule ne peut pas être aussi faible que l'on souhaiterait. Aussi, en vue de compenser cette contrainte, le rapport entre le premier et le second courants sera avantageusement choisi supérieur à l'unité.
Selon un mode de réalisation particulier de l'invention, la source de courant est caractérisée en ce que lesdits premier et second transistors sont des transistors MOS à canal n et en ce que ledit miroir de courant est réalisé au moyen de troisième et quatrième transistors MOS à canal p ayant leurs grilles reliées entre elles et leurs sources reliées à un second potentiel supérieur audit premier potentiel, ledit troisième transistor étant monté en diode, lesdits troisième et quatrième transistors étant prévus pour fournir respectivement lesdits premier et second courants dans ledit rapport donné.
Selon un autre aspect, on choisira le rapport dimensionnel du troisième transistor proportionnel à celui du quatrième transistor dans ledit rapport donné.
Afin d'assurer au montage précédent une certaine tolérance aux fluctuations des tensions d'alimentation, l'invention prévoit en outre que ledit miroir de courant comporte un composant présentant une résistance dynamique importante par rapport à la valeur de ladite résistance, ledit composant étant branché entre le drain du troisième transistor et la grille du second transistor.
Selon un mode de réalisation particulièrement intéressant, ledit composant est un cinquième transistor MOS à canal n, dont le drain est relié au drain dudit troisième transistor, dont la source est reliée à la grille du second transistor et dont la grille est reliée au drain du second transistor.
Outre son rôle d'absorber les fluctuations de tensions d'alimentation, le cinquième transistor monté de la façon indiquée a la propriété intéressante d'assurer l'état de saturation du second transistor, indépendamment de la tension d'alimentation.
D'autres aspects de réalisation et avantages de l'invention apparaítront dans la suite de la description en référence aux figures.
  • La figure 1 représente le schéma d'une source de courant selon l'état de la technique.
  • La figure 2 représente le schéma de la source de courant selon l'invention.
  • La figure 3 représente un mode de réalisation préférentiel de l'invention.
  • La figure 4 représente une variante du schéma de la figure 3.
  • La figure 5 représente le montage dual du schéma de la figure 3.
La figure 1 représente un schéma connu d'une source de courant. Il est constitué d'un miroir de courant 1 formé de deux transistors MOS à canal p PM0 et PM1 fournissant respectivement les courants J0 et J1 aux transistors MOS à canal n NM0 et NM1 dont les sources sont reliées à un potentiel commun Vss pouvant être par exemple la masse du circuit et dont les grilles sont reliées entre elles. L'un des transistors NM1 est monté en diode et est dopé de façon à présenter un seuil supérieur au second transistor NM0. Le transistor NM0 sera par exemple un transistor natif, c'est-à-dire dont le canal a le même dopage de type p que le substrat, ayant un seuil d'environ 0,2 volt tandis que le transistor NM1 est enrichi par implantation de bore dans le substrat de façon à lui conférer un seuil d'environ 0,8 volt.
Pour alimenter une charge Z à courant constant, on peut former un second miroir de courant au moyen d'un quatrième transistor NM2 dont la source est reliée au potentiel Vss et dont la grille est reliée au drain du transistor NM1. La charge Z est placée entre le drain du transistor NM2 et le potentiel Vdd supérieur à Vss.
Les transistors du circuit sont tous polarisés de façon à fonctionner en régime saturé. Les rapports dimensionnels des transistors PM0 et PM1 imposent le rapport β = J0/J1 des courants J0 et J1 circulant respectivement dans ces transistors. De même, les rapports dimensionnels des transistors NM1 et NM2 du second miroir de courant fixent le rapport J1/J2, où J2 est le courant circulant dans la charge Z.
On peut montrer que l'on a en première approximation : J1 = k(VT1-VT0) 2 où VT0 et VT1 sont respectivement les valeurs de seuil des transistors NM0 et NM1, k étant un coefficient dépendant des mobilités des transistors du montage.
Comme ces mobilités ainsi que le terme (VT1-VT0)2 dépendent sensiblement de la température, le courant qui en résulte en sera également fortement dépendant.
La figure 2 représente le schéma d'une source de courant conforme à l'invention. La source comporte un miroir de courant 1 de rapport β fournissant les courants I0 et I1 selon la relation I0 = βI1. Le courant I1 alimente le drain d d'un transistor MOS à canal n N1 dont la source est reliée au potentiel Vss. Le courant I0 alimente le drain a d'un autre transistor MOS à canal n N0 par l'intermédiaire d'une résistance R. Le transistor N0 est monté en diode et a donc sa grille reliée à son drain a. La grille du transistor N1 est reliée au point de connexion b de la résistance R au miroir de courant 1. Comme pour le montage de la figure 1, la charge Z est placée en série avec un autre transistor MOS à canal n N3 dont la grille est reliée au drain a du transistor N0 de façon à former un miroir de courant.
Les transistors N0 et N1 sont dopés différemment de façon à ce que le seuil VT1 du transistor N1 soit supérieur à celui VT0 du transistor N0. Le transistor N0 est par exemple un transistor natif et le transistor N1 est dit "enrichi" grâce à un dopage de type p supplémentaire du canal.
En supposant que le transistor N1 est polarisé en régime saturé, on peut écrire en première approximation : I0 = k0(W0/L0)(Va-VT0) 2 I1 = k1(W1/L1)(Vb-VT1) 2 où :
  • k1 et k2 dépendent de la mobilité des électrons et de la capacité des grilles par unité de surface,
  • W0/L0 et W1/L1 sont les rapports dimensionnels (rapport de la largeur à la longueur) des grilles des transistors N0 et N1,
  • Va et Vb sont les potentiels de grille des transistors N0 et N1.
Comme k1 et k2 sont pratiquement indépendants du dopage, on a k1 = k2.
Comme d'autre part I0 = βI1, si on dimensionne les transistors N0 et N1 de façon à avoir : W0/L0 = β(W1/L1) on en déduit : Vb-Va = VT1-VT0 = R.I0
Ainsi, la tension aux bornes de la résistance R est égale à la différence des valeurs de seuil VT1 et VT0 des transistors N1 et N0. Le courant I0 dépend donc de cette différence et de la valeur de la résistance R mais ne dépend plus des mobilités.
Afin d'évaluer la dépendance du courant aux variations de température, il convient de calculer les valeurs de seuil VT1 et VT0 ainsi que leur différence dans un cas particulier. La valeur de seuil VT d'un transistor NMOS est donnée par l'équation : VT = (2KT/q)ln(N/Ni)+[4εNKT.ln(N/Ni)]½(1/Cox) où :
  • K = constante de Planck
  • T = température absolue
  • q = charge de l'électron
  • ln = logarithme népérien
  • Ni = dopage intrinsèque
  • N = dopage du substrat
  • ε = coefficient de capacité du silicium
  • Cox = capacité de grille par unité de surface
  • Avec N = Ne pour le transistor N1 et N = Nnat pour le transistor N0, on en déduit : VT1-VT0 = AT+BT½, avec :
  • A = (2K/q)ln(Ne/Nnat)
  • B=(4εK)½[[Ne.ln(Ne/Ni)]½-[Nnat.ln(Nnat/ni)]½](1/Cox)
  • Avec une technologie classique, on aura par exemple :
  • Ne = 1023/m3
  • Nnat = 1021/m3
  • Ni = 1,45 1016/m3
  • Cox = 2,7 10-3 F/m2,
  • on obtient alors :
    • A = 1,58 10-3 V/K
    • B = 2,8 10-17 V/(K)½
    On constate que VT1-VT0 est pratiquement proportionnel à la température absolue T et est peu sensible à ses variations.
    La résistance R peut être réalisée en polysilicium et aura donc la propriété d'être peu dépendante de la température et des variations des paramètres du procédé de fabrication. Elle présente cependant l'inconvénient de nécessiter une surface importante. Une autre solution consiste à utiliser une résistance diffusée obtenue par diffusion ou implantation d'impuretés de type n dans le substrat de type p. Dans le cas d'un faible dopage et pour une gamme de température donnée, la valeur d'une résistance diffusée est donnée par la relation : R = (lK/SqN.Dn)T avec :
  • l = longueur de la résistance
  • S = section de la résistance
  • N = dopage
  • Dn = coefficient de diffusion.
  • On constate alors que la valeur de la résistance R est pratiquement proportionnelle à la température absolue T. Comme la tension appliquée à ses bornes est elle-même proportionnelle à la température absolue, le courant I0 est donc pratiquement indépendant de la température.
    Bien entendu ce résultat reste valable à condition que le transistor N1 fonctionne en régime saturé et si le transistor N0 est conducteur, ce qui sera toujours le cas si le potentiel d'alimentation Vdd est suffisamment élevé par rapport aux tensions de seuil de ces transistors et si l'impédance statique du miroir de courant 1 n'est pas très élevée.
    Le circuit de la figure 3 montre de façon détaillée une réalisation possible et particulièrement simple du miroir de courant 1. Le miroir 1 est réalisé au moyen de deux transistors MOS à canal p P0, P1 ayant leurs grilles reliées entre elles et leurs sources reliées à un potentiel d'alimentation Vdd supérieur au potentiel Vss. Le transistor P0 est monté en diode grâce à la connexion entre son drain c et sa grille.
    Le rapport des courants I0/I1 circulant dans ces transistors est imposé par le quotient de leur rapport dimensionnel. On aura donc : β = (W'0/L'0)/(W'1/L'1) où W'0 et W'1 sont les largeurs effectives de grille respectivement des transistors P0 et P1 et L'0 et L'1 leurs longueurs effectives de grille.
    Pour que β soit indépendant des tensions appliquées aux transistors, il est souhaitable cependant que les zones déplétées aux extrémités des grilles soient négligeables par rapport aux longueurs des grilles. Cette condition sera satisfaite en choisissant des longueurs de grilles supérieures à environ 4 µm.
    Ce résultat ne sera bien sûr obtenu qu'à la condition que la tension d'alimentation Vdd soit suffisante pour que le transistor P1 fonctionne en régime saturé et que la tension aux bornes du transistors P0 soit supérieure en valeur absolue à sa valeur de seuil.
    Afin de rendre le circuit moins sensible aux variations de tension d'alimentation, il est prévu un troisième transistor MOS à canal n N2 ayant son drain relié au drain c du transistor P0, sa source reliée à la grille du transistor N1 et sa grille reliée au drain du transistor N1. Le transistor N2 ainsi disposé a pour effet d'assurer le fonctionnement en régime saturé du transistor N1. Par ailleurs, si le potentiel d'alimentation Vdd est suffisamment élevé par rapport aux chutes de tension des chemins drain-source des transistors, les transistors N2 et P1 sont polarisés en régime saturé. Le transistor N2 en régime saturé présente alors une impédance dynamique importante qui a pour effet d'absorber les variations de tension d'alimentation. Le circuit est donc à la fois stable en température et en tension d'alimentation.
    Avantageusement, on choisira pour N2 un transistor faiblement dopé, par exemple un transistor natif, de façon à ce qu'il présente une faible tension de seuil facilitant ainsi sa polarisation en régime saturé.
    En pratique, la condition de saturation de tous les transistors est que la tension d'alimentation soit supérieure à la somme des tensions de seuil des transistors qui composent chaque branche du montage.
    Par ailleurs, les transistors P0, P1 ainsi que N2 seront de préférence dimensionnés de façon à présenter une impédance statique la plus faible possible afin de permettre un fonctionnement correct pour de faibles valeurs de la tension d'alimentation.
    Le choix précis des paramètres du circuit dépendra bien entendu de l'application envisagée. Il convient toutefois de remarquer que le choix d'une résistance diffusée peu dopée et peu volumineuse ne permet pas d'avoir un courant I0 très faible (par exemple de 30 µA pour R = 20 kΩ avec VT1 = 0,8 volt et VT0 = 0,2 volt). On aura donc intérêt à choisir β supérieur à 1 (par exemple égal à 10) de façon à réduire la consommation dans la branche de droite du montage.
    L'invention ne saurait être limitée au mode de réalisation particulier qui vient d'être décrit. De nombreuses variantes sont en effet à la portée de l'homme du métier. Ainsi, comme représenté à la figure 4, on peut monter en diode le transistor P1 à la place du transistor P0. De même, le circuit de la figure 3 peut être transformé en son montage dual tel que représenté à la figure 5. Enfin, le transistor N2 pourrait être remplacé par un composant d'un autre type présentant une forte impédance dynamique.

    Claims (9)

    1. Source de courant comportant un miroir de courant (1) prévu pour fournir un premier courant (I0) proportionnel à un second courant (I1) dans un rapport donné (β), un premier et un second transistor ayant des tensions de seuil différentes et ayant subi une implantation ionique différente, ladite source de courant étant caractérisée en ce que lesdits premiers et second transistors sont a effet de champ à grilles isolées, leurs sources étant reliées à un premier potentiel commun (Vss), le drain et la grille (a) du premier transistor (N0) étant reliés à la grille (b) du second transistor (N1) par l'intermédiaire d'une résistance (R), en ce que ledit second courant (Il) alimente directement le canal dudit second transistor (N1), en ce que ledit premier courant (I0) alimente le canal dudit premier transistor (N0) par l'intermédiaire de ladite résistance (R), en ce que lesdits premier et second transistors (N0, N1) sont dopés de façon à ce que le seuil de conduction (VT1) du second transistor (N1) soit supérieur à celui (VT0) du premier transistor (N0) et en ce que, le rapport dimensionnel d'un transistor étant défini comme le rapport de la largeur à la longueur de sa grille, les premier et second transistors (N0, N1) sont dimensionnés de façon à ce que le rapport dimensionnel du premier transistor (N0) soit proportionnel à celui du second transistor (N1) dans ledit rapport donné (β).
    2. Source de courant selon la revendication 1, caractérisée en ce qu'elle fait partie d'un circuit intégré et en ce que ladite résistance (R) est réalisée par diffusion ou implantation d'impuretés dans le substrat du circuit intégré avec un dopage suffisamment faible pour que la valeur de ladite résistance (R) varie linéairement en fonction de la température.
    3. Source de courant selon la revendication 2, caractérisée en ce que ledit rapport donné (β) est supérieur à l'unité.
    4. Source de courant selon l'une des revendications 1 à 3, caractérisée en ce que lesdits premier et second transistors (N0, N1) sont des transistors MOS à canal n et en ce que ledit miroir de courant (1) est réalisé au moyen de troisième et quatrième transistors MOS à canal p (P0, P1) ayant leurs grilles reliées entre elles et leurs sources reliées à un second potentiel (Vdd) supérieur audit premier potentiel (Vss), ledit troisième transistor (P0) étant monté en diode, lesdits troisième et quatrième transistors (P0, P1) étant prévus pour fournir respectivement lesdits premier et second courants (I0, I1) dans ledit rapport donné (β).
    5. Source de courant selon la revendication 4, caractérisée en ce que le rapport dimensionnel dudit troisième transistor (P0) est proportionnel à celui du quatrième transistor (P1) dans ledit rapport donné (β).
    6. Source de courant selon la revendication 4 ou 5, caractérisée en ce que ledit miroir de courant (1) comporte un composant (N2) présentant une résistance dynamique importante par rapport à la valeur de ladite résistance (R), ledit composant (N2) étant branché entre le drain (c) du troisième transistor (P0) et la grille (b) du second transistor (N1).
    7. Source de courant selon la revendication 6, caractérisée en ce que ledit composant (N2) est un cinquième transistor MOS à canal n, dont le drain est relié au drain (c) dudit troisième transistor (P0), dont la source est reliée à la grille (b) du second transistor (N1) et dont la grille est reliée au drain (d) du second transistor (N1).
    8. Source de courant selon la revendication 7, caractérisée en ce que ledit cinquième transistor (N2) est prévu pour avoir une valeur de seuil (VT2) inférieure à celle (VT1) du second transistor (N1).
    9. Source de courant selon l'une des revendications 4 à 8, caractérisée en ce que lesdits troisième et quatrième transistors (P0, P1) ont chacun une longueur de grille au moins égale à 4 µm.
    EP95401363A 1994-06-13 1995-06-12 Source de courant stable en température Expired - Lifetime EP0687967B1 (fr)

    Applications Claiming Priority (2)

    Application Number Priority Date Filing Date Title
    FR9407407A FR2721119B1 (fr) 1994-06-13 1994-06-13 Source de courant stable en température.
    FR9407407 1994-06-13

    Publications (2)

    Publication Number Publication Date
    EP0687967A1 EP0687967A1 (fr) 1995-12-20
    EP0687967B1 true EP0687967B1 (fr) 1998-04-08

    Family

    ID=9464311

    Family Applications (1)

    Application Number Title Priority Date Filing Date
    EP95401363A Expired - Lifetime EP0687967B1 (fr) 1994-06-13 1995-06-12 Source de courant stable en température

    Country Status (5)

    Country Link
    US (1) US5644216A (fr)
    EP (1) EP0687967B1 (fr)
    JP (1) JP2684600B2 (fr)
    DE (1) DE69501980T2 (fr)
    FR (1) FR2721119B1 (fr)

    Families Citing this family (11)

    * Cited by examiner, † Cited by third party
    Publication number Priority date Publication date Assignee Title
    FR2744303B1 (fr) * 1996-01-31 1998-03-27 Sgs Thomson Microelectronics Dispositif pour neutraliser un circuit electronique lors de sa mise sous tension ou sa mise hors tension
    FR2744262B1 (fr) * 1996-01-31 1998-02-27 Sgs Thomson Microelectronics Dispositif de reference de courant en circuit integre
    FR2744263B3 (fr) * 1996-01-31 1998-03-27 Sgs Thomson Microelectronics Dispositif de reference de courant en circuit integre
    US5781188A (en) * 1996-06-27 1998-07-14 Softimage Indicating activeness of clips and applying effects to clips and tracks in a timeline of a multimedia work
    US5977813A (en) * 1997-10-03 1999-11-02 International Business Machines Corporation Temperature monitor/compensation circuit for integrated circuits
    US7211843B2 (en) * 2002-04-04 2007-05-01 Broadcom Corporation System and method for programming a memory cell
    GB0211564D0 (en) * 2002-05-21 2002-06-26 Tournaz Technology Ltd Reference circuit
    FR2891653A1 (fr) * 2005-10-05 2007-04-06 St Microelectronics Sa Procede d'ecriture par bloc dans une memoire
    US7821331B2 (en) * 2006-10-23 2010-10-26 Cypress Semiconductor Corporation Reduction of temperature dependence of a reference voltage
    US8085029B2 (en) 2007-03-30 2011-12-27 Linear Technology Corporation Bandgap voltage and current reference
    CN102681592A (zh) * 2012-05-22 2012-09-19 华为技术有限公司 电压基准电路

    Family Cites Families (8)

    * Cited by examiner, † Cited by third party
    Publication number Priority date Publication date Assignee Title
    JPS5249139B2 (fr) * 1974-09-04 1977-12-15
    US4300091A (en) * 1980-07-11 1981-11-10 Rca Corporation Current regulating circuitry
    FR2494519A1 (fr) * 1980-11-14 1982-05-21 Efcis Generateur de courant integre en technologie cmos
    GB2186453A (en) * 1986-02-07 1987-08-12 Plessey Co Plc Reference circuit
    NL9001018A (nl) * 1990-04-27 1991-11-18 Philips Nv Referentiegenerator.
    JPH04111008A (ja) * 1990-08-30 1992-04-13 Oki Electric Ind Co Ltd 定電流源回路
    NL9002392A (nl) * 1990-11-02 1992-06-01 Philips Nv Bandgap-referentie-schakeling.
    CA2066929C (fr) * 1991-08-09 1996-10-01 Katsuji Kimura Circuit capteur de temperature et circuit a courant constant

    Also Published As

    Publication number Publication date
    DE69501980D1 (de) 1998-05-14
    JPH08123565A (ja) 1996-05-17
    US5644216A (en) 1997-07-01
    FR2721119A1 (fr) 1995-12-15
    FR2721119B1 (fr) 1996-07-19
    EP0687967A1 (fr) 1995-12-20
    JP2684600B2 (ja) 1997-12-03
    DE69501980T2 (de) 1998-08-06

    Similar Documents

    Publication Publication Date Title
    EP3176669B1 (fr) Circuit de génération d'une tension de référence
    EP0756223B1 (fr) Générateur de référence de tension et/ou de courant en circuit intégré
    EP0733961B1 (fr) Générateur de courant de référence en technologie CMOS
    EP0687967B1 (fr) Source de courant stable en température
    EP0788047B1 (fr) Dispositif de référence de courant en circuit intégré
    FR2670035A1 (fr) Circuit de production de tension de reference d'un dispositif de memoire a semiconducteurs.
    CH697322B1 (fr) Procédé de génération d'un courant sensiblement indépendent de la température et dispositif permettant de mettre en oeuvre ce procédé.
    EP0700141B1 (fr) Détecteur de température sur circuit intégré
    FR2890259A1 (fr) Circuit de generation d'un courant de reference et circuit de polarisation
    EP0424264A1 (fr) Source de courant à faible coefficient de température
    FR2832819A1 (fr) Source de courant compensee en temperature
    FR3086405A1 (fr) Dispositif electronique capable de former un capteur de temperature ou une source de courant delivrant un courant independant de la temperature.
    EP0649079B1 (fr) Circuit générateur de tension stabilisée du type bandgap
    FR2995723A1 (fr) Circuit de fourniture de tension ou de courant
    FR2729762A1 (fr) Circuit de detection de tension compense en technologie et en temperature
    FR2890239A1 (fr) Compensation des derives electriques de transistors mos
    EP0902437B1 (fr) Circuit de génération d'une haute tension de programmation ou d'effacement d'un mémoire
    US4629972A (en) Temperature insensitive reference voltage circuit
    FR2757964A1 (fr) Regulateur de tension serie
    EP3832430A1 (fr) Circuit electronique de diviseur de tension en technologie fdsoi
    FR3082052A1 (fr) Dispositif electronique integre destine a fonctionner dans des environnements a temperature variable
    FR2572234A1 (fr) Dispositif de decalage de potentiel pour des circuits integres au gaas
    EP1271440B1 (fr) Régulateur haute-tension comprenant un dispositif externe de regulation
    EP1315062B1 (fr) Circuit de génération de courant pour applications haute-tension
    FR2826495A1 (fr) Circuit tampon, cellules memoires l'incorporant et memoire une telle cellule memoire

    Legal Events

    Date Code Title Description
    PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

    Free format text: ORIGINAL CODE: 0009012

    AK Designated contracting states

    Kind code of ref document: A1

    Designated state(s): DE FR GB IT

    17P Request for examination filed

    Effective date: 19951110

    GRAG Despatch of communication of intention to grant

    Free format text: ORIGINAL CODE: EPIDOS AGRA

    17Q First examination report despatched

    Effective date: 19970625

    GRAG Despatch of communication of intention to grant

    Free format text: ORIGINAL CODE: EPIDOS AGRA

    GRAH Despatch of communication of intention to grant a patent

    Free format text: ORIGINAL CODE: EPIDOS IGRA

    GRAH Despatch of communication of intention to grant a patent

    Free format text: ORIGINAL CODE: EPIDOS IGRA

    GRAA (expected) grant

    Free format text: ORIGINAL CODE: 0009210

    AK Designated contracting states

    Kind code of ref document: B1

    Designated state(s): DE FR GB IT

    ITF It: translation for a ep patent filed

    Owner name: PORTA CHECCACCI E BOTTI S.R.L.

    REF Corresponds to:

    Ref document number: 69501980

    Country of ref document: DE

    Date of ref document: 19980514

    GBT Gb: translation of ep patent filed (gb section 77(6)(a)/1977)

    Effective date: 19980622

    ITF It: translation for a ep patent filed

    Owner name: RIL. X. MOTIVO DEP.;PORTA CHECCACCI E BOTTI S.R.L.

    RAP4 Party data changed (patent owner data changed or rights of a patent transferred)

    Owner name: STMICROELECTRONICS S.A.

    PLBE No opposition filed within time limit

    Free format text: ORIGINAL CODE: 0009261

    STAA Information on the status of an ep patent application or granted ep patent

    Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

    26N No opposition filed
    REG Reference to a national code

    Ref country code: GB

    Ref legal event code: IF02

    PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

    Ref country code: FR

    Payment date: 20040608

    Year of fee payment: 10

    PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

    Ref country code: GB

    Payment date: 20040609

    Year of fee payment: 10

    PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

    Ref country code: DE

    Payment date: 20040624

    Year of fee payment: 10

    PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

    Ref country code: IT

    Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES;WARNING: LAPSES OF ITALIAN PATENTS WITH EFFECTIVE DATE BEFORE 2007 MAY HAVE OCCURRED AT ANY TIME BEFORE 2007. THE CORRECT EFFECTIVE DATE MAY BE DIFFERENT FROM THE ONE RECORDED.

    Effective date: 20050612

    Ref country code: GB

    Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

    Effective date: 20050612

    PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

    Ref country code: DE

    Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

    Effective date: 20060103

    PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

    Ref country code: FR

    Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

    Effective date: 20060228

    GBPC Gb: european patent ceased through non-payment of renewal fee

    Effective date: 20050612

    REG Reference to a national code

    Ref country code: FR

    Ref legal event code: ST

    Effective date: 20060228