DE69816420T2 - Digital zu analogumwandler und verfahren zu dessen bedienung - Google Patents

Digital zu analogumwandler und verfahren zu dessen bedienung Download PDF

Info

Publication number
DE69816420T2
DE69816420T2 DE69816420T DE69816420T DE69816420T2 DE 69816420 T2 DE69816420 T2 DE 69816420T2 DE 69816420 T DE69816420 T DE 69816420T DE 69816420 T DE69816420 T DE 69816420T DE 69816420 T2 DE69816420 T2 DE 69816420T2
Authority
DE
Germany
Prior art keywords
digital
output
analog
capacitor
converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE69816420T
Other languages
English (en)
Other versions
DE69816420D1 (de
Inventor
John Martin EDWARDS
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chi Mei Optoelectronics Corp
Original Assignee
Koninklijke Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Koninklijke Philips Electronics NV filed Critical Koninklijke Philips Electronics NV
Application granted granted Critical
Publication of DE69816420D1 publication Critical patent/DE69816420D1/de
Publication of DE69816420T2 publication Critical patent/DE69816420T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/76Simultaneous conversion using switching tree
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0617Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence
    • H03M1/0675Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy
    • H03M1/0697Continuously compensating for, or preventing, undesired influence of physical parameters characterised by the use of methods or means not specific to a particular type of detrimental influence using redundancy in time, e.g. using additional comparison cycles
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/70Automatic control for modifying converter range
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/80Simultaneous conversion using weighted impedances
    • H03M1/802Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices
    • H03M1/804Simultaneous conversion using weighted impedances using capacitors, e.g. neuron-mos transistors, charge coupled devices with charge redistribution

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Analogue/Digital Conversion (AREA)
  • Liquid Crystal Display Device Control (AREA)

Description

  • Die vorliegende Erfindung bezieht sich auf Digital-Analogwandler, und insbesondere auf Digital-Analogwandler, bei denen eine analoge Ausgangsspannung, herrührend aus der Digital-Analogumwandlung, in einem Kondensator oder in Kondensatoren des Wandlers gespeichert wird. Es gibt viele Typen Digital-Analogwandler, welche die analoge Ausgangsspannung in einem Ausgangskondensator speichern.
  • So beschreibt beispielsweise US 5 332 997 einen Digital-Analogwandler, bei dem ein binär gewichtetes Kondensatornetzwerk verwendet wird. Dieser Wandlertyp beruht auf Neuverteilung von Ladungen, die innerhalb des Kondensatornetzwerkes gespeichert sind zum Erzielen einer analogen Spannung an dem Kondensatornetzwerk, die für das digitale Eingangssignal repräsentativ ist. Diese Ausgangsspannung wird danach über einen Puffer als der Ausgang des Digital-Analogwandlers ausgeliefert.
  • Das Dokument FR 274 65 61 A beschreibt ebenfalls einen derartigen Digital-Analogwandler mit einem Summierungskondensator und n Teilen zum Umwandeln eines digitalen Eingangssignals mit 2.n Bits.
  • Ein Problem bei Wandlern des allgemeinen oben beschriebenen Typs und vorhanden in dem Wandler, der in US 5 332 997 beschrieben worden ist, ist die Anforderung, dass es einen Ausgangspuffer geben soll zum Isolieren des in dem Kondensator (oder in den Kondensatoren) gespeicherten Ausgangssignals von der Ausgangslast, die mit dem Wandler verbunden ist. Ohne diesen Puffer sorgt die Kapazität der Ausgangslast für Dämpfung des Ausgangssignals. Wenn die Kapazität der Ausgangslast derjenigen der Speicherkondensatoren des Wandlers nähert, wird die analoge Ausgangsspannung des Analog-Digitalwandlers stark beeinträchtigt. Um dieses Problem zu lindern ist es möglich, die Größe der Speicherkondensatoren in dem Wandler zu steigern, aber dies ist aus dem Gesichtspunkt des Layouts und des Kostenaufwands unerwünscht.
  • Nach der vorliegenden Erfindung wird ein Digital-Analogwandler geschaffen mit wenigstens einem Kondensator zur Speicherung einer analogen Ausgangsspannung, herrührend aus der Digital-Analog-Umwandlung, wobei der Wandler weiterhin eine Ausgangsschaltanordnung umfasst, die den wenigstens einen Kondensator mit einem Ausgang des Wandlers koppelt, wobei weiterhin Mittel vorgesehen sind um die Ausgangsschaltan ordnung für jede Digital-Analog-Umwandlung einige Male zu betreiben, wobei die analoge Ausgangsspannung für jede Digital-Analog-Umwandlung dadurch einige Male zu dem Ausgang des Wandlers geschaltet wird.
  • Der Wandler nach der vorliegenden Erfindung schaltet das analoge Signal für jede Digital-Analogumwandlung einige Male zu dem Ausgang des Wandlers, und dies hat den Effekt, dass der Pegel der Degradation der Ausgangsspannung, verursacht durch die mit dem Wandler verbundenen Lastkapazität, progressiv reduziert wird. Auf diese Weise ist es möglich, auf den herkömmlichen Pufferverstärker an dem Ausgang des Wandlers zu verzichten.
  • Der Wandler kann ein Kondensatornetzwerk aufweisen, wobei Ladungen, die in dem Kondensatornetzwerk gespeichert sind, ein digitales Eingangssignal darstellen. Die analoge Ausgangsspannung des Wandlers kann dann aus der Verteilung von Ladungen herrühren, die in den Kondensatoren gespeichert sind zum Erzeugen einer Ausgangsspannung an dem Kondensatornetzwerk. Die vorliegende Erfindung ist auf diese Weise auf Ladungs-Neuverteilungswandler anwendbar.
  • In einem Ladungs-Neuverteilungswandlertyp umfasst der digitale Eingang eine Anzahl paralleler Eingangsbits, und das Kondensatornetzwerk umfasst ein binär gewichtetes Kondensatornetzwerk, wobei Eingangsbits über eine assoziierte Kopplung zu einem Anschluss eines assoziierten Kondensators des Kondensatornetzwerkes schaltet, wobei der andere Anschluss der Kondensatoren zu einer gemeinsamen Leitung miteinander verbunden sind, wobei der Pegel eines Eingangsbits, der die Spannung an dem assoziierten Kondensator und dadurch die darin gespeicherte Ladung bestimmt.
  • Bei einem anderen Ladungs-Neuverteilungswandlertyp umfasst der digitale Eingang eine Anzahl serieller Eingangsbits, und das Kondensatornetzwerk umfasst dann zwei gleichwertige Kondensatoren mit ersten Schaltmitteln, wodurch es ermöglicht wird, dass einer der Kondensatoren abhängig von dem Pegel des eintreffenden Eingangsbits geladen oder entladen wird, und wobei zweite Schaltmittel es ermöglichen, dass die in den zwei Kondensatoren gespeicherten Ladungen gemeinsam benutzt werden. Die vorliegende Erfindung kann auf diesen Wandlertyp angewandt werden, und zwar unter Anwendung einer seriellen Neuverteilungstechnik.
  • Die vorliegende Erfindung kann auch auf andere Wandlertypen angewandt werden, vorausgesetzt, dass die analoge Spannung in einem Kondensator oder in Konden satoren des Wandlers gespeichert ist. Auf jeden Fall vermeidet die vorliegende Erfindung die Notwendigkeit eines Ausgangsverstärkers zum Isolieren der Wandlerkondensatoren von der Last, was sonst erforderlich wäre, damit vermieden wird, dass die Last die Genauigkeit der Umwandlung beeinträchtigt.
  • Die vorliegende Erfindung schafft ebenfalls eine Flüssigkristall-Wiedergabeanordnung mit einer Anordnung von Flüssigkristall-Pixeln, die von einer Reihentreiberschaltung und einer Spaltenadressierschaltung adressiert werden, wobei die Spaltenadressierschaltung eine Anzahl Digital-Analogwandler nach der vorliegenden Erfindung aufweist.
  • Außerdem schafft die vorliegende Erfindung ein Verfahren zum Betreiben eines Digital-Analogwandlers, wobei der Wandler wenigstens einen Kondensator aufweist zum Speichern einer analogen Ausgangsspannung, herrührend aus der Digital-Analogumsetzung, wobei der Wandler weiterhin eine Ausgangsschaltanordnung aufweist, die den wenigstens einen Kondensator mit einem Ausgang des Wandlers koppelt, wobei das Verfahren weiterhin die nachfolgenden Verfahrensschritte umfasst:
    • (i) das Erzeugen einer analogen Spannung an dem wenigstens einen Kondensator, und zwar abhängig von dem digitalen Eingangssignal und das Zuführen der analogen Spannung zu dem Ausgang des Wandlers, und zwar unter Verwendung der Ausgangsschaltanordnung;
    • (ii) das Isolieren des Ausgangs des Wandlers gegenüber dem wenigstens einen Kondensator unter Verwendung der Ausgangsschaltanordnung; und
    • (iii) das wenigstens einmal Wiederholen der Verfahrensschritte (i) und (ii) für jede Digital-Analog-Umwandlung.
  • Ausführungsbeispiele der Erfindung sind in der Zeichnung dargestellt und werden im vorliegenden Fall näher beschrieben. Es zeigen:
  • 1 eine Darstellung des Digital-Analogwandlers nach der vorliegenden Erfindung, wobei ein binär gewichtetes Kondensatornetzwerk verwendet wird,
  • 2 einen Digital-Analogwandler basierend auf serieller Ladungsneuverteilung,
  • 3 eine Wiedergabeanordnung, adressiert durch Verwendung von Digital-Analogwandlern nach der vorliegenden Erfindung.
  • 1 zeigt einen Digital-Analogwandler 10 mit einem binär gewichteten Kondensatornetzwerk 20, einem Netzwerk 30 aus koppelnden Schaltanordnungen 32 und einer Ausgangsschaltanordnung 40.
  • Der Wandler 10 empfängt eine Anzahl digitaler Eingänge 12 in paralleler Form von einer Datenvorbereitungsschaltung 14, die an sich einen seriellen Dateneingang 16 aufweisen kann, wie in 1 dargestellt. In einem möglichen Anwendungsbereich des Wandlers nach der vorliegenden Erfindung bilden die Datenvorbereitungsschaltung 14 und der Digital-Analogwandler 10 zusammen einen Spaltentreiber für eine Flüssigkristall-Wiedergabeanordnung.
  • Die Dateneingänge 12 werden einem Signalspeicher 16 zugeführt, der durch eine Steuerleitung 17 getriggert wird, zu einem bestimmten Zeitpunkt Daten von den Eingängen 12 zu akzeptieren. Die Eingänge 12 können einen Bus bilden, der einer Anzahl Digital-Analogwandlern Daten liefert, und die Steuerleitung 17 kann mit einem Taktsignal verbunden sein. Der Speicher liefert Ausgangssignal, die geeignet sind für den restlichen Teil der Wandlerschaltung. Diese Ausgänge werden danach dem Netzwerk 30 der koppelnden Schaltanordnungen 32 zugeführt. In dem in 1 dargestellten Beispiel ist ein acht-Bit Digital-Analogwandler dargestellt, aber nur die sechs am wenigsten signifikanten Bits des digitalen Signals werden dem Schaltnetzwerk 30 zugeführt. Die zwei signifikantesten Bits 12a, 12b werden einer Spannungsskalierungsschaltung 34 zugeführt. Die Spannungsskalierungsschaltung 34 ermöglicht es, dass die Digital-Analogumsetzung nicht linear durchgeführt wird, was Vorteile haben kann beispielsweise für die Adressierung von Flüssigkristall-Wiedergabepixeln.
  • Die Spannungsskalierungsschaltung 34 empfängt fünf Spannungseingänge V1 bis V5 und ein Paar dieser Spannungspegel Vh, V1 wird dem Schaltnetzwerk 30 zugeführt, und zwar abhängig von den digitalen Pegeln der zwei signifikantesten Bits 12a, 12b des digitalen Eingangssignals. Jede Schaltanordnung 32 koppelt einen betreffenden Ausgang des Schaltnetzwerkes 30 mit der einen oder der anderen der Spannungsleitungen Vh, V1, die von der Spannungsskalierungsschaltung 34 geliefert werden.
  • Wie in 1 dargestellt, umfasst jede Schaltanordnung 32 ein Paar reihengeschalteter Schalter 33a, 33b, die zwischen den zwei Spannungsleitungen Vh, V1 vorgesehen sind, wobei der Ausgang der Schaltanordnung 32 mit dem Verbindungspunkt der zwei Schalter 33a, 33b verbunden ist. Die Wirkungsweise der zwei Schalter 33a, 33b ist kom plementär, so dass der Ausgang mit der einen oder der anderen der Spannungsleitungen Vh, V1 verbunden ist. Jeder Ausgang von dem Schaltnetzwerk 30 wird über einen betreffenden Ladeschalter 36 einem ersten Anschluss eines assoziierten Kondensators C, 2C, 4C, SC, 16C, 32C des binären gewichteten Kondensatornetzwerkes 20 zugeführt. Der zweite Anschluss jedes Kondensators ist nach Erde verbunden. Der erste Anschluss jedes Kondensators ist ebenfalls über einen assoziierten Ausgangsschalter 42 mit dem Ausgang 45 des Wandlers 10 verbunden. Die Ausgangsschalter 42 und die Ladeschalter 36 werden simultan betrieben und auf komplementäre Weise. Der Ausgang 50 des Wandlers 109 ist mit der Last verbunden, die in 1 als Kondensator Cc dargestellt ist, der die Spaltenkapazität der Flüssigkristall-Wiedergabeanordnung darstellt.
  • Die Zeitgebung von Signalen, die dem Ausgang 50 des Wandlers 10 geliefert werden ist abhängig von der Wirkung der Ausgangsschalter 42, was von einer Steuerleitung 44 gesteuert wird. In der Praxis stellt die Steuerleitung ein Taktsignal dar, das zu der Zeitgebung der Reihenadressierschaltung der Flüssigkristall-Wiedergabeanordnung sowie zu der Steuerleitung 17 des Speichers 16 synchronisiert ist.
  • Die Wirkung der in 1 dargestellten Schaltungsanordnung wird nachstehend näher beschrieben. Die in den Speicher eingegebenen Daten werden über den Speicher 16 in das Netzwerk 30 der koppelnden Schaltanordnungen 32 und der Spannungsskalierungsschaltung 34 eingespeist. Jede digitale Datenleitung wird einer assoziierten Schaltanordnung 32 als das schaltende Steuersignal für die zwei komplementäre Schalter 33a, 33b zugeführt. Wenn beispielsweise der digitale Eingang zu einer Schaltanordnung 32 logisch hoch ist, dann ist der eine Schalter, beispielsweise 33b geschlossen sein und der andere Schalter 33a wird offen sein. Dadurch wird die Spannung an der Leitung Vh als Ausgang der Schaltanordnung 32 geliefert. Wenn dagegen der Eingang zu einer Schaltanordnung 32 niedrig ist, wird der Schalter 32a geschlossen sein und folglich wird die Spannung an der Leitung V1 als Ausgang der Schaltanordnung 32 geliefert. Auf diese Weise überträgt jede Schaltanordnung 32 die Spannung von der einen oder der anderen der beiden Steuerleitungen Vh, V1 zu dem Ausgang. Wie oben beschrieben, sind die Spannungen an den zwei Steuerleitungen abhängig von den zwei signifikantesten Bits, die von dem Speicher 16 geliefert werden. Als Beispiel: V1 = 0V, V2 = SV, V3 = 9V, V4 = 12,5 V und V6 = 15V. Die Spannungsskalierschaltung 34 liefert dann an den Leitungen Vh und V1 die nachfolgenden möglichen Kombinationen: 0V und SV, SV und 9V, 9V und 12,5 V, 12,5 V und 15V.
  • Während einer Kondensatorladestufe sind die Ladeschalter 36 je geschlossen, so dass die Ausgangsspannungen von dem Netzwerk 39 der Schaltanordnungen je einem betreffenden Kondensator C, 2C, 4C, 8C, 16C, 32C des binären gewichteten Kondensatornetzwerk 20 zugeführt werden. Jeder Kondensator wird dadurch auf ein Potential entsprechend der einen oder der anderen der Spannungen Vh, V1 der Steuerleitungen aufgeladen. Wenn diese Aufladung einmal stattgefunden hat, ist die gesamte in dem Kondensatornetzwerk 20 gespeicherte Ladung repräsentativ für das digitale Eingangssignal. Die Kopplungsschalter 36 werden dann durch die Steuerleitung 42 geöffnet und die Ausgangsschalter 40 werden geschlossen. Auf diese Weise werden alle Kondensatoren parallel verbunbden und es findet Ladungsneuverteilung statt, so dass eine gemeinsame Spannung an dem Kondensatornetzwerk definiert wird. Diese gemeinsame Spannung wird aus der gesamten Ladung ermittelt, die innerhalb des Netzwerkes 20 von Kondensatoren gespeichert ist und dadurch das digitale Eingangssignal darstellt.
  • Sollte es überhaupt keine Ladung geben, die mit dem Ausgang 50 des Wandlers 10 verbunden ist, so würde die resultierende Spannung an dem Kondensatornetzwerk eine direkte Repräsentation des digitalen Eingangssignals schaffen. Dieses analoge Signal wird auf bequeme Weise dem Ausgang des Wandlers zugeführt, und zwar über einen isolierenden Ausgangsverstärker, erforderlich um zu vermeiden, dass die Last die Genauigkeit der Umwandlung beeinträchtigt.
  • Es ist aber erwünscht, die Notwendigkeit eines Ausgangsverstärkers zu vermeiden, damit die Komplexität der Wandlerschaltung 10 reduziert wird. Wenn auf den Ausgangsverstärker verzichtet wird, wird die analoge Ausgangsspannung von der Kapazität der Ausgangslast degradiert, weil zusätzliche Ladungsteilung stattfindet. Wenn der Wandler 10 in einer Spaltentreiberschaltung einer Flüssigkristall-Wiedergabeanordnung verwendet werden soll, umfasst die Ausgangslast eine Spalte von Pixeln der Anordnung. In diesem Fall kann die Kapazität der Last Cc nicht genau gemessen werden, und variiert zwischen Spalten der Anordnung, und zwar durch die Unzulänglichkeiten in der Verarbeitungstechnologie. Folglich kann die Beeinflussung der Kapazität Cc nicht genau ermittelt werden, damit eine zuverlässige Interpretation der Ausgangsspannung ermöglicht wird. Der Einfluss der Ausgangskapazität wird deutlicher, je nachdem der Wert der Ladekapazität Cc größer wird und insbesondere ist die relative Größe der Ladekapazität Cc gegenüber den Kondensatoren in dem binären gewichteten Kondensatornetzwerk 20 kritisch. Eine mögliche Art und Weise, den Einfluss der Ausgangskapazität Cc zu reduzieren ist größere Kondensatoren in dem Netzwerk 20 zu benutzen, aber mit einer daraus folgenden Steigerung der Kosten und der Größe der Wandlerschaltung 10.
  • In dem Wandler 10 nach der vorliegenden Erfindung wird die Steuerleitung 44 für jede Digital-Analogumsetzung einige Male gepulst. Auf diese Weise werden nach der ersten Ladungsneuverteilung innerhalb des Kondensatornetzwerkes wie oben beschrieben, die Ausgangsschalter 42 neu geöffnet und die Ladungsschalter 36 werden wieder geschlossen. Dies hat den Effekt der Isolierung des Ausgangs, wodurch die Ausgangsspannung an dem Ausgang und wodurch die Ladungen der Kondensatoren in dem Netzwerk 20 festgehalten werden, so dass nun wieder jeder Kondensator auf die Spannung der einen oder der anderen Steuerleitung Vh, V1 geladen wird. Nachdem eine ausreichende Zeit zum Laden oder Entladen der Kondensatoren in dem binären gewichteten Kondensatornetzwerk 20 vergangen ist, wird die Steuerleitung 44 wieder gepulst zum Schließen der Ausgangsschalter 42 und zum neuen Öffnen der Ladungsschalter 36. Auf diese Weise findet Ladungsteilung wieder zwischen den Kondensatoren in dem Netzwerk 20 und der Ausgangskapazität Cc statt und durch die bereits in der Ausgangskapazität Cc gespeicherte Ladung wird der Fehler in der analogen Ausgangsspannung reduziert. Dieser Vorgang wird eine bestimmte Anzahl Male wiederholt und der Fehler in der Ausgangspannung wird reduziert, je nachdem die Ausgangsspannung wiederholt dem richtigen Pegel nähert.
  • Die Anzahl Zyklen des Wandlers 10, erforderlich für jede Digital-Analogumwandlung bestimmt die Frequenz des Steuersignals an der Steuerleitung. Die erforderliche Anzahl Zyklen wird entsprechend der erforderlichen Genauigkeit des Ausgangsspannungspegels bestimmt. Die Anzahl erforderlicher Zyklen wird auch abhängig sein von dem relativen Wert der maximalen Kapazität der Last Cc und von den Werten der Kondensatoren in dem binären gewichteten Netzwerk 20. Der erforderliche Fehler in der Ausgangsspannung wird normalerweise kleiner sein als die Hälfte der Spannung entsprechend dem am wenigsten signifikanten Bit des digitalen Signals.
  • In dem Wandler nach der vorliegenden Erfindung können die Schalter als MOS-Transistoren ausgebildet sein und sie können je beispielsweise einen PMOS- und einen NMOS-Transistor enthalten, die parallel geschaltet sind und komplementäre Gate-Steuersignale aufweisen. Die vorliegende Erfindung kann als Modifikation auf bestehende Entwürfe von Digital-Analogwandlern angewandt werden, indem eine zusätzliche Aus gangsschaltanordnung eingeführt wird. Dies ermöglicht es dann, die Größe der in den vorhergehenden Schaltungsentwürfen verwendeten Kondensatoren um einen Faktor zu reduzieren, der von der Anzahl Zyklen abhängig ist, die für jede Digital-Analogumwandlung eingeführt wurden.
  • In dem oben beschriebenen Beispiel werden die in den selektierten Kondensatoren des gewichteten Netzwerkes gespeicherten Ladungen zwischen allen Kondensatoren des Netzwerkes geteilt zum Erhalten der analogen Ausgangsspannung. In einer anderen Anordnung des binären gewichteten Kondensatornetzwerkes ist aber ein zusätzlicher Ausgangskondensator vorgesehen, der zunächst auf einen vorbestimmten Pegel aufgeladen wird. Die Ladung an dem Ausgangskondensator wird dann durch Ladungsteilung mit nur selektierten Kondensatoren des gewichteten Netzwerkes reduziert, und zwar zum Erhalten der analogen Spannung. Die Ausgangsspannung kann wieder über eine Ausgangsschaltanordnung dem Ausgang des Wandlers zugeführt werden um entsprechend der vorliegenden Erfindung zu funktionieren.
  • 2 zeigt einem Digital-Analogwandler 10 nach der vorliegenden Erfindung und basierend auf serieller Ladungsneuverteilung. Eine serieller Eingang 16 wird einem Speicher 60 zugeführt, der wieder durch eine Steuerleitung 61 getriggert wird zum Empfangen von Daten von einem Datenbus, der die seriellen Daten dem Eingang 16 zuführt. Der Speicher liefert einen Ausgang mit geeigneten Signaleigenschaften für den restlichen Teil der Wandlerschaltung. Das gespeicherte Signal wird einem Speicher 62 zugeführt, und zwar aus nachher zu erläuternden Gründen. Der Ausgang 63 des Speichers 62 wird einem Kopplungsschalter 64 zugeführt, der zwei mögliche Ausgangsspannungspegel schafft, und zwar abhängig von dem digitalen Wert des Signals 63. In dem dargestellten Beispiel kann der Ausgang des Schalters 64 die Speisespannung Vs oder Erde sein. Das Kondensatornetzwerk 66 umfasst zwei parallele Kondensatoren C1, C2, die durch einen Schalter S2 miteinander verbunden sind. Der Eingang zu dem ersten Kondensator C1 ist ebenfalls mit Hilfe eines Schalters S1, der mit einem komplementären Signal zu dem Schalter S2 betrieben wird. Ein weiterer Schalter S3 verbindet den zweiten Kondensator C2 mit Erdpotential zum Ermöglichen einer Entladung dieses Kondensators. Der Ausgang des Schaltnetzwerkes 66 wird dem Ausgang 50 des Wandlers 10 zugeführt, und zwar über einen Ausgangsschalter 68. Auch hier wird wieder vorausgesetzt, dass der Ausgang mit einer kapazitiven Last Cc verbunden ist. Die Zeitgebung der Wirkung der Schalter S1, S2, S3 und 68 erfolgt unter der Ansteuerung einer Steuereinheit 70, die auch den Speicher 62 instruieren kann und die seriellen Daten für eine bestimmte Digital-Analogumsetzung zu wiederholen, und zwar unter Verwendung einer Wiederholungssteuerleitung 67.
  • Die Wirkung der in 2 dargestellten Schaltungsanordnung wird nun beschrieben. Während die Eingangsdaten auf herkömmliche Weise in den Digital-Analogwandler eingeführt und in dem Speicher 62 gespeichert werden, können die Daten zu dem restlichen Teil der Schaltungsanordnung der Digital-Analogumsetzung weiter geleitet werden. Die Umwandlung kann stattfinden, während Daten seriell empfangen werden, oder nach dem Empfang des kompletten digitalen Wortes.
  • Wie oben bereits erwähnt, hat der Ausgang des Kopplungsschalters 64 zwei mögliche Spannungspegel, und zwar abhängig von dem Pegel des digitalen Eingangssignals 63. In der Zeit, wo ein Ladungsperiodenschalter S1 geschlossen und der Schalter S2 offen ist, und als Ergebnis davon, ladet sich der Kondensator C1 auf einen der zwei Pegel auf (oder er entlädt sich) auf einen der zwei Pegel VS oder Erde. In einer nachfolgenden Ladungsteilungsmode wird die in dem Kondensator C1 gespeicherte Ladung zwischen den Kondensatoren C1 und C2 aufgeteilt, und zwar durch Schließung des Schalters S2 und durch Öffnung des Schalters S1.
  • Danach wird der Schalter S1 wieder geschlossen und der Schalter S2 wird wieder geöffnet für Zulassung des nächsten Bits des seriellen Dateneingangs. Der Kondensator C1 wird danach wieder entsprechend dem Eingangssignal aufgeladen oder entladen und zwischen den Kondensatoren C1 und C2 findet wieder Ladungsteilung statt. Diese Prozedur wird für alle seriellen Datenbits wiederholt und auf bekannte Weise schafft die resultierende Ladung nach dem schlussendlichen Teilungsvorgang eine analoge Repräsentation des seriellen digitalen Eingangssignals. Nach der vorliegenden Erfindung wird danach diese analoge Ausgangsspannung mit Hilfe des Ausgangsschalters 68 zu dem Ausgang 50 des Wandlers geschaltet und dies führt zu Ladungsteilung zwischen den Kondensatoren C1, C2 und der Ausgangskapazität C2. Auf dieselbe Weise wie die Schaltungsanordnung nach 1 wird danach der Ausgangsschalter 68 geöffnet zum Isolieren des Ausgangs und die Prozedur wird wiederholt. Dies erfordert, dass der Kondensator C2 dadurch entladen wird, dass der Schalter S3 geschlossen und der Speicher 62 durch die Steuerung 70 kommandiert wird, und zwar unter Verwendung einer Wiederholungssteuerleitung 67 zum neuen Übertragen des seriellen Dateneingangs. Auch hier wird wieder die Anzahl Male, dass diese Prozedur wiederholt wird, den Fehler in dem analogen Ausgangsspannungssignal bestimmen und wieder selektiert, und zwar abhängig von den relativen Werten der Ausgangskapazität Cc und der Kondensatoren C1, C2 des Kondensatornetzwerkes 66.
  • Die möglichen Schaltungskonstruktionen für die oben genannten Signalspeicher und die Datenspeicher dürften dem Fachmann klar sein und sind an dieser Stelle nicht detailliert beschrieben worden. Typischerweise umfassen die Signalspeicher bistabile Schaltanordnungen (wie Flip-Flop-Schaltungen). Die Kondensatornetzwerke, in denen Ladungsteilung stattfindet, können auch spezifische Konfigurationen anders als die aus den Figuren haben.
  • Die vorliegende Erfindung kann ebenfalls auf andere Digital-Analogumwandlungsanordnungen angewandt werden, wobei der analoge Ausgang an einem Ausgangskondensator des Wandlers gehalten wird. So kann beispielsweise ein bekannter Digital-Analogwandler, auf den die vorliegende Erfindung angewandt werden kann, ein binäres gewichtetes Netzwerk von Stromquellen enthalten, die je über einen zugehörigen Schalter mit einem geteilten Speicherkondensator gekoppelt ist. Jedes Bit des digitalen Eingangssignals ist mit einem der Schalter assoziiert und die Digital-Analogumwandlung betrifft das Schließen selektierter Schalter während einer festen Zeitperiode, so dass die Stromquellen entweder eine bekannte Menge an Ladung dem Speicherkondensator zuführen oder von dem Speicherkondensator isoliert werden. Die resultierende in dem Kondensator gespeicherte Ladung ist danach repräsentativ für den digitalen Eingang.
  • Die vorliegende Erfindung hat auf diese Weise eine allgemeine Anwendbarkeit auf einen breiten Bereich bekannter Digital-Analogwandler, und es dürfte dem Fachmann einleuchten, dass die vorliegende Erfindung auch auf bestehende Anordnung angewandt werden kann.
  • 3 zeigt eine Flüssigkristall-Wiedergabeanordnung, die unter Verwendung einer Spaltenadressierschaltung mit Digital-Analogwandlern nach der vorliegenden Erfindung adressiert werden kann. Die Flüssigkristall-Wiedergabeanordnung umfasst eine Wiedergabeanordnung mit einer Reihen- und Spaltenanordnung aus Flüssigkristall-Elementen 80, die ein Wiedergabegebiet 82 definieren. Die Bildelemente 80 umfassen kapazitive Wiedergabeelemente mit in einem Abstand voneinander liegenden Elektroden, die auf einander gegenüberliegenden Flächen zweier in einem Abstand voneinander liegenden Glassubstraten mit TN-Flüssigkristallmaterial zwischen denselben vorgesehen sind.
  • Die Bildelemente 80 der Anordnung werden über Sätze von Reihen- und Spaltenadressleitern 84 und 86 adressiert, wobei jedes Bildelement neben einem betreffenden Schnittpunkt der Reihen- und Spaltenleiter liegt. Jede Reihe von Bildelementen ist mit einem betreffenden Reihenleiter 84 verbunden und alle Bildelemente in derselben Spalte sind mit einem betreffenden Spaltenleiter 86 verbunden.
  • Die Anordnung wird von peripheren Treibermitteln mit einer Reihentreiberschaltung 90, welche die Reihen von Bildelementen abtastet und jedem Reihenleiter nacheinander einen Selektionsimpuls zuführt, betrieben. Die Reihentreiberschaltung 90 wird von Zeitgebersignalen gesteuert, die über einen Bus 92 von einer Zeitgeber- und Steuerschaltung 94 geliefert werden, dem ein digitales Videosignal von einer Videosignalverarbeitungsschaltung 96 geliefert wird.
  • Die periphere Schaltungsanordnung umfasst weiterhin eine Spaltentreiberschaltung 98, der das Videoinformationssignal von der Schaltungsanordnung 94 über einen Bus 100 geliefert wird. Die Spaltentreiberschaltung arbeitet zum parallelen Zuführen analoger Signale für jede Reihe von Wiedergabepixeln nacheinander zu dem Satz von Spaltenleitern. Die Spaltentreiberschaltung 98 kann für jede Spalte einen Digital-Analogwandler, wie oben beschrieben, enthalten. Die Daten werden in serieller Form über den Bus 100 geliefert und die Speicher 16 oder 60 jedes Digital-Analogwandlers werden an sich betrieben zum Speichern des richtigen Signals von dem Bus 100 aus. Wenn die Datensignale für jede Spalte in Speichern der Digital-Analogwandler gespeichert worden sind, werden die Schaltvorgänge für die Digital-Analogumsetzung gleichzeitig durchgeführt.
  • Die Spaltentreiberschaltung kann außerdem einen analogen Multiplexer enthalten, so dass die seriellen digitalen Daten von dem Bus 100 durch eine kleine Anzahl Digital-Analogwandler nach der vorliegenden Erfindung in analoge Form umgewandelt werden. Der Multiplexer speichert die analogen Signale und wird danach derart gesteuert, dass er die geeigneten analogen Signale den Spaltenleitern zuführt. Diese Anordnung würde herkömmlicherweise einen Pufferverstärker erfordern zum Übertragen des analogen Ausgangs des Digital-Analogwandlers in die Multiplexerschaltung, aber die Verwendung von Digital-Analogwandlern nach der vorliegenden Erfindung vermeidet die Notwendigkeit solcher Verstärker.
  • Der Datenbus 100 kann drei serielle Datenströme aufweisen zum Transportieren roter, grüner und blauer Videodaten, und in diesem Fall können die Daten von den drei Datenströmen gleichzeitig in Gruppen von drei Digital-Analogwandlern gespeichert werden. Die Adressierungstechniken für die Flüssigkristall-Wiedergabeanordnung sind dem Fachmann durchaus bekannt und werden an dieser Stelle nicht detailliert beschrieben.
  • Text in der Zeichnung
  • 1
    • Spannungsskalierung
    • Datenvorbereitung
    • Speicher
  • 2
    • Speicher
    • Steuerung

Claims (8)

  1. Digital-Analogwandler (10) mit wenigstens einem Kondensator (C2, C, 2C, 4C, ...) zur Speicherung einer analogen Ausgangsspannung, herrührend aus der Digital-Analog-Umwandlung, wobei der Wandler weiterhin eine Ausgangsschaltanordnung (42, 68) umfasst, die den wenigstens einen Kondensator mit einem Ausgang (50) des Wandlers koppelt, dadurch gekennzeichnet, dass Mittel vorgesehen sind um die Ausgangsschaltanordnung für jede Digital-Analog-Umwandlung einige Male (70) zu betreiben, wobei die analoge Ausgangsspannung für jede Digital-Analog-Umwandlung dadurch einige Male zu dem Ausgang des Wandlers geschaltet wird.
  2. Digital-Analogwandler nach Anspruch 1 mit einem Kondensatornetzwerk, wobei Ladungen, die in dem Kondensatornetzwerk gespeichert sind, ein digitales Eingangssignal darstellen, wobei eine analoge Ausgangssparmung des Wandlers aus der Verteilung von Ladungen, die in den Kondensatoren gespeichert sind, herrührt zum Erzeugen einer Ausgangsspannung an dem Kondensatornetzwerk.
  3. Digital-Analogwandler nach Anspruch 2, wobei der digitale Eingang eine Anzahl paralleler Eingangsbits umfasst und das Kondensatornetzwerk ein binär gewichtetes Kondensatornetzwerk umfasst, wobei Eingangsbits über einen zugehörigen Koppelschalter einem Terminal eines zugehörigen Kondensators des Kondensatornetzwerkes zugeführt wird, wobei die anderen Terminals der Kondensatoren zusammen mit einer gemeinsamen Leitung verbunden sind, wobei der Pegel eines Eingangs die Spannung an dem zugehörigen Kondensator und dadurch die daran gespeicherte Ladung bestimmt.
  4. Digital-Analogwandler nach Anspruch 3, wobei der Koppelschalter ein Schalterpaar umfasst, das dadurch betrieben wird, dass komplementäre Befehlssignale verwendet werden, wobei der eine Schalter den Ausgang mit einer ersten Spannungsleitung koppelt und der andere Schalter den Ausgang mit einer zweiten Spannungsleitung koppelt.
  5. Digital-Analogwandler nach Anspruch 4, wobei wenigstens eines der Eingangsbits einer Spannungsskalierungsschaltung zugeführt wird, welche die Spannungen an der ersten und der zweiten Spannungsleitung bestimmt, wobei der restliche Teil der Eingangsbits dem Kondensatornetzwerk zugeführt wird.
  6. Digital-Analogwandler nach Anspruch 2, wobei der digitale Eingang eine Anzahl serielle Eingangsbits enthält und das Kondensatornetzwerk zwei gleichwertige Kondensatoren umfasst, wobei erste Schaltmittel einen der Kondensatoren in den Stand setzt, geladen oder entladen zu werden, und zwar abhängig von dem Pegel des eintreffenden Eingangsbits, und zweite Schaltmittel in den Stand gesetzt werden, die in den zwei Kondensatoren gespeicherten Ladungen gemeinsam zu teilen.
  7. Flüssigkristall-Wiedergabeanordnung mit einer Anordnung von Flüssigkristall-Pixeln, die von einer Reihentreiberschaltung und einer Spaltentreiberschaltung adressiert werden, wobei die Spaltenadressierschaltung eine Anzahl Digital-Analogwandler nach einem der vorstehenden Ansprüche umfasst.
  8. Verfahren zum Betreiben eines Digital-Analogwandlers (10) wobei dieser Wandler wenigstens einen Kondensator (C2, C, 2C, 4C, ...) enthält zur Speicherung einer analogen Ausgangsspannung, herrührend von der Digital-Analog-Umwandlung, wobei der Wandler weiterhin eine Ausgangsschaltanordnung (42, 68) umfasst, die den wenigstens einen Kondensator mit einem Ausgang (50) des Wandlers koppelt, wobei dieses Verfahren die nachfolgenden Verfahrensschritte umfasst: (i) das Erzeugen einer analogen Spannung an dem wenigstens einen Kondensator, und zwar abhängig von dem digitalen Eingangssignal und das Zuführen der analogen Spannung zu dem Ausgang des Wandlers, und zwar unter Verwendung der Ausgangsschaltanordnung; (i) das Isolieren des Ausgangs des Wandlers gegenüber dem wenigstens einen Kondensator unter Verwendung der Ausgangsschaltanordnung; wobei dieses Verfahren gekennzeichnet ist durch: (iii) das wenigstens einmal Wiederholen der Verfahrensschritte (i) und (ii) für jede Digital-Analog-Umwandlung.
DE69816420T 1997-11-25 1998-09-08 Digital zu analogumwandler und verfahren zu dessen bedienung Expired - Lifetime DE69816420T2 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
GBGB9724739.9A GB9724739D0 (en) 1997-11-25 1997-11-25 Digital to analogue converter and method of operating the same
GB9724739 1997-11-25
PCT/IB1998/001391 WO1999027653A1 (en) 1997-11-25 1998-09-08 Digital to analogue converter and method of operating the same

Publications (2)

Publication Number Publication Date
DE69816420D1 DE69816420D1 (de) 2003-08-21
DE69816420T2 true DE69816420T2 (de) 2004-05-19

Family

ID=10822511

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69816420T Expired - Lifetime DE69816420T2 (de) 1997-11-25 1998-09-08 Digital zu analogumwandler und verfahren zu dessen bedienung

Country Status (7)

Country Link
US (1) US6169508B1 (de)
EP (1) EP0954907B1 (de)
JP (1) JP3949733B2 (de)
KR (1) KR100545120B1 (de)
DE (1) DE69816420T2 (de)
GB (1) GB9724739D0 (de)
WO (1) WO1999027653A1 (de)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9917677D0 (en) 1999-07-29 1999-09-29 Koninkl Philips Electronics Nv Active matrix array devices
US6486812B1 (en) * 1999-08-16 2002-11-26 Semiconductor Energy Laboratory Co., Ltd. D/A conversion circuit having n switches, n capacitors and a coupling capacitor
US7170485B2 (en) * 2000-01-28 2007-01-30 Intel Corporation Optical display device having a memory to enhance refresh operations
GB0014074D0 (en) 2000-06-10 2000-08-02 Koninkl Philips Electronics Nv Active matrix array devices
TW527782B (en) * 2002-05-22 2003-04-11 Ind Tech Res Inst Improved capacitor selection method
US6924760B1 (en) * 2004-02-27 2005-08-02 Standard Microsystems Corporation Highly accurate switched capacitor DAC
GB0407010D0 (en) * 2004-03-27 2004-04-28 Koninkl Philips Electronics Nv Digital to analogue converters
JP4676183B2 (ja) * 2004-09-24 2011-04-27 パナソニック株式会社 階調電圧生成装置,液晶駆動装置,液晶表示装置
CN101107780A (zh) * 2005-01-26 2008-01-16 皇家飞利浦电子股份有限公司 数字-模拟转换器***
US7075472B1 (en) * 2005-07-13 2006-07-11 Taiwan Semiconductor Manufacturing Co., Ltd. Averaging analog-to-digital converter with shared capacitor network
JP4155316B2 (ja) * 2006-06-30 2008-09-24 ソニー株式会社 D/a変換回路、液晶駆動回路及び液晶表示装置
US7286071B1 (en) * 2006-08-14 2007-10-23 Ipo Displays Corp System for displaying images
JP4550144B2 (ja) * 2006-12-04 2010-09-22 パナソニック株式会社 A/dコンバータ
TWI341092B (en) * 2007-09-13 2011-04-21 Chimei Innolux Corp System for displaying image
US8059021B2 (en) * 2009-12-18 2011-11-15 Advantest Corporation Digital-analog converting apparatus and test apparatus
US7982520B2 (en) * 2009-12-18 2011-07-19 Advantest Corporation Signal generating apparatus and test apparatus
US8193960B2 (en) * 2010-02-10 2012-06-05 Advantest Corporation Output apparatus and test apparatus
JP5776927B2 (ja) * 2011-03-28 2015-09-09 ソニー株式会社 情報処理装置及び方法、並びにプログラム
JP6421536B2 (ja) * 2014-10-15 2018-11-14 セイコーエプソン株式会社 ドライバー及び電子機器

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4451820A (en) * 1981-08-27 1984-05-29 Gte Automatic Electric Incorporated Charge redistribution integratable D/A convertor
US4468654A (en) * 1981-10-02 1984-08-28 Gte Network Systems Incorporated Charge redistribution a-law PCM decoder
US4584568A (en) * 1984-06-25 1986-04-22 Xerox Corporation Two-step switched-capacitor digital to analog converter
US4667179A (en) * 1985-03-07 1987-05-19 Xerox Corporation Two reference voltage weighted capacitor digital to analog converter
US5332997A (en) 1992-11-04 1994-07-26 Rca Thomson Licensing Corporation Switched capacitor D/A converter
US5781139A (en) * 1996-03-19 1998-07-14 Thomson Multimedia S.A. Switched capacitor digital-to analog converter

Also Published As

Publication number Publication date
JP2001517411A (ja) 2001-10-02
US6169508B1 (en) 2001-01-02
KR100545120B1 (ko) 2006-01-24
WO1999027653A1 (en) 1999-06-03
EP0954907A1 (de) 1999-11-10
JP3949733B2 (ja) 2007-07-25
EP0954907B1 (de) 2003-07-16
KR20000070447A (ko) 2000-11-25
GB9724739D0 (en) 1998-01-21
DE69816420D1 (de) 2003-08-21

Similar Documents

Publication Publication Date Title
DE69816420T2 (de) Digital zu analogumwandler und verfahren zu dessen bedienung
DE69330512T2 (de) DA-Umsetzer mit geschalteten Kapazitäten
DE69319207T2 (de) Anzeigevorrichtungen mit aktiver Matrix
DE69033468T2 (de) Abtast- und Halteschaltung
DE69838319T2 (de) Vorrichtung zur Ansteuerung von Datenleitungen in Matrixanzeigeeinrichtung
DE69815050T2 (de) Nichtlinearer Digital-Analog-Wandler und Anzeige
DE69524145T2 (de) Durch verschiedene stromversorgungen gespeiste integrierte schaltung
DE2810478C2 (de)
DE69315029T2 (de) Anzeigevorrichtungen mit aktiver Matrix und Verfahren zu ihrer Ansteuerung
DE69325666T2 (de) Treiberauswahlschaltung für eine flüssigkristallanzeigeeinheit
DE3643161C2 (de) Verfahren und Vorrichtung zur Offsetspannungs-Korrektur in einem Analog/Digital-Umsetzer
DE3526321C2 (de)
DE10010955B4 (de) Verfahren zum Steuern von Flüssigkristallanzeigevorrichtungen
DE69931214T2 (de) D/A-Wandler und Bildanzeigesteuerungsschaltung mit geschalteten Kapazitäten
DE3902313A1 (de) Analog /digitalwandler
DE3710211C2 (de)
DE3706104A1 (de) Verfahren und schaltungsanordnung zum multiplexen eines digital programmierbaren kapazitiven elements
DE69117855T2 (de) Steuerschaltung für ein Anzeigegerät
DE69511149T2 (de) Verbesserung zur Energiesparung in einer Anzeigevorrichtung mit aktiver Matrix mit Grauwerten
DE69712815T2 (de) Bildsignalsteuerschaltung für Flüssigkristallanzeige mit Mehrfach-Helligkeitsabstufung mit Digital-Analog-Wandler und Steuerverfahren dafür
DE3120669A1 (de) A/d - und d/a - wandler
DE3641556C2 (de)
DE19801263A1 (de) Niederleistung-Gate-Ansteuerschaltung für Dünnfilmtransistor-Flüssigkristallanzeige unter Verwendung einer elektrischen Ladungs-Recyclingtechnik
DE3408550C2 (de)
DE2510542A1 (de) Digitale bildwiedergabevorrichtung mit mehreren bildschirmen

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: CHI MEI OPTOELECTRONICS CORP., TAINAN, TW

8328 Change in the person/name/address of the agent

Representative=s name: FISH & RICHARDSON P.C., 80807 MUENCHEN