DE3321450C2 - Timer-controlled system with several audio components - Google Patents
Timer-controlled system with several audio componentsInfo
- Publication number
- DE3321450C2 DE3321450C2 DE19833321450 DE3321450A DE3321450C2 DE 3321450 C2 DE3321450 C2 DE 3321450C2 DE 19833321450 DE19833321450 DE 19833321450 DE 3321450 A DE3321450 A DE 3321450A DE 3321450 C2 DE3321450 C2 DE 3321450C2
- Authority
- DE
- Germany
- Prior art keywords
- components
- component
- audio
- timer
- control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B31/00—Arrangements for the associated working of recording or reproducing apparatus with related apparatus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
- H04B1/20—Circuits for coupling gramophone pick-up, recorder output, or microphone to receiver
- H04B1/205—Circuits for coupling gramophone pick-up, recorder output, or microphone to receiver with control bus for exchanging commands between units
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Multimedia (AREA)
- Electronic Switches (AREA)
- Signal Processing Not Specific To The Method Of Recording And Reproducing (AREA)
Abstract
Ein System aus mehreren Audiokomponenten weist eine Zeitgeber-Steuereinrichtung auf, um die Ein-/Ausschaltung jeder Komponente zu steuern. Die Komponenten sind in einer bestimmten Prioritäts-Reihenfolge angeordnet. Die Steuerschaltungen in jeder Komponente sind in einer Kaskaden-Anordnung entsprechend der Prioritäts-Reihenfolge miteinander verbunden. Wenn eine der Komponenten eingeschaltet wird, erzeugt die zugehörige Steuerschaltung ein Signal, welches den Betrieb der Komponenten mit niedrigerer Priorität sperrt. Ein Zeitgeber, der sich in einer der Steuerschaltungen befindet, kann entweder die Steuerschaltungen aller Komponenten des Systems oder nur die Steuerschaltung der Komponente mit höchster Priorität zurücksetzen.A multiple audio component system includes a timer controller to control the on / off switching of each component. The components are arranged in a specific order of priority. The control circuits in each component are connected in a cascade arrangement according to the order of priority. When one of the components is switched on, the associated control circuit generates a signal which blocks the operation of the components with lower priority. A timer located in one of the control circuits can either reset the control circuits of all components of the system or only the control circuit of the component with the highest priority.
Description
geführt. Dieses Signal auf der Leitung C dient dazu, alle Komponenten in dem System abzuschalten, so daß die Bedienungsperson selektiv eine beliebige Komponente einschalten kann.guided. This signal on line C is used to turn off all components in the system so that the Operator can selectively turn on any component.
Das System nach Fig. 1 soll im Detail inter Bezugnähme auf F i g. 2 erörtert werden, die ein detailliertes Schaltdiagramm der Steuerschaltungen und der zugehörigen Bereiche des Systems nach Fig. 1 zeigt. In Fig. 1 werden die gleichen Bezugszeichen dazu verwendet, um die Fig. 1 entsprechenden Komponenten zu identifzieren Weiterhin soll angenommen werden, daß es sich bei der Komponente 1, die bei diesem System die höchste Priorität hat, um ein tape deck, also um ein Magnetband-Kassettengerät, handelt. Dieses Magnetband-Kassettengerät enthält einen Motor M für den Transport des Magnetbandes, einen Magnetkopf H, eine Verstärkerschaltung OP, und zugehörige Bauteile.The system of FIG. 1 should be understood in detail with reference to FIG. 2 which shows a detailed circuit diagram of the control circuits and associated portions of the system of FIG. The same reference numerals are used in FIG. 1 to identify the components corresponding to FIG. 1. Furthermore, it should be assumed that component 1, which has the highest priority in this system, is a tape deck Magnetic tape cassette player. This magnetic tape cassette device includes a motor M for transporting the magnetic tape, a magnetic head H, an amplifier circuit OP, and related components.
Nimmt man an, daß alle Steuerschaltungen aller Komponenten zurückgesetzt worden sind, so übermittelt eine Differential- bzw. Differenzschaltung, c!'e aus einem Widerstand R1, Dioden D, und D1 sowie einem Kondensator Ci besteht, einen Impuls über eine Diode D3 zu der Basis des Transistors Q,, wenn ein Schalter Si für die Energiezuführung betätigt wird. Dadurch wird der Transistor öi eingeschaltet, bzw. leitend, so daß die Spule bzw. Wicklung Li eines Relais betätigt wird. Der Kontakt des Relais wird von der normalerweise geschlossenen Stellung zu der normalerweise geöffneten Stellung umgeschaltet. Die normalerweise geschlossene Stellung ist in Fig. 2 durch die Bezugszeichen NC (= normally closed) bzw. NO (= normally opened) gekennzeichnet. Die zugeführte Speisespannung Vcc wird dann an den Motor M, den Verstärker OP, sowie über die Widerstände R2 und Rt an die Basis des Transistors Q, angelegt. Damit hält der Transistor Q, den eingeschalteten Zustand des Relais. Das Ausgangssignal von dem Verstärker OPi kann dann durch die Diode D% an die Ausgangssignalleitung B weitergegeben werden.Assuming that all control circuits of all components have been reset, a differential circuit, c! 'E consisting of a resistor R 1 , diodes D, and D 1 and a capacitor Ci, transmits a pulse via a diode D. 3 to the base of the transistor Q ,, when a switch Si is operated for the supply of power. As a result, the transistor Öi is switched on, or conductive, so that the coil or winding Li of a relay is actuated. The contact of the relay is switched from the normally closed position to the normally open position. The normally closed position is identified in FIG. 2 by the reference symbols NC (= normally closed) or NO (= normally opened). The supplied supply voltage V cc is then applied to the motor M, the amplifier OP, and to the base of the transistor Q via the resistors R 2 and Rt . The transistor Q thus keeps the relay switched on. The output signal from the amplifier OPi can then be passed on to the output signal line B through the diode D% .
Wenn andererseits der Netzschalter Si in ausgeschaltetem Zustand bleiot, bleibt auch das Relais ausgeschaltet, so daß der Kontakt des Relais die Speisespannung Vcc über den normalerweise geschlossenen Kontakt auf die Leitung A, gibt.If, on the other hand, the mains switch Si remains in the switched-off state, the relay also remains switched off, so that the contact of the relay supplies the supply voltage V cc to the line A via the normally closed contact.
Die Steuerschaltung der zweiten Komponente 2 enthält ein Flip-Flop FFx, dessen Trigger-Eingang T über einen Steuer- bzw. Sperrschalter S10 mit der Leitung A, verbunden ist, die der Komponente 2 nur in dem Fall Energie, also Strom, zuführt, daß die erste Komponente 1 nicht eingeschaltet wird. Der Rücksetzeingp.ng R des Flip-Flops FF, 1st ebenfalls mit der Leitung A x verbunden. Ein _Eingang eines UND-Gliedes Gi ist an den Ausgang Q des Flip-Flops FF, und sein zweiter Eingang an die Leitung A, angeschlossen. Der Ausgang Q des Flip-Flops FFx ist mit der Basis eines Transistors Qi0 verbunden, dessen Kollektor das Signal auf der Leitung A1 empfängt und dessen Emitter so geschaltet Ist, daß er einem Verstärker OP2 Energie zuführt. Der Ausgang des Verstärkers OP2 ist über eine Diode Ao mit der Ausgangssignalleitung B verbunden.The control circuit of the second component 2 contains a flip-flop FF x , the trigger input T of which is connected via a control or blocking switch S 10 to the line A, which supplies the component 2 with energy, i.e. current, only in this case that the first component 1 is not switched on. The reset input R of the flip-flop FF is also connected to the line A x . One input of an AND gate Gi is connected to the output Q of the flip-flop FF, and its second input is connected to line A. The output Q of the flip-flop FF x is connected to the base of a transistor Qi 0 , the collector of which receives the signal on the line A 1 and the emitter of which is connected so that it supplies energy to an amplifier OP 2. The output of the amplifier OP 2 is connected to the output signal line B via a diode Ao.
Wenn die Komponente 1 eingeschaltet wird, so wird kein Energiezuführungspotential an die Leitung Ax angelegt. Damit bewirkt die Betätigung des Schalters S,o in diesem Zustand nicht die Triggerung des Flip-Flops FF1. Dadurch bleibt das Ausgangssignal vom Ausgang Q des Flip-Flops FFx auf einem niedrigen Pegel, so daß der Transistor O10 im abgeschalteten Zustand gehalten und dem Verstärker OP2 kein Strom zugeführt wird. Das Ausgangssignal des UND-Gliedes G, hat ebenfalls einen, niedrigen Pegel, so daß der Beirieb der Komponenten mit niedrigerer Priorität in dem System gesperrt wird.When component 1 is switched on, no energy supply potential is applied to line A x . Thus, actuation of the switch S, o in this state does not trigger the flip-flop FF 1 . As a result, the output signal from the output Q of the flip-flop FF x remains at a low level, so that the transistor O10 is kept in the switched-off state and no current is supplied to the amplifier OP 2. The output signal of the AND gate G, also has a low level, so that the operation of the components with lower priority in the system is blocked.
Wenn andererseits die Komponente 1 eingeschaltet wird, liegt die Leitung A, auf der Speiseschaltung Vcc In diesem Fall bewirkt die Betätigung des Schalters Si0, daß der Flip-Flop FF, die jeweiligen Zustände ändert, so daß derTiansistor Q,o eingeschaltet wird und dem Verstärker OP2 Strom zuführt. Zu diesem Zeitpunkt liegt an dem Ausgang Q des Flip-Flops FFx ein Signal mit niedrigem Pegel, so daß das Ausgangssignal des UND-Gliedes Gi ebenfalls einen niedrigen Pegel hat. Damit können die Komponenten, die eine niedrigere Priorität als die Komponente 2 haben, nicht in Betrieb gesetzt werden. Wenn weiterhin beide Komponenten 1 und 2 nicht eingeschaltet werden, bewirken die positive Spannung auf der Leitung A, und das hohe Ausgangssignal von dem Ausgang Q des Flip-Flops FFx, daß das Ausgangssignal des UND-Gliedes G, einen hohen Pegel hat. Damit kann eine ausgewählte Komponente mit niedrigerer Priorität eingeschaltet werden.On the other hand, when the component 1 is switched on, the line A, is on the supply circuit V cc. In this case, actuation of the switch Si0 causes the flip-flop FF, to change the respective states, so that the tiansistor Q, o is switched on and dem Amplifier OP 2 supplies power. At this point in time, a signal with a low level is present at the output Q of the flip-flop FF x , so that the output signal of the AND gate Gi also has a low level. This means that the components that have a lower priority than component 2 cannot be put into operation. If, furthermore, both components 1 and 2 are not switched on, the positive voltage on line A and the high output signal from output Q of flip-flop FF x cause the output signal of AND gate G to have a high level. This enables a selected component with a lower priority to be switched on.
Die Steuerschaltung der Komponente m, die den Zeitgeber T enthält, weist einen Flip-Flop FF2 auf, dessen Triggereingang T über einen Steuerschalter S2o mit der Steuerleitung Am_, verbunden ist. Wenn sich der Ausgang Q des Flip-Flops FF2 auf einem hohen Pegel befindet, schließt er den Kontakt S2i. Der Kontakt S23 wird geschlossen, wenn das Signal auf der Leitung A1n^ aktiviert wird. Alle Kontakte S2), S22 und S23 werden geöffnet, wenn der Zeitgeber T abläuft und einen Schalter S24 schließt, wodurch an die Leitung C ein positives Signal angelegt wird. Die oberen Kontakte der Schalter S2i und S22 werden an die Basis des Transistors Q2<, angelegt, dessen Kollektor mit der Speisespannung Vcc verbunden und dessen Emitter so geschaltet ist, daß er einem Verstärker OP3 Strom zuführt. Wie bei den oben beschriebenen Fällen wird das Ausgangssignal des Verstärkers OP3 über eine Diode D20 der Ausgangssignalleitung B zugeführt. Das Signal an den oberen Kontakten der Schalter S2i und S22 wird über einen Inverter I, an einen Eingang eines UND-Gliedes G2 angelegt. Das andere Eingangssignal für das UND-Glied G2 wird durch die Leitung A1n^ zugeführt. Das Ausgangssignal des UND-Gliedes G2 ist das Steuersignal A,„, M, the control circuit of the component that includes the timer T, has a flip-flop FF 2, the trigger input T o is connected via a control switch S 2 to the control line A m _. When the output Q of the flip-flop FF 2 is at a high level, it closes the contact S 2 i. Contact S 23 is closed when the signal on line A 1n ^ is activated. All contacts S 2) , S 22 and S 23 are opened when the timer T expires and a switch S 24 closes, whereby a positive signal is applied to the line C. The upper contacts of the switches S 2 i and S 22 are applied to the base of the transistor Q 2 <, whose collector is connected to the supply voltage V cc and whose emitter is connected so that it supplies an amplifier OP 3 with current. As in the cases described above, the output signal of the amplifier OP3 is supplied through a diode D 20, the output signal line B. The signal at the upper contacts of switches S 2 i and S 22 is applied to an input of an AND element G 2 via an inverter I. The other input signal for the AND gate G 2 is fed through the line A 1n ^. The output signal of the AND gate G 2 is the control signal A, ",
Wenn keine der Komponenten höherer Priorität bzw. Ordnung eingeschaltet wird, befindet sich die Leitung Am_x auf einem hohen Pegel. Wenn in diesem Fall der Schalter S20 geschlossen wird, ändert der Flip-Flop FF2 seinen Zustand, so daß an seinem Ausgang Q ein Signal mit hohem Pegel erscheint und der Schalter S2) geschlossen wird; dadurch wird dem Verstärker OP3 über den Transistor O20 Energie zugeführt.If no higher priority of the components or order is turned on, the line A m x _ is at a high level. If the switch S 20 is closed in this case, the flip-flop FF 2 changes its state, so that a signal with a high level appears at its output Q and the switch S 2) is closed; as a result, the amplifier OP 3 is supplied with energy via the transistor O 20.
Ein Signal mit niedrigem Pegel wird dann von dem Ausgang des Inverters Ix an das UND-Glied G2 angelegt, wodurch das Steuersignal An, auf einen niedrigen Pegel gebracht wird.A signal with a low level is then applied from the output of the inverter I x to the AND gate G 2 , whereby the control signal A n is brought to a low level.
Wenn die Komponente m nicht eingeschaltet wird, wird ein Signal mit hohem Pegel durch den Inverter I, an das UND-Glied G2 angelegt, wodurch das Steuersignal A,„ auf einen hohen Pegel gebracht wird.When the component m is not turned on, a high level signal is applied through the inverter I, to the AND gate G 2 , whereby the control signal A, "is brought to a high level.
Wenn der Schalter S24 durch den Zeitgeber Γ geschlossen wird, werden alle Steuerschaltungen aller Komponenten 1 bis m+1 zurückgesetzt. Bei der Komponente 1 erfolgt dies dadurch, daß an die Basis eines Transistors Q2 über eine Differenzier- bzw. Differentiator-Schaltung, die aus Widerständen R$, Rbs einem Kondensator C2 und einer Diode D7 besteht, ein Impuls angelegt wird. Dadurch wird die Basis-Treiberspannung für den Transistor Q2 unterbrochen, der Stromfluß durch die WindungIf the switch S 24 is closed by the timer Γ, all control circuits of all components 1 to m + 1 are reset. In the case of component 1, this takes place in that a pulse is applied to the base of a transistor Q 2 via a differentiator circuit, which consists of resistors R $, R bs, a capacitor C 2 and a diode D 7. This interrupts the base drive voltage for transistor Q 2 and the flow of current through the winding
Li des Relais gesperrt und der Relaiskontakt in die normalerweise geschlossene Stellung (NC) gebracht. In der zweiten Komponente 2 wird der Flip-Flop FFt zurückgesetzt. In der Komponente in werden die Schalter 521, Sn und Su geöffnet. Li of the relay blocked and the relay contact brought into the normally closed position (NC) . In the second component 2, the flip-flop FF t is reset. The switches 521, Sn and Su are opened in the component in FIG.
Eine alternative Ausführungsform eines Systems nach der Erfindung ist in Form eines Diagramms in Fig. 3 dargestellt. Bei dieser Ausführungsform wird das Rücksetzleitungssignal C nur an die erste Komponente 1 angelegt. Dadurch kann durch Betätigung des Zeitgebers T nur die erste Komponente 1, der die höchste Priorität zugeordnet worden ist, abgeschaltet werden. Nachdem die Komponente 1 zurückgesetzt worden ist, können, je nach Bedarf, die anderen Komponenten mit niedrigerer Priorität betätigt werden.An alternative embodiment of a system according to the invention is shown in the form of a diagram in FIG. In this embodiment, the reset line signal C is only applied to the first component 1. As a result, by actuating the timer T, only the first component 1, which has been assigned the highest priority, can be switched off. After component 1 has been reset, the other components with lower priority can be operated as required.
Durch das System nach der vorliegenden Erfindung wird es also möglich, jede Komponente, je nach Bedarf, in Betrieb zu setzen, ohne daß den nicht ausgewählten Komponenten Strom zugeführt werden muß. Durch die Zuordnung von Prioritäten zu den verschiedenen Komponenten des Systems läßt sich also die Energie einsparen, die bei den bisher üblichen Systemen vergeudet wurde. Außerdem können bei Bedarf ohne Probleme zusätzliche Komponenten zu dem System hinzugefügt werden, ohne daß aufwendige und kostspielige Änderungen der Verdrahtung erforderlich sind.The system according to the present invention therefore makes it possible to use each component as required put into operation without having to supply power to the unselected components. Through the Assigning priorities to the various components of the system can be used to determine the energy Saving that was wasted with the systems used up to now. It can also be used if necessary without any problems additional components can be added to the system without extensive and costly changes wiring are required.
Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings
3030th
3535
4040
4545
5555
6060
6565
Claims (4)
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP57101678A JPS58219820A (en) | 1982-06-14 | 1982-06-14 | Controlling system of circuit apparatus |
Publications (2)
Publication Number | Publication Date |
---|---|
DE3321450A1 DE3321450A1 (en) | 1984-01-05 |
DE3321450C2 true DE3321450C2 (en) | 1986-06-19 |
Family
ID=14307005
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19833321450 Expired DE3321450C2 (en) | 1982-06-14 | 1983-06-14 | Timer-controlled system with several audio components |
Country Status (4)
Country | Link |
---|---|
JP (1) | JPS58219820A (en) |
DE (1) | DE3321450C2 (en) |
FR (1) | FR2528651B1 (en) |
GB (1) | GB2123251B (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19624761A1 (en) * | 1996-06-21 | 1998-01-02 | Bosch Gmbh Robert | Radio receiver with integrated telephone device |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3013364B2 (en) * | 1989-10-23 | 2000-02-28 | ソニー株式会社 | Karaoke equipment |
US5170381A (en) * | 1989-11-22 | 1992-12-08 | Eldon Taylor | Method for mixing audio subliminal recordings |
JP2002116787A (en) * | 2000-07-10 | 2002-04-19 | Matsushita Electric Ind Co Ltd | Priority deciding device, priority deciding method and priority deciding program |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NL71860C (en) * | 1946-03-27 | 1900-01-01 | ||
JPS5411474Y2 (en) * | 1973-09-19 | 1979-05-23 | ||
SE8005542L (en) * | 1979-08-06 | 1981-02-07 | Clarion Co Ltd | AUTOMATIC POWER SUPPLY SYSTEM |
GB2102242A (en) * | 1981-07-15 | 1983-01-26 | Summa Nova Corp | Automatic audio mixing selector device |
-
1982
- 1982-06-14 JP JP57101678A patent/JPS58219820A/en active Granted
-
1983
- 1983-06-10 GB GB08315943A patent/GB2123251B/en not_active Expired
- 1983-06-14 FR FR8309831A patent/FR2528651B1/en not_active Expired
- 1983-06-14 DE DE19833321450 patent/DE3321450C2/en not_active Expired
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19624761A1 (en) * | 1996-06-21 | 1998-01-02 | Bosch Gmbh Robert | Radio receiver with integrated telephone device |
DE19624761B4 (en) * | 1996-06-21 | 2004-02-05 | Robert Bosch Gmbh | Radio receiver |
Also Published As
Publication number | Publication date |
---|---|
GB2123251A (en) | 1984-01-25 |
FR2528651A1 (en) | 1983-12-16 |
JPS58219820A (en) | 1983-12-21 |
GB8315943D0 (en) | 1983-07-13 |
JPH0378708B2 (en) | 1991-12-16 |
FR2528651B1 (en) | 1986-09-12 |
GB2123251B (en) | 1985-09-25 |
DE3321450A1 (en) | 1984-01-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3505306C2 (en) | ||
DE4321252A1 (en) | Method and circuit arrangement for controlling a contactor | |
DE2908363A1 (en) | DEVICE FOR CONTROLLING THE SWITCH-ON AND SWITCH-OFF OF VOLTAGES | |
DE3321450C2 (en) | Timer-controlled system with several audio components | |
DE2308108A1 (en) | ELECTRONIC PHOTO SHUTTER WITH CONTROL CIRCUIT FOR THE ENERGY SOURCE | |
DE3325992C2 (en) | ||
DE3044658C2 (en) | Circuit arrangement for uninterrupted switching of a consumer to a reserve power source | |
DE2408254C3 (en) | Overload protection device for an electrical load | |
DE4142086A1 (en) | Radio cassette recorder operated by multifunction input keys - programmable by user operating input potentiometer to vary levels of signals keyed into microprocessor | |
DE69118766T2 (en) | Power supply control circuit and a device equipped with such a circuit | |
DE2610505A1 (en) | MAGNETIC TAPE DEVICE | |
DE2807814C2 (en) | Voltage monitoring circuit | |
DE3237360C2 (en) | ||
DE4100790A1 (en) | Monitoring power transistor made conductive by rectangular signal - setting memory element into state indicating defect according to voltage level during time window | |
DE2458805C3 (en) | Central storage device consisting of a counting system using magnetic cores | |
DE3029689A1 (en) | Electronic cycle control system for tape cassette units - has operational sequence entered into memory from keyboard with access controlled by tape cycle counter | |
DE2039710C3 (en) | ||
DE3430452A1 (en) | Cassette-loading device for a cassette recorder with a stand-by circuit | |
DE2240787C3 (en) | Pulse-sensitive circuit arrangement for railway safety systems, in particular for inductive train control | |
DE3927021A1 (en) | PERIPHERAL CONTROL DEVICE | |
DE2938928A1 (en) | Automatic reset for servomotor circuit power failure - using reservoir capacitor switched across motor by transistors on relay | |
DE1424538C (en) | Control circuit for an information carrier drive device | |
DE1929999C (en) | Device for program-controlled removal of the fraction in preparative gas chromatographs | |
DE2061587C3 (en) | Circuit arrangement with a relay as a memory with retentive behavior | |
DE2538979C3 (en) | Electronic circuit arrangement for connecting alternating current networks in parallel |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
D2 | Grant after examination | ||
8364 | No opposition during term of opposition | ||
8339 | Ceased/non-payment of the annual fee |