DE3111384A1 - Codier/decodiersystem mit null-disparitaet - Google Patents

Codier/decodiersystem mit null-disparitaet

Info

Publication number
DE3111384A1
DE3111384A1 DE19813111384 DE3111384A DE3111384A1 DE 3111384 A1 DE3111384 A1 DE 3111384A1 DE 19813111384 DE19813111384 DE 19813111384 DE 3111384 A DE3111384 A DE 3111384A DE 3111384 A1 DE3111384 A1 DE 3111384A1
Authority
DE
Germany
Prior art keywords
disparity
block
binary digits
zero
bit position
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19813111384
Other languages
English (en)
Other versions
DE3111384C2 (de
Inventor
Paul Shala 07733 Holmdel N.J. Henry
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AT&T Corp
Original Assignee
Western Electric Co Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Western Electric Co Inc filed Critical Western Electric Co Inc
Publication of DE3111384A1 publication Critical patent/DE3111384A1/de
Application granted granted Critical
Publication of DE3111384C2 publication Critical patent/DE3111384C2/de
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4906Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes
    • H04L25/4915Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems using binary codes using pattern inversion or substitution

Landscapes

  • Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)

Description

BLUMBACH : WESER . BlEHGEN · KRAMER ZWIRNER - HOFFMANN
PATENTANWÄLTE IN MÜNCHEN UND WIESBADEN
-6-
Palenlconsult Redeckestraße 43 8000 München 60 Telefon (089) 883603/883604 Telex 05-212313 Telegramme Patentconsull Patentconsult Sonnenberger Straße 43 6200 Wiesbaden Telefon (06121)562943/561998 Telex 04-186237 Telegramme Patentconsull
Western Electric Company Incorporated Henry, P.S. 8 New York, N.Y. 10038, USA
Codier/Decodiersystem mit Null-Disparität
Die Erfindung betrifft digitale Übertragungssysteme und im einzelnen ein System, das einen Block von Binärziffern mit Null-Disparität codiert und/oder decodiert.
Die Disparität ist definiert als die Differenz zwischen der Anzahl von Binärziffern jedes Codezustandes. Bei einer Codierung mit Null-Disparität, d.h. der Erzeugung einer gleichen Anzahl von Binärziffern mit jedem Codezustand, wird die Mittellinie des Bitstroms in die Mitte zwischen den Codezuständen gebracht. Diese Lage bringt die aufgrund einer Mittelliniendrift auftretenden Fehler bei der Feststellung des Codezustandes auf ein Minimum. Eine solche Codierung stellt außerdem Bitübergänge für die Wiedergewinnung der Zeitinformation aus dem Bitstrom sicher. Bei Drahtübertragungsanlagen mit komplementären Binärcodierungen, beispielsweise
München: R. Kramer Dipl.-lng. · W. Wesor Dipl.-Phys. Dr. rer. nat. · E. Hoffmann Dipl.-Ing. Wiesbaden: P. G. Blumbach Dipl.-Ing. · P. Bergen Prof. Dr. jur. Dipl.-Ing., Pat.-Ass., Pat.-Anw. bis 1979 · G. Zwirner Dipl.-Ing. Dipl.-W.-Ing.
+1, kann die Null-Disparitätscodierung benutzt werden, um das Verschwinden einer Gleichstrom-Signalenergie sicherzustellen. Dieses Nichtvorhandensein einer Gleichstromkomponente ermöglicht die Übertragung einer Gleichstromleistung zusammen mit dem Digitalsignal auf einen gemeinsamen Drahtweg. Die Vorteile einer Null-Disparitätscodierung gelten auch für drahtlose Systeme. Bei phasenmodulierten Funkanlagen ermöglicht beispielsweise die Null-Disparitätscodierung die Verwendung eines Trägersignals kleinerer Leistung.
Bekannte Verfahren zur Null-Disparitätscodierung haben sich auf die Umwandlung eines Binärcode in einen Ternärcode konzentriert. Beispielsweise wird gemäß US-PS 2 996 578 jede binäre 1 als Impuls übertragen, dessen Polarität der des vorhergehenden 1-Impulses entgegengesetzt ist. Bei einer Abwandlung dieses Verfahrens wird gemäß US-PS 3 149 323 die Polarität abwechselnder Gruppen von η aufeinander folgenden 1-Impulsen invertiert, wobei η eine ganze Zahl größer als 1 ist. Neuere Verfahren zur Null-Disparitätscodierung haben entweder ein direktes Nachschlagen in einer Code-Umsetztabelle oder die Ausführung eines Umwandlungsalgorithmus verwendet. Die Benutzung einer Code-Umsetztabelle erfordert einen extrem großen Speicher zur Verarbeitung von Blöcken, die mehr als einige zehn Binärziffern aufweisen. Der Umwandlungsalgorithmus macht andererseits umfangreiche Berechnungen erforderlich und läßt sich daher nicht auf einfache Weise verwirklichen. Es wird dazu verwiesen auf einen Auf-
satz "Two-Level Block Encoding for Digital Transmission", IEEE Trans.Comm., COM-21, Dezember 1973, Seiten 1438-1441.
Der Erfindung liegt demgemäß die Aufgabe zugrunde, ein leicht zu verwirklichendes Null-Disparitätscodierverfahren anzugeben, mit dem große Blöcke von Binärziffern verarbeitet werden können.
Entsprechend einem Ausführungsbeispiel der Erfindung wird ein Block von Binärziffern mit Null-Disparität aus einem Datenblock von Binärziffern mit beliebiger Disparität erzeugt. Die Umsetzung wird durch Auswahl einer Bitposition im Block mit beliebiger Parität erreicht, die zwei Ziffernabschnitte definiert, welche je die Hälfte der gesamten Disparität des Blocks besitzen. Ein Block mit Null-Disparität wird dann durch Invertieren aller Bits eines Segmentes erzeugt. Eine fehlerfreie Decodierung des Blocks mit Null-Disparität erreicht man durch Übertragung von Daten, die die Bitposition angeben, welche die beiden Ziffernabschnitte definieren, zusammen mit dem Block mit Null-Disparität.
Ein Vorteil der Erfindung ist die Anwendbarkeit auf Blöcke beliebiger Größe mit gerader Numerierung.
Ein weiterer Vorteil besteht darin, daß die Bitposition ebenfalls im Null-Disparitätsformat codiert und übertragen werden kann.
Nachfolgend wird die Erfindung anhand der Zeichnungen beschrieben. Es zeigt:
Fig. 1 das Schaltbild einer Codierschaltung nach einem Ausführungsbeispiel der Erfindung;
Fig. 2 ein Beispiel für einen Block mit beliebiger Disparität zusammen mit dem Block mit Null-Disparität, der sich unter Anwendung der Erfindung ergibt;
Fig. 3 das Schaltbild einer Decodierschaltung nach einem Ausführungsbeispiel der Erfindung.
Der Codierer 100 gemäß Fig. 1 wandelt einen Datenblock von Binärziffern mit beliebiger Disparität auf einer Eingangsleitung 101 in einen Block mit Null-Disparität um. Am Ausgang 102 wird der Block mit Null-Disparität auf eine Übertragungseinrichtung gegeben.
Fig. 2 zeigt einen typischen Datenblock. 200 mit beliebiger Disparität und 8 Binärziffern sowie den Block 203 mit Null-Disparität , der sich daraus ergibt. Die Umwandlung beruht auf der Feststellung, daß es in jedem Block mit gerader Anzahl von Binärziffern immer möglich ist, eine Stelle zu finden, die zwei Ziffernabschnitte mit gleicher Disparität definiert. Es kann dann ein Block mit Null-Disparität dadurch erzeugt werden, daß alle Ziffern in einem der Abschnitte invertiert werden.
Die Gültigkeit dieser Behauptung soll jetzt unter Bezug-
nahme auf Fig. 2 dargestellt werden. Die Disparität des Blocks 200 mit beliebiger Disparität beträgt 2. Diese Zahl wird durch Subtrahieren der Zahl von O-Werten von der Zahl von 1-Werten bestimmt. Für den Block mit einer Disparität Zwei kann man zwei Ziffernabschnitte mit der Hälfte der Gesamtdisparität definieren. Die Bitposition 4 definiert zwei Abschnitte 201, 202, die je die Disparität Eins besitzen. Nachdem diese Bitposition bestimmt ist, wird ein Block mit Null-Disparität durch invertieren eines der Abschnitte er-2Bugt. In Fig. 2 können die fünf Binärziffern im Abschnitt von 0,1,0,1,1 in 1,0,1,0,0 invertiert werden, um den Block 203 mit Nulldisparität zu erzeugen. Alternativ kann ein Block 204 mit Null-Disparität durch Invertieren der drei Binärziffern im Abschnitt 202 von 0,1,1 in 1,0,0 erzeugt werden. Zur Decodierung werden die Bitposition 4 darstellende Daten zusammen mit dem Block 203 oder 204 mit Null-Disparität zum Empfänger übertragen. Der Decodierer muß natürlich die gleichen Binärziffern invertieren, die vorher im Codierer invertiert worden sind.
Die Übertragung der die Bitposition darstellenden Daten erfolgt vorzugsweise im Null-Disparitätsformat. Ein Verfahren zum Codieren der Bitposition in Daten mit Null-Disparitätsformat besteht in der Verwendung einer Umsetztabelle. Die Anzahl von Bits, die zum Codieren der Bitposition erforderlich ist, wächst mit der Blockgröße. Wenn die Darstellung mit Null-Disparität für die Bitposition L Bits benötigt, dann errechnet sich die Maximalzahl B von Bits je Block wie
folgt:
-11-
L! (D
(L/2!
Die Bitposition hängt vom Inhalt des Blocks ab und kann sich daher an jeder von B Positionen befinden. Demgemäß beträgt die Kapazität der Umsetztabelle in Bits gleich BL. Man beachte, daß diese Kapazität wesentlich kleiner ist als die Kapazität 2H3, die nach dem Stand der Technik bei der Benutzung einer Code-Umsetztabelle zur Umwandlung eines vollständigen Datenblocks mit B Bits in ein Format mit Null-Disparität erforderlich ist.
Gemäß Fig. 1 werden die Binärziffern am Eingang 101 in ein Datenregister 104 gegeben, dessen Kapazität gleich der Anzahl von Binärziffern je Datenblock ist. Das Datenregister 104. ist ein serielles Schieberegister, bei dem das Einschreiben von Binärziffern unter Steuerung des Takts der Anlage erfolgt. Der Lesezyklus, der ebenfalls durch den Takt der Anlage gesteuert wird, beginnt mit dem ersten Taktimpuls nach dem Füllen des Registers.
An den Eingang 101 ist außerdem ein erster Disparitätszähler 103 angeschlossen, der die Disparität des vollständigen Datenblocks bestimmt. Diese Disparität, die mit d bezeichnet wird, wird dann mittels einer Arithmetikeinheit 106 halbiert und an einen Komparator 107 gegeben. Eine Sammelleitung 105 verbindet den ersten Disparitätszähler 103 mit der Arithmetikeinheit 106,und eine Sammelleitung 108 verbindet den Korn-
3111334
parator 107 mit der Arithmetikeinheit 106. Da die Datenblockgröße immer gerade ist, ist d ebenfalls gerade, da es die Differenz zwischen zwei geraden oder zwei ungeraden Zahlen darstellt. Diese Einschränkung für die Blockgröße stellt sicher, daß d/2 eine ganze Zahl ist. Da außerdem d gerade ist, erfordert eine Division durch 2 mittels einer binären Operation lediglich, daß die niedrigststellige Null in d weggelassen wird.
Nach Bestimmung von d/2 werden die Binärziffern im Register 104 seriell auf die Leitung 109 ausgelesen. Ein zweiter Disparitätszähler 110 und ein Bitzähler 111, die an die Leitung 109 angeschaltet sind, halten laufend den Gesamtbetrag der Disparität bzw. die Anzahl der ausgelesenen Binärziffern fest. Der zweite Disparitätszähler 110 sowie der erste Disparitätszähler 103 können Vor/Rückwärtszähler sein, die für jeden Codezustand in entgegengesetzter Richtung zählen. Der Bitzähler 111 zählt dagegen nur in einer Richtung und besitzt einen Zählbereich, der gleich der Anzahl von Binärziffern je Datenblock ist. Eine Sammelleitung 112 führt jeden Zählwert des Bitzählers 111 in einen Zwischenspeicher 113. Der Inhalt des Zwischenspeichers 113 stellt die Anzahl von Binärziffern dar, die aus dem Datenregister 104 gelesen worden sind. Vorzugsweise ist der Bitzähler 111 ein Binärzähler, der eine übliche Binärfolge mit unbegrenzter Disparität erzeugt. Im Interesse größerer Klarheit soll für die folgende Beschreibung dieses bevorzugte Ausführungsbeispiel angenommen werden.
Wenn der durch den zweiten Disparitätszähler 110 bestimmte Wert den Wert d/2 erreicht, erzeugt der Komparator 107 ein Signal auf der Leitung 114, das einen Inverter 115 aktiviert. Nach seiner Aktivierung invertiert der Inverter 115 alle restlichen Binärziffern im Datenblock. Die Binärziffern, die den Inverter 115 vor dem Auftreten des Signals auf der Leitung 114 durchlaufen, werden nicht invertiert. Demgemäß hat der auf der Leitung 117 erscheinende Bitstrom Null-Dis-Parität. Der Bitstrom gelangt über einen Multiplexer 121 zum Ausgang 102. Der Multiplexer 121 ist symbolisch als Schalter dargestellt, der entweder die Leitung 117 oder die Leitung 120 mit dem Ausgang 102 verbinden kann. Für die obenbeschriebene Operation verbindet der Multiplexer 121 die Leitung mit dem Ausgang 102.
Das Signal auf der Leitung 114 veranlaßt außerdem den Zwischenspeicher 113, die gespeicherte Binärzahl auf die Sammelleitung 116 zu geben. Diese Binärzahl stellt die Bitposition dar, die zwei Blockabschnitte mit der Disparität d/2 definiert. Vorzugsweise wird diese Binärzahl ebenfalls als Null-Disparitätsformat codiert. Diese Codierung erfolgt durch eine Null-Disparitäts-Umsetztabelle 119. Die Tabelle 119 speichert eine vorgewählte Folge von Binärziffern mit Null-Disparität für jede mögliche Bitposition. Beim Eintreffen einer Binärzahl auf der Sammelleitung 116 wird eine bestimmte Folge von Binärziffern mit Null-Disparität über die Sammelleitung 118 an ein Positionsregister 122 geliefert.
Wenn der Bitzähler 111 seinen maximalen Zählwert erreicht,
wird ein Signal auf der Leitung 123 erzeugt, das das Auslesen des Inhalts des Registers 122 "beim nächsten Taktimpuls aktiviert. Das Auslesen des Registers 122 auf die Leitung 120 erfolgt dann mit der Taktrate der Anlage. Das Signal auf der Leitung 123 steuert außerdem den Multiplexer 121, um den Registerinhalt auf der Leitung 120 an den Ausgang 102 zu gebenο
Das Decodieren des Blocks mit Null-Disparität ist im wesentlichen die Umkehrung der Codierung. Wie noch beschrieben werden soll, wird zunächst die Bitposition im Null-Disparitatsformat in die Binärzahl umgewandelt, die der Zwischenspeicher 113 liefert. Die Binärziffern im Block mit Null-Disparität, die nach dieser Position erscheinen, werden dann invertiert, um den ursprünglichen Datenblock mit beliebiger Disparität zu erzeugen.
Es sei jetzt auf Fig. 3 Bezug genommen. Der ankommende Binär=· Ziffernblock mit Null-Disparität wird dem Decoder 300 über die Leitung 301 zugeführt. Zur Vereinfachung wird angenommen, daß die Binärziffern über einen geeigneten elastischen Speicher (nicht gezeigt) geführt worden sind, so daß sie synchron zum Systemtakt im Codierer und Decodierer' sind. Eine Rahmensteuereinheit 303, die über die Leitung 306 mit dem Systemtakt versorgt wird, führt die Binärziffern auf der Leitung 301 entweder zum Nachrichtenregister 304 oder zum Positionsregister 305. Diese Aufteilung erfolgt durch Zählen der Binärziffern auf der Leitung 301. Wenn der Zählwert gleich der Anzahl von Binärziffern je Block mit Null-Disparität ist, trennt
ein Demultiplexer 302 die Leitung 301 vom Nachrichtenregister 304 und verbindet statt dessen die Leitung 301 mit dem Positionsregister 305. Lediglich zur Erläuterung ist der Demultiplexer 302 in Fig. 3 als Schalter dargestellt. Die Steuerung des Demultiplexers 302 zum richtigen Zeitpunkt erfolgt durch die Rahmensteuereinheit 303 über die Leitung 307.
Das Nachrichtenregister 304 und das Positionsregister 305 sind Schieberegister mit einer Maximalkapazität gleich der Anzahl von Binärziffern je Block mit Null-Kapazität bzw. gleich der Anzahl von Binärziffern in der Folge, die die Bitposition darstellt. Das Einschreiben beider Register erfolgt seriell und wird durch den Systemtakt gesteuert. Das Auslesen des Nachrichtenregisters 304 erfolgt ebenfalls seriell mit dem Systemtakt und beginnt mit dem ersten Taktimpuls nach dem Füllen. Der Inhalt des Positionsregisters 305 wird dagegen parallel ausgelesen und über eine Sammelleitung 308 zur Umsetztabelle 309 geführt. Dieses parallele Auslesen erfolgt unmittelbar nach dem Auffüllen des Positionsregisters 305 und wird nicht durch den Systemtakt gesteuert.
Die Umsetztabelle 309 nimmt die die Bitposition darstellende Folge mit Null-Disparität auf und wandelt sie unmittelbar in die ursprüngliche Binärzahl um, die vom Zwischenspeicher zur Null-Disparitätstabelle 119 gegeben worden ist. Diese Zahl wird dann über die Sammelleitung 310 zum Komparator geführt.
Zur Vermeidung von Fehlern beim Decodieren sperrt die Rahmensteuereinheit 303 das Auslesen von Binärziffern aus dem Nachrichtenregister 304 bis zur Auffüllung des Positionsregisters .305. Ohne diese Verzögerung könnten Binärziffern, die im Codierer invertiert worden sind, ohne erneute Invertierung über den Decodierer laufen . Das Auslesen des Nachrichtenregisters 304 wird gesperrt, indem eine logische 0 an den Eingang 320 eines UND-Gatters 319 angelegt wird. Der andere Eingang des UND-Gatters 319 empfängt Systemtaktimpulse auf der Leitung 306. Die logische 0 am Eingang 320 hält den Ausgang 321, der die Taktsteuerung für die Schreib- und Leseoperationen des Registers 304 bewirkt, auf 0. Die Rahmensteuereinheit 303 erzeugt eine 0 am Eingang 320, nachdem die Zahl von Binärziffern je Null-Disparitätsblock gezählt ist. Diese 0 bleibt bestehen, bis die Anzahl von Binärziffern, die die Bitposition angeben, gezählt worden ist. Zu diesem Zeitpunkt wird eine logische 1 auf die Leitung 320 gegeben, um das Auslesen des Nachrichtenregisters 304 in Tätigkeit zu setzen.
Gleichzeitig mit dem Auslesen des Nachrichtenregisters 304 betätigt die Rahmensteuereinheit 303 den Komparator 311 über die Leitung 318. Der Komparator 311 speichert dann die Information auf der Sammelleitung 310. Ein Bitzähler 312, der an den Ausgang 315 des Nachrichtenregisters 304 angeschaltet ist, zählt die Anzahl der ausgelesenen Binärziffern. Dieser Zählwert gelangt über eine Sammelleitung 313 zum Komparator 311. Dieser vergleicht die über die Sammelleitung 313 gelie-
ferte Zahl mit der die Bitposition auf der Sammelleitung
310 darstellenden Binärzahl. Wenn die beiden Eingangssig-
1 nale des !Comparators gleich sind, aktiviert der Komparator
311 durch ein Signal auf der Leitung 314 einen Inverter 316. Dieser invertiert dann alle restlichen Binärziffern, die aus dem Nachrichtenregister 304 gelesen werden. Die Binärziffern, die den Inverter 316 vor Auftreten des Signals auf der Leitung 314 durchlaufen, werden nicht invertiert. Als Ergebnis sind die Binärziffern am Decodiererausgang 317 identisch mit den Binärziffern, die ursprünglich an den Codierereingang 101 geliefert worden sind.
Bei dem oben beschriebenen Codierer und Decodierer beginnt die Invertierung der Binärziffern, nachdem die Disparität der aus dem Datenregister 104 bzw. aus dem Nachrichtenregister 304 gelesenen Binärziffern gleich d/2 ist. Die Invertier-Operation könnte natürlich ebenfalls umgekehrt werden. Beispielsweise können die Inverter 115 und 315 so aktiviert werden, daß sie alle aus den Registern 104 und 304 gelesenen Binärziffern invertieren, bis die Disparität der gelesenen Binärziffern gleich d/2 ist. Anschließend werden sie deaktiviert. Diese Alternative erfordert lediglich die Invertierung des an die beiden Inverter 115 und 315 gegebenen Steuersignals.
Die obige Beschreibung bezieht sich zwar auf die Codierung/ Decodierung jedes Blocks von Binärziffern mit gerader Anzahl, für den Fachmann dürfte aber klar sein, daß sich die erläu-
terten Grundgedanken in gleicher Weise unter Anwendung bekannter Steuerverfahren auf aufeinanderfolgende Blöcke von Binärziffern anwenden lassen.
Der hier verwendete Ausdruck "Datenblock11 soll PCM-e'odierte Signale, beispielsweise Sprach-, Video-, Faksimile-Signale usw. sowie die Datenausgangssignale einer typischen Datenmaschine umfassen.
Leerseite

Claims (12)

  1. BLUMBACH WESER SERGEN · KRAMER ZWVrNER"· HOFFMANN
    PATENTANWÄLTE IN MÜNCHEN UND WIESBADEN
    Patentconsult RadedcestraBe 43 8000 München 60 Telefon (089)883603/883604 Telex 05-212313 Telegramme Patentconsult Patentconsult Sonnenberger Straße 43 6200 Wiesbaden Telefon (06121)562943/561998 Telex 04-186237 Telegramme Patentconsult
    Western Electric Company Incorporated Henry, P.S.8
    222 Broadway
    New York, N.Y. 10038, USA
    Patentansprüche
    ^ Codiervorrichtung zur Umwandlung eines ersten Blocks von η Binärziffern mit beliebiger Disparität in einen zweiten Block mit der Disparität Null, wobei η eine gerade Zahl ist, gekennzeichnet durch eine Einrichtung (103) zur Bestimmung der Disparität des ersten Blocks (200),
    eine Einrichtung (103, 104, 106, 107, 110, 111) zur Auswahl einer Bitposition innerhalb des ersten Blocks (200), die zwei Ziffernabschnitte (201, 202) mit je der halben Disparität des ersten Blocks (200) definiert,und eine Einrichtung (115), die alle Ziffern in einem der beiden Abschnitte (201, 202) invertiert.
  2. 2. Vorrichtung nach Anspruch 1,
    dadurch gekennzeichnet, daß die Bitposition durch eine Folge von Binärziffern dargestellt wird.
    München: R. Kramer Dipl.-Ing. · W. Weser Dipl.-Phys. Dr. rer. nat. · E. Hoffmann Dipl.-Ing. Wiesbaden: P. G. Blumbach Dipl.-Ing. · P. Bergen Prof. Dr. jur. Dipl.-Ing., Pat.-Ass., Pat.-Anw. bis 1979 · G. Zwirner Dipl.-Ing. Dipl.-W.-Ing.
  3. 3. Codiervorrichtung nach Anspruch 2,
    dadurch'gekennzeichnet, daß ein Umsetzer (119) vorgesehen ist, der die Folge von Binärziffern in ein Format mit Null-Disparität umwandelt.
  4. 4. Codiervorrichtung nach Anspruch 3,
    dadurch gekennzeichnet, daß eine Einrichtung (121, 122) vorgesehen ist, die den Block (203 oder 204) mit Null-Disparität und die umgesetzte Folge von Binärziffern multiplexiert.
  5. 5. Decodiervorrichtung zur Erzeugung eines Blocks von η Binärziffern mit beliebiger Disparität aus einem Block von η Binärziffern mit der Disparität Null, wobei η eine gerade Zahl ist,
    gekennzeichnet durch Daten, die eine Bitposition im Block (203 oder 204) mit Null-Disparität darstellen und die Bitposition zwei Ziffernabschnitte (201, 202) definiert, die je die halbe Dispari-tät des Blocks (200) mit beliebiger Disparität besitzen, durch eine Einrichtung (312) zum Zählen der Binärziffern in dem Block (203 oder 204) mit Null-Disparität und zur Erzeugung eines Steuersignals, wenn die Bitposition gezählt ist, und durch eine Einrichtung (316), die unter Ansprechen auf das Steuersignal alle Ziffern in einem der beiden Abschnitte (201, 202) invertiert.
    - - - ο ι ι i ·.:> ο k
  6. 6. Decodiervorrichtung nach Anspruch 5,
    dadurch gekennzeichnet, daß eine Einrichtung (303) zum Demultiplexieren eines seriellen Bitstroms vorgesehen ist, der den Block (203 oder 204) mit Null-Disparität und die Bitpositionsdaten enthält.
  7. 7. Decodiervorrichtung nach Anspruch 6,
    dadurch gekennzeichnet, daß die Bitpositionsdaten eine Folge von Binärziffern mit Null-Disparität enthalten.
  8. 8. Decodiervorrichtung nach Anspruch 7,
    dadurch gekennzeichnet, daß eine Umsetzvorrichtung (319) vorgesehen ist, die die Bitpositionsdaten aus einer Folge von Binärziffern mit Null-Disparität in eine normale Folge von Binärziffern mit unbegrenzter Disparität umwandelt.
  9. 9. Digitale Nachrichtenanlage mit einem Codierer, der einen ersten Block von η Binärziffern mit beliebiger Disparität
    . in einen zweiten Block mit η Binärziffern und der Disparität Null umwandelt, wobei η eine gerade Zahl ist, und mit einem Decodierer, der den zweiten Block in den ersten Block umwandelt, wobei der Codierer gekennzeichnet ist durch eine Einrichtung (103) zur Bestimmung der Disparität des ersten Blocks (200),
    eine Einrichtung (103, 104, 106, 107, 110, 111) zur Auswahl einer Bitposition innerhalb des ersten Blocks (200), die zwei Ziffernabschnitte (201, 202) mit je der halben Disparität des ersten Blocks (200) definiert, und
    eine Datendarstellung daraus erzeugt, eine Einrichtung (115) zur Invertierung aller Ziffern in einem vorgewählten Abschnitt der beiden Abschnitte, und durch eine Einrichtung (121, 122) , die den Block mit Null-Disparität und die Datendarstellung zu einem seriellen Bitstrom multiplex!ert.
  10. 10. Digitale Nachrichtenanlage nach Anspruch 9, bei der der Decodierer gekennzeichnet ist durch
    eine Einrichtung (103) zum Demultiplexieren der Datendarstellung aus dem seriellen Bitstrom, eine Einrichtung (311» 312) zum Zählen der Binärziffern in dem Block mit Null-Disparität und Erzeugen eines Steuersignals, wenn die Bitposition gezählt wird, und eine Einrichtung (316), die unter Ansprechen auf das Steuersignal alle Ziffern im vorgewählten Abschnitt der beiden Abschnitte invertiert.
  11. 11. Digitale Nachrichtenanlage nach Anspruch 10,
    dadurch gekennzeichnet, daß die Datendarstellung der Bitposition eine Folge von Binärziffern mit unbegrenzter Disparität ist und die Zähleinrichtung ein Binärzähler ist.
  12. 12. Digitale Nachrichtenanlage nach Anspruch 11, gekennzeichnet durch eine Umsetztabelleneinrichtung (119) im Codierer zum Umwandeln der Datendarstellung aus der Folge von Binärziffern mit unbegrenzter Disparität in eine Folge mit einem Null-Disparitätsformat und
    durch eine reziproke Umsetztabelleneinrichtung (309) im Decodierer zum Umwandeln der Folge mit Null-Disparität in die Folge mit unbegrenzter Disparität.
DE3111384A 1980-03-27 1981-03-23 Codier/Decodiersystem mit Null-Disparität Expired DE3111384C2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/134,485 US4309694A (en) 1980-03-27 1980-03-27 Zero disparity coding system

Publications (2)

Publication Number Publication Date
DE3111384A1 true DE3111384A1 (de) 1982-02-25
DE3111384C2 DE3111384C2 (de) 1984-10-25

Family

ID=22463605

Family Applications (1)

Application Number Title Priority Date Filing Date
DE3111384A Expired DE3111384C2 (de) 1980-03-27 1981-03-23 Codier/Decodiersystem mit Null-Disparität

Country Status (6)

Country Link
US (1) US4309694A (de)
JP (1) JPS56149854A (de)
CA (1) CA1146672A (de)
DE (1) DE3111384C2 (de)
GB (1) GB2072998B (de)
SE (1) SE447774B (de)

Families Citing this family (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2089177B (en) * 1980-11-18 1985-04-03 Sony Coep Signal error detecting
JPS57147116A (en) * 1981-03-06 1982-09-10 Matsushita Electric Ind Co Ltd Binary information modulating system
US4501000A (en) * 1981-07-27 1985-02-19 Sony Corporation Method of coding binary data
US4723246A (en) * 1982-05-11 1988-02-02 Tandem Computers Incorporated Integrated scrambler-encoder using PN sequence generator
US4486739A (en) * 1982-06-30 1984-12-04 International Business Machines Corporation Byte oriented DC balanced (0,4) 8B/10B partitioned block transmission code
US4502142A (en) * 1982-09-07 1985-02-26 Lockheed Electronics Company, Inc. Apparatus for detecting errors in a digital data stream encoded in a double density code
US4536741A (en) * 1983-11-16 1985-08-20 At&T Bell Laboratories Digital quantizer
FR2570905B1 (fr) * 1984-05-23 1987-01-09 Cit Alcatel Procede de transmission synchrone de donnees et dispositif pour sa mise en oeuvre
US4656633A (en) * 1985-03-15 1987-04-07 Dolby Laboratories Licensing Corporation Error concealment system
US4617553A (en) * 1985-08-12 1986-10-14 Harris Corporation Enhanced Miller code
JPS62235851A (ja) * 1986-04-07 1987-10-16 Tamura Electric Works Ltd ボタン電話装置のデ−タ伝送方式
JPH0244583A (ja) * 1988-08-05 1990-02-14 Toshiba Corp データ伝送装置
GB2247138B (en) * 1990-06-29 1994-10-12 Digital Equipment Corp System and method for error detection and reducing simultaneous switching noise
US5200979A (en) * 1991-06-06 1993-04-06 Northern Telecom Limited High speed telecommunication system using a novel line code
US5510912A (en) * 1993-08-09 1996-04-23 International Business Machines Corporation Method and apparatus for modulation of multi-dimensional data in holographic storage
US5450443A (en) * 1993-09-01 1995-09-12 International Business Machines Corporation Method and apparatus for constructing asymptotically optimal second order DC-free channel codes
EP0698329B1 (de) * 1994-03-09 1999-06-09 Koninklijke Philips Electronics N.V. Sende- und empfangsvorrichtung, verfahren zum senden und verfahren zum empfangen und durch das verfahren oder die sendevorrichtung erzeugter aufzeichnungsträger
US5606317A (en) * 1994-12-09 1997-02-25 Lucent Technologies Inc. Bandwidth efficiency MBNB coding and decoding method and apparatus
US5687176A (en) * 1995-06-09 1997-11-11 Hubbell Incorporated Zero byte substitution method and apparatus for telecommunications equipment
JP2001511323A (ja) 1997-01-30 2001-08-07 フジツウ ネットワーク コミュニケーションズ,インコーポレイテッド 高速シリアルリンク用データ符号器/復号器
KR100279752B1 (ko) 1998-11-11 2001-02-01 정선종 고속 광 전송 시스템을 위한 비트 삽입/조작 선로 부호의 부/복호화 장치
US20020075969A1 (en) * 2000-12-20 2002-06-20 Warren Sande Apparatus and method for bit disparity detection
CN1305220C (zh) * 2001-07-09 2007-03-14 希捷科技有限公司 用于抑制数字数据内低频含量的方法和装置
US7558326B1 (en) * 2001-09-12 2009-07-07 Silicon Image, Inc. Method and apparatus for sending auxiliary data on a TMDS-like link
KR20070007339A (ko) * 2004-04-22 2007-01-15 코닌클리케 필립스 일렉트로닉스 엔.브이. 임계 레벨이 선택되기 위한 메모리를 구비한 전자 회로
JP2008508649A (ja) * 2004-07-27 2008-03-21 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 3つ以上の信号レベルを使用するデータワードのエンコーディング
EP1807841B1 (de) * 2004-10-21 2009-05-20 Nxp B.V. Speicherbaustein und verfahren zur bereitstellung eines auf einer mittleren schwelle basierenden auffrischmechanismus
US8201071B2 (en) * 2006-11-15 2012-06-12 Qimonda Ag Information transmission and reception
US8000161B2 (en) * 2007-06-28 2011-08-16 University Of Virginia Patent Foundation Method and system for encoding to eliminate parasitics in crossbar array memories
US11146430B1 (en) * 2020-05-14 2021-10-12 Seoul National University R&Db Foundation DC-balanced, transition-controlled, scalable encoding method and apparatus for multi-level signaling

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2996578A (en) * 1959-01-19 1961-08-15 Bell Telephone Labor Inc Bipolar pulse transmission and regeneration
US3149323A (en) * 1962-07-25 1964-09-15 Bell Telephone Labor Inc Three-level binary code transmission

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL302292A (de) * 1962-12-28
GB973787A (en) * 1963-05-24 1964-10-28 Standard Telephones Cables Ltd Pulse code modulation system
DE1287629B (de) * 1966-03-15 1969-01-23
US3502810A (en) * 1966-08-15 1970-03-24 Bell Telephone Labor Inc Bipolar pulse transmission system with self-derived timing and drift compensation
GB1250908A (de) * 1968-12-13 1971-10-27
JPS5036322B2 (de) * 1971-09-14 1975-11-22

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2996578A (en) * 1959-01-19 1961-08-15 Bell Telephone Labor Inc Bipolar pulse transmission and regeneration
US3149323A (en) * 1962-07-25 1964-09-15 Bell Telephone Labor Inc Three-level binary code transmission

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
US-Zeitschr.: IEEE Transactions on Communications,VolCOM-21, 1973, Dezember, S.1438-1441 *

Also Published As

Publication number Publication date
DE3111384C2 (de) 1984-10-25
CA1146672A (en) 1983-05-17
GB2072998B (en) 1984-02-29
JPS56149854A (en) 1981-11-19
SE447774B (sv) 1986-12-08
SE8101689L (sv) 1981-09-28
US4309694A (en) 1982-01-05
GB2072998A (en) 1981-10-07

Similar Documents

Publication Publication Date Title
DE3111384A1 (de) Codier/decodiersystem mit null-disparitaet
DE2513862C2 (de) Vorrichtung zum Decodieren von Codes minimaler Redundanz und variabler Länge
DE2830924A1 (de) Einrichtung zum aufzeichnen und/oder uebertragung von digitalen signalen
DE2656054C2 (de) Vorrichtung zur Wortsynchronisation in einer optischen Nachrichtenanlage
DE2818704A1 (de) Uebertragungssystem fuer die uebertragung analoger bild- und synchronisiersignale und zugemischer synchroner numerischer datensignale ueber analogleitungen
DE3130170A1 (de) Zeit-multiplexeinrichtung
DE2805294C2 (de) Codierende Übertragungsanlage für Faksimile-Signale
DE2826450C3 (de) Verfahren zum Steuern der Übertragung digitaler Signale und Anordnung zur Durchführung des Verfahrens bei einer digitalen Faksimileübertragungseinrichtung
DE2135350A1 (de) Verfahren und Anordnung zur Datenver arbeitung
DE1934869A1 (de) Verfahren und Geraet zur Kodierung asynchroner Digitalsignale
DE2338073C3 (de) Videosignalübertragungssystem
DE2645621A1 (de) Blockfolgenverarbeitender prozessor fuer nicht gleichmaessig kodierte digitale daten
DE2405534A1 (de) Nachrichtenuebertragungssystem, insbesondere zur uebertragung von videosignalen
DE69124242T2 (de) Verfahren und anordnung zur beschränkung des bandpasses binärer signale
DE2702746C3 (de) Verfahren und Schaltung zum Codieren von Faksimilesignalgen
DE2411469A1 (de) Verfahren und anordnung zur uebertragung von digitalen signalen
DE2619146C3 (de) Verfahren und Vorrichtung zur ModemÜbertragung eines Synchronsignales, das für das zeitliche Demultiplexieren von Informationen verwendet wird, die von dem Modem-System übertragen werden
DE2241265C3 (de) Verfahren und Vorrichtung zur Decodierung von durch komplementäre Codetransformation codierten, verkürzten binären Zeichenfolgen
DE1537016A1 (de) Verfahren und System zur Datenuebertragung in duobinaerer Form
DE2426769C3 (de) Verfahren zur Übertragung digitaler Signale mit Fehlersicherung
DE2651902C2 (de) Verfahren und Anordnung zum Codieren von Zahlen
DE4020910C2 (de) Übertragungseinrichtung mit transparenter Umcodierung
DE2203414A1 (de) Schaltungsanordnung zur herstellung des gleichlaufs von sende- und empfangseinrichtungen bei der uebertragung von datenbloecken
DE1934869C (de) Verfahren und Schaltungsanordnung zur Kodierung asynchroner binarer Digital signale
DE1537016C (de) Verfahren und Schaltungsanordnung zur Übertragung von binären Eingangsdaten mittels einer modifizierten duobinären Trägermodulation

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8339 Ceased/non-payment of the annual fee