DE2112114C3 - Verfahren zur Herstellung eines Hochfrequenz-Planar-Siliziumtran sistors - Google Patents
Verfahren zur Herstellung eines Hochfrequenz-Planar-Siliziumtran sistorsInfo
- Publication number
- DE2112114C3 DE2112114C3 DE2112114A DE2112114A DE2112114C3 DE 2112114 C3 DE2112114 C3 DE 2112114C3 DE 2112114 A DE2112114 A DE 2112114A DE 2112114 A DE2112114 A DE 2112114A DE 2112114 C3 DE2112114 C3 DE 2112114C3
- Authority
- DE
- Germany
- Prior art keywords
- emitter
- metal
- contact
- high frequency
- planar silicon
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
- 229910052710 silicon Inorganic materials 0.000 title claims description 11
- 239000010703 silicon Substances 0.000 title claims description 11
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 title claims description 10
- 238000004519 manufacturing process Methods 0.000 title claims description 6
- 238000000034 method Methods 0.000 title description 9
- 229910052751 metal Inorganic materials 0.000 claims description 17
- 239000002184 metal Substances 0.000 claims description 17
- 229910021332 silicide Inorganic materials 0.000 claims description 6
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 6
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical group [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 claims description 5
- 230000015572 biosynthetic process Effects 0.000 claims description 2
- 150000002739 metals Chemical class 0.000 claims description 2
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 claims 1
- QCWXUUIWCKQGHC-UHFFFAOYSA-N Zirconium Chemical compound [Zr] QCWXUUIWCKQGHC-UHFFFAOYSA-N 0.000 claims 1
- 239000002019 doping agent Substances 0.000 claims 1
- 229910052735 hafnium Inorganic materials 0.000 claims 1
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 claims 1
- 229910052759 nickel Inorganic materials 0.000 claims 1
- 229910052719 titanium Inorganic materials 0.000 claims 1
- 239000010936 titanium Substances 0.000 claims 1
- 229910052726 zirconium Inorganic materials 0.000 claims 1
- 239000004065 semiconductor Substances 0.000 description 5
- 238000009792 diffusion process Methods 0.000 description 4
- ZXEYZECDXFPJRJ-UHFFFAOYSA-N $l^{3}-silane;platinum Chemical compound [SiH3].[Pt] ZXEYZECDXFPJRJ-UHFFFAOYSA-N 0.000 description 3
- 239000000463 material Substances 0.000 description 3
- 229910021339 platinum silicide Inorganic materials 0.000 description 3
- 229910052697 platinum Inorganic materials 0.000 description 2
- 238000005215 recombination Methods 0.000 description 2
- 230000006798 recombination Effects 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 239000002800 charge carrier Substances 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000001186 cumulative effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/22—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities
- H01L21/225—Diffusion of impurity materials, e.g. doping materials, electrode materials, into or out of a semiconductor body, or between semiconductor regions; Interactions between two or more impurities; Redistribution of impurities using diffusion into or out of a solid from or into a solid phase, e.g. a doped oxide layer
- H01L21/2251—Diffusion into or out of group IV semiconductors
- H01L21/2254—Diffusion into or out of group IV semiconductors from or through or into an applied layer, e.g. photoresist, nitrides
- H01L21/2257—Diffusion into or out of group IV semiconductors from or through or into an applied layer, e.g. photoresist, nitrides the applied layer being silicon or silicide or SIPOS, e.g. polysilicon, porous silicon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Bipolar Transistors (AREA)
- Electrodes Of Semiconductors (AREA)
Description
Die Erfindung bezieht sich auf ein /erfahren gemäß dem Oberbegriff des Anspruchs.
Es ist bekannt (US-PS 32 74 670), bei ler Herstellung
eines Hochfrequenz-Planar-Siliziumtransistors die Emitterzone mit einem Platinkontakt zu versehen,
welcher durch anschließendes Erhitzen in Platinsilizid umgewandelt wird. Weiterhin sind verschiedene Verfahren
bekannt, um die Basisweite eines Transistors zu vermindern und diesen fur Hochfrequenzanwendungen
geeignet zu machen. Praktisch umfaßt dies oftmals Verfahren zur Steuerung der Verfahrensschritte der
Diffusion des Basisbereichs sowie des Emitterbereichs. Fehler bei diesen Verfahrensschritten können hinsichtlich
der Basisweite kumulativ sein und sogar zu einer
Disproportionierung führen, wenn die Emitterbereichtiefe die gewünschte Basisweite übersteigt. Bei der
Diffusion eines Emitterbereichs von 0,5 μΐη in einen
Basisbereich von 0,6 μπι zur Erzeugung einer Basisweite
von 1000 Ä ergibt beispielsweise ein Fehler von 10% in
einem Diffusionsverfahrenssthritt einen Fehler von 50% hinsichtlich der Basisweite
Eine bessere Reproduzierbarkeit hinsichtlich der Basisweite könnte man erzielen, wenn die Fmitterbereichtiefe
gering gemacht wird. Wenn jedoch bei dem üblichen Transistoraufbau der F.mitterbcreich sehr dünn
gemacht wird, d.h. eine geringere Tiefe <ils 1000 A
aufweist, so tritt eine Rekombination an dem Emitterkontakt
und damit eine Verminderung der Strom- bzw. Spannungsverstärkung des Transistors auf-
Der Erfindung liegt die Aufgabe zügrunde, ein
Herstellungsverfahren für einen Hochfrequenz·'Planar*
Siiiziumtransistör zu schaffen, das eine zuverlässige
Reproduzierbarkeit der Basisweite sowie die Herste!*
lung eines günstigen Emitterprofils ermöglicht.
Die Aufgabe wird erfindungsgemäß durch die im kennzeichnenden Teil des Anspruchs angegebenen
Merkmale gelöst.
ι Der Vorteil des erfmdungsgemäßen Verfahrens
besteht darin, daß bei den danach hergestellten Transistoren die Grenzfläche zwischen dem aus
Metallsilizid bestehenden Emitterkontakt und -Jer Halbleiterscheibe von solcher Qualität ist, daß die
Wahrscheinlichkeit der Rekombination für injizierte Ladungsträger an der Grenzfläche im wesentlichen
gleich derjenigen in der Halbleiterscheibe ist. Auf diese Weise erscheint der Metallsilizidkontakt den Minoritätshdungsträgern
als eine Ausdehnung der Halbleiterscheibe.
Die Erfindung ist nachstehend anhand der Zeichnung näher erläutert Es zeigt
;- i g. 1 ein Ausführungsbeispiel eines nach dem erfindungsgemäßen Verfahren hergestellten Transistors
im Schnitt,
Fig.2A, 2B Dotierungsprofile in einer Halbleiterscheibe
nahe der einen Halbleiteroberfläche.
Der Hochfrequenz-Planar-Siliziumtransistor gemäß Fig. 1 umfaßt einen η-leitenden Kollektorbereich 10
sowie einen p-leitenden Basisbereich It. Der Basisbereich
11 ist nach irgerr.leinem bekannten Verfahren hergestellt, zweckmäßigerweise durch Dotierung unter
Anwendung der Ionenimplantation. Ein Metallkontakt 12 wird an dem Basisbereich 11 mittels einer Oxidmaske
13 angebracht. Der Basiskontakt 12 ist ein zweistreifiger ohmscher Kontakt und besteht beispielsweise aus
Platinsilizid. Ein Emitterkontakt 14, ebenfalls aus Platinsilizid. kann mit dem Basiskontakt 12 in dem
gleichen Vorgang hergestellt werden. Ein Anschlußlei-
J5 tungsband 15 wird alsdann mit dem Basiskontakt 12
verbunden. Das Anschlußleitungsband 15 kann beispielsweise aus Al oder einem anderen Leitermetall
bestehen und beispielsweise eine Standerdanschlußfahne bilden.
Die Herstellung des Emitterbereichs 16 mittels Implantierung ist in Verbindung mit Fig. 2A. 2B
beschrieben. F i g. 2A zeigt eine Schicht 30 von 250 Ä Dicke aus'einem ein Silizid bildenden Metall, beispielsweise
Platin, das auf (Ι·τ .Siliziumscheibe niedergeschla
gen wurde, jedoch vorlaufig nicht zur Reaktion gebracht wurde. Das Dotierungsmaterial, im vorliegenden Fall
Phosphor, wird bei 75kcV durch die Metallschicht 30
hindurch implantiert, wobei sich das gezeigte Konzen
trutionsprofil ergibt. Das Maximum der Konzentralion
trill an der Grenzfläche in 250 Ä Tiefe .inf. wobei sich in
diesem FjII eine wirksame Tiefe des Fmitterbereichs
von 200 A ergibt. Die Dotierungskonzentration an der Grenzfläche ist größer als lO'Vcnr Die Siliziumscheibe
wird alsdann auf 7000C über fünf Minuten aufgeheizt.
um das Metallsili/id zu bilden. Die Wirkung hiervon
besieht in einer Konzentration des DotierungsmateriaK an der Silizid-Silizium-Grenzfläche. Das resultierende
Dolierungsprofil zeigt F ι g. 2B und ist außergewöhnlich
spitz und dünn. Die Temperatur für die Ausbildung der Legierung reicht nicht zu einer wesentlichen thermischen^ Diffusion des Dotierüngsmatefials in das Silizium
aus, Ähnliche Ergebnisse Werden mit Ni und mit den
anderen Suizide bildenden Metallen gemäß dem ausgeführten Verfahren erzielt.
Hierzu 1 Blatt Zeichnungen
Claims (1)
- Patentanspruch:Verfahren zur Herstellung eines Hochfrequenz-Planar-Siliziumtransistors mit einer einen Kollektor-, Basis- und Emitterbereieh aufweisenden, planaren Siliziumscheibe, wobei der an die planare Oberfläche der Siliziumscheibe angrenzende Emitterbereieh eine Tiefe von weniger als lOOOÄ aufweist und der zwischen dem Emitter- und dem Kollektorbereich liegende Basisbereich eine Weite von weniger als lOOOA aufweist, und wobei der Emitterkontakt ein Metallsilizid ist, das durch Reaktion des Metalls an der Berührungsstelle mit dem Emitterbereieh gebildet wird und dessen Metallbestandteil aus der Gruppe bestehend aus Nickel, Titan, Zirkon, Hafnium oder einem der sechs Metalle der Platingruppe gewählt ist, dadurch gekennzeichnet, daß zunächst auf der Oberfläche des zu b'iUienden Emitterbereichs eine Schicht des zur Bildung des Metallsilizids ausgewählten Metalls niedergeschlagen wird, daß anschließend zur Bildung des Emitterbereichs Dotierungsmaterial durch den Metallniederschlag hindurch implantiert wird und daß daraufhin der Metallniederschlag zur Bildung des Metallsilizid-EmitterKontaktes aufgeheizt wird.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US2030870A | 1970-03-17 | 1970-03-17 |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2112114A1 DE2112114A1 (de) | 1971-10-07 |
DE2112114B2 DE2112114B2 (de) | 1973-04-05 |
DE2112114C3 true DE2112114C3 (de) | 1980-01-31 |
Family
ID=21797887
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2112114A Expired DE2112114C3 (de) | 1970-03-17 | 1971-03-13 | Verfahren zur Herstellung eines Hochfrequenz-Planar-Siliziumtran sistors |
Country Status (8)
Country | Link |
---|---|
US (1) | US3604986A (de) |
JP (1) | JPS5128389B1 (de) |
BE (1) | BE764261A (de) |
DE (1) | DE2112114C3 (de) |
FR (1) | FR2083349B1 (de) |
GB (1) | GB1341273A (de) |
NL (1) | NL7103420A (de) |
SE (1) | SE357099B (de) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB1355806A (en) * | 1970-12-09 | 1974-06-05 | Mullard Ltd | Methods of manufacturing a semiconductor device |
US3753774A (en) * | 1971-04-05 | 1973-08-21 | Rca Corp | Method for making an intermetallic contact to a semiconductor device |
US3700979A (en) * | 1971-04-07 | 1972-10-24 | Rca Corp | Schottky barrier diode and method of making the same |
US3900344A (en) * | 1973-03-23 | 1975-08-19 | Ibm | Novel integratable schottky barrier structure and method for the fabrication thereof |
US4408216A (en) * | 1978-06-02 | 1983-10-04 | International Rectifier Corporation | Schottky device and method of manufacture using palladium and platinum intermetallic alloys and titanium barrier for low reverse leakage over wide temperature range |
US4243435A (en) * | 1979-06-22 | 1981-01-06 | International Business Machines Corporation | Bipolar transistor fabrication process with an ion implanted emitter |
JPS57159055A (en) * | 1981-03-25 | 1982-10-01 | Toshiba Corp | Manufacture of semiconductor device |
US5198372A (en) * | 1986-01-30 | 1993-03-30 | Texas Instruments Incorporated | Method for making a shallow junction bipolar transistor and transistor formed thereby |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR1356197A (fr) * | 1962-06-29 | 1964-03-20 | Western Electric Co | Contact de semiconducteur |
FR1381871A (fr) * | 1963-02-08 | 1964-12-14 | Int Standard Electric Corp | Méthode de fabrication de semi-conducteurs |
USB421061I5 (de) * | 1964-12-24 | |||
FR1484390A (fr) * | 1965-06-23 | 1967-06-09 | Ion Physics Corp | Procédé de fabrication de dispositifs semi-conducteurs |
GB1093136A (en) * | 1965-08-27 | 1967-11-29 | Johnson Matthey Co Ltd | Improvements in and relating to the bonding together of metals or alloys |
DE1564704A1 (de) * | 1966-09-12 | 1969-12-11 | Siemens Ag | Hochfrequenztransistor |
US3558352A (en) * | 1966-10-27 | 1971-01-26 | Ibm | Metallization process |
US3472712A (en) * | 1966-10-27 | 1969-10-14 | Hughes Aircraft Co | Field-effect device with insulated gate |
US3458778A (en) * | 1967-05-29 | 1969-07-29 | Microwave Ass | Silicon semiconductor with metal-silicide heterojunction |
FR2014594B1 (de) * | 1968-07-15 | 1974-02-22 | Ibm | |
US3601888A (en) * | 1969-04-25 | 1971-08-31 | Gen Electric | Semiconductor fabrication technique and devices formed thereby utilizing a doped metal conductor |
-
1970
- 1970-03-17 US US20308A patent/US3604986A/en not_active Expired - Lifetime
-
1971
- 1971-03-09 SE SE02974/71A patent/SE357099B/xx unknown
- 1971-03-13 DE DE2112114A patent/DE2112114C3/de not_active Expired
- 1971-03-15 BE BE764261A patent/BE764261A/xx unknown
- 1971-03-15 NL NL7103420A patent/NL7103420A/xx unknown
- 1971-03-16 FR FR717109219A patent/FR2083349B1/fr not_active Expired
- 1971-03-17 JP JP46014444A patent/JPS5128389B1/ja active Pending
- 1971-04-19 GB GB2403071*A patent/GB1341273A/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
DE2112114A1 (de) | 1971-10-07 |
NL7103420A (de) | 1971-09-21 |
DE2112114B2 (de) | 1973-04-05 |
BE764261A (fr) | 1971-08-02 |
GB1341273A (en) | 1973-12-19 |
FR2083349A1 (de) | 1971-12-17 |
FR2083349B1 (de) | 1974-02-15 |
US3604986A (en) | 1971-09-14 |
SE357099B (de) | 1973-06-12 |
JPS5128389B1 (de) | 1976-08-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE2640525C2 (de) | Verfahren zur Herstellung einer MIS-Halbleiterschaltungsanordnung | |
DE2729171C2 (de) | Verfahren zur Herstellung einer integrierten Schaltung | |
DE2215357A1 (de) | Verfahren zum Herstellen eines intermetallischen Kontakts an einem Halbleiterbauteil | |
DE2055162A1 (de) | Verfahren zur Isolationsbereichbil dung im Halbleitersubstrat einer monohthi sehen Halbleitervorrichtung | |
DE2615754C2 (de) | ||
DE2033532A1 (de) | Kontaktsystem fur Halbleiteranordnungen | |
DE1236083B (de) | Legierungsverfahren zum Herstellen von Anschluessen an Halbleiterbauelementen | |
DE1764155A1 (de) | Verfahren zur Herstellung eines Halbleiterbauelements und durch dieses Verfahren hergestelltes Halbleiterbauelement | |
DE2112114C3 (de) | Verfahren zur Herstellung eines Hochfrequenz-Planar-Siliziumtran sistors | |
DE2128884A1 (de) | Verfahren zum Herstellen von Halbleiterbauteilen | |
DE1950069A1 (de) | Verfahren zur Herstellung von Halbleitervorrichtungen | |
DE2450070A1 (de) | Verfahren zum herstellen eines halbleiterbauteils | |
DE1414538A1 (de) | Unterschiedliche Leitfaehigkeitszonen aufweisende Halbleiteranordnung und Verfahren zu dessen Herstellung | |
DE1544228A1 (de) | Verfahren zur Herstellung von Halbleiterbauteilen | |
DE1814747C2 (de) | Verfahren zum Herstellen von Feldefekttransistoren | |
DE2033419A1 (de) | Verfahren zum Herstellen von komplemen taren gitterisoherten Feldeffekttransis toren | |
DE2501074A1 (de) | Transistoreinrichtung und verfahren zu ihrer herstellung | |
DE3007500A1 (de) | Verfahren zum passivieren eines integrierten schaltkreises | |
DE1806980A1 (de) | Halbleiter-Bauelement | |
DE3301479A1 (de) | Verfahren zum herstellen eines halbleiterelementes | |
DE3147535A1 (de) | Verfahren zum herstellen einer halbleitervorrichtung | |
DE1439758B2 (de) | Verfahren zur herstellung von transistoren | |
DE2219696A1 (de) | Verfahren zur Isolationsbereichsbildung | |
DE1942239C2 (de) | Verfahren zur Herstellung eines Lateraltransistors | |
DE1464921A1 (de) | Verfahren zur Herstellung einer Halbleiteranordnung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) | ||
8339 | Ceased/non-payment of the annual fee |