DE2036412B2 - CIRCUIT FOR DETERMINING THE FREQUENCY OF A CONTINUOUSLY FREQUENCY MODULABLE TRANSMITTER ASSIGNED TO A MARKABLE TIME POINT - Google Patents

CIRCUIT FOR DETERMINING THE FREQUENCY OF A CONTINUOUSLY FREQUENCY MODULABLE TRANSMITTER ASSIGNED TO A MARKABLE TIME POINT

Info

Publication number
DE2036412B2
DE2036412B2 DE19702036412 DE2036412A DE2036412B2 DE 2036412 B2 DE2036412 B2 DE 2036412B2 DE 19702036412 DE19702036412 DE 19702036412 DE 2036412 A DE2036412 A DE 2036412A DE 2036412 B2 DE2036412 B2 DE 2036412B2
Authority
DE
Germany
Prior art keywords
frequency
pulse
voltage
gate
time
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19702036412
Other languages
German (de)
Other versions
DE2036412A1 (en
Inventor
Karl 8033 Planegg Schlosser
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19702036412 priority Critical patent/DE2036412B2/en
Priority to US00161014A priority patent/US3753118A/en
Priority to GB3300471A priority patent/GB1320620A/en
Publication of DE2036412A1 publication Critical patent/DE2036412A1/en
Publication of DE2036412B2 publication Critical patent/DE2036412B2/en
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R13/00Arrangements for displaying electric variables or waveforms
    • G01R13/20Cathode-ray oscilloscopes
    • G01R13/22Circuits therefor
    • G01R13/30Circuits for inserting reference markers, e.g. for timing, for calibrating, for frequency marking
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R27/00Arrangements for measuring resistance, reactance, impedance, or electric characteristics derived therefrom
    • G01R27/28Measuring attenuation, gain, phase shift or derived characteristics of electric four pole networks, i.e. two-port networks; Measuring transient response
    • G01R27/32Measuring attenuation, gain, phase shift or derived characteristics of electric four pole networks, i.e. two-port networks; Measuring transient response in circuits having distributed constants, e.g. having very long conductors or involving high frequencies

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Measuring Frequencies, Analyzing Spectra (AREA)
  • Measurement Of Resistance Or Impedance (AREA)

Description

Die Erfindung bezieht sich auf eine Schaltung zum Bestimmen der einem markierbaren Zeitpunkt innerhalb eines Frequenzdurchlaufs zugeordneten Frequenz eines nach einer insbesondere linearen Zeitfunktion zwischen zwei Grenzwerten der Frequenz gegenläufig und gegebenenfalls periodisch veränderbaren Senders, bei der triggerbare, impulserzeugende Mittel zur Abgäbe jeweils eines Torimpulses vorgegebener, insbesondere einstellbarer Länge vorgesehen sind, welcher Torimpuls einen die Sendefrequenz zählenden Impulszähler über eine Torschaltung wirksam schallet. Eine Schaltung dieser An ist aus der US-PS 30 79 554The invention relates to a circuit for determining the within a markable point in time a frequency associated with a frequency sweep according to an in particular linear time function between two limit values of the frequency opposite and possibly periodically changeable transmitter, in the triggerable, pulse-generating means for delivering a respective predetermined gate pulse, in particular adjustable length are provided, which gate pulse a pulse counter that counts the transmission frequency effective sounding via a gate circuit. A circuit of this to is from US-PS 30 79 554

Ϊ5 bekannt. Hierbei bildet der in seiner Frequenz veränderbare Sender einen Teil eines Frequenzanalysators der die Eingangsspannungen eines in seiner Abstimmung gewobbelten, selektiven Überlagerungsempfängers in Abhängigkeit von der jeweiligen Empfangifrequenz nach ihrer Amplitude auswertet und in einem zugeordneten, synchron betriebenen Streifenschieber als Auslenkungen von einer auf einem Aufzeichnungsträger markierten Frequenzachse darstellt Es wird eine Folge von fremderzeugten Torimpulsen verwendet die den Impulszähler für eine entsprechende Folge von Zählvorgängen wirksam schalten. Stimmen die jeweiligen Zählergebnisse mit einem vorgegebenen Sollwert überein, so wird über die diesen zugeordneten Zählelausgänge ein Markierungsimpuls abgeleitet der einen Frequenzmarkenschreiber zum Anbringen einer Frequenzmarke auf dem Aufzeichnungsträger veranlaßt. Eine gezielte Markierung einer gewünschten Sendefrequenz ist hierbei im Prinzip zwar über eine entsprechende Selektion der Zählerausgänge möglich, doch kann es dabei vorkommen, daß die fremderzeugten Torimpulse gegenüber der durchlaufenden Sendefrequenz zeitlich gerade so liegen, daß der Sollwert des Meßergebnisses bei den intermittierenden Zählvorgängen gar nicht oder bei einei sehr langsamen Frequenzänderungsgeschwindigkeil auch mehrmals hintereinander erreicht wird. Diesel Nachteil kann nur vermieden werden, wenn die Folgefrequenz der Torimpulse zu dem Frequenzbereich und der Frequenzänderungsgeschwindigkeit des Senders ir einem relativ eng tolerierten Zusammenhang steht Andererseits sind Wobbeisender bekannt bei denenΪ5 known. Here the frequency changeable forms Transmitter part of a frequency analyzer which the input voltages of one in its tuning swept, selective heterodyne receiver depending on the respective reception frequency evaluates according to their amplitude and in an assigned, synchronously operated strip pusher represents as deflections from a frequency axis marked on a recording medium A sequence of externally generated gate pulses is used which the pulse counter for a corresponding Activate the sequence of counting processes. Do the respective counting results agree with a given one Setpoint match, a marking pulse is derived from the counting outputs assigned to them the one frequency mark writer for applying a frequency mark to the recording medium caused. A targeted marking of a desired transmission frequency is here in principle possible via a corresponding selection of the counter outputs, but it can happen that the externally generated gate impulses are just so temporally relative to the passing transmission frequency, that the nominal value of the measurement result in the intermittent counting processes not at all or in some very slow frequency change rate is also reached several times in a row. This disadvantage can only be avoided if the repetition rate the gate pulses to the frequency range and the frequency change rate of the transmitter ir On the other hand, wobblers are known to those

eine einem markierbaren Zeitpunkt während eines Frequenzdurchlaufs zugeordnete Frequenz mit Hilfea frequency assigned to a markable point in time during a frequency sweep with the aid

ilbaren Hilfsspannung ermittelt wird, die die zeitabhängige Frequenz angebenden (Wobbeispannung) in einem Komparator Amplitudenvergleich unterzogen wird. Dabei ι als Vergleichsergebnis ein Komparatorimpuls , der einem Frequenzkurvensichtgerät als Frepuls zugeführt wird. Während der atorimpuls den Zeitpunkt definiert, wird die aete Frequenz an einer Freouenzskala abgezugetührt wird. Diese bildet nach dem Eintreffen des Komparatorimpuises 5 einen rechteckförmigen Torimpuls 7, der dem oberen Eingang einer Torschaltung 8 zugeführt wird. Letztere, im dargestellten Ausflihrungsbeispiel als NAND-Gatter realisierte Schaltung wird für die Dauer des Torimpulses 7 geöffnet, so daß in die Öffnungszeit fallende, eine einheitliche Polarität aufweisende Spannungsimpulse der vom Sender 1 abgegebenen Wechselspannung ίΖ, in einem Impuls-ilable auxiliary voltage is determined, which indicate the time-dependent frequency (Wobbeis voltage) is subjected to amplitude comparison in a comparator. Included ι as a comparison result a comparator pulse that a frequency curve viewer as Frepuls is fed. While the atorimpuls defines the point in time, the aete frequency is deduced from a frequency scale. This forms after the arrival of the Komparatorimpuises 5 a rectangular gate pulse 7, which is fed to the upper input of a gate circuit 8. The latter, in the illustrated exemplary embodiment Realized as a NAND gate circuit is opened for the duration of the gate pulse 7, so that The voltage pulses from the transmitter 1 that fall during the opening time and have a uniform polarity output alternating voltage ίΖ, in a pulse

abgegebenen Wechselspannung l/„ in einem Impulsoutput alternating voltage l / "in one pulse

entweder die Frequenzmai kenposition auf io zähler 9 gezählt weiden. Da sowohl für den Hinlauf d Freqkihtä d dieither the frequency mai kenposition is counted on io counter 9. As both for the outward run d Freqkihtä d di

nrm des Frequenzkurvensiclitgerätes oder die jes Einstellorgans für die Hilfsspannung kenn-Hierbei sind jedoch Ablesefehler und Ungeder Frequenzskala kaum zu vermeiden. Erfindung liegt die Aufgabe zugrunde, eine j der eingangs genannten Art so auszubilden, : einem markierbaren beliebigen Zeitpunkt zuFrequenz mit großer Genauigkeit und Besicherheit bestimmt werden kann, insbesondere nrm of the frequency curve monitor or that of the setting element for the auxiliary voltage. The invention is based on the object of developing one of the type mentioned at the outset in such a way that: a markable arbitrary point in time at frequency can be determined with great accuracy and certainty, in particular

ί ohne die bildliche Darstellung eines Frequenz- 20 impulse 7 und 7' möglichst gleich lang sein, kurvensichtgerätes in Anspruch nehmen zu müssen. Wenigstens einer der Komparatorimpulse 5 pies wird erfindungsgemäß dadurch erreicht, daß einί without the pictorial representation of a frequency 20 pulses 7 and 7 'should be as long as possible, to have to use the curve viewing device. At least one of the comparator pulses 5 pies is achieved according to the invention in that a

als auch für den Rücklauf der Frequenz, & h. für die Anstiegsflanke und für die Abfallflanke von U5, Torimpuise 7 bzw. T erhalten werden, bildet der Impulszähler 9 zwei Zählimpuls-Teilsummen, die zusammengezählt werden müssen. Die Summe aus beiden wird dann als Zählergebnis ausgewertet Im Interesse einer möglichst genauen Zuordnung des jeweils markierten Zeitpunkts zu der durch das Addit'ons-Zählergebnis gegebenen Frequenz fx des Senders 1 sollen die Tor-as well as for the rewind of the frequency, & h. are obtained for the rising edge and for the falling edge of U 5 , gate pulse 7 and T , the pulse counter 9 forms two counting pulse partial sums which must be added together. The sum of the two is then evaluated as a count in the interest of accurate as possible assignment of the marked timing to said given by the Addit'ons-counting frequency f x of the transmitter 1 to the gate

wird.will.

Komparator vorgesehen ist, in dem eine die Frequenz des Senders kontrollierende Spannung während des Frequenzhin- sowie des -rücklaufes jeweils einem Amphasenvergleich mit einer einstellbaren Hilfsspannung unterzogen wird, daß die als Vergleichsergebnisse gebildeten Komparatorimpulse die impulserzeugenden Mittel zur Abgabe jeweils eines Torimpulses triggern, dat< der Impulszähler so ausgebildet ist, diß er die einzelnen, beim Frequenzhin- und -rücklauf erhaltenen Zählergebnisse miteinander addiert und das Additionsergebnis auswertet und daß wenigstens einer der Komparatorimpulse zur Markierung des Zeitpunktes dient.Comparator is provided in which a voltage controlling the frequency of the transmitter during the Frequency forward and backward each an amphase comparison with an adjustable auxiliary voltage is subjected to that as comparison results generated comparator pulses trigger the pulse-generating means to deliver a gate pulse, dat <the pulse counter is designed in such a way that it individual, obtained with frequency back and forth Counting results are added together and the addition result is evaluated and that at least one of the comparator pulses serves to mark the point in time.

Der wesentliche Vorteil besteht insbesondere darin, daß die digitale und daher gut ablesbare und leicht zu registrierende Anzeige der zu bestimmenden Frequenz weitgehend unabhängig von dem Frequenzbereich und der Frequenzänderungsgeschwindigkeit des Senders erfolgt. Durch die Einstellbarkeit der Länge der Torimpulse ist weiterhin die Genauigkeit, mit der die Frequenz bestimmt werden soll, den jeweiligen Anforderungen anpaßbar.The main advantage is in particular that the digital and therefore easy to read and easy to read registering display of the frequency to be determined largely independent of the frequency range and the frequency change rate of the transmitter takes place. Due to the adjustability of the length of the door impulses is still the accuracy with which the frequency is to be determined, the respective requirements customizable.

Die Erfindung wird nachfolgend anhand eines in der Zeichnung dargestellten, bevorzugten Ausführungsbeispiels näher erläutert Dabei zeigtThe invention is described below with reference to a preferred exemplary embodiment shown in the drawing explained in more detail thereby shows

Fig 1 eine Prinzipschaltung der Erfindung in Anwendung auf einem Meßplatz zur frequenzabhängigen Messung von Vierpol-Übertragungseigenschaften,1 shows a basic circuit of the invention in use on a measuring station for frequency-dependent Measurement of four-pole transmission properties,

Fig 2 eine bevorzugte Ausbildung einer Teilschaltung von F i g. 1 undFIG. 2 shows a preferred embodiment of a subcircuit from FIG. 1 and

Fig. 3 Spannungs-Zeit-Diagramme zur näheren Erläuterung der Schaltung nach Fig. 2.FIG. 3 voltage-time diagrams for a more detailed explanation of the circuit according to FIG. 2.

In Fig. 1 ist ein stets frequenzmodulierbarer, insbesondere wobbelbarer Sender 1 dargestellt an dessen Frequenzsteuereingang 2 eine Frequenzsteuerspannung Us liegt die von einem Generator 3 erzeugt wird. U1 hat beim dargestellten Ausführungsbeispiel einen „.zeitlinearen, dreieckförmigen Verlauf und besitzt eine I^periodische Zeitabhängigkeit für den Fall euier Wobiltjjelüng des Senders 1. Gleichzeitig wird Us auch dem Ijlf&steh Eingang eines Komparator 4 zugeführt, dessen Ülf^eiter Eingang mit einer einstellbaren Gleichspan-I)ItIg Ux beschaltet ist Ein in 4 durchgeführter Ampli- !fäiiieiivergleich zwischen U5 und Ux ergibt beim Vorliegen eines bestimmten Amplitudenverhältnisses, z. B. bei Ärnplitudengleichheit, einen Komparatorimpuls 5, '-det feiner triggerbaren, impulserzeugenden Schaltung 6 gegebenenfalls nach entsprechender Verstärkung und/ oder Impulsformung, über eine Leitung 10 ausgegeben und markiert den Zeitpunkt, dem die aus dem Zählergebnis des Impulszählers 9 ersichtliche Frequenz /, des Senders 1 zugeordnet ist1 shows a transmitter 1 that can always be frequency modulated, in particular wobble, at the frequency control input 2 of which a frequency control voltage U s is applied, which is generated by a generator 3. U 1 has .zeitlinearen a "in the embodiment shown, a triangular shape and has an I ^ periodic time dependence for the case euier Wobiltjjelüng the transmitter 1. Simultaneously, s supplied U and the Ijlf & stand input of a comparator 4, the Ülf ^ conductor input variable with a DC voltage I) ItIg U x is connected. An amplitude comparison carried out in FIG. 4 between U 5 and U x results in a given amplitude ratio, e.g. B. in the case of equality of amplitudes, a comparator pulse 5, '-det finer triggerable, pulse-generating circuit 6, if necessary after appropriate amplification and / or pulse shaping, output via a line 10 and marks the point in time at which the frequency indicated by the counting result of the pulse counter 9 /, des Sender 1 is assigned

Ergänzt man den vorstehend beschriebenen Schaltungsteil durch die rechtsseitig der Klemmen 12 bis 14 angedeuteten Schaltungseinheiten, so entsteht ein Meßplat? zur frequenzabhängigen Messung der Übertragungsc iienschaften eines Vierpols X, dessen Eingang mit der Klemme 12 verbunden ist. Dem Vierpol-Ausgang 15 sind ein Meßverstärker Ib und ein Meßgleichrichter 17 nachgeschaltet, dessen Ausgangsspannung bei 18 der einen Ablenkeinrichtung eines Sicht- oder Registriergerätes 19, z. B. eines Elektronenstrahloszillografen 20, zugeführt wird. Zugleich wird die Frequenzsteuerspannung IZ1 über die Klemme 21 der anderen Ablenkeinrichtung von 19 als Zeitablenkspannung mitgeteiltIf the circuit part described above is supplemented by the circuit units indicated on the right-hand side of terminals 12 to 14, then a measuring platform is created? for frequency-dependent measurement of the transmission properties of a quadrupole X, the input of which is connected to terminal 12. The four-pole output 15 is followed by a measuring amplifier Ib and a measuring rectifier 17, the output voltage of which at 18 of a deflection device of a viewing or recording device 19, z. B. an electron beam oscilloscope 20 is supplied. At the same time, the frequency control voltage IZ 1 is communicated via the terminal 21 of the other deflection device of 19 as a time deflection voltage

In Abhängigkeit von der sich ändernden Frequenz des Senders 1, die über der Zeitbasis des Gerätes 19 aufgezeichnet wird, ergibt sich somit eine bildliche Darstellung 22 des Kurvenverlaufes der am Vierpol-Ausgang 15 abgegriffenen Meßspannung, die z. B. ein Maß für die Vierpol-Dämpfung darstellt Der Impuls 5 wird dem Frequenzmarkeneingang 23 zugeführt und bewirkt in an sich bekannter Weise die Bildung einer Frequenzmarke, z. B. in Form einer zusätzlichen Auslenkung 24 des Elektronenstrahls in vertikaler Richtung oder in Form einer Helligkeitssteuerung eines der Kurvenpunkte. Depending on the changing frequency of the transmitter 1, which is recorded over the time base of the device 19 is, there is thus a pictorial representation 22 of the curve profile at the four-pole output 15 tapped measurement voltage, the z. B. represents a measure of the four-pole damping. The pulse 5 is the frequency mark input 23 and causes in a known manner the formation of a Frequency mark, e.g. B. in the form of an additional deflection 24 of the electron beam in the vertical direction or in the form of a brightness control of one of the curve points.

Statt des Gerätes 19 kann auch eine Auswerteeinrichtung 25 über die Klemmen 18' und 23' an die Klemmen 18 und 23 geschaltet sein. Diese enthält eine Torschaltung 26 und eine Auswerteeinrichtung (Digital-Voltmeter) 27. Der Impuls 5 bewirkt hierbei eine kurzzeitige Öffnung der Torschaltung 26, so daß ein hei 18' anliegender Meßspannungswert abgetastet und in 27 vorzugsweise digital ausgewertet werden kann. Es besteht z. B. die Möglichkeit, das in 27 erhaltene digitale Meßergebnis dem die Meßfrequenz angebenden Zählergebnis des Impulszählers 9 gegenüberzustellen. Instead of the device 19, an evaluation device 25 can also be connected to the Terminals 18 and 23 must be connected. This contains a gate circuit 26 and an evaluation device (Digital voltmeter) 27. The pulse 5 causes the gate circuit 26 to open briefly, so that a measured voltage value present at 18 'can be sampled and evaluated in 27, preferably digitally can. There is z. B. the possibility of the digital measurement result obtained in 27 to the measurement frequency to be compared with the indicated counting result of the pulse counter 9.

In Fig. 2 ist eine bevorzugte Ausführungsform der triggerbaren, impulserzeugenden Mittel 6 im einzelnen dargestellt, wobei diese unter Verwendung von Bausteinen der logischen Schaltungstechnik aufgebaut2 shows a preferred embodiment of the triggerable, pulse-generating means 6 in detail shown, this being built using blocks of logic circuit technology

5555

sind. Der von 4 gelieferte Komparatorimpuls 5 wird dem ersten Eingang eines ODER-Gatters 28 zugeführt, dessen Ausgang mit dem Zähleingang 29 einer binären Teilerstufe 30 verbunden ist. Der Ausgang Q von 30, der sich nach dem Eintreffen eines Löschimpulses R im Zustand »0« befindet, ist einerseits mit dem ersten Eingang eines NAND-Gatters 31 verbunden, dessen zweitem Eingang Normalfrequenzimpulse Un mit der Frequenz fN zugeführt werden, und andererseits mit dem Eingang J eines 7^-Flip-Flops 32, welches beim Eintreffen eines Taktimpulses am Eingang CI die am Eingang J anliegende logische Information jeweils an den Ausgang Q durchschaltet. Der Ausgang Q der binären Teilerstufe 30 ist mit dem Eingang K von 32 verbunden. are. The comparator pulse 5 supplied by 4 is fed to the first input of an OR gate 28, the output of which is connected to the counting input 29 of a binary divider stage 30. The output Q of 30, which is in the "0" state after the arrival of an erasing pulse R , is connected on the one hand to the first input of a NAND gate 31, the second input of which is normal frequency pulses U n with the frequency f N , and on the other hand with input J of a 7 ^ flip-flop 32, which switches the logic information present at input J through to output Q when a clock pulse arrives at input CI. The output Q of the binary divider stage 30 is connected to the input K of 32.

Wie aus Fig. 2 ersichtlich ist, werden die Taktimpulse für 32 aus den Normalfrequenzimpulsen Un abgeleitet Der Ausgang Q von 32 ist mit dem einen Eingang eines NAND-Gatters 8 verbunden, dessen Ausgang an den Eingang des zweckmäßigerweise dekadischen Impulszählers 9 geführt ist An dem zweiten Eingang von 8 liegt die Ausgangsspannung Ur des Senders 1, deren Augenblicksfrequenz fx in dem durch den Komparatorimpuls 5 markierten Zeitpunkt innerhalb des Frequenzdurchlaufes bestimmt werden soll. Der Ausgang des NAND-Gatters 31 ist mit dem Eingang eines zweiten, vorzugsweise dekadischen Zählers 33 verbunden, der die Normalfrequenzimpulse Un zählt Über einen Umschalter 34 wird der Ausgang einer wählbaren Zählerstufe, z. B. 35, an den zweiten Eingang des ODER-Gatters 28 gelegtAs can be seen from Fig. 2, the clock pulses for 32 are derived from the standard frequency pulses U n . The output Q of 32 is connected to one input of a NAND gate 8, the output of which is led to the input of the expediently decadic pulse counter 9 The second input of 8 is the output voltage U r of the transmitter 1, the instantaneous frequency f x of which is to be determined at the point in time marked by the comparator pulse 5 within the frequency sweep. The output of the NAND gate 31 is connected to the input of a second, preferably decade counter 33, which counts the normal frequency pulses U n. B. 35, placed at the second input of the OR gate 28

Zusätzlich ist ein JAf-Flip-Flop 36 vorgesehen, dessen Eingang J während des Frequenzhinlaufes über eine Klemme 37 mit einer logischen »1« belegt ist, während des Frequenzriicklaufes dagegen mit »0«. Zu diesem Zweck ist 37 über eine Differenzierstufe 3 a an die Frequenzsteuerspannung U5 angeschaltet Der Eingang K von 36 ist auf Masse gelegt, während der Takteingang Cl mit dem Ausgang Q von 32 verbunden ist Der Ausgang Q von 36 ist mit dem ersten Eingang eines NAND-Gatters 38 beschaltet, dessen zweiter Eingang ebenfalls mit dem Ausgang Q von 32 verbunden ist Der Ausgang von 38 ist über eine Negationsstufe 39 an den Takteingang Cl eines weiteren JAf-Flip-Flops 40 geschaltet, dessen Eingang J über eine Negationsstufe 41 an die Klemme 37 geführt ist, während der Eingang K an Masse gelegt ist Der Ausgang Q von 40 ist an eine Klemme 42 geführt, über die dem Zähler 9 ein Auswertesignal U2 zugeleitet wird.In addition, a JAf flip-flop 36 is provided, the input J of which is assigned a logical "1" via a terminal 37 during the frequency run-down, while it is assigned a "0" during the frequency run-down. For this purpose, 37 is connected to the frequency control voltage U 5 via a differentiating stage 3a. The input K of 36 is connected to ground, while the clock input Cl is connected to the output Q of 32. The output Q of 36 is connected to the first input of a NAND -Gate 38 wired, whose second input is also connected to the output Q of 32. The output of 38 is connected via a negation stage 39 to the clock input Cl of another JAf flip-flop 40, whose input J via a negation stage 41 to the terminal 37 is performed, while the input K is connected to ground. The output Q of 40 is connected to a terminal 42, via which an evaluation signal U 2 is fed to the counter 9.

Im folgenden wird die Wirkungsweise der Teilschaltung nach Fig. 2 mit Hilfe der Spannungs-Zeit-Diagramme nach F i g. 3 näher erläutert: Dabei zeigt F i g. 3a die Normalfrequenzimpulse Un und Fig. 3b die eine dreieckförmige Zeitabhängigkeit aufweisende Fre quenzsteuerspannung U1 sowie die einstellbare Hilfsspaimung Ux. Zum Zeitpunkt /,, d. h. bei Amplitudengleichheit von U1 und Ux, tritt ein Romparatorimpuls 5 (F i g. 3 c) auf, der gemäß F i g. 2 über das ODER-Gatter 28 dem Zahleingang 29 der binären Teilerstufe 38 zugeführt wird und deren Ausgang Q auf »1« stellt, während der komplementäre Ausgang Q von »1« auf »0« übergeht Solange am Ausgang Q von 30 eine »1« anliegt, bleibt das NAND-Gatter 31 für die Normalfrequenzimpulse Un (Fig. 3a) geöffnet Diese laufen in den Impulszähler 33 und werden dort vorzugsweise dekadisch gezählt Durch den mittels des Umschalters 34 gewählten Zählerausgang 35 wird ein Aussangssignal t/„ nach einer dem Ausgang zugeordneten Zeit erhalten, dessen positive Flanke PFüber 28 dem Eingang 29 als weiterer Zählimpuls zugeführt wird. Hierdurch wird der Ausgang Q von 30 wieder auf »0« geschaltet, während Q in den Zustand »1« gelangt Als Folge davon wird das NAND-Gatter 31 für Un gesperrt und somit der Zählvorgang in 33 abgeschlossen. Mit dem Beginn des Zählvorgangs in 33 liegt entsprechend den Ausgangszuständen von 30 am Eingang Jdes ./A'-Flip-Flops 32 eine »1« und am Eingang K eine »0«. Ausgehend In the following , the mode of operation of the subcircuit according to FIG. 2 is illustrated with the aid of the voltage-time diagrams according to FIG. 3 explained in more detail: where F i is g. 3a shows the normal frequency pulses U n and FIG. 3b shows the frequency control voltage U 1, which has a triangular time dependency, and the adjustable auxiliary voltage U x . At the point in time / ,, ie when U 1 and U x have the same amplitude, a comparator pulse 5 (FIG. 3 c) occurs, which according to FIG. 2 is fed via the OR gate 28 to the number input 29 of the binary divider stage 38 and its output Q is set to "1", while the complementary output Q changes from "1" to "0" as long as a "1" at output Q of 30 is present, the NAND gate 31 remains open for the normal frequency pulses U n (Fig. 3a). These run into the pulse counter 33 and are preferably counted there in decade assigned time , the positive edge PF of which is fed via 28 to input 29 as a further counting pulse. This switches output Q from 30 to “0” again, while Q changes to “1”. As a result, NAND gate 31 is blocked for U n and the counting process in 33 is thus completed. When the counting process begins in 33, a “1” is present at input J of the ./A 'flip-flop 32 and a “0” is present at input K, corresponding to the output states of 30. Outgoing

■ο hiervon führt die nächstfolgende negative Flanke von Un (NFN in F i g. 3 a), die dem Eingang Cl von 32 zugeführt wird, zum Übertragen der »1« von J nach Q. Damit wird das NAND-Gatter 8 über seinen unteren Eingang für die ankommenden Schwingungen derOf this, the next negative edge of U n (NFN in FIG. 3 a), which is fed to input Cl of 32, leads to the transmission of the "1" from J to Q. This means that NAND gate 8 is over its lower input for the incoming vibrations of the

is Senderspannung Ux. geöffnet, die dann in 9 gezählt werden. Mit der Beendigung des Zählvorgangs in 33, die durch die Rückschaltung von 30 bewirkt wird, wird die »1« vom Eingang J der Stufe 32 abgeschaltet und durch die »0« ersetzt, so daß beim Auftreten der nächstfolgenden negativen Flanke von Un der Ausgang Q in den Zustand »0« gerät Damit wird 8 für Uv gesperrt womit auch der Zählvorgang in 9 abgeschlossen ist. Die in Fig. 3d dargestellte Ausgangsspannung von 32, die nur während eines durch den gewählten Ausgang 35 vorgegebenen Zeitraumes den Wert »l« aufweist, entspricht somit dem Torimpuls 7 in Fig. 1.is transmitter voltage U x . opened, which are then counted in 9. With the end of the counting process in 33, which is caused by switching back from 30, the "1" from input J of stage 32 is switched off and replaced by the "0" so that when the next negative edge of U n occurs, the output Q goes into the "0" state. This means that 8 is blocked for U v , which also concludes the counting process in 9. The output voltage of 32 shown in FIG. 3d, which only has the value “1” during a period of time specified by the selected output 35, thus corresponds to the gate pulse 7 in FIG. 1.

Während des Frequenzhinlaufes, d. h. während der ansteigenden Flanke der Spannung U5, liegt eine logische »1« an dem Eingang J der Stufe 36, während gleichzeitig über die Negationsstufe 41 das Signal »0« an den Eingang J der Stufe 40 geführt ist Tritt nun ein Torimpuls 7 ausgangsseitig von 32 auf, so wird dessen negative Flanke über den Eingang Cl von 36 dazu benutzt die »1« von J nach Q zu übertragen. Hierdurch wird das NAND-Gatter 38 über seinen oberen Eingang mit einer logischen »I« beschaltet Da jedoch gleichzeitig der Torimpuls 7 auch an den unteren Eingang dieses Gatters geführt ist, wird sein unterer Eingang zugleich auf »0« geschaltet, so daß am Ausgang von 38 der Zustand »1« unverändert bestehen bleibt Über die Negationsstufe 39 wird somit während des gesamten Hinlaufs eine »0« an den Eingang Cl vor 40 weitergegeben. Als Folge hiervon tritt während de; Hinlaufs an der Klemme 42 kein Signal U. auf, das denn Zähler 9 als Auswertesignal zugeführt werden könnte Dieser zeigt also das während des Frequenzhinlaufes gebildete Teilergebnis nicht an.During the frequency trace, ie during the rising edge of the voltage U 5 , there is a logical "1" at input J of stage 36, while at the same time the signal "0" is fed to input J of stage 40 via negation stage 41. Tritt now a gate pulse 7 on the output side of 32, its negative edge is used via the input Cl of 36 to transfer the "1" from J to Q. Thereby, the NAND gate 38 is on its upper input with a logic "I" but wired same time, since the gate pulse 7 of this gate is also performed on the lower input, its lower input is also connected to "0", so that at the output of 38 of the state "1" remains unchanged over the negation stage 39 is thus passed throughout trace "0" to the input Cl before 40th As a result, occurs during de; Trace at the terminal 42 a signal on U., because the counter 9 may be supplied as evaluation signal So this does not display the subtotal formed during the Frequenzhinlaufes.

Während des Frequenzrücklaufes wiederholt sich der Vorgang der Zählung der NormalfrequenzimpulseDuring the frequency reversal, the process of counting the normal frequency pulses is repeated

so Un und der damit verbundenen Zählung der Span nungsimpulse von Vv in der bereits beschriebener Weise, wobei der Zählbeginn wieder durch einen Korn paratorimpuls 5 *(F ig. 3 e) vorbereitet wird, der bei Am plitudengleichheit von U, und £/, entsteht Nach den Beginn des Zählvorgangs in 33 bewirkt die nächstfol gende negative Flanke von Un, die in Fig. 3a mi NFN' bezeichnet ist, die Weitergabe der bei J anlie genden »1« an den Ausgang Q der Stufe 32, womi ein weiterer Torimpuls 7' (Fig. 30 gebildet wird dessen Länge ebenso wie die Länge von 7 von de Stellung des Umschalters 34 abhängig ist Wird dies Stellung zwischen dem Hin- and Rücklauf nicht ver ändert, so entstehen gleich lange Torimpulse 7 und 7 so U n and the associated counting of the voltage pulses of V v in the manner already described, the start of counting being prepared again by a grain parator pulse 5 * (Fig. 3e), which is generated when U, and £ / are equal in amplitudes. After the start of the counting process in 33, the next following negative edge of U n , which is denoted in Fig. 3a mi NFN ' , causes the forwarding of the "1" present at J to the output Q of stage 32, womi a Another gate pulse is formed 7 '(Fig. 30 the length of which as well as the length of 7 of de position of the switch 34 is dependent If this position is not changed ver between the reciprocating and return, so long gate pulses occur equal to 7 and 7

Die rückwärtige Planke von 7' überträgt die logischeThe back plank of 7 'carries the logic

»0« vom Eingang J von 36 auf den Ausgang G, da si« dem Taktimpulseingang Gf von 36 zugeführt wird. So mit werden beide Eingänge der Torschaltung 38 zi diesem Zeitpunkt aus dem Zustand »1« in »0« über "0" from input J of 36 to output G, since si "is fed to the clock pulse input Gf of 36. At this point in time, both inputs of the gate circuit 38 are transferred from the state “1” to “0”

geführt, was eine ausgangsseitige Umschaltung von »0« nach »1« zur Folge hat. Die Stufe 39 invertiert diesen Vorgang, so daß am Taktimpulseingang Cl von 40 eine negative Impulsflanke entsteht, die die während des Frequenzrücklaufes bei J anliegende »1« auf Q überträgt und damit den Zähler 9 über die Klemme 42 ein Auswertesignal i/. zuführt.which results in a switchover from "0" to "1" on the output side. The stage 39 inverts this process, so that a negative pulse edge occurs at the clock pulse input Cl of 40, which transfers the "1" present at J during the frequency reversal to Q and thus the counter 9 receives an evaluation signal i / via terminal 42. feeds.

U2 veranlaßt den Zähler 9 zur Anzeige oder zur Ausgabe des Zählergebnisses, beispielsweise durch eine Beleuchtungssteuerung von den einzelnen Zählerstufen zugeordneten Anzeigeröhren (Nixi-Röhren) oder durch eine Übergabe des Zählergebnisses an einen nachgeschalteten Speicher 9a (Fig. 1). Die Anwendung eines Speichers hat im Wobbeibetrieb den Vorteil, daß auch bei der Markierung eines kurz nach dem Beginn des Frequenzdurchlaufes liegenden Zeitpunkts keine zu großen Zeitabstände zwischen den einzelnen Zählergebnis-Anzeigen liegen, die im Falle einer speicherlosen Beleuchtungssteuerung insbesondere bei einer niedrigen Wobbeifrequenz zu einem störenden Blinkvorgang führen könnten. U 2 causes the counter 9 to display or output the counter result, for example by means of a lighting control of the display tubes (Nixi tubes) assigned to the individual counter stages or by transferring the counter result to a downstream memory 9a (FIG. 1). The use of a memory in wobble operation has the advantage that even when marking a point in time shortly after the start of the frequency sweep, there are no too long time gaps between the individual counting result displays, which in the case of memoryless lighting control, especially with a low wobble frequency, become a nuisance Flashing process.

Nach Beendigung des kompletten Zählvorgangs, der mit dem Wirksamwerden des Auswertesignals U. abgeschlossen ist, wird vorzugsweise aus einer der Teilschaltung 6 zugeführten Spannung, z. B. U5, ein Löschimpuls R abgeleitet, der den Zählerstufen von 9 und 33 und den Teilschaltungen 30, 32, 36 und 40 zugeführt wird und diese in den Ruhezustand zurückschaltet.After completion of the complete counting process, which is completed when the evaluation signal U. takes effect, a voltage supplied to the subcircuit 6, e.g. B. U 5 , an erase pulse R derived, which is fed to the counter stages of 9 and 33 and the subcircuits 30, 32, 36 and 40 and switches them back to the idle state.

Damit wird die Schaltung für den nächstfolgenden Zählvorgang vorbereitet.This prepares the circuit for the next counting process.

Bei der Methode, jede der beiden Zeitbasen 7 und 7' für den Zähler 9 durch einen zweiten Zähler 33 zu bestimmen, in den eine Normalfrequenz fN eingezählt wird, beträgt der entstehende Fehler jeweils maximal eine Periodendauer von Un. Ferner tritt durch die Addition der beiden während des Frequenzhin- und -rücklaufes enthaltenen Teilsummen unter der Voraussetzung gleichlanger Torimpulse 7 und 7' sowie einer konstanten Frequenzänderungsgeschwindigkeit von U1 für den Hin- und Rücklauf ein weiterer Fehler in der Zuordnung des Zählergebnisses von 9 zu dem mittels 5 bzw. 5' markierten Zeitpunkt auf, der maximal einer halben Periodendauer von U^ entspricht. Dieser Fehler ist darauf zurückzuführen, daß der zeitliche Abstand des Impulses 5 zu dem Beginn des Torimpulses 7 gegenüber dem zeitlichen Abstand von 5' zu dem Beginn von 7' maximal um eine Periodendauer von i/v schwanken kann. Der bei der Zuordnung der gezählten Frequenz zu dem markierten Zeitpunkt r, unter den genannten Voraussetzungen entstehende maximale Fehler beträgt daher eine halbe Periodendauer von Un als Folge der unterschiedlichen Dauer der Zeitbasen und zusätzlich eine weitere halbe Periodendauer als Folge der genannten unterschiedlichen zeitlichen Abstände und kann durch einen hinreichend hohen Wert von/M z. B. 1 MHz, entsprechend klein gehalten werden.In the method of determining each of the two time bases 7 and 7 'for the counter 9 by a second counter 33 into which a normal frequency f N is counted, the resulting error is a maximum of one period of U n . Furthermore, the addition of the two partial sums contained during the frequency return and return, provided that the gate pulses 7 and 7 'are of the same length and a constant frequency change rate of U 1 for the return flow, causes a further error in the assignment of the counter result of 9 to the by means of 5 or 5 'marked point in time, which corresponds to a maximum of half a period of U ^. This error is due to the fact that the time interval between the pulse 5 and the beginning of the gate pulse 7 can vary by a maximum period of i / v compared to the time interval between 5 'and the beginning of 7'. The maximum error that occurs when assigning the counted frequency to the marked time r, under the conditions mentioned, is therefore half a period of U n as a result of the different duration of the time bases and an additional half period as a result of the different time intervals mentioned and can by a sufficiently high value of / M z. B. 1 MHz, can be kept correspondingly small.

Hierzu 2 Blatt ZeichnungenFor this purpose 2 sheets of drawings

Claims (6)

Patentansprüche:Patent claims: 1. Schaltung zum Bestimmen der einem markierbaren Zeitpunkt innerhalb eines Frequenzdurchlaufs zugeordneten Frequenz eines nach einer insbesondere linearen Zeitfunktion zwischen zwei Grenzwerten der Frequenz gegenläufig und gegebenenfalls periodisch veränderbaren Senders, bei der triggerbare, impulserzeugende Mittel zur Abgabe jeweils eines Torimpulses vorgegebener, insbesondere einstellbarer Länge vorgesehen sind, welcher Torimpuls einen die Sendefrequenz zählenden Impulszähler über eine Torschaltung wirksam schaltet, dadurch gekennzeichnet, daß ein Komperator (4) vorgesehen ist, in dem eine die Frequenz (Q des Senders (1) kontrollierende Spannung Ws) während des Frequenzhin- sowie des -rücklaufes jeweils einem Amplitudenvergleich mit einer einstellbaren Hilfsspannung ({/,) unterzogen wird, daß die als Vergleichsergebnisse gebildeten Komparatorimpulse (5, 50 die impulserzeugenden Mittel (6) zur Abgabe jeweils eines Torimpulses (7, 70 triggern, daß der Impulszähler (9) so ausgebildet ist daß er die einzelnen, beim Frequenzhin- und -rücklauf erhaltenen Zählergebnisse miteinander addiert und das Additionsergebnis auswertet und daß wenigstens einer der Komparatorimpulse (5, 50 zur Markierung des Zeitpunktes (I1) dient1. Circuit for determining the frequency assigned to a markable point in time within a frequency sweep of a transmitter which is in opposite directions and optionally periodically changeable according to an in particular linear time function between two limit values of the frequency, in which triggerable, pulse-generating means are provided for emitting a gate pulse of a predetermined, in particular adjustable length , which gate pulse activates a pulse counter that counts the transmission frequency via a gate circuit, characterized in that a comparator (4) is provided in which a voltage Ws controlling the frequency (Q of the transmitter (1)) during the frequency forward and reverse each is subjected to an amplitude comparison with an adjustable auxiliary voltage ({/,) so that the comparator pulses (5, 50) formed as comparison results trigger the pulse-generating means (6) to emit a gate pulse (7, 70) so that the pulse counter (9) is designed in such a way i st that it adds the individual counting results obtained with the frequency back and forth and evaluates the addition result and that at least one of the comparator pulses (5, 50 ) serves to mark the point in time (I 1) 2. Schaltung nach Anspruch 1, dadurch gekennzeichnet daß jeder Komoaratorimpuls (5, 50 die Öffnung einer einem zweiten Zähler (33) zugeordneten zweiten Torschaltung (31) veranlaßt, über die vorzugsweise stabilisierte Normalfrequenzimpulse (UfJ eingezählt werden, daß der zweite Zähler (33) über einen vorzugsweise wählbaren Ausgang (35) eine geteilte Normalfrequenz in Form einer Rechteckspannung (UJ abgibt deren eine Flanke (PF) die Sperrung der zweiten Torschaltung (31) bewirkt und daß aus einem Signal, welches die Öffnungszeit der zweiten Torschaltung (31) definiert, der Torimpuls (7,70 für die dem Impulszähler (9) vorgeschaltete Torschaltung (8) ableitbar ist2. A circuit according to claim 1, characterized in that each Komoaratorimpuls (5, 50 causes the opening of a second counter (33) associated second gate circuit (31), are counted in via the preferably stabilized normal frequency pulses (UfJ that the second counter (33) Via a preferably selectable output (35) a divided normal frequency in the form of a square-wave voltage (UJ emits one edge (PF) of which causes the second gate circuit (31) to be blocked and a signal which defines the opening time of the second gate circuit (31), the gate pulse (7.70 for the gate circuit (8) connected upstream of the pulse counter (9) can be derived 3. Schaltung nach Anspruch 2, dadurch gekennzeichnet daß das die Öffnungszeit der zweiten Torschaltung (31) definierende Signal über den Ausgang (Q) einer binären Teilerstufe (30) gewonnen wird, der der Komparatorimpuls (5,50 und die die Sperrung bewirkende Flanke (PF) der Rechteckspannung (UJ als Zählimpulse zugeführt werden.3. A circuit according to claim 2, characterized in that the signal defining the opening time of the second gate circuit (31) is obtained via the output (Q) of a binary divider stage (30), the comparator pulse (5, 50 and the edge causing the blocking ( PF) of the square-wave voltage (UJ as counting pulses). 4. Schaltung nach einem der Ansprüche 2 oder 3, dadurch gekennzeichnet daß das die Öffnungszeit der zweiten Torschaltung (31) definierende Signal dem Eingang (J) eines Flip-Flops (32) zuführbar ist dessen 1 akteingan? (Cl) mit den Normalfrequenzimpulsen (Us) beaufschlagt ist so daß die Durchschaltung der angelegten Signalinformation jeweils beim Auftreten der nächstfolgenden, eine vorgegebene Polarität aufweisenden Flanke (NFN, NFN') der Normalfrequenzimpulse (Un) erfolgt4. Circuit according to one of claims 2 or 3, characterized in that the signal defining the opening time of the second gate circuit (31) can be fed to the input (J) of a flip-flop (32) whose 1 akteingan? (Cl) is acted upon by the standard frequency pulses (Us) so that the applied signal information is switched through when the next following edge (NFN, NFN ') of the standard frequency pulses (U n ) occurs, which edge has a predetermined polarity 5. Schaltung nach einem der vorhergehenden Ansprüche, gekennzeichnet durch die Anwendung auf einem Meßplatz zur frequenzabhängigen Messung von Vierpolübertragungseigenschaften, wobei die Ausgangsspannung (UJ des frequenzmodulierbaren Senders (1) nach dem Durchlaufen eines Prüflings (X) einem nachgeschalteten Sicht- oder Registriergerät (19), insbesondere einem Elektronen-5. Circuit according to one of the preceding claims, characterized by the application on a measuring station for frequency-dependent measurement of four-pole transmission properties, the output voltage (UJ of the frequency-modulatable transmitter (1) after passing through a test object (X) a downstream viewing or recording device (19) , especially an electron strahlosziHografen{20), als Meßspannung zuführbar ist, der zur Markierung des Zeitpunkts (t\) dienende Impuis(5,50den» Frequeazmar*eJieingang(23) des Gerätes mitgeteilt wiisJ und die die Frequenzvariation angebende Spannung (UJ vorzugsweise den fljr die Zeitablenkspannung vorgeseheneu Geräteeingang (21) beaufschlagtstrahlosziHografen {20), can be supplied as a measuring voltage, the impulses serving to mark the point in time (t \) (5,50 the frequency signal input (23) of the device and the voltage indicating the frequency variation (UJ, preferably provided for the time deflection voltage) Appliance input (21) applied 6. Schaltung nach einem der Ansprüche 1 bis 4, gekennzeichnet durch die Anwendung auf einem Meßplatz zur frequenzabhängigen Messung von Vierpol-Übertragungseigenschafien, wobei die Ausgangsspannung (UJ des frequenzmodulierbaren Senders (1) nach dem Durchlaufen eines Prüflings (X) über eine Torschaltung (26) einem insbesondere digitalen Auswertegerät (27) als Meßspannung zuführbar ist und der zur Markierung des Zeitpunkts (?,, ti) dienende Impuls (5, 11) zur kurzzeitigen Öffnung der Torschaltung (26) dient6. Circuit according to one of claims 1 to 4, characterized by the application on a measuring station for frequency-dependent measurement of four-pole transmission properties, the output voltage (UJ of the frequency-modulatable transmitter (1) after passing through a test object (X) via a gate circuit (26 ) can be fed to an especially digital evaluation device (27) as a measuring voltage and the pulse (5, 11) serving to mark the point in time (? ,, ti ) is used to briefly open the gate circuit (26)
DE19702036412 1970-07-22 1970-07-22 CIRCUIT FOR DETERMINING THE FREQUENCY OF A CONTINUOUSLY FREQUENCY MODULABLE TRANSMITTER ASSIGNED TO A MARKABLE TIME POINT Withdrawn DE2036412B2 (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE19702036412 DE2036412B2 (en) 1970-07-22 1970-07-22 CIRCUIT FOR DETERMINING THE FREQUENCY OF A CONTINUOUSLY FREQUENCY MODULABLE TRANSMITTER ASSIGNED TO A MARKABLE TIME POINT
US00161014A US3753118A (en) 1970-07-22 1971-07-09 Circuit for determining the frequency assigned to a markable instant of a frequency-modulated transmitter
GB3300471A GB1320620A (en) 1970-07-22 1971-07-14 Frequency measuring circuits

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19702036412 DE2036412B2 (en) 1970-07-22 1970-07-22 CIRCUIT FOR DETERMINING THE FREQUENCY OF A CONTINUOUSLY FREQUENCY MODULABLE TRANSMITTER ASSIGNED TO A MARKABLE TIME POINT

Publications (2)

Publication Number Publication Date
DE2036412A1 DE2036412A1 (en) 1972-01-27
DE2036412B2 true DE2036412B2 (en) 1977-03-31

Family

ID=5777547

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19702036412 Withdrawn DE2036412B2 (en) 1970-07-22 1970-07-22 CIRCUIT FOR DETERMINING THE FREQUENCY OF A CONTINUOUSLY FREQUENCY MODULABLE TRANSMITTER ASSIGNED TO A MARKABLE TIME POINT

Country Status (2)

Country Link
DE (1) DE2036412B2 (en)
GB (1) GB1320620A (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0269309A2 (en) * 1986-11-11 1988-06-01 Schlumberger Technologies GmbH A circuit for determining frequency response
DE3917511C1 (en) * 1989-05-30 1990-08-02 Rohde & Schwarz Gmbh & Co Kg, 8000 Muenchen, De Wobbulator frequency value determining device - uses interpolation counter to restart at each frequency marker and processor to determine wanted frequency

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4041387A (en) * 1975-09-18 1977-08-09 Hewlett-Packard Company Apparatus and method for measuring the frequency of a sweeping signal
US4649496A (en) * 1984-02-16 1987-03-10 Hewlett-Packard Company Spectrum analyzer with improved data analysis and display features

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0269309A2 (en) * 1986-11-11 1988-06-01 Schlumberger Technologies GmbH A circuit for determining frequency response
EP0269309A3 (en) * 1986-11-11 1989-10-25 Schlumberger Messgerate Gmbh A circuit for determining frequency response
DE3917511C1 (en) * 1989-05-30 1990-08-02 Rohde & Schwarz Gmbh & Co Kg, 8000 Muenchen, De Wobbulator frequency value determining device - uses interpolation counter to restart at each frequency marker and processor to determine wanted frequency

Also Published As

Publication number Publication date
GB1320620A (en) 1973-06-20
DE2036412A1 (en) 1972-01-27

Similar Documents

Publication Publication Date Title
EP0099500B1 (en) Device for measuring pulse periods
DE3215847C2 (en) Timing method and apparatus for its implementation
DE3429062C2 (en)
DE2625162C3 (en) Ultrasonic pulse echo method for determining the dimensions, in particular the wall thickness, of test pieces and switching device for carrying out the method
DE2641205C2 (en) Method and circuit arrangement for measuring the frequency of a wobble signal generator
DE3311727C2 (en) Device for determining the length of a measuring section by measuring the transit time of pulse signals
DE2000353B2 (en) Method and device for the automatic measurement of the signal-to-noise ratio
DE2644106A1 (en) REMOTE CONTROL SYSTEM FOR SELECTIVE CONTROL OF RECEIVERS, ESPECIALLY IN A MOTOR VEHICLE, WITH RECEIVER FEEDBACK
DE2036751A1 (en) Circuit for testing the dynamic characteristics of electrical switching elements
DE2036412B2 (en) CIRCUIT FOR DETERMINING THE FREQUENCY OF A CONTINUOUSLY FREQUENCY MODULABLE TRANSMITTER ASSIGNED TO A MARKABLE TIME POINT
DE1591819C3 (en) Decadal adjustable wobbler
DE3713956C2 (en)
DE2511260B2 (en) Circuit arrangement in a knitting machine
DE19703633C2 (en) Method for determining a time interval between two events
DE2036449B2 (en) CIRCUIT FOR DETERMINING THE FREQUENCY OF A CONTINUOUSLY FREQUENCY MODULABLE TRANSMITTER ASSIGNED TO A MARKABLE TIME POINT
DE2743410A1 (en) METHOD AND ARRANGEMENT FOR THE TIME STABILIZATION OF PERIODIC SAMPLE PULSES AND ARRANGEMENTS FOR PERFORMING THE METHOD
EP0662650A2 (en) Means for measuring short time intervals
DE1298549B (en) Multi-channel analog-digital converter
DE2363873A1 (en) ARRANGEMENT FOR DETERMINING DENSITY
DE1591814B2 (en) Frequency decade generator
DE1548576A1 (en) Circuit arrangement for the maxima-minima (peak) analysis
DE2519196A1 (en) Digital speed measuring system for railway trains - has transmitter and receiver magnetically coupled through rail and counter timer
EP0387685A2 (en) Voltage-to-frequency conversion method and device for implementing the method
DE2506073A1 (en) Remote control system for vehicles - has central control coupled via loop circuit with minimum lines to vehicles
DE2343472C3 (en) Circuit arrangement for decoding a digital signal with strongly fluctuating scanning speeds

Legal Events

Date Code Title Description
8239 Disposal/non-payment of the annual fee