DE10220922A1 - Flash-Speicherzelle und Herstellungsverfahren - Google Patents
Flash-Speicherzelle und HerstellungsverfahrenInfo
- Publication number
- DE10220922A1 DE10220922A1 DE10220922A DE10220922A DE10220922A1 DE 10220922 A1 DE10220922 A1 DE 10220922A1 DE 10220922 A DE10220922 A DE 10220922A DE 10220922 A DE10220922 A DE 10220922A DE 10220922 A1 DE10220922 A1 DE 10220922A1
- Authority
- DE
- Germany
- Prior art keywords
- trench
- gate electrode
- floating gate
- semiconductor
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 8
- 239000004065 semiconductor Substances 0.000 claims abstract description 29
- 239000000463 material Substances 0.000 claims description 13
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 10
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 9
- 229910052710 silicon Inorganic materials 0.000 claims description 9
- 239000010703 silicon Substances 0.000 claims description 9
- 238000000034 method Methods 0.000 claims description 8
- 238000009413 insulation Methods 0.000 claims description 6
- 239000011159 matrix material Substances 0.000 claims description 5
- 235000012239 silicon dioxide Nutrition 0.000 claims description 5
- 239000000377 silicon dioxide Substances 0.000 claims description 5
- 239000002019 doping agent Substances 0.000 claims description 3
- 238000002513 implantation Methods 0.000 claims description 3
- 239000000758 substrate Substances 0.000 claims description 2
- 238000013500 data storage Methods 0.000 abstract description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 229920005591 polysilicon Polymers 0.000 description 4
- 239000002800 charge carrier Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 239000000543 intermediate Substances 0.000 description 3
- 229910004298 SiO 2 Inorganic materials 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 238000009792 diffusion process Methods 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 239000012777 electrically insulating material Substances 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000013067 intermediate product Substances 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 125000006850 spacer group Chemical group 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0491—Virtual ground arrays
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/84—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being other than a semiconductor body, e.g. being an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1203—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body the substrate comprising an insulating body on a semiconductor body, e.g. SOI
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/401—Multistep manufacturing processes
- H01L29/4011—Multistep manufacturing processes for data storage electrodes
- H01L29/40114—Multistep manufacturing processes for data storage electrodes the electrodes comprising a conductor-insulator-conductor-insulator-semiconductor structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/788—Field effect transistors with field effect produced by an insulated gate with floating gate
- H01L29/7881—Programmable transistors with only two possible levels of programmation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/40—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
Die als Grabentransistoren ausgebildeten Speicherzellen mit einer jeweiligen Floating-Gate-Elektrode (7) und einer Control-Gate-Elektrode (9) an einer Grabenwand über einem Kanalbereich zwischen dotierten Bereichen (14) für Source und Drain sind mit einer in einem weiteren Graben angeordneten Gate-Elektrode (12) versehen, über die der in einem Halbleitersteg (13) zwischen den Gräben vorhandene Kanalbereich zusätzlich angesteuert werden kann. Das Gate-Oxid (11) der Gate-Elektrode (12) kann sehr dünn ausgebildet sein, so dass bei Ansteuerung über die Gate-Elektrode trotz guter Datenhaltung ein hoher Lesestrom erzielt wird.
Description
- Die vorliegende Erfindung betrifft eine Flash-Speicherzelle und eine Matrixanordnung derartiger Speicherzellen als Halbleiterspeicher sowie ein zugehöriges Herstellungsverfahren.
- Eine Flash-Speicherzelle besitzt eine Transistorstruktur, bei der eine Floating-Gate-Elektrode und eine Control-Gate-Elektrode vorhanden sind, die von dem Halbleitermaterial und voneinander jeweils durch dünne Schichten eines Dielektrikums getrennt sind. Bei Anlegen einer geeigneten Spannung an die Control-Gate-Elektrode tunneln Ladungsträger aus dem Kanalbereich des Transistors durch das dünne Dielektrikum auf die Floating-Gate-Elektrode, wodurch die Speicherzelle programmiert wird. Da sich durch die Ladungsträger auf der Floating- Gate-Elektrode die Einsatzspannung des Transistors ändert, kann der programmierte Zustand von dem ursprünglichen Zustand unterschieden werden, d. h. die Zelle kann ausgelesen werden. Bei dem Vorgang des Löschens wird durch entgegengesetzt angelegte Potentiale die Ladung von der Floating-Gate-Elektrode entfernt, so dass der ursprüngliche (ungeladene) Zustand des Speichertransistors zumindest näherungsweise wieder erreicht wird. Bei den bisherigen Flash-Speicherzellen gibt es Probleme mit der Verkleinerung der Transistoren, da die Dicke des Tunneloxids zwischen dem Halbleitermaterial und der Floating- Gate-Elektrode aus Gründen einer ausreichenden Datenhaltung nicht unter 8 nm reduziert werden kann. Eine maßstabsgetreue Verkleinerung dieses Transistors bei gleich bleibender Dicke des Gate-Oxids ist nicht möglich.
- Aufgabe der vorliegenden Erfindung ist es, eine Flash-Speicherzelle anzugeben, die trotz kleinerer Abmessungen eine herkömmlichen Flash-Speicherzellen vergleichbare Performance aufweist. Außerdem soll ein zugehöriges Herstellungsverfahren angegeben werden.
- Diese Aufgabe wird mit der Flash-Speicherzelle mit den Merkmalen des Anspruchs 1 bzw. mit dem Verfahren zur Herstellung einer Flash-Speicherzelle mit den Merkmalen des Anspruchs 4 gelöst. Ausgestaltungen ergeben sich aus den abhängigen Ansprüchen.
- Die Flash-Speicherzelle weist einen Double-Gate-Transistor mit einem sehr dünnen Halbleitersteg auf, auf dessen einer Seite eine Floating-Gate-Elektrode sowie eine Control-Gate- Elektrode und auf der anderen Seite eine weitere Gate-Elektrode angeordnet sind. Bei dieser Anordnung wird die Transistoreigenschaft durch beide Gates bestimmt. Der zwischen den Elektroden vorhandene Halbleitersteg ist völlig an Ladungsträgern verarmt. Wenn die Gates getrennt angesteuert werden, wird das Kanalpotential von beiden Seiten des Halbleiterstegs unterschiedlich beeinflusst. Auf der einen Seite des Halbleiterstegs hat man eine Struktur eines gewöhnlichen Feldeffekttransistors, auf der anderen Seite einen Floating-Gate-Transistor, der über ein Control-Gate angesteuert wird. Die gewöhnliche Transistorstruktur ist für das Auslesen der Speicherzelle vorgesehen; seine Einsatzspannung kann über das elektrische Potential auf dem Gate des Floating-Gate-Transistors gesteuert werden.
- Es folgt eine genauere Beschreibung von Beispielen einer Flash-Speicherzelle und eines Herstellungsverfahrens anhand der beigefügten Figuren.
- Die Fig. 1 bis 4 zeigen Querschnitte durch Zwischenprodukte von Flash-Speicherzellen nach verschiedenen Schritten eines bevorzugten Herstellungsverfahrens.
- Die Fig. 5 zeigt die Anordnung von Flash-Speicherzellen in Aufsicht.
- Die Fig. 6 zeigt ein Schaltungsdiagramm sowie eine Tabelle typischer elektrischer Potentiale zum Betrieb der Schaltung.
- Es folgt die Beschreibung eines bevorzugten Ausführungsbeispiels der Flash-Speicherzelle anhand eines bevorzugten Herstellungsverfahrens. Die Fig. 1 zeigt einen Querschnitt durch ein Zwischenprodukt nach den ersten Schritten des Verfahrens. Vorzugsweise wird von einem SOI-Substrat ausgegangen, das eine Bulk-Siliziumschicht 1, eine dünne Isolationsschicht 2 aus Siliziumdioxid und eine dünne Body-Siliziumschicht 3 umfasst. Vorzugsweise wird hier zunächst auf die Body-Siliziumschicht 3 eine Hilfsschicht 4 aufgebracht, die z. B. Siliziumnitrid sein kann. Diese Hilfsschicht 4 wird mit einer geeigneten Maskentechnik, z. B. einer Fotomaske oder einer Lackmaske so strukturiert, dass die verbleibenden Anteile als Maske zum Ätzen von parallel zueinander ausgerichteten Gräben 5 verwendet werden können. Die Gräben 5 werden so tief hergestellt, dass die Body-Siliziumschicht 3 von jedem Graben vollständig durchtrennt wird. Die Gräben werden vorzugsweise wie in der Fig. 1 gezeigt bis in die Isolationsschicht 2 hinein hergestellt, damit man eine stärkere Kopplung zwischen der Floating-Gate-Elektrode und der Control-Gate-Elektrode erhält. Ein gegebenenfalls verwendeter Fotolack wird danach entfernt. Eine Mehrzahl parallel zueinander angeordneter Gräben 5 ist dafür vorgesehen, nicht nur eine Flash-Speicherzelle, sondern eine matrixartige Anordnung eines Speicherzellenfeldes herzustellen.
- Anschließend wird die als Gate-Dielektrikum vorgesehene erste Dielektrikumschicht 6 hergestellt, vorzugsweise ein Oxid, insbesondere Siliziumdioxid, wozu das Halbleitermaterial oberflächlich in geringer Dicke oxidiert werden kann. Es ist hierbei nicht von Bedeutung, ob die erste Dielektrikumschicht 6 auch auf der Oberseite der Hilfsschicht 4 aufgebracht wird. Angrenzend an die erste Dielektrikumschicht 6 werden die Floating-Gate-Elektroden 7 hergestellt, indem zunächst das für die Floating-Gate-Elektroden 7 vorgesehene Material, vorzugsweise dotiertes Polysilizium, in die Gräben 5 abgeschieden wird. Das abgeschiedene Material wird in an sich bekannter Weise zu spacerartigen Anteilen an den Seitenwänden der Gräben 5 rückgeätzt. Mit einer weiteren Maske, die mit quer zu den Gräben verlaufenden Öffnungen versehen ist, werden Abschnitte zwischen Anteilen von der Größenordnung eines einzelnen Transistors weggeätzt, so dass die für die Floating- Gate-Elektroden vorgesehenen verbleibenden spacerartigen Anteile in der Längsrichtung der Gräben 5, d. h. senkrecht zur Zeichenebene der Fig. 1, abschnittsweise unterbrochen sind.
- Die nächsten Verfahrensschritte führen zu der Anordnung gemäß der Fig. 2. Zunächst wird eine zweite Dielektrikumschicht 8 aufgebracht und strukturiert, die als Dielektrikum zwischen der Floating-Gate-Elektrode und der Control-Gate-Elektrode vorgesehen ist und vorzugsweise als ONO-Schicht (Oxid-Nitrid- Oxid-Schicht) aus aufeinander folgend SiO2, Si3N4 und SiO2 aufgebracht wird. Danach wird das Material der Control-Gate- Elektroden 9 abgeschieden, das vorzugsweise wieder dotiertes Polysilizium ist. Dieses Material wird ebenfalls rückgeätzt, allerdings nicht in der Längsrichtung der Gräben unterbrochen. Die Control-Gate-Elektroden der einzelnen Speicherzellen bleiben somit längs der Gräben untereinander elektrisch leitend verbunden, so dass jeweilige Wortleitungen des Speicherzellenfeldes gebildet sind.
- Die Gräben werden dann mit einer Grabenfüllung 10 aus einem elektrisch isolierenden Material aufgefüllt, z. B. mit Siliziumdioxid. Bevor die Grabenfüllung eingebracht wird, kann das Polysilizium an den Enden der Gräben mit einer weiteren Maskentechnik zumindest teilweise entfernt werden, um die einzelnen Wortleitungen voneinander zu trennen. Die Grabenfüllung wird auf der Oberseite z. B. mittels CMP (Chemical Mechanical Polishing) planarisiert. Mit einem weiteren Ätzschritt wird die Hilfsschicht 4 so weit entfernt, dass nur an den Flanken der Grabenfüllung 10 jeweils ein restlicher Anteil der Hilfsschicht als Spacer stehen bleibt.
- Gemäß dem in der Fig. 3 dargestellten Querschnitt werden unter Verwendung der restlichen Anteile der Hilfsschicht 4 als Maske weitere Gräben 15 in die Body-Siliziumschicht 3 geätzt, die parallel zwischen den bereits vorhandenen und gefüllten Gräben 5 verlaufen. Die Tiefe der weiteren Gräben 15 reicht nur bis zur Oberseite der Isolationsschicht (2). An den Seitenwänden dieser weiteren Gräben 15 wird dann jeweils eine dritte Dielektrikumschicht 11, z. B. aus Siliziumdioxid, hergestellt. Daran angrenzend werden Gate-Elektroden 12 hergestellt, vorzugsweise, indem wieder dotiertes Polysilizium abgeschieden und zu spacerartigen Anteilen strukturiert wird.
- Die zwischen den Gräben verbliebenen Halbleiterstege 13 sind so bemessen, dass es möglich ist, die Ladungsträger in dem Halbleitermaterial der Halbleiterstege 13 von beiden Seiten durch elektrische Potentiale auf den Control-Gate-Elektroden 9 und den Gate-Elektroden 12 zu steuern. Das für die Gate- Elektroden 12 vorgesehene Material wird an den Enden der weiteren Gräben 15 weggeätzt, so dass auch hier die Gate-Elektroden 12, die an jeweils einer Seitenwand eines weiteren Grabens 15 aufeinander folgen, elektrisch leitend untereinander verbunden sind und voneinander getrennte weitere Wortleitungen bilden, die für das Lesen der Speicherzellen vorgesehen sind. Auch die weiteren Gräben werden mit einer Grabenfüllung 10 aufgefüllt, die anschließend panarisiert wird.
- Die Fig. 4 zeigt einen Querschnitt durch die Anordnung im Bereich zwischen den Floating-Gate-Elektroden, wo sich bei diesem Ausführungsbeispiel die zweite Dielektrikumschicht 8 direkt auf der ersten Dielektrikumschicht 6 befindet. Die Zwischenabschnitte 19 der die Control-Gate-Elektroden 9 miteinander verbindenden Wortleitungen sind nahe den Seitenwänden der Gräben angeordnet. In den Bereichen zwischen den Floating-Gate-Elektroden 7 werden die Anteile der Hilfsschicht entfernt, und durch die entstehenden Öffnungen hindurch werden Implantationen von Dotierstoff in die Halbleiterstege 13 eingebracht, um dotierte Bereiche 14 für Source und Drain auszubilden. Diese dotierten Bereiche 14 werden durch die Öffnungen hindurch kontaktiert, indem vorzugsweise zunächst eine Diffusionsbarriere 16 aus Titan und/oder Titannitrid aufgebracht wird und anschließend Kontaktlochfüllungen 17 z. B. aus Wolfram in an sich bekannter Weise eingebracht werden. Die jeweils auf einer Linie, die quer zu der Längsrichtung der Gräben verläuft, vorhandenen Source- und Drain- Bereiche werden mit einer streifenförmig strukturierten Bitleitung 18 auf der Oberseite elektrisch leitend miteinander verbunden.
- Die Fig. 5 zeigt die Anordnung der Flash-Speicherzellen in einer Speicherzellenmatrix in Aufsicht. In der Fig. 5 sind die Schnittpositionen der Querschnitte der Fig. 3 und 4 angegeben. Die Bezugszeichen entsprechen den Bezugszeichen der vorhergehenden Figuren. Es ist hier erkennbar, dass die Floating-Gate-Elektroden 7 jeweils an den Wänden der zwischen zwei aufeinander folgenden dotierten Bereichen 14 liegenden Anteile der Halbleiterstege 13 über den dort vorgesehenen Kanalbereichen angeordnet sind. Die Control-Gate-Elektroden 9 sind durch die Zwischenabschnitte 19 elektrisch leitend zu Wortleitungen miteinander verbunden. Auf der jeweils der Floating-Gate-Elektrode 7 gegenüberliegenden Seite eines Halbleitersteges 13 ist eine zugehörige Gate-Elektrode 12 für beidseitige Ansteuerung des Kanalbereichs angeordnet. Die Bitleitungen, die in dieser Aufsicht nicht eingezeichnet sind, verlaufen auf der Oberseite in parallelen Streifen quer zu der Längsrichtung der Gräben, also in der Fig. 5 jeweils in senkrechten Streifen.
- In der Fig. 6 ist das Schaltschema für diese Speicherzellenmatrix dargestellt. Jede Speicherzelle ist durch einen Transistor mit doppeltem Gate gebildet. Die Source- und Drain- Bereiche sind mit den in der Fig. 6 senkrecht verlaufenden Bitleitungen spaltenweise miteinander verbunden. Statt einer Wortleitung sind hier zeilenweise jeweils zwei Ansteuerleitungen vorhanden, und zwar jeweils eine Leitung CG-Gate zur Ansteuerung der Control-Gate-Elektroden und jeweils eine Ansteuerleitung Tr-Gate zur Ansteuerung der den Floating-Gate- Elektroden gegenüberliegenden Gate-Elektroden der gewöhnlichen Transistorstrukturen.
- Oberhalb des Schaltungsschemas der Fig. 6 ist eine Tabelle mit geeigneten und typischen Spannungswerten für das Programmieren (Prog), das Löschen (Erase) und das Lesen (Read) der Speicherzellen angegeben. Die dort eingetragenen Spannungswerte liegen jeweils am Drain-Bereich, an der Control-Gate- Elektrode, an der Gate-Elektrode der gewöhnlichen Transistorstruktur beziehungsweise am Source-Bereich an. Die Speicherzellenmatrix stellt eine "Virtual-Ground"-Architektur dar. Die Aufteilung der Flash-Speicherzellen in einen Lesetransistor, für den die Gate-Elektroden 12 vorgesehen sind, und in einen Programmier-/Lösch-Transistor, für den die Control- Gate-Elektroden 9 vorgesehen sind, hat den Vorteil, dass der Lese-Transistor mit einem besonders dünnen Gate-Oxid (dritte Dielektrikumsschicht 11) realisiert werden kann. Der Lesestrom ist beim Auslesen der Speicherzellen über die Tr-Gate- Leitung wesentlich größer als der Lesestrom beim Auslesen herkömmlicher Flash-Speicherzellen, wodurch eine deutliche Verkleinerung der Speicherzellen ermöglicht wird. Bezugszeichenliste 1 Bulk-Siliziumschicht
2 Isolationsschicht
3 Body-Siliziumschicht
4 Hilfsschicht
5 Graben
6 erste Dielektrikumschicht
7 Floating-Gate-Elektrode
8 zweite Dielektrikumschicht
9 Control-Gate-Elektrode
10 Grabenfüllung
11 dritte Dielektrikumschicht
12 Gate-Elektrode
13 Halbleitersteg
14 dotierter Bereich
15 weiterer Graben
16 Diffusionsbarriere
17 Kontaktlochfüllung
18 Bitleitung
Claims (6)
1. Flash-Speicherzelle mit
einem an einer Oberseite eines Halbleiterkörpers oder einer Halbleiterschicht (3) ausgebildeten Graben (5),
einer in dem Graben (5) angeordneten, allseits begrenzten Floating-Gate-Elektrode (7), die von dem Halbleitermaterial einer Seitenwand des Grabens durch eine erste Dielektrikumschicht (6) getrennt ist,
einer in dem Graben angeordneten Control-Gate-Elektrode (9), die von der Floating-Gate-Elektrode (7) durch eine zweite Dielektrikumschicht (8) getrennt und mit einer elektrischen Zuleitung versehen ist, und
in dem Halbleitermaterial der Seitenwand in einer Längsrichtung des Grabens in einem Abstand zueinander beidseits der Floating-Gate-Elektrode (7) angeordneten dotierten Bereichen (14) für Source und Drain, die mit Kontaktierungen versehen und mit einer jeweiligen Bitleitung (18) elektrisch leitend verbunden sind,
dadurch gekennzeichnet, dass
ein zu dem Graben (5) parallel angeordneter weiterer Graben (15) vorhanden ist, der in geringem Abstand zu der mit der Floating-Gate-Elektrode (7) versehenen Seitenwand angeordnet ist, so dass zwischen den Gräben (5, 15) ein schmaler Halbleitersteg (13) vorhanden ist, und in dem weiteren Graben (15) auf einer der Floating-Gate- Elektrode (7) gegenüberliegenden Seitenwand des Halbleitersteges (13) eine Gate-Elektrode (12) angeordnet ist, die von dem Halbleitermaterial durch eine dritte Dielektrikumschicht (11) getrennt und mit einer elektrischen Zuleitung versehen ist.
einem an einer Oberseite eines Halbleiterkörpers oder einer Halbleiterschicht (3) ausgebildeten Graben (5),
einer in dem Graben (5) angeordneten, allseits begrenzten Floating-Gate-Elektrode (7), die von dem Halbleitermaterial einer Seitenwand des Grabens durch eine erste Dielektrikumschicht (6) getrennt ist,
einer in dem Graben angeordneten Control-Gate-Elektrode (9), die von der Floating-Gate-Elektrode (7) durch eine zweite Dielektrikumschicht (8) getrennt und mit einer elektrischen Zuleitung versehen ist, und
in dem Halbleitermaterial der Seitenwand in einer Längsrichtung des Grabens in einem Abstand zueinander beidseits der Floating-Gate-Elektrode (7) angeordneten dotierten Bereichen (14) für Source und Drain, die mit Kontaktierungen versehen und mit einer jeweiligen Bitleitung (18) elektrisch leitend verbunden sind,
dadurch gekennzeichnet, dass
ein zu dem Graben (5) parallel angeordneter weiterer Graben (15) vorhanden ist, der in geringem Abstand zu der mit der Floating-Gate-Elektrode (7) versehenen Seitenwand angeordnet ist, so dass zwischen den Gräben (5, 15) ein schmaler Halbleitersteg (13) vorhanden ist, und in dem weiteren Graben (15) auf einer der Floating-Gate- Elektrode (7) gegenüberliegenden Seitenwand des Halbleitersteges (13) eine Gate-Elektrode (12) angeordnet ist, die von dem Halbleitermaterial durch eine dritte Dielektrikumschicht (11) getrennt und mit einer elektrischen Zuleitung versehen ist.
2. Anordnung von Flash-Speicherzellen nach Anspruch 1, bei
der
die Flash-Speicherzellen eine Matrixanordnung eines Halbleiterspeichers in Virtual-Ground-Architektur bilden,
die dotierten Bereiche (14) für Source bzw. Drain jeweils in einer Spalte der Matrixanordnung elektrisch leitend miteinander verbunden sind,
die Control-Gate-Elektroden (9), die jeweils in einer Zeile der Matrixanordnung in demselben Graben (5) vorhanden sind,
elektrisch leitend miteinander verbunden sind und
die Gate-Elektroden (12), die den Floating-Gate-Elektroden (7) einer Zeile von elektrisch leitend miteinander verbundenen Control-Gate-Elektroden (9) gegenüberliegen, ebenfalls elektrisch leitend miteinander verbunden sind.
die Flash-Speicherzellen eine Matrixanordnung eines Halbleiterspeichers in Virtual-Ground-Architektur bilden,
die dotierten Bereiche (14) für Source bzw. Drain jeweils in einer Spalte der Matrixanordnung elektrisch leitend miteinander verbunden sind,
die Control-Gate-Elektroden (9), die jeweils in einer Zeile der Matrixanordnung in demselben Graben (5) vorhanden sind,
elektrisch leitend miteinander verbunden sind und
die Gate-Elektroden (12), die den Floating-Gate-Elektroden (7) einer Zeile von elektrisch leitend miteinander verbundenen Control-Gate-Elektroden (9) gegenüberliegen, ebenfalls elektrisch leitend miteinander verbunden sind.
3. Anordnung nach Anspruch 2, bei der
jeweils beide Seitenwände eines Grabens (5) mit Floating- Gate-Elektroden (7) und Control-Gate-Elektroden (9) versehen sind und
zu beiden Seiten eines jeweiligen Grabens weitere Gräben (15) mit jeweiligen, den betreffenden Floating-Gate-Elektroden gegenüberliegend angeordneten Gate-Elektroden (12) vorhanden sind.
jeweils beide Seitenwände eines Grabens (5) mit Floating- Gate-Elektroden (7) und Control-Gate-Elektroden (9) versehen sind und
zu beiden Seiten eines jeweiligen Grabens weitere Gräben (15) mit jeweiligen, den betreffenden Floating-Gate-Elektroden gegenüberliegend angeordneten Gate-Elektroden (12) vorhanden sind.
4. Verfahren zur Herstellung einer Flash-Speicherzelle, bei
dem
in einem ersten Schritt an einer Oberseite eines Halbleiterkörpers oder einer Halbleiterschicht (3) ein Graben (5) hergestellt wird,
in einem zweiten Schritt zumindest auf eine Seitenwand des Grabens (5) eine als Gate-Dielektrikum vorgesehene erste Dielektrikumsschicht (6) aufgebracht wird und darauf eine Gate- Elektrode (7) aufgebracht und strukturiert wird,
in einem dritten Schritt eine zweite Dielektrikumschicht (8) auf die Floating-Gate-Elektrode (7) aufgebracht wird und darauf eine Control-Gate-Elektrode (9) aufgebracht wird,
in einem vierten Schritt der Graben mit einer elektrisch isolierenden Grabenfüllung (10) aufgefüllt wird,
dadurch gekennzeichnet, dass
in einem fünften Schritt auf jeder mit einer Floating-Gate- Elektrode (7) versehenen Seite des Grabens in geringem Abstand und parallel zu dem Graben ein weiterer Graben (15) hergestellt wird,
in einem sechsten Schritt in dem weiteren Graben auf einer der Floating-Gate-Elektrode gegenüberliegenden Seite eine dritte Dielektrikumschicht (11) und darauf eine Gate-Elektrode (12) aufgebracht werden und
in einem siebten Schritt der weitere Graben (15) mit einer elektrisch isolierenden Grabenfüllung (10) aufgefüllt wird
und eine Implantation von Dotierstoff zur Ausbildung dotierter Bereiche (14) für Source und Drain abschnittsweise in das Halbleitermaterial zwischen den Gräben eingebracht wird.
in einem ersten Schritt an einer Oberseite eines Halbleiterkörpers oder einer Halbleiterschicht (3) ein Graben (5) hergestellt wird,
in einem zweiten Schritt zumindest auf eine Seitenwand des Grabens (5) eine als Gate-Dielektrikum vorgesehene erste Dielektrikumsschicht (6) aufgebracht wird und darauf eine Gate- Elektrode (7) aufgebracht und strukturiert wird,
in einem dritten Schritt eine zweite Dielektrikumschicht (8) auf die Floating-Gate-Elektrode (7) aufgebracht wird und darauf eine Control-Gate-Elektrode (9) aufgebracht wird,
in einem vierten Schritt der Graben mit einer elektrisch isolierenden Grabenfüllung (10) aufgefüllt wird,
dadurch gekennzeichnet, dass
in einem fünften Schritt auf jeder mit einer Floating-Gate- Elektrode (7) versehenen Seite des Grabens in geringem Abstand und parallel zu dem Graben ein weiterer Graben (15) hergestellt wird,
in einem sechsten Schritt in dem weiteren Graben auf einer der Floating-Gate-Elektrode gegenüberliegenden Seite eine dritte Dielektrikumschicht (11) und darauf eine Gate-Elektrode (12) aufgebracht werden und
in einem siebten Schritt der weitere Graben (15) mit einer elektrisch isolierenden Grabenfüllung (10) aufgefüllt wird
und eine Implantation von Dotierstoff zur Ausbildung dotierter Bereiche (14) für Source und Drain abschnittsweise in das Halbleitermaterial zwischen den Gräben eingebracht wird.
5. Verfahren nach Anspruch 4, bei dem
vor dem ersten Schritt auf die Oberseite des Halbleiterkörpers oder der Halbleiterschicht (3) eine Hilfsschicht (4) aufgebracht wird und
diese Hilfsschicht (4) zur Herstellung des Grabens (5) und des weiteren Grabens (15) jeweils als Maske strukturiert und vor der Implantation von Dotierstoff zumindest teilweise entfernt wird.
vor dem ersten Schritt auf die Oberseite des Halbleiterkörpers oder der Halbleiterschicht (3) eine Hilfsschicht (4) aufgebracht wird und
diese Hilfsschicht (4) zur Herstellung des Grabens (5) und des weiteren Grabens (15) jeweils als Maske strukturiert und vor der Implantation von Dotierstoff zumindest teilweise entfernt wird.
6. Verfahren nach Anspruch 1 oder 2, bei dem
in dem ersten Schritt von einem SOI-Substrat ausgegangen wird, das eine Bulk-Siliziumschicht (1), eine dünne Isolationsschicht (2) aus Siliziumdioxid und eine dünne Body- Siliziumschicht (3) umfasst, und
der Graben (5) bis in die Isolationsschicht (2) hinein hergestellt wird.
in dem ersten Schritt von einem SOI-Substrat ausgegangen wird, das eine Bulk-Siliziumschicht (1), eine dünne Isolationsschicht (2) aus Siliziumdioxid und eine dünne Body- Siliziumschicht (3) umfasst, und
der Graben (5) bis in die Isolationsschicht (2) hinein hergestellt wird.
Priority Applications (8)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10220922A DE10220922B4 (de) | 2002-05-10 | 2002-05-10 | Flash-Speicherzelle, Anordnung von Flash-Speicherzellen und Verfahren zur Herstellung von Flash-Speicherzellen |
TW092112047A TWI226702B (en) | 2002-05-10 | 2003-05-01 | Flash memory cell and production method |
CNB03810590XA CN100379004C (zh) | 2002-05-10 | 2003-05-09 | 闪存存储单元及制造方法 |
JP2004504298A JP2005530336A (ja) | 2002-05-10 | 2003-05-09 | フラッシュメモリセルおよびその製造方法 |
PCT/DE2003/001488 WO2003096425A1 (de) | 2002-05-10 | 2003-05-09 | Flash-speicherzelle und herstellungsverfahren |
EP03749842A EP1504472A1 (de) | 2002-05-10 | 2003-05-09 | Flash-speicherzelle und herstellungsverfahren |
KR1020047018155A KR100599942B1 (ko) | 2002-05-10 | 2003-05-09 | 플래시 메모리 셀 및 제조 방법 |
US10/991,342 US6979859B2 (en) | 2002-05-10 | 2004-11-09 | Flash memory cell and fabrication method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE10220922A DE10220922B4 (de) | 2002-05-10 | 2002-05-10 | Flash-Speicherzelle, Anordnung von Flash-Speicherzellen und Verfahren zur Herstellung von Flash-Speicherzellen |
Publications (2)
Publication Number | Publication Date |
---|---|
DE10220922A1 true DE10220922A1 (de) | 2003-11-27 |
DE10220922B4 DE10220922B4 (de) | 2006-09-28 |
Family
ID=29285273
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE10220922A Expired - Fee Related DE10220922B4 (de) | 2002-05-10 | 2002-05-10 | Flash-Speicherzelle, Anordnung von Flash-Speicherzellen und Verfahren zur Herstellung von Flash-Speicherzellen |
Country Status (8)
Country | Link |
---|---|
US (1) | US6979859B2 (de) |
EP (1) | EP1504472A1 (de) |
JP (1) | JP2005530336A (de) |
KR (1) | KR100599942B1 (de) |
CN (1) | CN100379004C (de) |
DE (1) | DE10220922B4 (de) |
TW (1) | TWI226702B (de) |
WO (1) | WO2003096425A1 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102006005679B4 (de) * | 2005-02-03 | 2008-04-03 | Samsung Electronics Co., Ltd., Suwon | Halbleiterbauelement mit einer Transistorstruktur und Verfahren zur Herstellung desselben |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6815758B1 (en) * | 2003-08-22 | 2004-11-09 | Powerchip Semiconductor Corp. | Flash memory cell |
TW200721510A (en) | 2005-09-28 | 2007-06-01 | Koninkl Philips Electronics Nv | Finfet-based non-volatile memory device and method of manufacturing such a memory device |
US7791128B2 (en) | 2005-09-28 | 2010-09-07 | Nxp B.V. | Double gate non-volatile memory device and method of manufacturing |
US7859026B2 (en) | 2006-03-16 | 2010-12-28 | Spansion Llc | Vertical semiconductor device |
EP1835530A3 (de) | 2006-03-17 | 2009-01-28 | Samsung Electronics Co., Ltd. | Nichtflüchtige Speichervorrichtung und Verfahren zu deren Herstellung |
CN100490182C (zh) * | 2007-06-19 | 2009-05-20 | 北京大学 | 鳍型沟道双栅多功能场效应晶体管的制备方法 |
KR20090037690A (ko) * | 2007-10-12 | 2009-04-16 | 삼성전자주식회사 | 비휘발성 메모리 소자, 그 동작 방법 및 그 제조 방법 |
JP2014187329A (ja) | 2013-03-25 | 2014-10-02 | Toshiba Corp | 半導体記憶装置の製造方法及び半導体記憶装置 |
US10128750B2 (en) | 2016-03-04 | 2018-11-13 | Infineon Technologies Ag | Switched-mode power converter with an inductive storage element and a cascode circuit |
US9985126B2 (en) * | 2016-03-04 | 2018-05-29 | Infineon Technologies Ag | Semiconductor device comprising a first gate electrode and a second gate electrode |
US20230031362A1 (en) * | 2021-07-28 | 2023-02-02 | Micron Technology, Inc. | Memory device having memory cell strings and separate read and write control gates |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5315142A (en) * | 1992-03-23 | 1994-05-24 | International Business Machines Corporation | High performance trench EEPROM cell |
US5633519A (en) * | 1991-10-08 | 1997-05-27 | Semiconductor Energy Laboratory Co., Ltd. | Non-volatile floating gate semiconductor device |
US6043122A (en) * | 1995-08-01 | 2000-03-28 | Advanced Micro Devices, Inc. | Three-dimensional non-volatile memory |
US6198125B1 (en) * | 1996-01-22 | 2001-03-06 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method of fabricating same |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5411905A (en) * | 1994-04-29 | 1995-05-02 | International Business Machines Corporation | Method of making trench EEPROM structure on SOI with dual channels |
JP3424427B2 (ja) * | 1995-07-27 | 2003-07-07 | ソニー株式会社 | 不揮発性半導体メモリ装置 |
US5874760A (en) * | 1997-01-22 | 1999-02-23 | International Business Machines Corporation | 4F-square memory cell having vertical floating-gate transistors with self-aligned shallow trench isolation |
US6072209A (en) * | 1997-07-08 | 2000-06-06 | Micro Technology, Inc. | Four F2 folded bit line DRAM cell structure having buried bit and word lines |
US5936274A (en) * | 1997-07-08 | 1999-08-10 | Micron Technology, Inc. | High density flash memory |
US5973356A (en) * | 1997-07-08 | 1999-10-26 | Micron Technology, Inc. | Ultra high density flash memory |
US6093606A (en) * | 1998-03-05 | 2000-07-25 | Taiwan Semiconductor Manufacturing Company | Method of manufacture of vertical stacked gate flash memory device |
US6134175A (en) * | 1998-08-04 | 2000-10-17 | Micron Technology, Inc. | Memory address decode array with vertical transistors |
US6191444B1 (en) * | 1998-09-03 | 2001-02-20 | Micron Technology, Inc. | Mini flash process and circuit |
DE10153493A1 (de) * | 2001-10-30 | 2003-05-15 | Infineon Technologies Ag | Floatinggatespeicherzelle, Verfahren zu deren Herstellung un Halbleiterspeichereinrichtung |
US6878991B1 (en) * | 2004-01-30 | 2005-04-12 | Micron Technology, Inc. | Vertical device 4F2 EEPROM memory |
-
2002
- 2002-05-10 DE DE10220922A patent/DE10220922B4/de not_active Expired - Fee Related
-
2003
- 2003-05-01 TW TW092112047A patent/TWI226702B/zh not_active IP Right Cessation
- 2003-05-09 EP EP03749842A patent/EP1504472A1/de not_active Withdrawn
- 2003-05-09 CN CNB03810590XA patent/CN100379004C/zh not_active Expired - Fee Related
- 2003-05-09 JP JP2004504298A patent/JP2005530336A/ja active Pending
- 2003-05-09 KR KR1020047018155A patent/KR100599942B1/ko not_active IP Right Cessation
- 2003-05-09 WO PCT/DE2003/001488 patent/WO2003096425A1/de active IP Right Grant
-
2004
- 2004-11-09 US US10/991,342 patent/US6979859B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5633519A (en) * | 1991-10-08 | 1997-05-27 | Semiconductor Energy Laboratory Co., Ltd. | Non-volatile floating gate semiconductor device |
US5315142A (en) * | 1992-03-23 | 1994-05-24 | International Business Machines Corporation | High performance trench EEPROM cell |
US6043122A (en) * | 1995-08-01 | 2000-03-28 | Advanced Micro Devices, Inc. | Three-dimensional non-volatile memory |
US6198125B1 (en) * | 1996-01-22 | 2001-03-06 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method of fabricating same |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102006005679B4 (de) * | 2005-02-03 | 2008-04-03 | Samsung Electronics Co., Ltd., Suwon | Halbleiterbauelement mit einer Transistorstruktur und Verfahren zur Herstellung desselben |
US7936003B2 (en) | 2005-02-03 | 2011-05-03 | Samsung Electronics Co., Ltd. | Semiconductor device having transistor with vertical gate electrode and method of fabricating the same |
Also Published As
Publication number | Publication date |
---|---|
KR20040102226A (ko) | 2004-12-03 |
US20050146940A1 (en) | 2005-07-07 |
KR100599942B1 (ko) | 2006-07-12 |
CN1653616A (zh) | 2005-08-10 |
US6979859B2 (en) | 2005-12-27 |
TWI226702B (en) | 2005-01-11 |
JP2005530336A (ja) | 2005-10-06 |
EP1504472A1 (de) | 2005-02-09 |
CN100379004C (zh) | 2008-04-02 |
WO2003096425A1 (de) | 2003-11-20 |
TW200404365A (en) | 2004-03-16 |
DE10220922B4 (de) | 2006-09-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE68924849T2 (de) | Nichtflüchtiger halbleiterspeicher und verfahren zur herstellung. | |
DE4219854C2 (de) | Elektrisch löschbare und programmierbare Halbleiterspeichereinrichtung und ein Verfahren zur Herstellung derselben | |
DE4016346C2 (de) | Nichtflüchtige Halbleiterspeichervorrichtung und ein Verfahren zu ihrer Herstellung | |
DE69231356T2 (de) | Nichtflüchtige Speicherzelle und Anordnungsarchitektur | |
DE69527388T2 (de) | EEPROM-Zelle mit Isolationstransistor und Betriebs- und Herstellungsverfahren | |
DE10336876B4 (de) | Speicherzelle mit Nanokristallen oder Nanodots und Verfahren zu deren Herstellung | |
DE10220923B4 (de) | Verfahren zur Herstellung eines nicht-flüchtigen Flash-Halbleiterspeichers | |
DE69013094T2 (de) | Nichtflüchtige Halbleiterspeicheranordnung und Verfahren zu ihrer Herstellung. | |
DE102004006505B4 (de) | Charge-Trapping-Speicherzelle und Herstellungsverfahren | |
DE102006005679A1 (de) | Halbleiterbauelement mit einer Transistorstruktur und Verfahren zur Herstellung desselben | |
DE19747776A1 (de) | Halbleiterspeicher und Verfahren zu dessen Herstellung | |
DE102007052217A1 (de) | Integrierter Schaltkreis mit NAND-Speicherzellen-Strängen | |
EP0946985B1 (de) | Speicherzellenanordnung und verfahren zu deren herstellung | |
DE10258194B4 (de) | Halbleiterspeicher mit Charge-trapping-Speicherzellen und Herstellungsverfahren | |
DE10324612B4 (de) | Halbleiterspeicher mit Charge-Trapping-Speicherzellen und Virtual-Ground-Architektur | |
DE10220922B4 (de) | Flash-Speicherzelle, Anordnung von Flash-Speicherzellen und Verfahren zur Herstellung von Flash-Speicherzellen | |
DE19807010B4 (de) | Verfahren zur Herstellung einer nichtflüchtigen Speichereinrichtung | |
DE10324550B4 (de) | Herstellungsverfahren für eine NROM-Halbleiterspeichervorrichtung | |
DE102004047610B4 (de) | Integrierte Speicher-Schaltungsanordnung mit Tunnel-Feldeffekttransistor als Ansteuertransistor | |
EP1060515A1 (de) | Elektrisch programmierbare speicherzellenanordnung und verfahren zu deren herstellung | |
DE68911425T2 (de) | Hochintegrierte EPROM-Speicheranordnung. | |
DE10223505A1 (de) | Verfahren zum Herstellen einer Speicherzelle, Speicherzelle und Speicherzellen-Anordnung | |
DE69116022T2 (de) | Verfahren zur Herstellung eines EPROM-Speichers mit unterschiedlichen Source- und Drain-Strukturen | |
WO2001001476A1 (de) | Vefahren zur herstellung einer nichtflüchtigen halbleiter-speicherzelle mit separatem tunnelfenster | |
DE10324052B4 (de) | Verfahren zur Herstellung eines Halbleiterspeichers mit Charge-Trapping-Speicherzellen |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8364 | No opposition during term of opposition | ||
8327 | Change in the person/name/address of the patent owner |
Owner name: QIMONDA AG, 81739 MUENCHEN, DE |
|
R081 | Change of applicant/patentee |
Owner name: POLARIS INNOVATIONS LTD., IE Free format text: FORMER OWNER: QIMONDA AG, 81739 MUENCHEN, DE Owner name: INFINEON TECHNOLOGIES AG, DE Free format text: FORMER OWNER: QIMONDA AG, 81739 MUENCHEN, DE |
|
R081 | Change of applicant/patentee |
Owner name: POLARIS INNOVATIONS LTD., IE Free format text: FORMER OWNER: INFINEON TECHNOLOGIES AG, 85579 NEUBIBERG, DE |
|
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |