DE10212144A1 - Transistoranordnung mit einer Struktur zur elektrischen Kontaktierung von Elektroden einer Trench-Transistorzelle - Google Patents

Transistoranordnung mit einer Struktur zur elektrischen Kontaktierung von Elektroden einer Trench-Transistorzelle

Info

Publication number
DE10212144A1
DE10212144A1 DE10212144A DE10212144A DE10212144A1 DE 10212144 A1 DE10212144 A1 DE 10212144A1 DE 10212144 A DE10212144 A DE 10212144A DE 10212144 A DE10212144 A DE 10212144A DE 10212144 A1 DE10212144 A1 DE 10212144A1
Authority
DE
Germany
Prior art keywords
gate
field
trench
metallization
electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE10212144A
Other languages
English (en)
Other versions
DE10212144B4 (de
Inventor
Joachim Krumrey
Franz Hirler
Ralf Henninger
Martin Poelzl
Walter Rieger
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Infineon Technologies AG
Original Assignee
Infineon Technologies AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=28684705&utm_source=***_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=DE10212144(A1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Infineon Technologies AG filed Critical Infineon Technologies AG
Priority to DE10212144A priority Critical patent/DE10212144B4/de
Priority to TW092102939A priority patent/TW200304702A/zh
Priority to US10/392,025 priority patent/US6891223B2/en
Publication of DE10212144A1 publication Critical patent/DE10212144A1/de
Application granted granted Critical
Publication of DE10212144B4 publication Critical patent/DE10212144B4/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/70Bipolar devices
    • H01L29/72Transistor-type devices, i.e. able to continuously respond to applied control signals
    • H01L29/739Transistor-type devices, i.e. able to continuously respond to applied control signals controlled by field-effect, e.g. bipolar static induction transistors [BSIT]
    • H01L29/7393Insulated gate bipolar mode transistors, i.e. IGBT; IGT; COMFET
    • H01L29/7395Vertical transistors, e.g. vertical IGBT
    • H01L29/7396Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions
    • H01L29/7397Vertical transistors, e.g. vertical IGBT with a non planar surface, e.g. with a non planar gate or with a trench or recess or pillar in the surface of the emitter, base or collector region for improving current density or short circuiting the emitter and base regions and a gate structure lying on a slanted or vertical surface or formed in a groove, e.g. trench gate IGBT
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7811Vertical DMOS transistors, i.e. VDMOS transistors with an edge termination structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • H01L29/0692Surface layout
    • H01L29/0696Surface layout of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42356Disposition, e.g. buried gate electrode
    • H01L29/4236Disposition, e.g. buried gate electrode within a trench, e.g. trench gate electrode, groove gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/41Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions
    • H01L29/423Electrodes ; Multistep manufacturing processes therefor characterised by their shape, relative sizes or dispositions not carrying the current to be rectified, amplified or switched
    • H01L29/42312Gate electrodes for field effect devices
    • H01L29/42316Gate electrodes for field effect devices for field-effect transistors
    • H01L29/4232Gate electrodes for field effect devices for field-effect transistors with insulated gate
    • H01L29/42372Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out
    • H01L29/4238Gate electrodes for field effect devices for field-effect transistors with insulated gate characterised by the conducting layer, e.g. the length, the sectional shape or the lay-out characterised by the surface lay-out

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

Transistoranordnungen (1) mit entlang von Gräben (9) in einem Halbleitersubstrat (6) angeordneten Trench-Transistorzellen (3) weisen zwei oder mehrere in den Gräben (9) angeordnete Elektrodenstrukturen (10, 11), sowie über einer Substratoberfläche (7) des Halbleitersubstrats (6) angeordnete Metallisierungen (20, 21) auf, wobei die Gräben (9) in einen inaktiven Randbereich (4) der Transistoranordnung (1) hinein verlängert sind und im Randbereich (4) eine elektrisch leitende Verbindung zwischen den Elektrodenstrukturen (10, 11) und korrespondierenden Metallisierungen (20, 21) vorgesehen ist.

Description

  • Die Erfindung betrifft eine Transistoranordnung mit einer Struktur zur elektrischen Kontaktierung zweier oder mehrerer in Gräben angeordneter Elektroden einer Trench-Transistorzelle.
  • Zur Steuerung von Schaltströmen mit hohen Stromstärken (bis zu mehreren 10 Ampere) mittels niedriger Steuerspannungen finden als MOS-Leistungstransistoren ausgeprägte Transistoranordnungen Verwendung, deren Spannungsfestigkeit im geschalteten Lastkreis bis zu mehreren 100 Volt betragen kann und deren Schaltzeiten üblicherweise im Bereich weniger Mikrosekunden liegen.
  • MOS-Leistungstransistoren liegen beispielsweise als Trench- MOS-Leistungstransistoren vor. Ein Trench-MOS-Leistungstransistor besteht üblicherweise aus einem Halbleitersubstrat, das in mindestens einem aktiven Zellenfeld jeweils eine Mehrzahl von nebeneinander angeordneten Trench-Transistorzellen aufweist.
  • Je nach Ausprägung der Trench-Transistorzellen sind zum Beispiel selbstleitende und selbstsperrende p-Kanal- bzw. n- Kanal-Trench-MOS-Leistungstransistoren realisierbar.
  • In der Fig. 2 ist eine einzelne, herkömmliche Trench-Transistorzelle 3 eines selbstsperrenden, n-Kanal Trench-MOS-Leistungstransistors 1 vereinfacht im Querschnitt dargestellt. In diesem Beispiel ist im Halbleitersubstrat eine stark n- dotierte (n++-dotierte) Drain-Zone 223 ausgebildet. Auf der Drain-Zone 223 ist ferner eine aus einem epitaktischen Verfahren hervorgegangene, schwach n-dotierte (n--dotierte) Drift-Zone 224 angeordnet.
  • An die Drift-Zone 224 schließen erste, p-dotierte und zweite, n++-dotierte Diffusionsbereiche an. Dabei bilden die p- dotierten Diffusionsbereiche Kanal-Zonen 203 und die n++- dotierten Diffusionsbereiche Source-Zonen 213 der Trench- Transistorzelle 3 aus. In den Diffusionsbereichen ist ein Graben 9 (Trench) vorgesehen, dessen Grabenwandung mit einem Gateoxid 14 ausgekleidet ist, das das Grabeninnere gegen das umgebende Halbleitersubstrat 6 elektrisch isoliert. Der Graben 9 ist im Übrigen mit leitfähigem Polysilizium gefüllt, das eine Gate-Elektrode 10 ausbildet.
  • Über dem Graben 9 ist in einem Randbereich im Anschluss an die Gate-Elektrode 10 auf der Substratoberfläche 7 eine Gate- Metallisierung angeordnet. Auf der Substratoberfläche 7 ist eine Source-Metallisierung 21 aufgebracht, die die Source- Zonen 213 und die Kanal-Zonen 203 elektrisch kontaktiert. Die Source- 21 und die Gate-Metallisierung sind voneinander und vom Halbleitersubstrat 6 durch eine Zwischenoxidschicht 16 elektrisch isoliert. Auf einer der Substratoberfläche 7 des Halbleitersubstrats 6 gegenüberliegenden Substratrückseite 8 ist im Anschluss an die Drain-Zone 223 des Halbleitersubstrats 6 eine Drain-Metallisierung 22 angeordnet.
  • Im spannungslosen Zustand sind die leitenden Source-Zonen 213 durch die p-dotierten Kanal-Zonen 203 von der Drain-Zone 223 elektrisch isoliert. Wird die Gate-Elektrode 10 mit einem positiven Potential vorgespannt, so reichern sich in der Kanal- Zone 203, unmittelbar angrenzend an das Gateoxid 14, Minoritätsträger, in diesem Fall Elektronen, an. Bei steigender positiver Vorspannung der Gate-Elektrode 10 formt sich in der ursprünglich p-leitenden Kanal-Zone 203 ein n-leitender Kanal 5 (Inversion).
  • Mit steigender Stromstärke zwischen der Source-Zone und der Drain-Zone nimmt die Temperatur des Halbleiterkörpers zu und die Beweglichkeit der Ladungsträger in der Kanal-Zone ab. Dieser Effekt bewirkt, dass Trench-Transistorzellen in einfacher Weise elektrisch parallel geschaltet werden können. Fließt beispielsweise im durchgeschalteten Zustand durch eine der parallel geschaltenen Trench-Transistorzellen zunächst ein etwas höherer Strom, so führt dies in dieser Trench- Transistorzelle zu einer relativ größeren Temperaturerhöhung. Aufgrund der erhöhten Temperatur wird die Beweglichkeit der Ladungsträger im Kanal herabgesetzt und die Trench-Transistorzelle dadurch hochohmiger. In der Folge verteilt sich der Strom auf kühlere, parallel geschaltete Trench-Transistorzellen.
  • Im Halbleitersubstrat eines Trench-MOS-Leistungstransistors ist eine Trench-Transistorzelle üblicherweise entlang eines langgestreckten Grabens ausgeprägt oder durch einen polygonartigen Graben definiert. In der oben beschriebenen Weise können nun mehrere dieser Gräben nebeneinander zu einem aktiven Zellenfeld angeordnet werden, wobei die Gate-Elektroden in benachbarten Gräben auch über Quergräben miteinander elektrisch verbunden sein können.
  • Die maximale Stromstärke, die mit einem Trench-MOS-Leistungstransistor schaltbar ist, wird durch den Drain-Source-Widerstand (RDS(ON)) der parallel geschaltenen Trench-Transistorzellen bestimmt. Die minimale Schaltzeit und die maximale Betriebsfrequenz werden im Wesentlichen durch die Gate-Parameter Eingangswiderstand (input resistance, RG), Gateladung QG und Eingangskapazität (input capacity, CISS) bestimmt.
  • Der Eingangswiderstand wird wesentlich durch den Widerstand der Gate-Elektroden in den Gräben (Trenches) und in geringem Umfang durch den Widerstand der Verbindungsleitungen zwischen einem Gate-Anschluss des Trench-MOS-Leistungstransistors und den Gate-Elektroden in den Gräben (Trenches) bestimmt. Die Eingangskapazität CISS ergibt sich aus der Addition der Gate- Source-Kapazität (CGS) und der Gate-Drain-Kapazität (CGD).
  • Eine Anordnung für Trench-Transistorzellen, wie sie aus der Fig. 2 bekannt ist, weist eine hohe Kapazität zwischen den Gate-Elektroden 10 und der dem Drain-Anschluss zugeordneten Drift-Zone 224 auf. Sie resultiert daraus, dass sich die Drift-Zone 224 und die Gate-Elektroden 10 am dünnen Gateoxid 14 gegenüberliegen.
  • Aus der Patentschrift WO 98/02925 (Türkes et al.) ist nun ein MOS-Leistungstransistor mit planar über der Substratoberfläche angeordneter Gate-Elektrode bekannt, bei dem die Schaltzeiten und Schaltverluste durch Verringerung der Gate-Drain- Kapazität CGD reduziert sind. Dabei wird jeweils neben der Gate-Elektrode eine Feldelektrode angeordnet, die mit dem Source-Anschluss des MOS-Leistungstransistors elektrisch leitend verbunden ist. Die Feldelektrode schirmt die elektrische Ladung auf der Gate-Elektrode von der Drift-Zone ab und reduziert die Fläche, an der sich die Gate-Elektroden und die Drift-Zone einander gegenüberliegen.
  • Eine weiteres Konzept zur Reduzierung der Gate-Drain-Kapazität CGD ist aus der US 5,283,201 (Tsang et al.) bekannt. Dabei wird in einer Trench-Transistorzelle mit in einem Graben im Halbleitersubstrat angeordneter Gate-Elektrode unterhalb der Gate-Elektrode eine Hilfselektrode aus dem Material der Gate-Elektrode und von dieser elektrisch isoliert angeordnet.
  • Generell wird für MOS-Leistungstransistoren nachdrücklich eine weitere Verringerung der Gate-Drain-Kapazität CGD zur Verbesserung der Funktionalität und zur Erweiterung des Applikationsspektrums von MOS-Leistungstransistoren, etwa für höhere Betriebsfrequenzen, angestrebt.
  • Es ist daher Aufgabe der Erfindung, eine Transistoranordnung mit einer Struktur zur elektrischen Kontaktierung einer oder mehrerer im Graben einer Trench-Transistorzelle angeordneter Elektroden der Trench-Transistorzelle zur Verfügung zu stellen, bei der eine Gate-Drain-Kapazität CGD der Transistoranordnung gegenüber herkömmlichen Transistoranordnungen bei gleichzeitiger Wahrung der Funktionalität reduziert ist.
  • Diese Aufgabe wird bei einer Transistoranordnung erfindungsgemäß durch die im kennzeichnenden Teil des Anspruchs 1 genannten Merkmale gelöst. Vorteilhafte Weiterbildungen der erfindungsgemäßen Transistoranordnung ergeben sich aus den Unteransprüchen.
  • Eine Transistoranordnung der erfindungsgemäßen Art umfasst
    • - mindestens jeweils einen Gate-Anschluss, einen Source- Anschluss und einen Drain-Anschluss,
    • - mindestens ein in einem Halbleitersubstrat ausgeprägtes aktives Zellenfeld,
    • - einen sich an das aktive Zellenfeld anschließenden Randbereich,
    • - mindestens einen Graben im Halbleitersubstrat innerhalb des aktiven Zellenfeldes,
    • - mindestens eine entlang des mindestens einen Grabens ausgeprägte Trench-Transistorzelle,
    • - mindestens zwei innerhalb des Grabens angeordnete und sich entlang des Grabens erstreckende Elektrodenstrukturen und
    • - mindestens eine im Wesentlichen über einer Substratoberfläche des Halbleitersubstrats angeordnete Metallisierung, wobei
    • - der Graben in den Randbereich herausgeführt ist und
    • - mindestens eine Elektrodenstruktur im Randbereich mit einer der Metallisierungen elektrisch leitend verbunden ist.
  • Eine solche Transistoranordnung der erfindungsgemäßen Art verbindet mindestens zwei im Graben der Trench- Transistorzelle neben- und/oder übereinander angeordnete Elektrodenstrukturen in besonders vorteilhafter, weil platzsparender und topologiefreundlicher Weise mit Anschlussmetallisierungen der Transistoranordnung. Dadurch bleibt die Funktionalität bei gleicher Ausdehnung (Chipfläche) der Transistoranordnung erhalten.
  • Bevorzugterweise ist die erfindungsgemäße Transistoranordnung als Trench-MOS-Leistungstransistor mit Feldelektrode ausgeprägt. Dabei sind in jeweils einem Zellenfeld eine Mehrzahl von Trench-Transistorzellen angeordnet und elektrisch parallel geschaltet. In den Gräben der Trench-Transistorzellen ist jeweils unterhalb oder neben der Gate-Elektrode eine Feldelektrode angeordnet. Der Trench-MOS-Leistungstransistor weist eine mit einem Source-Anschluss verbundene Source- Metallisierung sowie eine mit einem Gate-Anschluss verbundene Gate-Metallisierung auf, wobei die Gate-Metallisierung mit den oberen Elektrodenstrukturen (Gate-Elektroden) elektrisch leitend verbunden ist.
  • Durch die erfindungsgemäße Anordnung und Ausprägung der elektrischen Verbindungen jeweils zwischen der Gate- Metallisierung und der Gate-Elektrode bzw. zwischen der unteren Elektrodenstruktur (Feldelektrode) und einer Feldmetallisierung wird eine sehr vorteilhafte Anordnung und Ausprägung der Source- und Gate-Metallisierungen über einer Substratoberfläche des Halbleitersubstrats ermöglicht.
  • So ist die Source-Metallisierung vorteilhafterweise mindestens in Teilen über dem aktiven Zellenfeld angeordnet und von der Gate-Metallisierung mindestens abschnittsweise umgeben.
  • Dadurch ist zum einen die Kontaktierung von im Zellenfeld angeordneten Source-Zonen sehr niederohmig, zum anderen erübrigt sich ein Strukturieren der Source-Metallisierung. Ein solches Strukturieren der mehrere Mikrometer dicken Source- Metallisierung ist fertigungstechnisch aufwändig, da etwa bei einer Nassätzung die Source-Metallisierung etwa in der Größenordnung der Dicke der Source-Metallisierung unterätzt wird.
  • Die elektrischen Verbindungen etwa zwischen übereinander angeordneten Gate- bzw. Feldelektroden und den korrespondierenden Metallisierungen sind in verschiedener Weise realisierbar, etwa durch Durchkontaktierungen von der Metallisierung zur jeweils im Graben vorgesehenen Elektrodenstruktur. Solche Anordnungen sind dann vorteilhaft, wenn die Abmessungen der Gräben und der Durchkontaktierungen ein problemloses Positionieren der Durchkontaktierungen relativ zu den Gräben zulassen.
  • In einer vorteilhaften Ausprägung des erfindungsgemäßen Trench-MOS-Leistungstransistors werden beide Elektrodenstrukturen im Graben direkt über Durchkontaktierungen mit bevorzugt im Randbereich abschnittsweise über den Gräben angeordneten korrespondierenden Metallisierungen verbunden. Durch die Durchkontaktierungen zur Feldelektrode wird die darüber angeordnete Gate-Elektrode in den Bereichen der Durchkontaktierungen im Graben unterbrochen. Durch eine geeignete Anordnung von Quergräben, durch die mindestens die Gate-Elektroden benachbarter Trench-Transistorzellen elektrisch leitend verbunden sind, werden die Unterbrechungen überbrückt. Auf diese Weise erübrigt sich vorteilhafterweise ein zusätzlicher photolithographische Prozess zur Ausformung etwa einer Feldstruktur.
  • In einer weiteren Ausführungsform des erfindungsgemäßen Trench-MOS-Leistungstransistors ist die Gate-Elektrode über eine Gate-Struktur über der Substratoberfläche mit der Gate- Metallisierung und die Feldelektrode unmittelbar über Durchkontaktierungen mit der Feldmetallisierung elektrisch leitend verbunden. Dabei sind wieder Quergräben, die die Gate-Elektroden benachbarter Trench-Transistorzellen elektrisch leitend verbinden, erforderlich.
  • Die Gate-Struktur und die Gate-Elektroden bestehen dabei aus dem selben Material und gehen fertigungstechnisch aus dem selben Prozessschritt hervor. Dabei ist beispielsweise nach dem Abscheiden des Materials der Gate-Elektrode vor einem Rückätzen des Materials bis mindestens unter die Substratoberfläche zur Ausformung der Gate-Elektrode lediglich ein unkritisches, ätzresistentes Maskieren der Gate-Struktur erforderlich.
  • In einer weiteren vorteilhaften Ausprägung weist der erfindungsgemäße Trench-MOS-Leistungstransistor eine Feldstruktur über der Substratoberfläche auf, die eine elektrische leitende Verbindung zwischen der Feldelektrode und der Feldmetallisierung vermittelt, sowie eine Gate-Metallisierung, die sich abschnittsweise, etwa im Randbereich, über den Gräben erstreckt, sowie Durchkontaktierungen, die die Gate-Metallisierung unmittelbar elektrisch leitend mit den Gate-Elektroden in den Gräben verbinden. Auf diese Weise entfällt ein Maskieren von Gate-Strukturen vor dem Rückätzen des abgeschiedenen Materials der Gate-Elektrode.
  • Ferner ist ein Ausprägen der Feldelektroden in den Gräben aus einem abgeschiedenen Material der Feldelektrode (Feldpolysilizium) in einem einzigen steuerbaren Rückätzschritt realisierbar.
  • Dazu werden zunächst die Feldstrukturen, die aus dem Feldpolysilizium hervorgehen, abgedeckt und anschließend das Feldpolysilizium zurückgeätzt. Während des Rückätzens des Feldpolysiliziums wird ein Freistellen eines das Substrat außerhalb der Gräben bedeckenden Feldoxids detektiert. Der weitere Ätzprozess kann auf das detektierte Signal hin synchronisiert werden. Aus der verbleibenden Ätzdauer und Ätzrate ergibt sich eine Füllhöhe, bis zu der die so ausgeprägten Feldelektroden die Gräben füllen. Die Füllhöhe ist auf diese Weise auf einen später im Halbleitersubstrat ausgeprägten Übergang Kanalzone/Driftzone justierbar. Bei Anordnungen, bei denen die Feldelektrode mittels Durchkontaktierung elektrisch angeschlossen wird, wird dagegen das Feldpolysilizium in einem ersten Schritt bis gerade unter die Substratoberfläche zurückgebildet und anschließend in zur Kontaktierung vorgesehenen Bereichen abgedeckt. Im aktiven Zellenfeld werden die Feldelektroden weiter zurückgeätzt. Dabei ist kein Signal auf einfache Weise erzeugbar, mittels dem der Ätzprozess synchronisierbar ist.
  • Gemäß einer besonders bevorzugten Ausführungsform der Erfindung ist die Gate-Elektrode im Randbereich im Graben verkürzt ausgeprägt, so dass an ihren Enden die Gräben nur noch durch die Feldelelektrode gefüllt sind. Die Gate-Struktur ist dabei in einer Weise angeordnet, dass die Gate-Elektrode, die zum Zellenfeld hin kontaktiert wird, mit einer Gate-Metallisierung, die dem Zellenfeld abgewandt ist, und die Feldelektrode, die dem Zellenfeld abgewandt kontaktiert wird, mit einer zum Zellenfeld orientierten Feldmetallisierung elektrisch leitend verbunden ist.
  • In bevorzugter Weise sind die Gate-Struktur und die Feldstrukturen auf der Substratoberfläche durch Isolatorschichten voneinander und vom Halbleitersubstrat elektrisch isoliert und nebeneinander in einer gemeinsamen Schichtebene ausgeprägt. Daraus resultiert ein vorteilhafter planarer Aufbau der Gate- und Feldstrukturen, sowie unkritische Feldverhältnisse.
  • Ferner wird in bevorzugten Weise die Gate-Struktur mindestens abschnittsweise über den Feldstrukturen angeordnet, wobei die Gate-Struktur durch eine Zwischenoxidschicht von dieser elektrisch isoliert ist. Aus einer solchen Anordnung ergibt sich durch die nicht unterbrochene, flächige Gate-Struktur ein niedriger ohmscher Widerstand in der Verbindung zwischen dem Gate-Anschluss und den Gate-Elektroden. Ferner schirmen die zwischen dem Drain-Potential und der Gate-Struktur angeordneten Feldstrukturen in vorteilhafter Weise die Drift- Schicht gegen die Gate-Struktur ab.
  • In einer weiteren bevorzugten Ausführungsform weist die erfindungsgemäße Transistoranordnung einen mit der Feldmetallisierung elektrisch leitend verbundenen zusätzlichen elektrischen Anschluss auf, an dem der Transistoranordnung neben den Source-, Gate- und Drain-Potentialen ein weiteres Potential zuführbar ist und mittels dem die Feldelektrode besonders effektiv steuerbar ist. Alternativ dazu ist die Feldmetallisierung mit einem Schaltungsteil des Trench-MOS-Leistungstransistors verbunden, der ein solches Potential zu steuern vermag.
  • In einer besonders bevorzugten Ausführungsform ist die Feldmetallisierung mit der Source-Metallisierung identisch oder mit ihr elekrisch leitend verbunden. Durch Steuern des Potentials der Feldelektrode mit dem Source-Potential läßt sich die Feldelektrode auf sehr einfache und unaufwändige Weise effektiv steuern.
  • Im Vorhergehenden ist die Erfindung jeweils am Beispiel einer Trench-Transistorzelle erläutert. Darüber hinaus ist die Erfindung in nahe liegender Weise auf IGBTs und solche mit Drain-Up-Struktur erweiterbar. Weiterhin ist die Erfindung jeweils auf selbstleitende und selbstsperrende p-Kanal und n- Kanal Transistorzellen anwendbar.
  • Nachfolgend wird die Erfindung anhand der Zeichnungen näher erläutert, wobei für einander entsprechende Komponenten die gleichen Bezugszeichen verwendet werden.
  • Es zeigen:
  • Fig. 1 eine vereinfachte, schematische Draufsicht auf einen Ausschnitt eines Trench-MOS-Leistungstransistor gemäß einem ersten Ausführungsbeispiel der Erfindung, sowie einen schematischen Querschnitt entlang einer Linie A-B,
  • Fig. 2 einen vereinfachten, schematischen Querschnitt durch eine Trench-Transistorzelle einfacher Art,
  • Fig. 3 eine vereinfachte, schematische Draufsicht auf einen Ausschnitt eines Trench-MOS-Leistungstransistor gemäß einem zweiten Ausführungsbeispiel der Erfindung, sowie einen schematischen Querschnitt entlang einer Linie C-D,
  • Die Fig. 2 wurde bereits Eingangs beschrieben.
  • Die Fig. 1a stellt einen Ausschnitt eines Trench-MOS-Leistungstransistors in Draufsicht dar. Dabei schließt an ein aktives Zellenfeld 2 ein Randbereich 4 an. Das aktive Zellenfeld 2 weist eine Mehrzahl von Trench-Transistorzellen 3 auf, die entlang von parallelen Gräben 9 angeordnet sind.
  • Die Gräben 9 sind in den Randbereich 4 hinein verlängert, wobei in diesem Beispiel die in den Gräben 9 angeordnete Elektrodenstrukturen zunächst durch Quergräben 91 miteinander elektrisch leitend verbunden sind. Bei der Ausprägung der Verbindungen zwischen den Gräben 9 und den Quergräben 91 werden in bekannter Weise Kreuzungen vermieden und an deren Stelle prozesstechnisch unkritischere T-Strukturen realisiert.
  • Im Randbereich 4 weisen die Gräben 9 erste geöffnete Abschnitte 212 auf, in denen in den Gräben 9 die obere Elektrodenstruktur (Gate-Elektrode) zurückgebildet ist und in denen die untere Elektrodenstruktur (Feldelektrode) ohne aufliegende Isolatorschichten die Gräben 9 bis zu einer Substratoberfläche füllt.
  • Ferner weisen die Gräben 9 im Randbereich 4 zweite geöffnete Abschnitte 202 auf, in denen jeweils die Gate-Elektrode 10 ohne aufliegende Isolatorschicht bis zur Substratoberfläche ansteht.
  • Eine Feldstruktur, in diesem Beispiel als Source-Struktur 211 ausgeprägt, aus dem gleichen leitfähigen Halbleitermaterial der Feldelektrode liegt auf den ersten geöffneten Abschnitten 212 der Gräben 9 auf. Damit ist sie mit den Feldelektroden elektrisch leitend verbunden. Dabei gehen die Source-Struktur und die Feldelektrode etwa durch Rückätzen aus einer einzigen abgeschiedenen Schicht des leitfähigen Halbleitermaterials hervor.
  • Eine Gate-Struktur 201 erstreckt sich über die zweiten geöffneten Abschnitte 202. Damit sind die jeweiligen Gate-Elektroden mit der Gate-Struktur 201 elektrisch leitend verbunden. Auch die Gate-Struktur 201 und die Gate-Elektrode gehen etwa durch Rückätzen aus einer einzigen abgeschiedenen Schicht des leitfähigen Halbleitermaterials hervor. Die Gate-Struktur 201 erstreckt sich ferner über die Source-Struktur 211, wobei die Gate-Struktur 201 und die Source-Struktur 211 durch eine Isolatorschicht 16 voneinander elektrisch isoliert sind. Auf der Gate-Struktur 201 liegt mindestens abschnittsweise eine Zwischenoxidschicht 16 auf.
  • Über Abschnitten der Gate-Struktur 201 ist eine Gate-Metallisierung 20 angeordnet, die mittels Durchkontaktierungen 31 durch die Zwischenoxidschicht 16 mit der Gate-Struktur 201 elektrisch leitend verbunden ist.
  • Im Bereich des aktiven Zellenfeldes 2 und in Abschnitten des Randbereichs 4 liegt eine Feldmetallisierung auf, die in diesem Beispiel als Source-Metallisierung 21 ausgeprägt ist. Die Source-Metallisierung 21 ist im aktiven Zellenfeld 2 über Durchkontaktierungen 33 mit Source-Zonen der Trench-Transistorzellen 3 verbunden. Im Randbereich 4 ist die Source-Metallisierung 21 über Durchkontaktierungen 32 mit der Source- Struktur 211 elektrisch leitend verbunden.
  • In der Fig. 1b ist ein schematischer Querschnitt durch den in der Fig. 1a dargestellten Ausschnitt eines Trench-MOS-Leistungstransistors entlang der Linie A-B der Fig. 1a gezeigt.
  • Gegenüber der Fig. 1a ist der Fig. 1b zusätzlich eine Feldoxidschicht 15 zu entnehmen, die ein Halbleitersubstrat 6 gegen die über der Substratoberfläche 7 angeordneten Strukturen 201, 211 elektrisch isoliert. Ferner zeigt die Fig. 1b die vertikale Anordnung der Source-Struktur 211, der abschnittsweise auf der Source-Struktur 211 aufliegenden Gate-Struktur 201, sowie der Metallisierungen 20, 21 und der Isolatorschichten 15, 16. Dabei ist insbesondere die Darstellung der Isolatorschichten 15, 16 stark vereinfacht. So kann jede Isolatorschicht 15, 16 als Mehrschichtsystem ausgeführt sein. Die Ausprägung der Isolatorschichten 15, 16 an Übergängen ist abhängig von der Herstellungsart, etwa einer Abscheidung oder einer Oxidation. Ebenso können die Gate- und Feldelektroden 10, 11, sowie die Gate- und Feld-Strukturen 201, 211 mit Silizid oder Metall verstärkt sein oder ganz aus Silizid, Metall oder anderen hochleitfähigen Materialien bestehen.
  • Die Fig. 3a stellt einen Ausschnitt eines Trench-MOS- Leistungstransistors in einer zweiten Ausführungsform in Draufsicht dar.
  • Im Unterschied zur in der Fig. 1 dargestellten Ausführungsform wird die Gate-Struktur 201 ausschließlich neben der Source-Struktur 211 angeordnet. Durch eine gegeneinander versetzte Anordnung einzelner Source-Strukturen 211 ergibt sich eine maschenartige Ausprägung der Gate-Struktur 201 im Bereich der Source-Strukturen 211. Die maschenartige Ausprägung der Gate-Struktur 201 bewirkt im Betrieb des Trench-MOS- Leistungstransistors in vorteilhafter Weise eine gleichmäßige Potentialverteilung in der Gate-Struktur 201.
  • In der Fig. 3b ist ein schematischer Querschnitt durch den in der Fig. 3a dargestellten Ausschnitt eines Trench-MOS-Leistungstransistors gemäß dem zweiten Ausführungsbeispiel entlang der Linie C-D der Fig. 3a gezeigt.
  • Demnach sind die Gate-Strukturen 201 und die Source-Strukturen 211 über einer Substratoberfläche 7 eines Halbleitersubstrats 6 nebeneinander angeordnet, wodurch sich eine vorteilhafte, planare Topographie der Feldstrukturen 201, 211, sowie der Metallisierungen 20, 21 ergibt. Bezugszeichenliste 1 Transistoranordnung
    2 aktives Zellenfeld
    3 (Trench-)Transistorzelle
    4 Randbereich
    5 Kanal
    6 Halbleitersubstrat
    7 Substratoberfläche
    8 Substratrückseite
    9 Graben (Trench)
    91 Quergraben
    10 Gate-Elektrode
    11 Feldelektrode
    12 Isolatorschicht
    13 Isolatorschicht auf Feldelektrode
    14 Gateoxid
    15 Feldoxidschicht (FOX)
    16 Zwischenoxidschicht (ZWOX)
    20 Gate-Metallisierung
    201 Gate-Struktur
    202 zweiter Abschnitt
    203 Kanal-Zone
    21 Source-Metallisierung
    210 Feld-Metallisierung
    211 Source-Struktur (Feldstruktur)
    212 erster Abschnitt
    213 Source-Zone
    22 Drain-Metallisierung
    223 Drain-Zone
    224 Drift-Zone
    23 Halbleiterkörper
    31 Durchkontaktierung
    32 Durchkontaktierung
    33 Durchkontaktierung

Claims (16)

1. Transistoranordnung mit
mindestens jeweils einem Gate-Anschluss, einem Source- Anschluss und einem Drain-Anschluss,
mindestens einem in einem Halbleitersubstrat (6) ausgeprägten aktiven Zellenfeld (2),
einem sich an das aktive Zellenfeld (2) anschließenden Randbereich (4),
mindestens einem Graben (9) im Halbleitersubstrat (6) innerhalb des aktiven Zellenfeldes (2),
mindestens einer entlang des mindestens einen Grabens (9) ausgeprägten Trench-Transistorzelle (3),
mindestens zwei innerhalb des Grabens (9) angeordneten und sich entlang des Grabens (9) erstreckenden Elektrodenstrukturen (10, 11),
mindestens einer im Wesentlichen über einer Substratoberfläche (7) des Halbleitersubstrats (6) angeordneten Metallisierung (20, 21), wobei
der Graben (9) in den Randbereich (4) herausgeführt ist und
mindestens eine der beiden Elektrodenstrukturen (10, 11) im Randbereich (4) mit einer der Metallisierungen (20, 21) elektrisch leitend verbunden ist.
2. Transistoranordnung nach Anspruch 1, dadurch gekennzeichnet, dass im Graben (9) mindestens eine erste und eine zweite Elektrodenstruktur (10, 11) angeordnet sind, die neben- und/oder übereinander angeordnet und gegeneinander und gegen das Halbleitersubstrat (6) elektrisch isoliert sind und die Elektrodenstrukturen (10, 11) jeweils mit einer korrespondierenden Metallisierung (20, 21) elektrisch leitend verbunden sind.
3. Transistoranordnung nach einem der Ansprüche 1 oder 2, dadurch gekennzeichnet, dass die Transistoranordnung als Trench-MOS-Leistungstransistor mit mindestens einer mit dem Gate-Anschluss elektrisch leitend verbundenen Gate-Metallisierung (20), einer mit dem Source-Anschluss elektrisch leitend verbundenen Source- Metallisierung (21) und einer mit dem Drain-Anschluss elektrisch leitend verbundenen Drain-Metallisierung (22) ausgeprägt ist, wobei die erste Gate-Metallisierung identisch der ersten Metallisierung (20) ist und die im Wesentlichen über dem Zellenfeld angeordnete Source-Metallisierung mindestens teilweise umgibt.
4. Transistoranordnung nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, dass in jeweils einem Zellenfeld (2) eine Mehrzahl von Trench- Transistorzellen (3) in einer Mehrzahl von Gräben (6) vorgesehen ist und in jedem Graben (6) die erste Elektrodenstruktur als Gate-Elektrode (10) und die zweite Elektrodenstruktur als Feldelektrode (11) ausgeprägt ist, wobei die Feld- Elektrode (11) im Wesentlichen unterhalb der Gate-Elektrode (10) angeordnet ist.
5. Transistoranordnung nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, dass
die Gate-Elektroden (10) einer Mehrzahl der Trench- Transistorzellen (3) jeweils eines Zellenfeldes (2) mittels Quergräben (91) miteinander elektrisch leitend verbunden sind,
mindestens ein Teil einer Feld-Metallisierung (210) im Randbereich (4) über ersten Abschnitten (212) der Gräben (9) angeordnet ist und
die Feld-Metallisierung (210) mittels mindestens einer Durchkontaktierung (32) mit der Feldelektrode (11) im Graben (9) elektrisch leitend verbunden ist.
6. Transistoranordnung nach Anspruch 5, dadurch gekennzeichnet, dass mindestens ein Teil einer Gate-Metallisierung (20) im Randbereich (4) über zweiten Abschnitten (202) der Gräben (9) angeordnet und mittels mindestens einer Durchkontaktierung (31) mit der Gate-Elektrode (10) im Graben (9) elektrisch leitend verbunden ist.
7. Transistoranordnung nach Anspruch 5, dadurch gekennzeichnet, dass
die Gate-Elektrode (10) im Randbereich (4) in zweiten Abschnitten (202) über die Substratoberfläche (7) herausgeführt ist und über der Substratoberfläche (7) eine Gate-Struktur (201) ausbildet und
mindestens ein Teil einer Gate-Metallisierung (20) im Randbereich (4) abschnittsweise über der Gate-Struktur (201) angeordnet und mittels einer Mehrzahl von Durchkontaktierungen (31) mit der Gate-Struktur (201) elektrisch leitend verbunden ist.
8. Transistoranordnung nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, dass
die Feldelektrode (11) im Randbereich (4) in ersten Abschnitten (212) über die Substratoberfläche (7) herausgeführt ist und über der Substratoberfläche (7) eine Feldstruktur (211) ausbildet und
mindestens ein Teil einer Feld-Metallisierung (210) im Randbereich (4) abschnittsweise über der Feldstruktur (211) angeordnet mittels einer Mehrzahl von Durchkontaktierungen (32) mit der Feldstruktur (211) elektrisch leitend verbunden ist.
9. Transistoranordnung nach Anspruch 8, dadurch gekennzeichnet, dass mindestens ein Teil einer Gate-Metallisierung (20) im Randbereich (4) über zweiten Abschnitten (202) der Gräben (9) angeordnet und mittels mindestens einer Durchkontaktierung (31) mit der Gate-Elektrode (10) im Graben (9) elektrisch leitend verbunden ist.
10. Transistoranordnung nach Anspruch 8, dadurch gekennzeichnet, dass
die Gate-Elektrode (10) im Randbereich (4) in zweiten Abschnitten (202) über die Substratoberfläche (7) herausgeführt ist und über der Substratoberfläche (7) eine Gate-Struktur (201) ausbildet,
mindestens ein Teil einer Gate-Metallisierung (20) im Randbereich (4) abschnittsweise über der Gate-Struktur (201) angeordnet und mittels einer Mehrzahl von Durchkontaktierungen (31) mit der Gate-Struktur (201) elektrisch leitend verbunden ist.
11. Transistoranordnung nach Anspruch 10, dadurch gekennzeichnet, dass die Gate-Struktur (201) und die Feldstrukturen (211) ausschließlich in einer gemeinsamen Ebene ausgeprägt sind, wobei die Gate-Struktur (201) Feldstrukturen (211) mindestens teilweise umgibt.
12. Transistoranordnung nach Anspruch 10, dadurch gekennzeichnet, dass die Feldstrukturen (211) von der Gate-Struktur (201) in einer zweiten Schicht mindestens abschnittsweise überdeckt sind.
13. Transistoranordnung nach einem der Ansprüche 1 bis 12, dadurch gekennzeichnet, dass die Transistoranordnung einen Feldanschluss aufweist, der mit der Feldmetallisierung (210) elektrisch leitend verbunden ist.
14. Transistoranordnung nach einem der Ansprüche 1 bis 12, dadurch gekennzeichnet, dass die Feldmetallisierung (210) identisch mit der Source- Metallisierung (21) ist.
15. Transistoranordnung nach einem der Ansprüche 1 bis 14, dadurch gekennzeichnet, dass die Gate-Elektrode (10) und die Gate-Struktur (201) aus einer gleichen Schicht hervorgegangen sind.
16. Transistoranordnung nach einem der Ansprüche 1 bis 15, dadurch gekennzeichnet, dass die Feldelektrode (11) und die Feldstruktur (211) aus einer gleichen Schicht hervorgegangen sind.
DE10212144A 2002-03-19 2002-03-19 Transistoranordnung mit einer Struktur zur elektrischen Kontaktierung von Elektroden einer Trench-Transistorzelle Expired - Lifetime DE10212144B4 (de)

Priority Applications (3)

Application Number Priority Date Filing Date Title
DE10212144A DE10212144B4 (de) 2002-03-19 2002-03-19 Transistoranordnung mit einer Struktur zur elektrischen Kontaktierung von Elektroden einer Trench-Transistorzelle
TW092102939A TW200304702A (en) 2002-03-19 2003-02-12 Transistor arrangement with a structure for making electrical contact with electrodes of a trench transistor cell
US10/392,025 US6891223B2 (en) 2002-03-19 2003-03-19 Transistor configuration with a structure for making electrical contact with electrodes of a trench transistor cell

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE10212144A DE10212144B4 (de) 2002-03-19 2002-03-19 Transistoranordnung mit einer Struktur zur elektrischen Kontaktierung von Elektroden einer Trench-Transistorzelle

Publications (2)

Publication Number Publication Date
DE10212144A1 true DE10212144A1 (de) 2003-10-30
DE10212144B4 DE10212144B4 (de) 2005-10-06

Family

ID=28684705

Family Applications (1)

Application Number Title Priority Date Filing Date
DE10212144A Expired - Lifetime DE10212144B4 (de) 2002-03-19 2002-03-19 Transistoranordnung mit einer Struktur zur elektrischen Kontaktierung von Elektroden einer Trench-Transistorzelle

Country Status (3)

Country Link
US (1) US6891223B2 (de)
DE (1) DE10212144B4 (de)
TW (1) TW200304702A (de)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7250343B2 (en) 2003-11-14 2007-07-31 Infineon Technologies Ag Power transistor arrangement and method for fabricating it
EP2822039A4 (de) * 2012-10-17 2015-10-07 Fuji Electric Co Ltd Halbleiterbauelement
US9218958B2 (en) 2013-12-10 2015-12-22 Infineon Technologies Ag Method for forming a semiconductor device
US9570576B2 (en) 2013-12-10 2017-02-14 Infineon Technologies Ag Method for forming a semiconductor device having insulating parts or layers formed via anodic oxidation

Families Citing this family (32)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1331238C (zh) * 2001-09-19 2007-08-08 株式会社东芝 半导体装置及其制造方法
US7279743B2 (en) 2003-12-02 2007-10-09 Vishay-Siliconix Closed cell trench metal-oxide-semiconductor field effect transistor
US8183629B2 (en) * 2004-05-13 2012-05-22 Vishay-Siliconix Stacked trench metal-oxide-semiconductor field effect transistor device
JP2005340626A (ja) * 2004-05-28 2005-12-08 Toshiba Corp 半導体装置
US7768064B2 (en) * 2006-01-05 2010-08-03 Fairchild Semiconductor Corporation Structure and method for improving shielded gate field effect transistors
US7633119B2 (en) * 2006-02-17 2009-12-15 Alpha & Omega Semiconductor, Ltd Shielded gate trench (SGT) MOSFET devices and manufacturing processes
US8471390B2 (en) * 2006-05-12 2013-06-25 Vishay-Siliconix Power MOSFET contact metallization
DE102006026943B4 (de) * 2006-06-09 2011-01-05 Infineon Technologies Austria Ag Mittels Feldeffekt steuerbarer Trench-Transistor mit zwei Steuerelektroden
US7319256B1 (en) 2006-06-19 2008-01-15 Fairchild Semiconductor Corporation Shielded gate trench FET with the shield and gate electrodes being connected together
US7816729B2 (en) * 2006-08-08 2010-10-19 Fwu-Iuan Hshieh Trenched MOSFET device with trenched contacts
DE102007008777B4 (de) 2007-02-20 2012-03-15 Infineon Technologies Austria Ag Halbleiterbauelement mit Zellenstruktur und Verfahren zur Herstellung desselben
US8021563B2 (en) * 2007-03-23 2011-09-20 Alpha & Omega Semiconductor, Ltd Etch depth determination for SGT technology
US7521332B2 (en) * 2007-03-23 2009-04-21 Alpha & Omega Semiconductor, Ltd Resistance-based etch depth determination for SGT technology
US8368126B2 (en) * 2007-04-19 2013-02-05 Vishay-Siliconix Trench metal oxide semiconductor with recessed trench material and remote contacts
JP2009188294A (ja) * 2008-02-08 2009-08-20 Nec Electronics Corp パワーmosfet
US8866255B2 (en) * 2008-03-12 2014-10-21 Infineon Technologies Austria Ag Semiconductor device with staggered oxide-filled trenches at edge region
US7807576B2 (en) * 2008-06-20 2010-10-05 Fairchild Semiconductor Corporation Structure and method for forming a thick bottom dielectric (TBD) for trench-gate devices
US8829624B2 (en) * 2008-06-30 2014-09-09 Fairchild Semiconductor Corporation Power device with monolithically integrated RC snubber
US7952141B2 (en) 2009-07-24 2011-05-31 Fairchild Semiconductor Corporation Shield contacts in a shielded gate MOSFET
US9306056B2 (en) * 2009-10-30 2016-04-05 Vishay-Siliconix Semiconductor device with trench-like feed-throughs
US8604525B2 (en) 2009-11-02 2013-12-10 Vishay-Siliconix Transistor structure with feed-through source-to-substrate contact
JP5777319B2 (ja) * 2010-10-27 2015-09-09 三菱電機株式会社 半導体装置
KR101893615B1 (ko) 2012-06-15 2018-08-31 매그나칩 반도체 유한회사 반도체 소자 및 그 소자의 제조 방법
USD721047S1 (en) 2013-03-07 2015-01-13 Vlt, Inc. Semiconductor device
US8975694B1 (en) * 2013-03-07 2015-03-10 Vlt, Inc. Low resistance power switching device
US9496391B2 (en) 2013-03-15 2016-11-15 Fairchild Semiconductor Corporation Termination region of a semiconductor device
KR101790818B1 (ko) 2013-10-28 2017-10-27 매그나칩 반도체 유한회사 반도체 소자
KR101919626B1 (ko) * 2013-10-28 2018-11-19 매그나칩 반도체 유한회사 반도체 소자
US9425304B2 (en) 2014-08-21 2016-08-23 Vishay-Siliconix Transistor structure with improved unclamped inductive switching immunity
US20160247879A1 (en) 2015-02-23 2016-08-25 Polar Semiconductor, Llc Trench semiconductor device layout configurations
US11362209B2 (en) * 2019-04-16 2022-06-14 Semiconductor Components Industries, Llc Gate polysilicon feed structures for trench devices
DE102019122453A1 (de) * 2019-08-21 2021-02-25 Infineon Technologies Austria Ag Graben-Elektrodenstrukturen enthaltende Halbleitervorrichtung

Family Cites Families (39)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US49866A (en) * 1865-09-12 Improvement in fruit boxes or baskets
US1122522A (en) * 1913-02-24 1914-12-29 Paul Mandeville Shipping-package.
US1088383A (en) * 1913-05-05 1914-02-24 Edwin J Veeder Shipping-carton for brooms.
US2076018A (en) * 1934-08-07 1937-04-06 Baltimore Paper Box Company Package
US2195236A (en) * 1936-07-06 1940-03-26 Brunt & Company Channel vented box
US2646915A (en) * 1948-03-06 1953-07-28 Bockmann Arthur Folding box
US2615611A (en) * 1949-04-19 1952-10-28 Patent & Licensing Corp Chick shipping container
US2572610A (en) * 1949-06-24 1951-10-23 Jack A Gilbert Carton and carton blank
US2657849A (en) * 1950-03-10 1953-11-03 Patent & Licensing Corp Shipping container
US2678765A (en) * 1950-06-09 1954-05-18 Anderson Box Company Shipping container
US2749011A (en) * 1951-12-12 1956-06-05 Nat Container Corp Ventilated compartmented box
US2690285A (en) * 1952-06-11 1954-09-28 Container Corp Compartmented shipping container
US2771232A (en) * 1953-08-04 1956-11-20 Kenneth M Reed Stackable service tray
US2804252A (en) * 1953-12-28 1957-08-27 Patent & Licensing Corp Chick shipping container
US2979250A (en) * 1959-11-06 1961-04-11 Harry C Hobbs Cartons
US3036753A (en) * 1961-06-27 1962-05-29 Container Corp Produce tray with end wall bellows lock
SE317320B (de) * 1968-04-03 1969-11-10 Tetra Pak Ab
US3511430A (en) * 1968-05-17 1970-05-12 Int Paper Co Interlocking corner construction for corrugated paper board boxes
US3524579A (en) * 1969-06-11 1970-08-18 Sidney Conescu Cardboard folding box construction
US3731872A (en) * 1971-05-14 1973-05-08 Union Camp Corp Four-sided taper box
US3871570A (en) * 1973-04-02 1975-03-18 Hoerner Waldorf Corp Shipping tray
US4151948A (en) * 1978-03-17 1979-05-01 Container Corporation Of America Stackable container
US4211324A (en) * 1978-08-07 1980-07-08 Ohlbach Ralph C Assembly protecting and inventorying printed circuit boards
US4529117A (en) * 1982-05-26 1985-07-16 Champion International Corporation Blank for heavy duty paperboard vegetable carton
US5283201A (en) * 1988-05-17 1994-02-01 Advanced Power Technology, Inc. High density power device fabrication process
US5238201A (en) * 1991-12-17 1993-08-24 Jonushaitis Allen E Hand-held line reel with brake
US5294044A (en) * 1993-03-22 1994-03-15 Clark Danny W Fiberboard box with reinforced corners
NZ270912A (en) * 1995-04-11 1997-06-24 Carter Holt Harvey Ltd Stackable container with double folded side walls inwardly inclined and having projections to index within openings of similar overlying container
US6150675A (en) * 1996-07-16 2000-11-21 Siemens Aktiengesellschaft Semiconductor component with a control electrode for modulating the conductivity of a channel area by means of a magnetoresistor structure
GB9804004D0 (en) * 1998-02-25 1998-04-22 Sca Packaging Ltd Trays
EP1084957B1 (de) * 1999-09-16 2002-12-11 R & F Folding Boxes Zuschnitt für einen stapelbaren Behälter aus Karton
US6481619B1 (en) * 1999-10-22 2002-11-19 Packaging Corporation Of America Produce container and method for making the same
US6131805A (en) * 1999-10-22 2000-10-17 Georgia-Pacific Corporation Container with reinforced cornerpost/wall structures and blank for forming same
US6580123B2 (en) * 2000-04-04 2003-06-17 International Rectifier Corporation Low voltage power MOSFET device and process for its manufacture
US6296178B1 (en) * 2000-08-09 2001-10-02 Weyerhaeuser Company Container with triangular corner posts
US6508395B2 (en) * 2001-03-12 2003-01-21 Stone Container Corporation Stackable shipping container
US6568588B2 (en) * 2001-06-15 2003-05-27 James K. Holdsworth Stackable display container
US6640975B2 (en) * 2001-08-21 2003-11-04 Conagra Grocery Products Company Stackable self-aligning container
DE10212149B4 (de) * 2002-03-19 2007-10-04 Infineon Technologies Ag Transistoranordnung mit Schirmelektrode außerhalb eines aktiven Zellenfeldes und reduzierter Gate-Drain-Kapazität

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7250343B2 (en) 2003-11-14 2007-07-31 Infineon Technologies Ag Power transistor arrangement and method for fabricating it
DE10353387B4 (de) * 2003-11-14 2008-07-24 Infineon Technologies Ag Verfahren zur Herstellung einer Leistungstransistoranordnung und Leistungstransistoranordnung
EP2822039A4 (de) * 2012-10-17 2015-10-07 Fuji Electric Co Ltd Halbleiterbauelement
US9218958B2 (en) 2013-12-10 2015-12-22 Infineon Technologies Ag Method for forming a semiconductor device
US9558933B2 (en) 2013-12-10 2017-01-31 Infineon Technologies Ag Method for forming a semiconductor device
US9570576B2 (en) 2013-12-10 2017-02-14 Infineon Technologies Ag Method for forming a semiconductor device having insulating parts or layers formed via anodic oxidation

Also Published As

Publication number Publication date
US6891223B2 (en) 2005-05-10
TW200304702A (en) 2003-10-01
DE10212144B4 (de) 2005-10-06
US20030222297A1 (en) 2003-12-04

Similar Documents

Publication Publication Date Title
DE10212144B4 (de) Transistoranordnung mit einer Struktur zur elektrischen Kontaktierung von Elektroden einer Trench-Transistorzelle
DE10212149B4 (de) Transistoranordnung mit Schirmelektrode außerhalb eines aktiven Zellenfeldes und reduzierter Gate-Drain-Kapazität
DE10353387B4 (de) Verfahren zur Herstellung einer Leistungstransistoranordnung und Leistungstransistoranordnung
DE10350684B4 (de) Verfahren zur Herstellung einer Leistungstransistoranordnung und mit diesem Verfahren hergestellte Leistungstransistoranordnung
DE19611045C1 (de) Durch Feldeffekt steuerbares Halbleiterbauelement
DE102008056574B4 (de) Halbleiterbauelement und Verfahren zur Herstellung desselben
DE10153315B4 (de) Halbleiterbauelement
AT505888A2 (de) Aufbau und verfahren zum ausbilden eines trench-fet mit abgeschirmtem gate, wobei die abschirm- und die gate-elektrode miteinander verbunden sind
DE10038177A1 (de) Mittels Feldeffekt steuerbares Halbleiterschaltelement mit zwei Steuerelektroden
DE10026740C2 (de) Halbleiterschaltelement mit integrierter Schottky-Diode und Verfahren zu dessen Herstellung
DE19704995A1 (de) Integrierte Hochspannungs-Leistungsschaltung
DE3937502A1 (de) Halbleitervorrichtung mit einem feldabschirmelement und verfahren zu deren herstellung
DE102015121497B4 (de) Halbleitervorrichtung mit einem ersten gategraben und einem zweiten gategraben
DE10250832A1 (de) MOS-Transistor auf SOI-Substrat mit Source-Durchkontaktierung
DE102006026943A1 (de) Mittels Feldeffekt steuerbarer Trench-Transistor mit zwei Steuerelektroden
DE69533134T2 (de) Leistungsbauteil hoher Dichte in MOS-Technologie
DE102021108386A1 (de) Isolationsstruktur für igbt-vorrichtungen mit einer integrierten diode
DE102020116653A1 (de) Siliziumcarbid-halbleiterbauelement
DE10214160B4 (de) Halbleiteranordnung mit Schottky-Kontakt
DE102007020249B4 (de) Halbleiterbauelement, Halbleitersensorstruktur sowie Vorrichtung und Verfahren zum Herstellen eines Halbleiterbauelement
DE10223699B4 (de) MOS-Transistoreinrichtung vom Trenchtyp
DE102004006002B3 (de) Soi-Halbleiterbauelement mit erhöhter Spannungsfestigkeit
DE102004052153B4 (de) Vertikales Leistungshalbleiterbauelement mit Gateanschluss auf der Rückseite und Verfahren zu dessen Herstellung
EP1273043B1 (de) Cmos-kompatibler lateraler dmos-transistor
DE102018108561B3 (de) Transistorbauelement mit gate-widerstand

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
8364 No opposition during term of opposition
R071 Expiry of right