CN217739749U - 一种开关控制电路 - Google Patents
一种开关控制电路 Download PDFInfo
- Publication number
- CN217739749U CN217739749U CN202221146050.7U CN202221146050U CN217739749U CN 217739749 U CN217739749 U CN 217739749U CN 202221146050 U CN202221146050 U CN 202221146050U CN 217739749 U CN217739749 U CN 217739749U
- Authority
- CN
- China
- Prior art keywords
- module
- paths
- analog switch
- bus
- control circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
本实用新型旨在提供一种结构简单,成本低,能够节省板卡空间的开关控制电路。本实用新型包括总线模块和无缓冲模拟开关阵列模块,所述总线模块和所述无缓冲模拟开关阵列模块信号连接,所述无缓冲模拟开关阵列模块和若干个被测设备信号连接;所述总线模块用于连接微控制器及其***设备,实现半双工通信;所述无缓冲模拟开关阵列模块上设置有X型连接模块和Y型连接模块,所述X型连接模块用于连接至少12路被测设备的网络,所述Y型连接模块用于连接至少8路被测设备的网络。本实用新型应用于电子设备测试技术领域。
Description
技术领域
本实用新型应用于电子设备测试技术领域,特别涉及一种开关控制电路。
背景技术
在电子设备测试行业中,主板功能测试里往往要求对产品相关网络进行连接、上拉到1.2V、1.8V或者3.3V以及对某些信号下拉到地,因此这就要求测试设备的板卡功能电路里集成上述要求的开关电路。
如图1所示,在现有的开关方案中常采用继电器、电子开关、MOS管, 上拉或者下拉加限流电阻,需要根据不同情况采用不同的器件,同时开关的使能控制是通过由I2C(两线式串行总线)控制的IO扩展器芯片来控制,IO扩展器芯片一般采用CAT9555型号,该IO扩展器芯片具备16路输入/输出口。但是,当被测设备需要进行上拉、下拉或者短接的网络比较多时,需要重复较多数量的开关电路,在物料成本及板卡空间要求有限的情况下,这种开关方案优势不足。如能设计出一种结构简单,成本低,能够节省板卡空间的开关控制电路,则能够很好地解决上述问题。
实用新型内容
本实用新型所要解决的技术问题是克服现有技术的不足,提供了一种结构简单,成本低,能够节省板卡空间的开关控制电路。
本实用新型所采用的技术方案是:本实用新型包括总线模块和无缓冲模拟开关阵列模块,所述总线模块和所述无缓冲模拟开关阵列模块信号连接,所述无缓冲模拟开关阵列模块和若干个被测设备信号连接;
所述总线模块用于连接微控制器及其***设备,实现半双工通信;
所述无缓冲模拟开关阵列模块上设置有X型连接模块和Y型连接模块,所述X型连接模块用于连接至少12路被测设备的网络,所述Y型连接模块用于连接至少8路被测设备的网络。
进一步地,所述无缓冲模拟开关阵列模块包括型号为ADG2128BCPZ的接口芯片,所述X型连接模块和所述Y型连接模块均设置在所述接口芯片上,所述X型连接模块包括X0-X11的12路接口,所述Y型连接模块包括Y0-Y7的8路接口,所述X0-X11的12路接口和所述Y0-Y7的8路接口阵列组成96个开关通道。
进一步地,所述Y型连接模块还用于将被测设备的网络上拉到电平1V2、1V8或者3V3以及下拉到接地端。
进一步地,所述总线模块为I2C总线。
进一步地,所述总线模块包括双向数据线SDA和时钟线SCL,所述接口芯片上设置有SDA接线端和SCL接线端,所述双向数据线SDA和所述时钟线SCL分别与所述SDA接线端和所述SCL接线端相连接。
本实用新型的有益效果是:
1、具有物料成本优势:与现有的开关控制电路相对比,在采用相同的控制总线(I2C)情况下,可以节省现有开关控制电路中的IO扩展器和开关元件的数量;
2、具有多通道选择优势:所述无缓冲模拟开关阵列上设置有X0-X11的12路接口以及Y0-Y7的8路接口,所述X0-X11的12路接口和所述Y0-Y7的8路接口能够阵列组成96个开关通道。其中,所述Y0-Y7的8路接口可以上拉到电平1V2、1V8或者3V3,下拉到接地端及进行任意两个之间的短接,可以完全覆盖现有开关控制电路的功能;
3、具有空间优势:对空间尺寸要求较高的板卡,由于本实用新型可以较为明显减少现有方案开关器件的数量,因此能够有效节省板卡空间。
附图说明
图1是现有开关控制电路的连接框图;
图2是本实用新型的连接框图;
图3是所述无缓冲模拟开关阵列模块的电路原理图。
具体实施方式
如图2和图3所示,在本实施例中,本实用新型包括总线模块1和无缓冲模拟开关阵列模块2,所述总线模块1和所述无缓冲模拟开关阵列模块2信号连接,所述无缓冲模拟开关阵列模块2和若干个被测设备3信号连接;
所述总线模块1用于连接微控制器及其***设备,实现半双工通信;
所述无缓冲模拟开关阵列模块2上设置有X型连接模块和Y型连接模块,所述X型连接模块用于连接至少12路被测设备3的网络,所述Y型连接模块用于连接至少8路被测设备3的网络。
在本实施例中,所述无缓冲模拟开关阵列模块2包括型号为ADG2128BCPZ的接口芯片,所述X型连接模块和所述Y型连接模块均设置在所述接口芯片上,所述X型连接模块包括X0-X11的12路接口,所述Y型连接模块包括Y0-Y7的8路接口,所述X0-X11的12路接口和所述Y0-Y7的8路接口阵列组成96个开关通道。
在本实施例中,所述Y型连接模块还用于将被测设备3的网络上拉到电平1V2、1V8或者3V3以及下拉到接地端。
在本实施例中,所述总线模块1为I2C总线。
在本实施例中,所述总线模块1包括双向数据线SDA和时钟线SCL,所述接口芯片上设置有SDA接线端和SCL接线端,所述双向数据线SDA和所述时钟线SCL分别与所述SDA接线端和所述SCL接线端相连接。
在本实施例中,与现有的开关控制电路相对比,本实用新型具有以下优势:1、物料成本优势:在采用与现有方案相同的控制总线(I2C)情况下,可以节省现有开关控制电路中的IO扩展器和开关元件的数量;2、多通道选择优势:所述无缓冲模拟开关阵列上设置有X0-X11的12路接口以及Y0-Y7的8路接口,所述X0-X11的12路接口和所述Y0-Y7的8路接口能够阵列组成96个开关通道。其中,所述Y0-Y7的8路接口可以上拉到电平1V2、1V8或者3V3,下拉到接地端及进行任意两个之间的短接,可以完全覆盖现有开关控制电路的功能;3、空间优势:对空间尺寸要求较高的板卡,由于本实用新型可以较为明显减少现有方案开关器件的数量,因此能够有效节省板卡空间。
Claims (5)
1.一种开关控制电路,其特征在于:它包括总线模块(1)和无缓冲模拟开关阵列模块(2),所述总线模块(1)和所述无缓冲模拟开关阵列模块(2)信号连接,所述无缓冲模拟开关阵列模块(2)和若干个被测设备(3)信号连接;
所述总线模块(1)用于连接微控制器及其***设备,实现半双工通信;
所述无缓冲模拟开关阵列模块(2)上设置有X型连接模块和Y型连接模块,所述X型连接模块用于连接至少12路被测设备(3)的网络,所述Y型连接模块用于连接至少8路被测设备(3)的网络。
2.根据权利要求1所述的一种开关控制电路,其特征在于:所述无缓冲模拟开关阵列模块(2)包括型号为ADG2128BCPZ的接口芯片,所述X型连接模块和所述Y型连接模块均设置在所述接口芯片上,所述X型连接模块包括X0-X11的12路接口,所述Y型连接模块包括Y0-Y7的8路接口,所述X0-X11的12路接口和所述Y0-Y7的8路接口阵列组成96个开关通道。
3.根据权利要求2所述的一种开关控制电路,其特征在于:所述Y型连接模块还用于将被测设备(3)的网络上拉到电平1V2、1V8或者3V3以及下拉到接地端。
4.根据权利要求2所述的一种开关控制电路,其特征在于:所述总线模块(1)为I2C总线。
5.根据权利要求4所述的一种开关控制电路,其特征在于:所述总线模块(1)包括双向数据线SDA和时钟线SCL,所述接口芯片上设置有SDA接线端和SCL接线端,所述双向数据线SDA和所述时钟线SCL分别与所述SDA接线端和所述SCL接线端相连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202221146050.7U CN217739749U (zh) | 2022-05-13 | 2022-05-13 | 一种开关控制电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202221146050.7U CN217739749U (zh) | 2022-05-13 | 2022-05-13 | 一种开关控制电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN217739749U true CN217739749U (zh) | 2022-11-04 |
Family
ID=83835631
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202221146050.7U Active CN217739749U (zh) | 2022-05-13 | 2022-05-13 | 一种开关控制电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN217739749U (zh) |
-
2022
- 2022-05-13 CN CN202221146050.7U patent/CN217739749U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8232820B2 (en) | Method and SOC for implementing time division multiplex of pin | |
CN100468378C (zh) | Spi设备通信电路 | |
US7802044B2 (en) | Pin sharing device and method thereof for a universal asynchronous receiver/transmitter module and a universal serial bus module | |
DE60220398T2 (de) | Kommunikationsschnittstelle für eine elektronische einrichtung | |
US8230151B2 (en) | Configurable data port for I2C or single-wire broadcast interface | |
US10353853B1 (en) | USB type-C sideband signal interface circuit | |
CN1846354A (zh) | 在集成电路中多路复用处于多个电源电压的数字信号 | |
US20120131243A1 (en) | Multiplexing pin control circuit for computer system | |
CN107959806A (zh) | 一种双节点服务器kvm切换线路 | |
CN110554990A (zh) | 兼容pcie与sata线路的主板电路 | |
CN217739749U (zh) | 一种开关控制电路 | |
CN105095137A (zh) | 控制芯片及连接模块 | |
CN211124034U (zh) | 多路采集卡及具有其的服务器 | |
CN211457377U (zh) | 一种用于网关的双sim卡切换电路 | |
CN101336514B (zh) | 使用可选择信号电压的通信电路 | |
CN214540463U (zh) | 一种多路信号切换检测的继电器板 | |
CN114910736A (zh) | 一种样品芯片的电流测试*** | |
CN209980238U (zh) | 兼容扩展装置及电子设备 | |
KR101139135B1 (ko) | I2c 또는 단일 와이어 브로드캐스트 인터페이스를 위한구성 가능한 데이터 포트 | |
CN103530249B (zh) | 内部整合电路总线传输***及其传输方法 | |
CN102495554A (zh) | 一种程控矩阵开关及其制造方法 | |
CN212111761U (zh) | 电平匹配电路、集成模块及ir46电能表工况仿真装置 | |
CN216117913U (zh) | 一种基于模拟开关的线束测试切换*** | |
CN217717994U (zh) | 一种多连板测试模组 | |
CN217606001U (zh) | 一种样品芯片的电流测试*** |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |