CN211348942U - 阵列基板及显示装置 - Google Patents
阵列基板及显示装置 Download PDFInfo
- Publication number
- CN211348942U CN211348942U CN202020231745.XU CN202020231745U CN211348942U CN 211348942 U CN211348942 U CN 211348942U CN 202020231745 U CN202020231745 U CN 202020231745U CN 211348942 U CN211348942 U CN 211348942U
- Authority
- CN
- China
- Prior art keywords
- pixel
- array substrate
- touch
- sub
- substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请公开了一种阵列基板及显示装置,属于显示技术领域。该阵列基板包括:衬底基板,以及位于衬底基板上的多条栅线、多条数据线、多个子像素和多条触控信号线。数据线具有交替排布的多个第一延伸部和多个第二延伸部。当采用该阵列基板制备液晶显示面板时,若该液晶显示面板进行显示,在每列子像素中,分别属于两个相邻的第一像素区域中的两个子像素间的电压极性相反,可以有效的在空间尺度上对同一帧图像中同种子像素的电压极性进行平均,从而降低了出现摇头纹的概率,进而有效的提高了该液晶显示面板的显示效果。
Description
技术领域
本申请涉及显示技术领域,特别涉及一种阵列基板及显示装置。
背景技术
全面屏显示装置由于其屏占比较高(一般能够达到80%甚至90%以上),因此能够在不增加显示装置整体尺寸的前提下,提供更大尺寸的显示屏幕。
目前,若全面屏显示装置采用液晶显示面板制备,则需要采用双栅线(Dual Gate)技术制备液晶显示面板中的阵列基板。
但是,采用双栅线技术制备的阵列基板在装配到液晶显示面板中后,该液晶显示面板在显示时极易出现摇头纹的现象,导致该液晶显示面板的显示效果较差。
实用新型内容
本申请实施例提供了一种阵列基板及显示装置。可以解决现有的采用双栅线技术制备的阵列基板在装配到液晶显示面板中后,该液晶显示面板的显示效果较差的技术问题,所述技术方案如下:
一方面,提供了一种阵列基板,包括:
衬底基板;
位于所述衬底基板上的多条栅线和多条数据线,所述数据线与所述栅线在所述衬底基板上限定出多个第一像素区域,所述多个第一像素区域排布为多行,且任意相邻的两行第一像素区域之间排布有两条所述栅线,所述数据线具有交替排布的多个第一延伸部和多个第二延伸部,所述第一延伸部的延伸方向与所述第二延伸部的延伸方向相交,且同一条所述数据线中任意相邻的两个第一延伸部与所述相邻的两个第一延伸部之间的第二延伸部构成一个像素容纳区,所述像素容纳区包括至少一个所述第一像素区域;
位于所述第一像素区域内的两个子像素,所述两个子像素沿所述栅线的延伸方向排布,且所述两个子像素分别与所述第一像素区域相邻的两条所述数据线连接,每个所述子像素与所述子像素相邻的两条所述栅线中的一条所述栅线连接;
以及,位于所述衬底基板上的多条触控信号线,所述多个第一像素区域还排布为多列,每列所述第一像素区域中包括两列所述子像素,所述触控信号线位于同一列所述第一像素区域中的两列所述子像素之间。
可选的,同一条所述数据线中所述多个第一延伸部和所述多个第二延伸部构成多个所述像素容纳区,每个所述像素容纳区具有开口,且任意相邻的两个所述像素容纳区的开口的方向相反。
可选的,所述像素容纳区包括一个所述第一像素区域。
可选的,所述第一延伸部的延伸方向与所述栅线的延伸方向相同,所述第二延伸部的延伸方向与所述栅线的延伸方向垂直,所述触控信号线的延伸方向与所述栅线的延伸方向垂直。
可选的,所述数据线与所述栅线还在所述衬底基板上限定出多个第二像素区域,所述多个第二像素区域排布为两列,多列所述第一像素区域位于两列所述第二像素区域之间,所述阵列基板还包括位于所述第二像素区域内的一个子像素。
可选的,所述触控信号线包括:间隔排布的第一触控线段和第二触控线段,所述第一触控线段和所述第二触控线段异层设置,相邻的所述第一触控线段与所述第二触控线段连接,所述第一触控线段与所述数据线同层设置,所述第二触控线段在所述衬底基板上的正投影与所述数据线在所述衬底基板上的正投影交叉。
可选的,所述阵列基板还包括:位于所述第一触控线段和所述第二触控线段的第一绝缘层,所述第一绝缘层具有多个第一过孔,相邻的所述第一触控线段与所述第二触控线段通过至少一个所述第一过孔连接。
可选的,所述多条触控信号线同层设置,所述触控信号线与所述数据线异层设置。
可选的,所述阵列基板还包括:多个触控电极,所述多个触控电极与所述多条触控信号线一一对应连接。
可选的,所述触控电极与所述多条触控信号线异层设置,所述阵列基板还包括位于所述触控电极与所述多条触控信号线之间的第二绝缘层,所述第二绝缘层具有多个第二过孔,每个所述触控电极和对应的触控信号线通过至少一个所述第二过孔连接。
可选的,所述触控电极复用于所述阵列基板中的公共电极,所述触控信号线复用于所述阵列基板中的公共电极线。
可选的,所述触控电极为块状的电极,每个所述子像素包括像素电极,每个所述触控电极在所述衬底基板上的正投影覆盖多个所述像素电极在所述衬底基板上的正投影。
可选的,多列所述第一像素区域与所述多条触控信号线一一对应,每条所述触控信号线位于与所述触控信号线对应的一列所述第一像素区域中的两列子像素之间。
可选的,所述阵列基板包括:沿远离所述衬底基板依次叠层设置的第一导电层、栅极绝缘层、有源层、第二导电层、像素电极层、第一绝缘层、第三导电层、第二绝缘层和第四导电层;
其中,所述第一导电层包括:所述栅线和栅极,所述第二导电层包括:所述数据线、所述第一触控线段、源极和漏极,所述第三导电层包括:所述第二触控线段,所述第四导电层包括:触控电极。
可选的,所述阵列基板包括:沿远离所述衬底基板依次叠层设置的第一导电层、栅极绝缘层、有源层、第二导电层、像素电极层、第一绝缘层、第三导电层、第二绝缘层和第四导电层;
其中,所述第一导电层包括:所述栅线和栅极,所述第二导电层包括:所述数据线、源极和漏极,所述第三导电层包括:所述触控信号线,所述第四导电层包括:触控电极。
另一方面,提供了一种显示装置,包括:上述任一所述阵列基板、彩膜基板以及位于所述阵列基板和所述彩膜基板之间的液晶层。
本申请实施例提供的技术方案带来的有益效果至少包括:
当采用该阵列基板制备液晶显示面板时,若该液晶显示面板进行显示,则即使对于每行第一像素区域中的同一种子像素而言,任意相邻的两个子像素间电压极性相同的概率任然近乎50%,但是,在每列子像素中,分别属于两个相邻的第一像素区域中的两个子像素间的电压极性相反,可以有效的在空间尺度上对同一帧图像中同种子像素的电压极性进行平均,从而降低了出现摇头纹的概率,进而有效的提高了该液晶显示面板的显示效果。并且,通过多条触控信号线无需在该液晶显示面板上单独装配触控面板便能够使液晶显示面板具有触控功能,有效的降低了具有触控功能的液晶显示面板的厚度。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是相关技术提供的一种采用双栅线技术制备的阵列基板的结构示意图;
图2是本申请实施例提供的一种阵列基板的结构示意图;
图3是本申请实施例提供的另一种阵列基板的结构示意图;
图4是本申请实施例提供的又一种阵列基板的结构示意图;
图5是本申请另一实施例提供的一种阵列基板的结构示意图;
图6本是申请另一实施例提供的另一种阵列基板的结构示意图;
图7是图6在A-A’处的截面图;
图8是图5在A-A’处的截面图;
图9是本申请实施例提供的一种阵列基板的制造方法的流程图。
具体实施方式
为使本申请的目的、技术方案和优点更加清楚,下面将结合附图对本申请实施方式作进一步地详细描述。
请参考图1,图1是相关技术提供的一种采用双栅线技术制备的阵列基板的结构示意图。该阵列基板00可以包括:多条数据线01、多条栅线02和多个子像素03,该栅线02沿第一方向x延伸,数据线01沿第二方向y延伸。该数据线01与栅线02能够限定出多个像素区域00a,每个像素区域00a内沿第一方向x排布有两个子像素03。该多个像素区域00a可以沿第一方向x排布为多行,且也可以沿第二方向y排布为多列,每列像素区域中包括两列子像素。任意相邻的两行像素区域00a之间排布有两条栅线02,任意相邻的两列像素区域00a之间排布有一条数据线02。
其中,对于同一个像素区域00a内的两个子像素03,该两个子像素03分别与像素区域00a相邻的两条栅线02连接,且还分别与像素区域00a相邻的两条数据线01连接。该两个子像素03为第一子像素R、第二子像素G和第三子像素B中的两种。同一行子像素按照第一子像素R、第二子像素G和第三子像素B的顺序周期排布,同一列子像素都为第一子像素R、第二子像素G或第三子像素B。示例的,假设该阵列基板00装配到液晶显示面板中,则该第一子像素R能够发出红色的光线,第二子像素G能够发出绿色的光线,第三子像素B能够发出蓝色的光线。
采用上述阵列基板00制备出的液晶显示面板容易出现摇头纹的原因在于:液晶显示面板在显示画面时,需要保证阵列基板00中的任意相邻的两条数据线的电压极性相反,因此,同一像素区域00a内的两个子像素03的电压极性相反,且同一列子像素03的电压极性相同。如此,在空间上,每一行像素区域中,所有第一子像素R的电压极性为“+--+”的循环排布,所有第二子像素G的电压极性为“++--”的循环排布,所有第三子像素B的电压极性为“-++-”的循环排布。对于每行像素区域中的同一种子像素而言,任意相邻的两个子像素间电压极性相同的概率近乎50%,并且对于每列子像素而言,每个子像素的电压极性均相同,无法在空间尺度上对同一帧图像中同种子像素的电压极性进行平均,在视觉上会出现的亮暗相间的条纹,也就呈现出摇头纹的不良现象。
请参考图2,图2是本申请实施例提供的一种阵列基板的结构示意图。该阵列基板100可以包括:衬底基板10,位于衬底基板10上的多条栅线20、多条数据线30和多个子像素40。
栅线20与数据线30在衬底基板10上能够限定出多个第一像素区域10a。该多个第一像素区域10a可以排布为多行,也可以排布为多列,其中,任意相邻的两行第一像素区域之间排布有两条栅线20。
数据线30具有交替排布的多个第一延伸部301和多个第二延伸部302。该第一延伸部301的延伸方向与第二延伸部302的延伸方向相交。同一条数据线30中任意相邻的两个第一延伸部301与该相邻的两个第一延伸部301之间的第二延伸部302构成一个像素容纳区303,该像素容纳区303包括至少一个第一像素区域10a。示例的,如图2所示,图2是以该像素容纳区302包括一个第一像素区域10a为例进行示意性说明书的,在其他可选的实现方式中,如图3所示,图3是以该像素容纳区303包括4个第一像素区域10a为例进行示意性说明。
每个第一像素区域10a内沿栅线20的延伸方向排布有两个子像素40,且该两个子像素40分别与该第一像素区域10a相邻的两条数据线30连接,每个子像素40与该子像素40相邻的两条栅线20中的一条栅线20连接。
在本申请实施例中,对于同一个第一像素区域10a内的两个子像素40,该两个子像素40为第一子像素R、第二子像素G和第三子像素B中的两种。同一行子像素按照第一子像素R、第二子像素G和第三子像素B的顺序周期排布,同一列子像素都为第一子像素R、第二子像素G或第三子像素B。示例的,假设该阵列基板100装配到液晶显示面板中,则该第一子像素R能够发出红色的光线,第二子像素G能够发出绿色的光线,第三子像素B能够发出蓝色的光线。
在本申请中,假设该阵列基板100装配到液晶显示面板中,在该液晶显示面板进行显示时,阵列基板100中的多条数据线30中任意相邻的两条数据线30需要加载极性相反的电压,如此,即使对于每行第一像素区域中的同一种子像素而言,任意相邻的两个子像素间电压极性相同的概率任然近乎50%,但是,在每列子像素中,分别属于两个相邻的第一像素区域10a中的两个子像素间的电压极性相反。例如,若像素容纳区303包括一个第一像素区域10a,则每列子像素中任意两个相邻的子像素40间的电压极性相反。可以有效的在空间尺度上对同一帧图像中同种子像素的电压极性进行平均,从而降低了出现摇头纹的概率,进而有效的提高了该液晶显示面板的显示效果。
如图2所示,上述阵列基板100还可以包括:位于衬底基板10上的多条触控信号线50。多列第一像素区域中的每列第一像素区域包括两列子像素,该触控信号线50位于同一列第一像素区域中的两列子像素之间。在本申请中,通过阵列基板100中的多条触控信号线50,使得采用该阵列基板100制备出的液晶显示面板具有触控功能,如此,无需在液晶显示面板上单独装配触控面板便能够使液晶显示面板具有触控功能,有效的降低了具有触控功能的液晶显示面板的厚度。
综上所述,本申请实施例提供的阵列基板,包括:衬底基板,以及位于衬底基板上的多条栅线、多条数据线、多个子像素和多条触控信号线。当采用该阵列基板制备液晶显示面板时,若该液晶显示面板进行显示,则即使对于每行第一像素区域中的同一种子像素而言,任意相邻的两个子像素间电压极性相同的概率任然近乎50%,但是,在每列子像素中,分别属于两个相邻的第一像素区域中的两个子像素间的电压极性相反,可以有效的在空间尺度上对同一帧图像中同种子像素的电压极性进行平均,从而降低了出现摇头纹的概率,进而有效的提高了该液晶显示面板的显示效果。并且,通过多条触控信号线无需在该液晶显示面板上单独装配触控面板便能够使液晶显示面板具有触控功能,有效的降低了具有触控功能的液晶显示面板的厚度。
在本申请实施例中,如图4所示,图4是本申请实施例提供的又一种阵列基板的结构示意图。数据线30与栅线20还可以在衬底基板10上限定出多个第二像素区域10b。该多个第二像素区域10b排布为两列,且多列第一像素区域位于该两列第二像素区域之间。每个第二像素区域10b内排布有一个子像素40,该子像素40与一条数据线30连接,且该子像素40与其相邻的两条栅线20中的一条栅线20连接。
该阵列基板100中的多条数据线30,其能够划分为多条第一数据线30a和两条的数据线30b,该多条第一数据线30a位于两条第二数据线30b之间。对于第一数据线30a中的多个第二延伸部302,每个第二延伸部302可以连接两个相邻的子像素40,且这两个相邻的子像素40位于两个不同的第一像素区域10a内。对于第二数据线30b中的多个第二延伸部302,一部分第二延伸部302与两个相邻的子像素40连接,且这两个相邻的子像素40中的一个位于第一像素区域10a内,另一个位于第二像素区域10b内;另一部第二延伸部302未与子像素40连接,且与子像素连接的第二延伸部302和位于子像素连接的第二延伸部302交替排布。在本申请中,第一数据线30a中的第一延伸部301的长度需要大于第二数据线30b中的第一延伸部301的长度。示例的,第一数据线30a中的第一延伸部301的长度大于相邻两个子像素40的总宽度;而第二数据线30b中的第一延伸部301的长度大于一个子像素40的宽度,但小于相邻两个子像素40的总宽度。需要说明的是,该第一延伸部301的长度方向平行于子像素40的宽度方向。
在本申请实施例中,如图5所示,图5是本申请另一实施例提供的一种阵列基板的结构示意图。同一条数据线30中多个第一延伸部301和多个第二延伸部302能够构成多个像素容纳区303。每个像素容纳区303具有开口303a,且任意相邻的两个像素容纳区303的开口303a的方向相反。例如,第n条数据线、第n+1条数据线和底n+2条数据线为相邻的三条数据线30,对于第n+1条数据线所构成的像素容纳区A1和像素容纳区A2,该像素容纳区A1的开口303a朝向第n条数据线,而该像素容纳区A2的开口303a朝向第n+2条数据线。
可选的,数据线30中的第一延伸部301的延伸方向与栅线20的延伸方向相同,数据线30中的第二延伸部302的延伸方向与栅线20的延伸方向垂直。由于栅线20的延伸方向通常平行于多个第一像素区域10a的行排布方向(也即第一方向x),且垂直于多个第一像素区域10a的列排布方向(也即第二方向y),因此,第一延伸部301可以沿第一方向x延伸,第二延伸部302可以沿第二方向y延伸。在本申请实施例中,数据线30中的第一延伸部301位于相邻的两行第一像素区域之间的两条栅线20之间,且该第二延伸部302在衬底基板10上的正投影与栅线20在衬底基板上的正投影错开,如此,可以有效的减小数据线30与栅线20之间产生的寄生电容。
可选的,每个子像素40可以包括:薄膜晶体管401和像素电极402。该像素电极402可以为由透明导电材料制备的电极。该薄膜晶体管401可以包括:第一极、第二极和栅极。该第一极可以与数据线30连接,栅极可以与栅线20连接,第二极与像素电极402连接。其中,该第一极为源极和漏极中的一个,第二极为源极和漏极中的另一个。
假设,每个像素容纳区303容纳一个第一像素区域10a,且在该阵列基板100装配到液晶显示面板后,若该液晶显示面板需要进行显示,则第n条数据线按照第一子像素R、第三子像素B、第一子像素R和第二子像素G的顺序周期性的驱动与其相连的两列子像素;第n+1条数据线按照第三子像素B、第二子像素G、第一子像素R和第三子像素B的顺序周期性的驱动与其相连的两列子像素;第n+2条数据线按照第一子像素R、第二子像素G、第三子像素B和第二子像素G的顺序周期性的驱动与其相连的两列子像素。
在本申请实施例中,阵列基板100中的触控信号线50的结构有多种,本申请实施例以以下两种可实现方式为例进行示意性的说明。
在第一种可实现方式中,如图6所述,图6本是申请另一实施例提供的另一种阵列基板的结构示意图。该阵列基板100中的触控信号线50包括:间隔排布的第一触控线段501和第二触控线段502,该第一触控线段501的延伸方向与第二触控线段502的延伸方向相同,且相邻的第一触控线段501和第二触控线段502连接。第一触控线段501与数据线30同层设置,且该第一触控线段501在衬底基板10上的正投影与数据线30在衬底基板10上的正投影错开。由于第二触控线段502在衬底基板10上的正投影与数据线30(该数据线30中的第一延伸部301)在衬底基板10的正投影交叉,因此,为了避免触控信号线50与数据线30之间存在短路现象,需要保证第二触控线502与数据线50异层设置,也即是,第二触控线段502与第一触控线段501异层设置。
示例的,请参考图7,图7是图6在A-A’处的截面图。该阵列基板100还可以包括:位于第一触控线段501与第二触控线段502之间的第一绝缘层60。该第一绝缘层60具有多个第一过孔601,相邻的第一触控线段501与第二触控线段502通过至少一个第一过孔601连接。
可选的,第二触控线段502的材料可以包括透明导电材料。如此,可以增大每个子像素30的开口率。
在第二种可实现方式中,阵列基板100中的多条触控信号线50同层设置,且该触控信号线50与数据线30异层设置。示例的,如图8所述,图8是图5在A-A’处的截面图。该阵列基板100还可以包括:位于触控信号线50与数据线30之间的第一绝缘层60。可选的,该触控信号线50的材料可以包括金属材料。由于在第二种可实现方式中触控信号线50与数据线30异层设置,因此无需在第一绝缘层60上设置第一过孔,如此,可以提高每个子像素30的开口率。并且,又由于在第二种可实现方式中触控信号线50的材料为金属材料,其相对于透明导电材料具有较高的导电性和较低的电阻率,有效的提高了触控信号线50中的触控信号的信号量,进而提高了该阵列基板100的触控性能。
可选的,如图7和图8所示,该阵列基板100还可以包括:多个触控电极70。该多个触控电极70与多条触控信号线50一一对应连接。该触控电极70可以为由透明导电材料制备的电极。需要说明的是,本申请中的阵列基板100中的触控方式属于自容式的触控,相关的触控原理可以参考相关技术,在此不做赘述。
示例的,触控电极70与多条触控信号线50异层设置,该阵列基板100还可以包括位于触控电极70与多条触控信号线50之间的第二绝缘层80,该第二绝缘层80具有多个第二过孔801,每个触控电极70和对应的触控信号线50通过知识一个第二过孔801连接。
可选的,每个触控电极70为块状的电极,每个触控电极70在衬底基板10上的正投影覆盖多个像素电极402在衬底基板10上的正投影。例如,假设阵列基板10中的多个子像素可以均匀的分为k个子像素组,每个子像素组包括j×j个子像素,则每个触控电极70在衬底基板上的正投影覆盖j×j个像素电极402。
在本申请实施例中,阵列基板100还可以包括:公共电极和公共电极线,为了减少该阵列基板100的结构的复杂度,可以使阵列基板100中的触控电极70复用于该公共电极,阵列基板100中的触控信号线50复用于该公共电极线。也即是,阵列基板100中的触控电极70与公共电极是同一个电极,触控信号线50与公共电极线为同一根信号线。
如此,在采用该阵列基板100制备的液晶显示面板中,若需要该液晶显示面板进行显示,则需要对触控信号线50加载公共电极信号,使得该触控电极70能够与像素电极402形成使液晶偏振的压差;若需要该液晶显示面板进行触控,则需要对该触控信号线50加载触控信号,使得该触控电极70能够检测到触控位置。
可选的,如图5或图6所述,触控信号线50的延伸方向与栅线20的延伸方向垂直,也即是,该触控信号线50沿第二方向y延伸。
可选的,如图5或图6所述,多列第一像素区域与多条触控信号线50一一对应,每条触控信号线50位于与该触控信号线50对应的一列第一像素区域中的两列子像素之间。
对于上述第一种可实现方式中的阵列基板100,也即是,图6示出的阵列基板100,该阵列基板100包括:沿远离衬底基板10的方向依次叠层设置的第一导电层、栅极绝缘层90、有源层(图中未画出)、第二导电层、像素电极层、第一绝缘层60、第三导电层、第二绝缘层80和第四导电层。其中,该第一导电层包括:栅线20和薄膜晶体管402中的栅极;第二导电层包括:数据线30、第一触控线段501,以及薄膜晶体管402中的源极和漏极;像素电极层包括:多个像素电极401;第三导电层包括:第二触控线段502;第四导电层包括:触控电极70。
对于上述第二种可实现方式中的阵列基板100,也即是,对于图5示出的阵列基板100,该阵列基板100包括:沿远离衬底基板10的方向依次叠层设置的第一导电层、栅极绝缘层90、有源层(图中未画出)、第二导电层、像素电极层、第一绝缘层60、第三导电层、第二绝缘层80和第四导电层。其中,第一导电层包括:栅线20和薄膜晶体管402中栅极;第二导电层包括:数据线30以及薄膜晶体管402中的源极和漏极;第三导电层包括:触控信号线50;第四导电层包括:触控电极70。
综上所述,本申请实施例提供的阵列基板,包括:衬底基板,以及位于衬底基板上的多条栅线、多条数据线、多个子像素和多条触控信号线。当采用该阵列基板制备液晶显示面板时,若该液晶显示面板进行显示,则即使对于每行第一像素区域中的同一种子像素而言,任意相邻的两个子像素间电压极性相同的概率任然近乎50%,但是,在每列子像素中,分别属于两个相邻的第一像素区域中的两个子像素间的电压极性相反,可以有效的在空间尺度上对同一帧图像中同种子像素的电压极性进行平均,从而降低了出现摇头纹的概率,进而有效的提高了该液晶显示面板的显示效果。并且,通过多条触控信号线无需在该液晶显示面板上单独装配触控面板便能够使液晶显示面板具有触控功能,有效的降低了具有触控功能的液晶显示面板的厚度。
本申请实施例还提供了一种阵列基板的制造方法,该阵列基板的制造方法用于制造图2、图3、图4、图5或图6示出的阵列基板100。该阵列基板100的制造方法可以包括:
在衬底基板上形成多条栅线、多条数据线、多个子像素和多条触控信号线。
其中,数据线与栅线在衬底基板上限定出多个第一像素区域,多个第一像素区域排布为多行,且任意相邻的两行第一像素区域之间排布有两条栅线,数据线具有交替排布的多个第一延伸部和多个第二延伸部,第一延伸部的延伸方向与第二延伸部的延伸方向相交,且同一条数据线中任意相邻的两个第一延伸部与相邻的两个第一延伸部之间的第二延伸部构成一个像素容纳区,像素容纳区包括至少一个第一像素区域,任意相邻的两条数据线用于加载极性相反的电压;每个第一像素区域内沿栅线的延伸方向排布有两个子像素,且两个子像素分别与第一像素区域相邻的两条数据线连接,每个子像素与子像素相邻的两条栅线中的一条栅线连接;多个第一像素区域还排布为多列,每列第一像素区域中包括两列子像素,触控信号线位于同一列第一像素区域中的两列子像素之间。
综上所述,本申请实施例提供的阵列基板的制造方法,在衬底基板上形成多条栅线、多条数据线、多个子像素和多条触控信号线。当采用该阵列基板制备液晶显示面板时,若该液晶显示面板进行显示,则即使对于每行第一像素区域中的同一种子像素而言,任意相邻的两个子像素间电压极性相同的概率任然近乎50%,但是,在每列子像素中,分别属于两个相邻的第一像素区域中的两个子像素间的电压极性相反,可以有效的在空间尺度上对同一帧图像中同种子像素的电压极性进行平均,从而降低了出现摇头纹的概率,进而有效的提高了该液晶显示面板的显示效果。并且,通过多条触控信号线无需在该液晶显示面板上单独装配触控面板便能够使液晶显示面板具有触控功能,有效的降低了具有触控功能的液晶显示面板的厚度。
可选的,请参考图9,图9是本申请实施例提供的一种阵列基板的制造方法的流程图。该阵列基板的制造方法用于制造图5或图6示出的阵列基板。该阵列基板制造方法可以包括:
步骤S1、在衬底基板上形成第一导电层、栅极绝缘层和有源层。
可选的,该第一导电层的材料可以包括:诸如金属钼(简称:Mo)、金属铜(简称:Cu)、金属铝(简称:Al)或合金等金属材料。该栅极绝缘层的材料可以包括:二氧化硅、氮化硅或者二氧化硅和氮化硅的混合材料。该有源层的材料可以包括:多晶硅。
示例的,首先,可以在衬底基板上通过沉积、涂敷、溅射等多种方式中的任一种形成第一导电材质层,并对该第一导电材质层进行一次构图工艺形成第一导电层。该第一导电层可以包括:栅极和栅线。
然后,在形成有第一导电层的衬底基板上通过沉积、涂敷、溅射等多种方式中的任一种依次形成栅极绝缘层和有源材质层,并对该有源材质层进行一次构图工艺形成有源层。
步骤S2、在有源层上形成第二导电层和像素电极层。
可选的,该第二导电层的材料可以包括:诸如金属Mo、金属铜Cu、金属铝Al或合金等金属材料。像素电极层的材料可以包括:透明导电材料,例如,其可以为ITO。
示例的,首先,可以在有源层上通过沉积、涂敷、溅射等多种方式中的任一种形成第二电极材质层,并对该第二导电材质层进行一次构图工艺形成第二导电层。该第二导电层可以包括:源极、漏极和数据线。
然后,可以在第二导电层上通过沉积、涂敷、溅射等多种方式中的任一种形成像素电极材质层,并对该像素电极材质层进行一次构图工艺形成像素电极层。该像素电极层可以包括:像素电极。
步骤S3、在像素电极层上形成第一绝缘层和第三导电层。
可选的,该第一绝缘层也可以称为平坦层,其材料可以包括:丙烯酸树脂或者环氧树脂等材料。
在一种可实现方式中,若该衬底基板的制造方法用于制造图5示出的阵列基板,则第三导电层的材料包括:透明导电材料,例如,其可以为ITO。
在这种情况下,步骤S2形成的第二导电层还包括:第一触控线段。首先,可以在像素电极层上通过沉积、涂敷、溅射等多种方式中的任一种形成第一绝缘层,并对该第一绝缘层进行一次构图工艺形成带有多个第一过孔的第一绝缘层。
然后,可以在形成有第一绝缘层的衬底基板上通过沉积、涂敷、溅射等多种方式中的任一种形成第三导电材质层,并对该第三导电材质层进行一次构图工艺形成第三导电层。该第三导电层可以包括:第二触控线段,且该第二触控线段能够通过至少一个第一过孔与第一触控线段连接,该第二触控线段与第一触控线段能够构成触控信号线。
在另一种可实现方式中,若该衬底基板的制造方法用于制造图6示出的阵列基板,则该第三导电层的材料包括:诸如金属Mo、金属铜Cu、金属铝Al或合金等金属材料。
在这种情况下,首先,可以在像素电极层上通过沉积、涂敷、溅射等多种方式中的任一种依次形成第一绝缘层和第三导电材质层,并对该第三导电材质层进行一次构图工艺形成第三导电层。该第三导电层可以包括:触控信号线。
步骤S4、在第三导电层上形成第二绝缘层和第四导电层。
可选的,该第二绝缘层也可以称为平坦层,其材料可以包括:丙烯酸树脂或者环氧树脂等材料。该第四导电层的材料包括:透明导电材料,例如,其可以为ITO。
示例的,首先,可以在第三导电层上通过沉积、涂敷、溅射等多种方式中的任一种依次形成第二绝缘层和第四导电材质层,并对该第四导电材质层进行一次构图工艺形成第四导电层。该第三导电层可以包括:触控电极。
需要说明的是,上述实施例中的每次构图工艺均可以包括:光刻胶涂覆、曝光、显影、刻蚀和光刻胶剥离。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的阵列基板具体原理,可以参考前述阵列基板的结构的实施例中的对应内容,在此不再赘述。
综上所述,本申请实施例提供的阵列基板的制造方法,在衬底基板上形成多条栅线、多条数据线、多个子像素和多条触控信号线。当采用该阵列基板制备液晶显示面板时,若该液晶显示面板进行显示,则即使对于每行第一像素区域中的同一种子像素而言,任意相邻的两个子像素间电压极性相同的概率任然近乎50%,但是,在每列子像素中,分别属于两个相邻的第一像素区域中的两个子像素间的电压极性相反,可以有效的在空间尺度上对同一帧图像中同种子像素的电压极性进行平均,从而降低了出现摇头纹的概率,进而有效的提高了该液晶显示面板的显示效果。并且,通过多条触控信号线无需在该液晶显示面板上单独装配触控面板便能够使液晶显示面板具有触控功能,有效的降低了具有触控功能的液晶显示面板的厚度。
本申请实施例还提供了一种显示装置。该显示装置可以为液晶显示装置,其包括液晶显示面板。该液晶显示面板可以包括:图2、图3、图4、图5或图6示出的阵列基板、彩膜基板以及位于阵列基板和彩膜基板之间的液晶层。
该显示装置可以为:电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪或可穿戴设备等任何具有显示功能的产品或部件。
需要指出的是,在附图中,为了图示的清晰可能夸大了层和区域的尺寸。而且可以理解,当元件或层被称为在另一元件或层“上”时,它可以直接在其他元件上,或者可以存在中间的层。另外,可以理解,当元件或层被称为在另一元件或层“下”时,它可以直接在其他元件下,或者可以存在一个以上的中间的层或元件。另外,还可以理解,当层或元件被称为在两层或两个元件“之间”时,它可以为两层或两个元件之间唯一的层,或还可以存在一个以上的中间层或元件。通篇相似的参考标记指示相似的元件。
在本申请中,术语“第一”和“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性。术语“多个”指两个或两个以上,除非另有明确的限定。
以上所述仅为本申请的可选的实施例,并不用以限制本申请,凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。
Claims (16)
1.一种阵列基板,其特征在于,包括:
衬底基板;
位于所述衬底基板上的多条栅线和多条数据线,所述数据线与所述栅线在所述衬底基板上限定出多个第一像素区域,所述多个第一像素区域排布为多行,且任意相邻的两行第一像素区域之间排布有两条所述栅线,所述数据线具有交替排布的多个第一延伸部和多个第二延伸部,所述第一延伸部的延伸方向与所述第二延伸部的延伸方向相交,且同一条所述数据线中任意相邻的两个第一延伸部与所述相邻的两个第一延伸部之间的第二延伸部构成一个像素容纳区,所述像素容纳区包括至少一个所述第一像素区域;
位于所述第一像素区域内的两个子像素,所述两个子像素沿所述栅线的延伸方向排布,且所述两个子像素分别与所述第一像素区域相邻的两条所述数据线连接,每个所述子像素与所述子像素相邻的两条所述栅线中的一条所述栅线连接;
以及,位于所述衬底基板上的多条触控信号线,所述多个第一像素区域还排布为多列,每列所述第一像素区域中包括两列所述子像素,所述触控信号线位于同一列所述第一像素区域中的两列所述子像素之间。
2.根据权利要求1所述的阵列基板,其特征在于,
同一条所述数据线中所述多个第一延伸部和所述多个第二延伸部构成多个所述像素容纳区,每个所述像素容纳区具有开口,且任意相邻的两个所述像素容纳区的开口的方向相反。
3.根据权利要求1所述的阵列基板,其特征在于,
所述像素容纳区包括一个所述第一像素区域。
4.根据权利要求1所述的阵列基板,其特征在于,
所述第一延伸部的延伸方向与所述栅线的延伸方向相同,所述第二延伸部的延伸方向与所述栅线的延伸方向垂直,所述触控信号线的延伸方向与所述栅线的延伸方向垂直。
5.根据权利要求1所述的阵列基板,其特征在于,
所述数据线与所述栅线还在所述衬底基板上限定出多个第二像素区域,所述多个第二像素区域排布为两列,多列所述第一像素区域位于两列所述第二像素区域之间,所述阵列基板还包括位于所述第二像素区域内的一个子像素。
6.根据权利要求1所述的阵列基板,其特征在于,
所述触控信号线包括:间隔排布的第一触控线段和第二触控线段,所述第一触控线段和所述第二触控线段异层设置,相邻的所述第一触控线段与所述第二触控线段连接,所述第一触控线段与所述数据线同层设置,所述第二触控线段在所述衬底基板上的正投影与所述数据线在所述衬底基板上的正投影交叉。
7.根据权利要求6所述的阵列基板,其特征在于,
所述阵列基板还包括:位于所述第一触控线段和所述第二触控线段的第一绝缘层,所述第一绝缘层具有多个第一过孔,相邻的所述第一触控线段与所述第二触控线段通过至少一个所述第一过孔连接。
8.根据权利要求1所述的阵列基板,其特征在于,
所述多条触控信号线同层设置,所述触控信号线与所述数据线异层设置。
9.根据权利要求1至8任一所述的阵列基板,其特征在于,
所述阵列基板还包括:多个触控电极,所述多个触控电极与所述多条触控信号线一一对应连接。
10.根据权利要求9所述的阵列基板,其特征在于,
所述触控电极与所述多条触控信号线异层设置,所述阵列基板还包括位于所述触控电极与所述多条触控信号线之间的第二绝缘层,所述第二绝缘层具有多个第二过孔,每个所述触控电极和对应的触控信号线通过至少一个所述第二过孔连接。
11.根据权利要求9所述的阵列基板,其特征在于,
所述触控电极复用于所述阵列基板中的公共电极,所述触控信号线复用于所述阵列基板中的公共电极线。
12.根据权利要求10或11所述的阵列基板,其特征在于,
所述触控电极为块状的电极,每个所述子像素包括像素电极,每个所述触控电极在所述衬底基板上的正投影覆盖多个所述像素电极在所述衬底基板上的正投影。
13.根据权利要求1至8任一所述的阵列基板,其特征在于,
多列所述第一像素区域与所述多条触控信号线一一对应,每条所述触控信号线位于与所述触控信号线对应的一列所述第一像素区域中的两列子像素之间。
14.据权利要求6或7所述的阵列基板,其特征在于,
所述阵列基板包括:沿远离所述衬底基板依次叠层设置的第一导电层、栅极绝缘层、有源层、第二导电层、像素电极层、第一绝缘层、第三导电层、第二绝缘层和第四导电层;
其中,所述第一导电层包括:所述栅线和栅极,所述第二导电层包括:所述数据线、所述第一触控线段、源极和漏极,所述第三导电层包括:所述第二触控线段,所述第四导电层包括:触控电极。
15.根据权利要求8所述的阵列基板,其特征在于,
所述阵列基板包括:沿远离所述衬底基板依次叠层设置的第一导电层、栅极绝缘层、有源层、第二导电层、像素电极层、第一绝缘层、第三导电层、第二绝缘层和第四导电层;
其中,所述第一导电层包括:所述栅线和栅极,所述第二导电层包括:所述数据线、源极和漏极,所述第三导电层包括:所述触控信号线,所述第四导电层包括:触控电极。
16.一种显示装置,其特征在于,包括:
权利要求1至15任一所述阵列基板、彩膜基板以及位于所述阵列基板和所述彩膜基板之间的液晶层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202020231745.XU CN211348942U (zh) | 2020-02-28 | 2020-02-28 | 阵列基板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202020231745.XU CN211348942U (zh) | 2020-02-28 | 2020-02-28 | 阵列基板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN211348942U true CN211348942U (zh) | 2020-08-25 |
Family
ID=72101650
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202020231745.XU Active CN211348942U (zh) | 2020-02-28 | 2020-02-28 | 阵列基板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN211348942U (zh) |
Cited By (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112445038A (zh) * | 2020-11-30 | 2021-03-05 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
WO2021169755A1 (zh) * | 2020-02-28 | 2021-09-02 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
CN113690254A (zh) * | 2021-08-16 | 2021-11-23 | 昆山龙腾光电股份有限公司 | 阵列基板和显示面板 |
CN113744699A (zh) * | 2021-07-30 | 2021-12-03 | 北海惠科光电技术有限公司 | 阵列基板的驱动方法、阵列基板以及显示面板 |
CN114137769A (zh) * | 2020-09-04 | 2022-03-04 | 京东方科技集团股份有限公司 | 阵列基板、显示装置及阵列基板制作方法 |
WO2022105495A1 (zh) * | 2020-11-20 | 2022-05-27 | 京东方科技集团股份有限公司 | 阵列基板、触控显示面板和触控显示装置 |
WO2022205164A1 (zh) * | 2021-03-31 | 2022-10-06 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法、显示装置 |
CN115268153A (zh) * | 2021-04-29 | 2022-11-01 | 京东方科技集团股份有限公司 | 一种阵列基板及显示装置 |
WO2022226950A1 (zh) * | 2021-04-30 | 2022-11-03 | 京东方科技集团股份有限公司 | 显示基板、显示装置 |
-
2020
- 2020-02-28 CN CN202020231745.XU patent/CN211348942U/zh active Active
Cited By (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2021169755A1 (zh) * | 2020-02-28 | 2021-09-02 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
US11934060B2 (en) | 2020-02-28 | 2024-03-19 | Beijing Boe Display Technology Co., Ltd. | Array substrate and display device |
CN114137769B (zh) * | 2020-09-04 | 2023-09-29 | 京东方科技集团股份有限公司 | 阵列基板、显示装置及阵列基板制作方法 |
CN114137769A (zh) * | 2020-09-04 | 2022-03-04 | 京东方科技集团股份有限公司 | 阵列基板、显示装置及阵列基板制作方法 |
WO2022105495A1 (zh) * | 2020-11-20 | 2022-05-27 | 京东方科技集团股份有限公司 | 阵列基板、触控显示面板和触控显示装置 |
US11899868B2 (en) | 2020-11-20 | 2024-02-13 | Beijing Boe Display Technology Co., Ltd. | Array substrate, touch display panel, and touch display device |
CN112445038B (zh) * | 2020-11-30 | 2022-07-26 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
CN112445038A (zh) * | 2020-11-30 | 2021-03-05 | 厦门天马微电子有限公司 | 显示面板和显示装置 |
US11948529B2 (en) | 2021-03-31 | 2024-04-02 | Beijing Boe Display Technology Co., Ltd. | Display panel with good display effect and method of driving the same, and display apparatus |
WO2022205164A1 (zh) * | 2021-03-31 | 2022-10-06 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法、显示装置 |
CN115268153A (zh) * | 2021-04-29 | 2022-11-01 | 京东方科技集团股份有限公司 | 一种阵列基板及显示装置 |
CN115268153B (zh) * | 2021-04-29 | 2023-11-10 | 京东方科技集团股份有限公司 | 一种阵列基板及显示装置 |
CN115552626A (zh) * | 2021-04-30 | 2022-12-30 | 京东方科技集团股份有限公司 | 显示基板、显示装置 |
WO2022226950A1 (zh) * | 2021-04-30 | 2022-11-03 | 京东方科技集团股份有限公司 | 显示基板、显示装置 |
CN113744699A (zh) * | 2021-07-30 | 2021-12-03 | 北海惠科光电技术有限公司 | 阵列基板的驱动方法、阵列基板以及显示面板 |
CN113690254A (zh) * | 2021-08-16 | 2021-11-23 | 昆山龙腾光电股份有限公司 | 阵列基板和显示面板 |
CN113690254B (zh) * | 2021-08-16 | 2024-07-09 | 昆山龙腾光电股份有限公司 | 阵列基板和显示面板 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN211348942U (zh) | 阵列基板及显示装置 | |
CN113325638A (zh) | 阵列基板及显示装置 | |
CN110518037B (zh) | 一种显示面板及显示装置 | |
US11424297B2 (en) | Display panel having multiple display regions and display apparatus | |
EP3726583A1 (en) | Display device having pyramid subpixel array structure | |
CN103383512B (zh) | 液晶显示装置及其制造方法 | |
CN108646451B (zh) | 显示面板和显示装置 | |
EP3993053A1 (en) | Display panel and manufacturing method therefor, and display apparatus | |
CN113238402B (zh) | 显示面板和显示装置 | |
US11985853B2 (en) | Display panel and display device | |
US11598998B2 (en) | Display substrate and display device | |
CN211741796U (zh) | 阵列基板、显示面板和显示装置 | |
US11688745B2 (en) | Display substrate and display apparatus | |
CN115917421A (zh) | 阵列基板及显示面板 | |
CN112909058B (zh) | 像素结构、显示基板及其驱动方法、显示装置 | |
CN111969018B (zh) | 一种像素结构、显示面板及掩膜板组 | |
JP2004258365A (ja) | 電気光学装置、およびそれを用いた電子機器 | |
CN115398326A (zh) | 像素单元、阵列基板和显示面板 | |
CN114442354A (zh) | 阵列基板及其制造方法、显示装置 | |
CN116193921B (zh) | 像素排列结构、金属掩模板、显示面板及显示装置 | |
CN114938678B (zh) | 显示面板及电子设备 | |
US20240130178A1 (en) | Display panel and manufacturing method thereof, and display device | |
US20240233644A1 (en) | Display substrate and method of driving the same, display panel and display device | |
WO2022087987A9 (zh) | 阵列基板、液晶显示面板及显示装置 | |
WO2024000471A1 (zh) | 显示基板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |