CN208923131U - 电子芯片、电子电路和电子装置 - Google Patents

电子芯片、电子电路和电子装置 Download PDF

Info

Publication number
CN208923131U
CN208923131U CN201821313968.XU CN201821313968U CN208923131U CN 208923131 U CN208923131 U CN 208923131U CN 201821313968 U CN201821313968 U CN 201821313968U CN 208923131 U CN208923131 U CN 208923131U
Authority
CN
China
Prior art keywords
transistor
depth
groove
isolated
isolated groove
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN201821313968.XU
Other languages
English (en)
Inventor
F·塔耶
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics Rousset SAS
Original Assignee
STMicroelectronics Rousset SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics Rousset SAS filed Critical STMicroelectronics Rousset SAS
Application granted granted Critical
Publication of CN208923131U publication Critical patent/CN208923131U/zh
Withdrawn - After Issue legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823481MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type isolation region manufacturing related aspects, e.g. to avoid interaction of isolation region with adjacent structure
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/04Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
    • H01L27/08Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind
    • H01L27/085Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only
    • H01L27/088Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including only semiconductor components of a single kind including field-effect components only the components being field-effect transistors with insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/76224Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using trench refilling with dielectric materials
    • H01L21/76229Concurrent filling of a plurality of trenches having a different trench shape or dimension, e.g. rectangular and V-shaped trenches, wide and narrow trenches, shallow and deep trenches
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0207Geometrical layout of the components, e.g. computer aided design; custom LSI, semi-custom LSI, standard cell technique
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • H01L29/0642Isolation within the component, i.e. internal isolation
    • H01L29/0649Dielectric regions, e.g. SiO2 regions, air gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/10Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/1025Channel region of field-effect devices
    • H01L29/1029Channel region of field-effect devices of field-effect transistors
    • H01L29/1033Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
    • H01L29/1037Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure and non-planar channel
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/77Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
    • H01L21/78Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
    • H01L21/82Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
    • H01L21/822Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
    • H01L21/8232Field-effect technology
    • H01L21/8234MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
    • H01L21/823412MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • General Engineering & Computer Science (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Element Separation (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

本公开的实施例涉及电子芯片、电子电路和电子装置。提供一种电子芯片,其包括彼此并联电耦合的多个第一晶体管。多个第一隔离沟槽被包括在电子芯片中,并且第一晶体管通过第一隔离沟槽彼此分开。每个第一隔离沟槽具有深度和最大宽度,并且深度取决于最大宽度或者是最大宽度的函数。

Description

电子芯片、电子电路和电子装置
技术领域
本公开一般涉及电子电路,更具体地涉及包含由并联连接的多个晶体管形成的晶体管的集成电路。
背景技术
目前在集成电路中使用隔离沟槽(更具体地,STI(浅沟槽隔离)) 将晶体管彼此分开和隔离。
根据沟槽应当能够在其两侧之间隔离的电位差来选择沟槽的尺寸,更具体地说是其最大宽度及其深度,最大宽度即为在形成沟槽的衬底表面的水平的沟槽宽度。例如,对于给定的使用环境,可以凭经验确定沟槽隔离两个晶体管的最小尺寸。因此,集成电路设计者选择设计规则来设定分离给定集成电路的晶体管应具有的沟槽的尺寸。尺寸小于设计规则设定的尺寸的沟槽不能提供正确的隔离,并且在相邻的晶体管之间出现漏电流。
实用新型内容
本文提供的一个或多个实施例克服了包括并联的多个晶体管的通常集成电路的全部或部分缺点。
根据第一方面,提供了一种电子芯片。该电子芯片包括:多个第一晶体管,彼此并联电耦合;和多个第一隔离沟槽,所述第一晶体管通过所述第一隔离沟槽彼此分开,所述第一隔离沟槽中的每一个具有深度和最大宽度,其中所述第一隔离沟槽的深度是最大宽度的函数。
在一些实施例中,所述第一晶体管中的每一个包括栅极、源极区域和漏极区域,所述多个第一晶体管的栅极彼此耦合,所述多个第一晶体管的漏极区域彼此耦合,并且所述多个第一晶体管的源极区域彼此耦合。
在一些实施例中,所述电子芯片还包括:第二晶体管;和第二隔离沟槽,所述第二晶体管通过所述第二隔离沟槽与所述多个第一晶体管分开,所述第二隔离沟槽具有深度和最大宽度,其中所述第二隔离沟槽的深度独立于所述第二隔离沟槽的最大宽度。
在一些实施例中,所述电子芯片还包括:多个第二晶体管;和多个第二隔离沟槽,所述多个第二晶体管通过所述第二隔离沟槽彼此分开并与所述多个第一晶体管分开,所述第二隔离沟槽中的每一个具有深度和最大宽度,其中所述第二隔离沟槽的深度独立于第二隔离沟槽的最大宽度。
在一些实施例中,所述第一沟槽的深度小于所述第二沟槽的深度。
在一些实施例中,所述第一沟槽的深度大于所述第二沟槽的深度的一半。
在一些实施例中,所述第一沟槽的深度小于所述第二沟槽的深度并且大于所述第二沟槽的深度的一半。
在一些实施例中,所述第二晶体管不是彼此并联耦合的。
在一些实施例中,所述第二隔离沟槽的最大宽度是所述第二晶体管之间的电隔离程度的函数。
在一些实施例中,所述第一晶体管和所述第二晶体管具有基本相同的沟道宽度。
在一些实施例中,所述第一沟槽的最大宽度小于所述第二沟槽的最小的最大宽度的一半。
在一些实施例中,所述第一晶体管的沟道宽度是所述第一晶体管的阈值电压的函数。
在一些实施例中,所述第一隔离沟槽具有三角形横截面。
在一些实施例中,所述电子芯片还包括彼此并联电耦合的第二多个第一晶体管,其中所述第一晶体管一起形成第一等效晶体管,并且所述第二多个第一晶体管一起形成第二等效晶体管。
根据第二方面,提供了一种电子电路。所述电子电路包括:电子芯片,包括:彼此并联电耦合的多个第一晶体管;和多个第一隔离沟槽,所述第一晶体管通过所述第一隔离沟槽彼此分开,所述第一隔离沟槽中的每一个具有深度和最大宽度,其中深度是最大宽度的函数。
在一些实施例中,所述电子电路还包括:第二晶体管;和第二隔离沟槽,所述第二晶体管通过所述第二隔离沟槽与所述多个第一晶体管隔开,所述第二隔离沟槽具有深度和宽度,其中所述第二隔离沟槽的深度独立于所述第二隔离沟槽的宽度。
在第三方面,提供了一种电子装置。所述电子装置包括:具有表面的衬底;第一等效晶体管,包括:多个第一晶体管,所述第一晶体管中的每一个包括从所述表面延伸到所述衬底中并具有第一宽度的沟道、源极、漏极和栅极,所述第一晶体管的栅极彼此电耦合,所述第一晶体管的源极彼此电耦合,并且所述第一晶体管的漏极彼此电耦合;和多个第一隔离沟槽,位于所述第一晶体管中的相邻的第一晶体管之间,所述第一隔离沟槽中的每一个具有第一宽度;第二晶体管;和第二隔离沟槽,位于所述第二晶体管和所述多个第一晶体管之间,所述第二隔离沟槽具有第二宽度,所述第二宽度大于所述第一隔离沟槽中的每一个的第一宽度。
在一些实施例中,所述第二晶体管的沟道宽度与所述第一晶体管的沟道宽度基本相同。
在一些实施例中,所述第一隔离沟槽从所述表面延伸到所述衬底中至第一深度,所述第二隔离沟槽从所述表面延伸到所述衬底中至第二深度,并且所述第二深度大于所述第一深度。
在一些实施例中,所述第一隔离沟槽具有三角形横截面形状,并且所述第二隔离沟槽具有等腰梯形横截面形状。
本公开的实施例可以在不增加阈值电压的情况下增加晶体管可以导通的最大电流。
在结合附图对特定实施例的以下非限制性描述中,将详细讨论前述和其他特征以及优点。
附图说明
图1是示出根据晶体管的沟道宽度的反向窄沟道效应晶体管的阈值电压的形状的示例的曲线图;
图2是示意性地示出第一类型的两个晶体管和第二类型的一个晶体管的横截面图;
图3是示意性地示出由与第一类型的两个晶体管相关联的并联连接的多个晶体管形成的一个晶体管的横截面图;
图4是示意性地示出由并联的多个晶体管形成的一个晶体管的一个实施例的横截面图;和
图5是示意性地示出由并联的多个晶体管形成的一个晶体管的另一实施例的截面图。
具体实施方式
在各个附图中,相同的元件用相同的附图标记表示,并且各个附图未按比例绘制。为清楚起见,仅示出了并且详细描述了对理解所描述的实施例有用的那些步骤和元件。特别地,既未描述也未示出晶体管的源极和漏极区域。
在以下描述中,当参考限定相对位置的术语时,例如术语“下”,“上”等,参考附图中相关元件的取向。
除非另有说明,术语“大约”表示在10%以内,优选在5%以内。
根据该技术,尤其是MOS晶体管之间的隔离氧化物的形式和隔离类型,晶体管的阈值电压以直接方式(所谓的“窄沟道效应”晶体管)或以与沟道宽度相反的方式(所谓的“反向窄通道效应”晶体管) 变化。本公开更具体地涉及反向窄沟道效应晶体管,但是本文提供的实施例不限于此。
图1示出了曲线C,其示出了根据该晶体管的沟道宽度W(以μm为单位)的反向窄沟道效应晶体管的阈值电压VT(以伏特(V) 为单位)的变化。
曲线C更具体地示出了具有栅极长度的N型MOS晶体管的阈值电压的变化,在该示例中,栅极长度等于0.66μm。然而,从该示例进行的观察对于所有类型的反向窄沟道效应MOS晶体管都是有效的。
曲线C示出当该晶体管的沟道宽度W的值减小时,晶体管的阈值电压VT的值减小。在所考虑的示例中,阈值电压从1.05V(对于 10-μm通道宽度)降低至0.6V(对于0.16μm通道宽度)。这是由反向窄通道效应引起的:通道宽度越小,通道边缘的影响越大,阈值电压越低。
然而,晶体管的沟道宽度决定了晶体管可以导通的最大电流。为了增加可以通过晶体管循环的电流,可以增加其沟道宽度。但是,其阈值电压也增加了。一种解决方案是并联连接具有较低阈值电压的多个晶体管。
图2是示意性地示出第一类型的两个晶体管4和第二类型的一个晶体管2的横截面图。由于反向窄沟道效应,第一类型的晶体管4的特征在于相对小的沟道宽度和相对低的阈值电压。第二类型的晶体管是能够传导的电流大于能够流过第一类型晶体管的电流的晶体管,并且其特征在于比第一类型的晶体管具有更大的沟道宽度。由于它们的沟道宽度,第二类型的晶体管具有比第一类型的晶体管更高的阈值电压。
在图2的示例中,每个晶体管4包括具有相对低宽度W1的沟道、漏极和源极区域(未示出)以及栅极MN1。晶体管4通过沟槽S1彼此隔离并且与晶体管2隔离。
晶体管2是具有相对大的宽度W2的沟道(与宽度W1相比)、漏极和源极区域(未示出)以及栅极MN2的晶体管。
例如,隔离沟槽S1在横向横截面上具有梯形形状,例如等腰梯形的形状。每个沟槽的上部和下部,即在其中形成有沟槽的衬底表面处的区域,以及沟槽的底部是平行的。此外,所有沟槽的侧壁具有相同的斜率,其由制造工艺确定。隔离沟槽S1具有类似的深度,无论其宽度如何。该深度由制造工艺或技术决定。
图3是第一类型的两个晶体管4和与图2的晶体管2等效的晶体管6的简化的横截面图。图3的晶体管4与图2的晶体管4相同,并且将不再描述。
晶体管6由并联连接的多个(此处为五个)基本晶体管8形成。所有晶体管8都具有公共栅极MN2。
在这里当说并联连接的晶体管时,视为具有互连的栅极、互连的源极区域和互连的漏极区域的晶体管。
晶体管8是类似于晶体管4的晶体管,即具有相同的沟道宽度并且通过隔离沟槽S1彼此分开,沟槽S1的最大宽度等于分离晶体管4 的隔离沟槽S1的最大宽度。晶体管8,并且因此晶体管6,具有与晶体管4相同的阈值电压。
然而,这种结构是消耗表面的。实际上,到目前为止,集成电路设计人员对所有隔离沟槽使用相同的设计规则。
图4和图5是示意性地示出等效于第二类型的一个晶体管并且包括并联连接的第一类型的多个晶体管8的一个晶体管的一个实施例的截面图。图4和图5进一步示出了两个晶体管4,例如如之前已经描述的那样。
在图4和图5的实施例中,晶体管8并联连接,并具有公共栅极 MN2。所有源极区域都处于相同的电位,所有漏极区域都处于相同的电位。因此,通过位于并联连接的晶体管8之间的沟槽并不存在电位差,并且不会产生漏电流问题。因此可以减小分离晶体管8的沟槽的宽度。
这种减小不用于分离未并联连接的晶体管的沟槽。实际上,它们不能正确地隔离相邻的晶体管并且会导致漏电流。
因此,分离晶体管8的沟槽不具有将晶体管彼此电隔离的功能,而是仅具有将它们分开并且引起反向窄沟道效应的功能,从而能够降低阈值电压。
图4示出了由并联连接的多个晶体管8(这里是五个)形成的晶体管10的一个实施例。晶体管8的沟道通过隔离沟槽S2彼此分开。更具体地,沟槽S2的最大宽度小于晶体管4之间以及(一个或多个) 晶体管4和(一个或多个)晶体管10之间使用的隔离沟槽S1的最大宽度。沟槽S2的最大宽度可以小于芯片的所有其他隔离沟槽的宽度。例如,沟槽S2的宽度小于沟槽S1的最小宽度的一半。沟槽S2具有类似于沟槽S1的形状,即,在横向横截面中,具有梯形形状,例如,等腰梯形的形状。在图4中,沟槽S2具有类似于沟槽S1的深度并且独立于其宽度的深度。沟槽S2包括平行于衬底表面处的区域的底部。
图5示出了晶体管12的另一个实施例,晶体管12包括并联连接并通过隔离沟槽S3分开的晶体管8(这里是五个)。
沟槽S3的最大宽度小于沟槽S2(图4)的最大宽度。沟槽S3的最大宽度足够小,以使沟槽S3的底部不平行于衬底的表面,并且沟槽具有三角形的形状。实际上,对于相同的制造工艺,所有隔离沟槽的侧壁的斜率是恒定的,因此存在这样一种最大沟槽宽度的值,从该最大沟槽宽度的值开始,沟槽的侧壁在深度小于沟槽S1或者S2的深度处交叉。
例如,沟槽S3的深度在从沟槽S1的深度到沟槽S1的深度的大约一半的范围内。
因此,无论实施例如何,对于并联连接的晶体管(沟槽S2和S3),可以认为将晶体管的有源区(沟道)分开的隔离沟槽的最大宽度(实际上,在表面处的宽度)小于其他晶体管(沟槽S1)的隔离沟槽的最大宽度。此外,沟槽S2或S3的深度对晶体管的阈值电压没有影响。
上述实施例使得能够形成由多个并联连接的基本晶体管形成的 MOS晶体管,利用对于并联的晶体管,不需要关注晶体管之间的漏电流的事实,其相对于诸如图3所示的晶体管具有小的阈值电压和减小的表面。
已经描述了特定实施例。本领域技术人员将想到各种改变、修改和改进。特别地,已经将晶体管10和12描述为由五个基本晶体管8 形成。然而,基本晶体管的数目可以不同,以形成具有期望特性的晶体管10或12。
此外,第一和第二类型的晶体管的数目以及由并联的晶体管形成的晶体管的数目可以大于图中所示的这种晶体管的数目。
这些改变、修改和改进旨在成为本公开的一部分,并且旨在落入本公开的精神和范围内。因此,前面的描述仅是示例性的,而不是限制性的。
可以组合上述各种实施例以提供进一步的实施例。根据以上详细描述,可以对实施例进行这些和其他改变。通常,在以下权利要求中,所使用的术语不应被解释为将权利要求限制于说明书和权利要求中公开的特定实施例,而是应该被解释为包括所有可能的实施例以及这些权利要求有权享有的等同的全部范围。因此,权利要求不受本公开的限制。

Claims (20)

1.一种电子芯片,其特征在于,包括:
多个第一晶体管,彼此并联电耦合;和
多个第一隔离沟槽,所述第一晶体管通过所述第一隔离沟槽彼此分开,所述第一隔离沟槽中的每一个具有深度和最大宽度,其中所述第一隔离沟槽的深度是最大宽度的函数。
2.根据权利要求1所述的电子芯片,其特征在于,所述第一晶体管中的每一个包括栅极、源极区域和漏极区域,所述多个第一晶体管的栅极彼此耦合,所述多个第一晶体管的漏极区域彼此耦合,并且所述多个第一晶体管的源极区域彼此耦合。
3.根据权利要求1所述的电子芯片,其特征在于,还包括:
第二晶体管;和
第二隔离沟槽,所述第二晶体管通过所述第二隔离沟槽与所述多个第一晶体管分开,所述第二隔离沟槽具有深度和最大宽度,其中所述第二隔离沟槽的深度独立于所述第二隔离沟槽的最大宽度。
4.根据权利要求1所述的电子芯片,其特征在于,还包括:
多个第二晶体管;和
多个第二隔离沟槽,所述多个第二晶体管通过所述第二隔离沟槽彼此分开并与所述多个第一晶体管分开,所述第二隔离沟槽中的每一个具有深度和最大宽度,其中所述第二隔离沟槽的深度独立于第二隔离沟槽的最大宽度。
5.根据权利要求4所述的电子芯片,其特征在于,所述第一隔离沟槽的深度小于所述第二隔离沟槽的深度。
6.根据权利要求4所述的电子芯片,其特征在于,所述第一隔离沟槽的深度大于所述第二隔离沟槽的深度的一半。
7.根据权利要求4所述的电子芯片,其特征在于,所述第一隔离沟槽的深度小于所述第二隔离沟槽的深度并且大于所述第二隔离沟槽的深度的一半。
8.根据权利要求4所述的电子芯片,其特征在于,所述第二晶体管不是彼此并联耦合的。
9.根据权利要求4所述的电子芯片,其特征在于,所述第二隔离沟槽的最大宽度是所述第二晶体管之间的电隔离程度的函数。
10.根据权利要求4所述的电子芯片,其特征在于,所述第一晶体管和所述第二晶体管具有基本相同的沟道宽度。
11.根据权利要求4所述的电子芯片,其特征在于,所述第一隔离沟槽的最大宽度小于所述第二隔离沟槽的最小的最大宽度的一半。
12.根据权利要求1所述的电子芯片,其特征在于,所述第一晶体管的沟道宽度是所述第一晶体管的阈值电压的函数。
13.根据权利要求1所述的电子芯片,其特征在于,所述第一隔离沟槽具有三角形横截面。
14.根据权利要求1所述的电子芯片,其特征在于,还包括彼此并联电耦合的第二多个第一晶体管,其中所述第一晶体管一起形成第一等效晶体管,并且所述第二多个第一晶体管一起形成第二等效晶体管。
15.一种电子电路,其特征在于,包括:
电子芯片,包括:
彼此并联电耦合的多个第一晶体管;和
多个第一隔离沟槽,所述第一晶体管通过所述第一隔离沟槽彼此分开,所述第一隔离沟槽中的每一个具有深度和最大宽度,其中深度是最大宽度的函数。
16.根据权利要求15所述的电子电路,其特征在于,还包括:
第二晶体管;和
第二隔离沟槽,所述第二晶体管通过所述第二隔离沟槽与所述多个第一晶体管隔开,所述第二隔离沟槽具有深度和宽度,其中所述第二隔离沟槽的深度独立于所述第二隔离沟槽的宽度。
17.一种电子装置,其特征在于,包括:
具有表面的衬底;
第一等效晶体管,包括:
多个第一晶体管,所述第一晶体管中的每一个包括从所述表面延伸到所述衬底中并具有第一宽度的沟道、源极、漏极和栅极,所述第一晶体管的栅极彼此电耦合,所述第一晶体管的源极彼此电耦合,并且所述第一晶体管的漏极彼此电耦合;和
多个第一隔离沟槽,位于所述第一晶体管中的相邻的第一晶体管之间,所述第一隔离沟槽中的每一个具有第一宽度;
第二晶体管;和
第二隔离沟槽,位于所述第二晶体管和所述多个第一晶体管之间,所述第二隔离沟槽具有第二宽度,所述第二宽度大于所述第一隔离沟槽中的每一个的第一宽度。
18.根据权利要求17所述的电子装置,其特征在于,所述第二晶体管的沟道宽度与所述第一晶体管的沟道宽度基本相同。
19.根据权利要求17所述的电子装置,其特征在于,所述第一隔离沟槽从所述表面延伸到所述衬底中至第一深度,所述第二隔离沟槽从所述表面延伸到所述衬底中至第二深度,并且所述第二深度大于所述第一深度。
20.根据权利要求17所述的电子装置,其特征在于,所述第一隔离沟槽具有三角形横截面形状,并且所述第二隔离沟槽具有等腰梯形横截面形状。
CN201821313968.XU 2017-08-16 2018-08-15 电子芯片、电子电路和电子装置 Withdrawn - After Issue CN208923131U (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
FR1757700 2017-08-16
FR1757700A FR3070222A1 (fr) 2017-08-16 2017-08-16 Puce comprenant deux transistors mos en parallele

Publications (1)

Publication Number Publication Date
CN208923131U true CN208923131U (zh) 2019-05-31

Family

ID=60923580

Family Applications (2)

Application Number Title Priority Date Filing Date
CN201821313968.XU Withdrawn - After Issue CN208923131U (zh) 2017-08-16 2018-08-15 电子芯片、电子电路和电子装置
CN201810928981.4A Active CN109411471B (zh) 2017-08-16 2018-08-15 并联mos晶体管

Family Applications After (1)

Application Number Title Priority Date Filing Date
CN201810928981.4A Active CN109411471B (zh) 2017-08-16 2018-08-15 并联mos晶体管

Country Status (3)

Country Link
US (1) US10903209B2 (zh)
CN (2) CN208923131U (zh)
FR (1) FR3070222A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109411471A (zh) * 2017-08-16 2019-03-01 意法半导体(鲁塞)公司 并联mos晶体管

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3070221B1 (fr) 2017-08-16 2020-05-15 Stmicroelectronics (Rousset) Sas Transistors mos en parallele

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4379305A (en) * 1980-05-29 1983-04-05 General Instrument Corp. Mesh gate V-MOS power FET
JP3157357B2 (ja) * 1993-06-14 2001-04-16 株式会社東芝 半導体装置
JP2001185721A (ja) * 1999-12-22 2001-07-06 Nec Corp 半導体装置
JP2002118253A (ja) * 2000-10-11 2002-04-19 Sony Corp 半導体装置およびその製造方法
JP5000125B2 (ja) 2005-11-15 2012-08-15 ルネサスエレクトロニクス株式会社 半導体装置
KR101446331B1 (ko) 2008-02-13 2014-10-02 삼성전자주식회사 반도체 소자의 제조 방법
US8329587B2 (en) * 2009-10-05 2012-12-11 Applied Materials, Inc. Post-planarization densification
DE102010000888B4 (de) * 2010-01-14 2019-03-28 Robert Bosch Gmbh Verfahren zum Ausbilden von Aussparungen in einem Halbleiterbauelement und mit dem Verfahren hergestelltes Bauelement
US8987831B2 (en) 2012-01-12 2015-03-24 Taiwan Semiconductor Manufacturing Company, Ltd. SRAM cells and arrays
FR3070222A1 (fr) * 2017-08-16 2019-02-22 Stmicroelectronics (Rousset) Sas Puce comprenant deux transistors mos en parallele

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109411471A (zh) * 2017-08-16 2019-03-01 意法半导体(鲁塞)公司 并联mos晶体管
CN109411471B (zh) * 2017-08-16 2023-08-25 意法半导体(鲁塞)公司 并联mos晶体管

Also Published As

Publication number Publication date
FR3070222A1 (fr) 2019-02-22
CN109411471B (zh) 2023-08-25
US10903209B2 (en) 2021-01-26
US20190057963A1 (en) 2019-02-21
CN109411471A (zh) 2019-03-01

Similar Documents

Publication Publication Date Title
US8692325B2 (en) Semiconductor device and method of manufacturing the same
TWI413211B (zh) 具有高電壓電晶體的積體電路系統及其製造方法
US8390032B2 (en) Depletion mode field effect transistor for ESD protection
TWI357156B (en) A semiconductor structure
CN208923131U (zh) 电子芯片、电子电路和电子装置
US20050173765A1 (en) Device for electrostatic discharge protection and circuit thereof
US9412738B2 (en) Semiconductor device
JP3719650B2 (ja) 半導体装置
US10038082B2 (en) Cascoded high voltage junction field effect transistor
JP2008192985A (ja) 半導体装置、及び半導体装置の製造方法
JP5481562B2 (ja) 接合型電界効果トランジスタおよびその製造方法
EP1966828A1 (en) Asymmetrical field-effect semiconductor device with sti region
TW202010087A (zh) 具有浮接基極之矽控整流器
KR102252364B1 (ko) 반도체 메모리 장치 및 그 제조 방법
CN102569300B (zh) 半导体器件及其制造方法
US8227846B2 (en) Systems and methods for a continuous-well decoupling capacitor
CN109300891A (zh) 静电保护元件以及半导体装置
JP5165321B2 (ja) 静電気破壊保護素子、静電気破壊保護回路、半導体装置および半導体装置の製造方法
US6946706B1 (en) LDMOS transistor structure for improving hot carrier reliability
CN103872052B (zh) 半导体器件
TW201807823A (zh) 斷閘極金氧半場效電晶體
JP2018517279A (ja) 横方向拡散金属酸化物半導体電界効果トランジスタ及びその製造方法
US7211870B2 (en) Semiconductor device
JP2021103731A (ja) 半導体装置および集積回路
US10892321B2 (en) MOS transistors in parallel

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant
AV01 Patent right actively abandoned

Granted publication date: 20190531

Effective date of abandoning: 20230825

AV01 Patent right actively abandoned

Granted publication date: 20190531

Effective date of abandoning: 20230825

AV01 Patent right actively abandoned
AV01 Patent right actively abandoned