CN207676903U - 一种双芯片横向串联型高耐压表面贴装的二极管封装结构 - Google Patents
一种双芯片横向串联型高耐压表面贴装的二极管封装结构 Download PDFInfo
- Publication number
- CN207676903U CN207676903U CN201720978091.5U CN201720978091U CN207676903U CN 207676903 U CN207676903 U CN 207676903U CN 201720978091 U CN201720978091 U CN 201720978091U CN 207676903 U CN207676903 U CN 207676903U
- Authority
- CN
- China
- Prior art keywords
- chip
- boss
- lead
- outer lead
- transverse direction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32245—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/33—Structure, shape, material or disposition of the layer connectors after the connecting process of a plurality of layer connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/39—Structure, shape, material or disposition of the strap connectors after the connecting process
- H01L2224/40—Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
- H01L2224/401—Disposition
- H01L2224/40135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/40137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Rectifiers (AREA)
Abstract
本实用新型公开了一种双芯片横向串联型高耐压表面贴装的二极管封装结构和制造方法,包括内引线、由外引线A、外引线B以及两个凸台组成的引线框架,外引线A、外引线B分别与载片台连为一体,两个载片台上均设有凸台,内引线底面设有两个凸台,两个载片台上的两个凸台与内引线底面的两个凸台之间设置第一芯片与第二芯片,本实用新型提高了二极管的电压值及TVS等器件的功率,芯片厚度变化无需修改内引线,可容芯片的厚度尺寸大,本实用新型为双芯片横向串联二极管,作为整流器件若其中一个芯片被击穿,另一个芯片仍可继续工作。
Description
技术领域
本实用新型涉及一种半导体器件技术领域,具体是一种双芯片横向串联型高耐压表面贴装的二极管封装结构。
背景技术
随着电子应用技术的不断发展,电子电路的集成度越来越高,集成电路板上的空间越来越有限,二极管所需承受的反向工作电压越来越高。但二极管内部PN结所能承受的电压有限,因此需要采用两只或以上二极管串联分压的模式来实现。在此基础上,若将两个或以上二极管通过内串联的方式集成到一个产品里,则可以有效的减少空间。
目前市场销售的大部分二极管为单芯片二极管,此类二极管为单芯片二极管,体积小,结构简单,但所能达到的电压值较小。
实用新型内容
本实用新型的目的在于提供一种双芯片横向串联型高耐压表面贴装的二极管封装结构。
本实用新型采用的技术方案是:
一种双芯片横向串联型高耐压表面贴装的二极管封装结构,其特征在于:包括内引线、由外引线A、外引线B以及两个凸台组成的引线框架,所述外引线A、外引线B分别与载片台连为一体,所述两个载片台上均设有凸台,所述内引线底面设有两个凸台,所述两个载片台上的两个凸台与内引线底面的两个凸台之间设置第一芯片与第二芯片。
所述第一芯片的阳极面与内引线底面左侧的凸台焊接在一起,其阴极面与外引线A的载片台顶面的凸台焊接在一起。
所述第二芯片的阴极面与内引线底面右侧的凸台焊接在一起,其阳极面与外引线B的载片台顶面的凸台焊接在一起。
所述第一芯片和第二芯片是两个具有相同功能和尺寸的TVS、半导体放电管或普通整流二极管芯片。
本实用新型的优点:用两个相同额定电压值的TVS等二极体芯片,采用串联方式的封装结构和制造方法,提高了二极管的电压值以及TVS等器件的功率;内引线为底面设有两个共面凸台的电极片分别与两芯片的阴极和阳极焊接,芯片厚度变化无需修改内引线;结构为双芯片横向串联,相同封装体厚度可容芯片的厚度尺寸大;本实用新型为双芯片横向串联二极管,作为整流器件若其中一个芯片被击穿,另一个芯片仍可继续工作。
附图说明
下面结合附图和具体实施方式对本实用新型作进一步详细叙述。
图1为本实用新型的结构示意图;
图2为本实用新型引线框架的立体结构图;
图3为本发内引线的结构图;
图4为本实用新型内引线的立体图;
图5为本实用新型芯片的结构图。
其中:1、外引线A; 2、外引线B;3、第一芯片;4、第二芯片;5、内引线;6凸台;7、载片台;8、引线框架。
具体实施方式
如图1-5所示,一种双芯片横向串联型高耐压表面贴装的二极管封装结构,包括内引线5、由外引线A1、外引线B2以及两个凸台6组成的引线框架8,外引线A1、外引线B2分别与载片台7连为一体,两个载片台7上均设有凸台6,内引线5底面设有两个凸台6,两个载片台7上的两个凸台6与内引线5底面的两个凸台6之间设置第一芯片3与第二芯片4。
第一芯片3的阳极面与内引线5底面左侧的凸台6焊接在一起,其阴极面与外引线A1的载片台7顶面的凸台6焊接在一起。
第二芯片4的阴极面与内引线5底面右侧的凸台6焊接在一起,其阳极面与外引线B2的载片台7顶面的凸台6焊接在一起。
第一芯片3和第二芯片4是两个具有相同功能和尺寸的TVS、半导体放电管或普通整流二极管芯片。
本实用新型用两个相同额定电压值的TVS等二极体芯片,采用串联方式的封装结构和制造方法,提高了二极管的电压值以及TVS等器件的功率;内引线为底面设有两个共面凸台的电极片分别与两芯片的阴极和阳极焊接,芯片厚度变化无需修改内引线;结构为双芯片横向串联,相同封装体厚度可容芯片的厚度尺寸大;本实用新型为双芯片横向串联二极管,作为整流器件若其中一个芯片被击穿,另一个芯片仍可继续工作。
Claims (2)
1.一种双芯片横向串联型高耐压表面贴装的二极管封装结构,其特征在于:包括内引线、由外引线A、外引线B以及两个凸台组成的引线框架,所述外引线A、外引线B分别与载片台连为一体,所述两个载片台上均设有凸台,所述内引线底面设有两个凸台,所述两个载片台上的两个凸台与内引线底面的两个凸台之间设置第一芯片与第二芯片,所述第一芯片与内引线底面左侧的凸台焊接在一起的为阳极面,其阴极面与外引线A的载片台顶面的凸台焊接在一起,所述第二芯片与内引线底面右侧的凸台焊接在一起的为阴极面,其阳极面与外引线B的载片台顶面的凸台焊接在一起。
2.所述第一芯片和第二芯片是两个具有相同功能和尺寸的TVS、半导体放电管或普通整流二极管芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201720978091.5U CN207676903U (zh) | 2017-08-07 | 2017-08-07 | 一种双芯片横向串联型高耐压表面贴装的二极管封装结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201720978091.5U CN207676903U (zh) | 2017-08-07 | 2017-08-07 | 一种双芯片横向串联型高耐压表面贴装的二极管封装结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN207676903U true CN207676903U (zh) | 2018-07-31 |
Family
ID=62953628
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201720978091.5U Active CN207676903U (zh) | 2017-08-07 | 2017-08-07 | 一种双芯片横向串联型高耐压表面贴装的二极管封装结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN207676903U (zh) |
-
2017
- 2017-08-07 CN CN201720978091.5U patent/CN207676903U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN102263094A (zh) | 非互联型多芯片封装二极管 | |
CN107316859A (zh) | 一种双芯片横向串联型的二极管封装结构和制造方法 | |
CN207676903U (zh) | 一种双芯片横向串联型高耐压表面贴装的二极管封装结构 | |
CN207398071U (zh) | 一种压接式igbt模块叠层组件及压接式igbt模块内部封装结构 | |
CN203386761U (zh) | 一种二极管 | |
CN106783762A (zh) | 一种双芯片垂直并联方式的二极体封装结构和制造方法 | |
CN102593093A (zh) | 双芯片在to-220封装中引线框架的结构 | |
CN206505909U (zh) | 一种双芯片垂直并联方式的二极体封装结构 | |
CN203733783U (zh) | 一种引线框架 | |
CN206312886U (zh) | 一种斩波电路的封装装置 | |
CN202678303U (zh) | 一种引线框架 | |
CN203721720U (zh) | 一种双二极管串联连接的器件 | |
CN202495446U (zh) | 一种新型结构晶闸管 | |
CN107482108A (zh) | 一种新型smd灯珠 | |
CN208433382U (zh) | 一种具有减噪效果的封装机 | |
CN207781590U (zh) | 高可靠性紧凑型整流桥结构 | |
CN207637789U (zh) | 三片式内置电容式同步整流二极管 | |
CN207165614U (zh) | 一种新型smd灯珠 | |
CN202183370U (zh) | 非互联型多芯片封装二极管 | |
CN204029796U (zh) | 一种单相整流桥 | |
CN102446977B (zh) | 一种轴向整流二极管 | |
CN206388679U (zh) | 用于快速评估快恢复二极管性能的基座 | |
CN104681526B (zh) | 一种用于可调光led恒流驱动电路的封装结构 | |
CN206040698U (zh) | 封装基板、封装基板单元及led光源 | |
CN203386740U (zh) | 一种新型二极管 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |