CN207475510U - 一种脉冲产生装置 - Google Patents
一种脉冲产生装置 Download PDFInfo
- Publication number
- CN207475510U CN207475510U CN201690000002.3U CN201690000002U CN207475510U CN 207475510 U CN207475510 U CN 207475510U CN 201690000002 U CN201690000002 U CN 201690000002U CN 207475510 U CN207475510 U CN 207475510U
- Authority
- CN
- China
- Prior art keywords
- level
- nand gate
- pulse
- generation module
- generating device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
本方案属于测距领域,公开了一种脉冲产生装置,脉冲产生装置包括电平生成模块(01)、电平转换模块(02)以及脉冲生成模块(03);电平生成模块(01)根据输入的触发电平生成第一电平,电平转换模块(02)对第一电平进行翻转和延时以生成第二电平,脉冲生成模块(03)根据第一电平和第二电平生成脉冲。本实用新型通过所述脉冲产生装置,提高了脉冲的电流强度和减小了脉冲的宽度。
Description
技术领域
本实用新型属于测距领域,尤其涉及一种脉冲产生装置。
背景技术
现有脉冲通常通过软件产生一个脉冲并由单片机的数据输出端直接输出,故该脉冲的周期为单片机***电路中的晶振周期的整数倍,受单片机***电路中的晶振频率的影响,脉冲的宽度过大。此外,由于单片机的数据输出端驱动能力较弱,导致脉冲的电流较小。综上所述,现有技术存在产生的脉冲的宽度过大和电流较小的技术问题。
实用新型内容
本实用新型提供了一种脉冲产生装置,旨在解决现有技术所存在的产生的脉冲的宽度过大和电流较小的问题。
本实用新型是这样实现的,一种脉冲产生装置,所述脉冲产生装置包括电平生成模块、电平转换模块以及脉冲生成模块;
所述脉冲生成模块的第一输入端和所述电平转换模块的输入端均与所述电平生成模块的输出端连接,所述电平转换模块的输出端与所述脉冲生成模块的第二输入端连接;
所述电平生成模块根据输入的触发电平生成第一电平,所述电平转换模块对所述第一电平进行翻转和延时以生成第二电平,所述脉冲生成模块根据所述第一电平和所述第二电平生成脉冲。
本实用新型提供的技术实用新型带来的有益效果是:从上述本实用新型可知,由于脉冲产生装置包括电平生成模块、电平转换模块以及脉冲生成模块;电平生成模块根据输入的触发电平生成第一电平,电平转换模块对第一电平进行翻转和延时以生成第二电平,脉冲生成模块根据第一电平和第二电平生成脉冲;无需通过单片机的数据输出端输出脉冲,而是对第一电平进行翻转和延时以生成第二电平再通过第一电平和第二电平生成脉冲,不再受单片机***电路的频率限制和单片机的数据输出端的驱动能力限制,提高了脉冲的电流强度和减小了脉冲的宽度。
附图说明
为了更清楚地说明本实用新型实施例中的技术实用新型,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本实用新型实施例提供的脉冲产生装置的模块结构图;
图2为本实用新型实施例提供的脉冲产生装置的一种示例电路结构图;
图3为本实用新型实施例提供的脉冲产生装置的另一种示例电路结构图。
具体实施方式
为使本实用新型的目的、技术实用新型和优点更加清楚,下面将结合附图对本实用新型实施方式作进一步地详细描述。
图1示出了本实用新型实施例提供的脉冲产生装置的模块结构,为了便于说明,仅示出了与本实用新型实施例相关的部分,详述如下:
脉冲产生装置包括电平生成模块01、电平转换模块02以及脉冲生成模块03。
其中,脉冲生成模块03的第一输入端和电平转换模块02的输入端均与电平生成模块01的输出端连接,电平转换模块02的输出端与脉冲生成模块03的第二输入端连接。
在上述脉冲产生装置中,电平生成模块01根据输入的触发电平生成第一电平,电平转换模块02对第一电平进行翻转和延时以生成第二电平,脉冲生成模块03根据第一电平和第二电平生成脉冲。
具体实施中,电平生成模块01用于对单片机输入的触发下降沿电平翻转得到上升沿电平,上升沿电平可由与非门生成以使上升沿电平具有较大的电流。
具体实施中,电平转换模块02对第一电平进行翻转和延时以生成第二电平过程可以具体为先对第一电平进行翻转,再对翻转后的第一电平进行延时以生成第二电平;电平转换模块02对第一电平进行翻转和延时以生成第二电平过程还可以具体为先对第一电平进行延时,再对延时后的第一电平进行翻转以生成第二电平。
图2示出了本实用新型实施例提供的脉冲产生装置的一种示例电路结构,为了便于说明,仅示出了与本实用新型实施例相关的部分,详述如下:
电平生成模块01为第一与非门U1。
第一与非门U1的第一输入端和第一与非门U1的第二输入端为电平生成模块01的输入端,第一与非门U1的输出端为电平生成模块01的输出端。
电平转换模块02包括数字电位器U2、第二与非门U3以及第一电容C1。
数字电位器U2的第一端为电平转换模块02的输入端,数字电位器U2的第二端与第一电容C1的第一端、第二与非门U3的第一输入端以及第二与非门U3的第二输入端连接,第二与非门U3的输出端为电平转换模块02的输出端,第一电容C1的第二端与电源地连接。
脉冲生成模块03包括第三与非门U4和第四与非门U5。
第三与非门U4的第一端为脉冲生成模块03的第一输入端,第三与非门U4的第二端为脉冲生成模块03的第二输入端,第三与非门U4的输出端与第四与非门U5的第一输入端和第四与非门U5的第二输入端连接,第四与非门U5的输出端为脉冲生成模块03的输出端。
以下结合工作原理对图3所示的脉冲产生装置作进一步说明:
在具体实施过程中,第一与非门U1根据输入的触发下降沿电平生成第一上升沿电平,因第一电容C1的电荷累积时间,第二与非门U3的输入端接收到一个延时的第二上升沿电平,延时的第二上升沿电平经第二与非门U3翻转后得到一个延时的下降沿电平,第三与非门U4根据延时的下降沿电平和第一上升沿电平输出一个负脉冲,该负脉冲输入到第四与非门U5的输入端,第四与非门U5输出一个正脉冲,其中,第二上升沿电平的延时时间由数字电位器的电阻决定,所以正脉冲的脉宽也由数字电位器的电阻决定,实现了可根据需要调节脉冲的脉宽。
具体实施中,如图3所示,脉冲产生装置的第一与非门U1、第二与非门U3、第三与非门U4与第四与非门U5可集成在一个四通道与非门U7中,数字电位器U2可采用数字电位器芯片U6。
其中,四通道与非门U7的电源端VCC与数字电位器芯片U6的电源端VDD、第四电容C4的第一端以及第一电源VBB连接,数字电位器芯片U6的地址端ADDR、数字电位器芯片U6的时钟端SCL、数字电位器芯片U6的数据端SDA以及数字电位器芯片U6的复位端RESET共同构成数字电位器芯片U6的控制端,数字电位器芯片U6的外接电容端EXP_CAP与第二电容C2的第一端连接,数字电位器芯片U6的信号输入端A与四通道与非门U7的第一通道输出端1Y和四通道与非门U7的第四通道第二输入端4B连接,数字电位器芯片U6的信号输出端W与四通道与非门U7的第二通道第一输入端2A和四通道与非门U7的第二通道第二输入端2B和第三电容C3的第一端连接,四通道与非门U7的第一通道第一输入端1A和四通道与非门U7的第一通道第二输入端1B为、脉冲产生装置的输入端,四通道与非门U7的第二通道输出端2Y与四通道与非门U7的第四通道第一输入端4A连接,四通道与非门U7的第四通道输出端4Y与四通道与非门U7的第三通道第一输入端3A和四通道与非门U7的第三通道第二输入端3B连接,四通道与非门U7的第三通道输出端3Y为脉冲产生装置的输输出端,数字电位器芯片U6的接地端GND、数字电位器芯片U6的电源负极端VSS、第二电容C2的第二端、第四电容C4的第二端、第三电容C3的第二端以及四通道与非门U7的接地端共接于电源地。
数字电位器芯片U6的地址端ADDR用于接收地址信号,数字电位器芯片U6的时钟端SCL用于接收时钟信号,数字电位器芯片U6的数据端SDA用于接收数据信号,数字电位器芯片U6的复位端RESET用于接收复位信号。数字电位器芯片U6的控制端接收控制信号,数字电位器芯片U6根据控制信号输出相应的电阻。
综上所述,本实用新型实施例通过脉冲产生装置包括电平生成模块、电平转换模块以及脉冲生成模块;电平生成模块根据输入的触发电平生成第一电平,电平转换模块对第一电平进行翻转和延时以生成第二电平,脉冲生成模块根据第一电平和第二电平生成脉冲;无需通过单片机的数据输出端输出脉冲,而是对第一电平进行翻转和延时以生成第二电平再通过第一电平和第二电平生成脉冲,不再受单片机***电路的频率限制和单片机的数据输出端的驱动能力限制,提高了脉冲的电流强度和减小了脉冲的宽度。
以上所述仅为本实用新型的较佳实施例,并不用以限制本实用新型,凡在本实用新型的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。
Claims (4)
1.一种脉冲产生装置,其特征在于,所述脉冲产生装置包括:
用于根据输入的触发电平生成第一电平的电平生成模块;
与所述电平生成模块连接,用于对所述第一电平进行翻转和延时以生成第二电平的电平转换模块;
与所述电平生成模块和所述电平转换模块连接,用于根据所述第一电平和所述第二电平生成脉冲的脉冲生成模块。
2.如权利要求1所述的脉冲产生装置,其特征在于,所述电平生成模块为第一与非门;
所述第一与非门的第一输入端和所述第一与非门的第二输入端为所述电平生成模块的输入端,所述第一与非门输出端为所述电平生成模块的输出端。
3.如权利要求1所述的脉冲产生装置,其特征在于,所述电平转换模块包括数字电位器、第二与非门以及第一电容;
所述数字电位器的第一端为所述电平转换模块的输入端,所述数字电位器的第二端与所述第一电容的第一端、所述第二与非门的第一输入端以及所述第二与非门的第二输入端连接,所述第二与非门的输出端为所述电平转换模块的输出端,所述第一电容的第二端与电源地连接。
4.如权利要求1所述的脉冲产生装置,其特征在于,所述脉冲生成模块包括第三与非门和第四与非门;
所述第三与非门的第一端为所述脉冲生成模块的第一输入端,所述第三与非门的第二端为所述脉冲生成模块的第二输入端,所述第三与非门的输出端与所述第四与非门的第一输入端和所述第四与非门的第二输入端连接,所述第四与非门的输出端为所述脉冲生成模块的输出端。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2016/074585 WO2017143573A1 (zh) | 2016-02-25 | 2016-02-25 | 一种脉冲产生装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN207475510U true CN207475510U (zh) | 2018-06-08 |
Family
ID=59684864
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201690000002.3U Active CN207475510U (zh) | 2016-02-25 | 2016-02-25 | 一种脉冲产生装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN207475510U (zh) |
WO (1) | WO2017143573A1 (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112526581A (zh) * | 2020-11-26 | 2021-03-19 | 重庆邮电大学 | 一种适用于辐射检测前端读出电路的时间甄别器 |
WO2022188353A1 (zh) * | 2021-03-09 | 2022-09-15 | 长鑫存储技术有限公司 | 脉冲产生电路和交错脉冲产生电路 |
US11569803B2 (en) | 2021-03-09 | 2023-01-31 | Changxin Memory Technologies, Inc. | Stagger signal generation circuit |
US11621707B2 (en) | 2021-03-09 | 2023-04-04 | Changxin Memory Technologies, Inc. | Signal output circuit and circuit for outputting delayed signal |
US11817862B2 (en) | 2021-03-09 | 2023-11-14 | Changxin Memory Technologies, Inc. | Pulse generation circuit and stagger pulse generation circuit |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04183017A (ja) * | 1990-11-16 | 1992-06-30 | Mitsubishi Electric Corp | フリップフロップ回路 |
JPH1188132A (ja) * | 1997-09-03 | 1999-03-30 | Nissan Motor Co Ltd | パルス発生回路およびそれを用いたイメージセンサ装置 |
JPH11136098A (ja) * | 1997-10-30 | 1999-05-21 | Ando Electric Co Ltd | パルス生成回路 |
JP3961195B2 (ja) * | 2000-05-30 | 2007-08-22 | 株式会社東芝 | 半導体集積回路 |
CN102148614B (zh) * | 2010-02-10 | 2015-11-11 | 上海华虹宏力半导体制造有限公司 | 脉冲产生电路及方法、基准电压产生及其推动电路及方法 |
CN105116401A (zh) * | 2015-07-20 | 2015-12-02 | 上海摩软通讯技术有限公司 | 激光脉冲信号发生电路及方法、测距装置 |
-
2016
- 2016-02-25 WO PCT/CN2016/074585 patent/WO2017143573A1/zh active Application Filing
- 2016-02-25 CN CN201690000002.3U patent/CN207475510U/zh active Active
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN112526581A (zh) * | 2020-11-26 | 2021-03-19 | 重庆邮电大学 | 一种适用于辐射检测前端读出电路的时间甄别器 |
WO2022188353A1 (zh) * | 2021-03-09 | 2022-09-15 | 长鑫存储技术有限公司 | 脉冲产生电路和交错脉冲产生电路 |
US11569803B2 (en) | 2021-03-09 | 2023-01-31 | Changxin Memory Technologies, Inc. | Stagger signal generation circuit |
US11621707B2 (en) | 2021-03-09 | 2023-04-04 | Changxin Memory Technologies, Inc. | Signal output circuit and circuit for outputting delayed signal |
US11817862B2 (en) | 2021-03-09 | 2023-11-14 | Changxin Memory Technologies, Inc. | Pulse generation circuit and stagger pulse generation circuit |
Also Published As
Publication number | Publication date |
---|---|
WO2017143573A1 (zh) | 2017-08-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN207475510U (zh) | 一种脉冲产生装置 | |
CN207490762U (zh) | 一种快速升压电荷泵电路 | |
CN102148614A (zh) | 脉冲产生电路及方法、基准电压产生及其推动电路及方法 | |
CN103795393A (zh) | 状态保持电源门控单元 | |
CN207691680U (zh) | 米勒钳位电路 | |
CN206672033U (zh) | 一种复位电路 | |
CN102594299A (zh) | 一种方波发生器电路 | |
CN203071869U (zh) | 一种振荡器电路 | |
CN107395180A (zh) | 掉电延迟使能电路 | |
CN104503532A (zh) | 一种电荷泵参考电压的产生电路 | |
CN102969704A (zh) | 一种预充电电路 | |
CN201774508U (zh) | 一种单稳态电路 | |
CN101741355A (zh) | 波形转换装置 | |
CN204119195U (zh) | 一种抗干扰复位电路 | |
CN207518565U (zh) | 一种mos管开关电路 | |
CN203788252U (zh) | 时钟滤波电路 | |
CN203674737U (zh) | 一种放电保护装置及其电池管理*** | |
CN204116848U (zh) | 一种多电源控制电路 | |
CN203027230U (zh) | 一种抗干扰复位电路 | |
CN205232014U (zh) | 智能功率模块和采用该智能功率模块的pcb单面板 | |
CN105991126B (zh) | 一种反相器 | |
CN201414018Y (zh) | 电源供应电路 | |
CN106484648A (zh) | 一种通信设备、***及数据发送、接收方法 | |
CN204362018U (zh) | 一种usb设备供电电路和电子装置 | |
CN216286563U (zh) | 一种供电电路与主板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |