CN203350570U - 一种阵列基板及液晶显示面板 - Google Patents

一种阵列基板及液晶显示面板 Download PDF

Info

Publication number
CN203350570U
CN203350570U CN 201320434720 CN201320434720U CN203350570U CN 203350570 U CN203350570 U CN 203350570U CN 201320434720 CN201320434720 CN 201320434720 CN 201320434720 U CN201320434720 U CN 201320434720U CN 203350570 U CN203350570 U CN 203350570U
Authority
CN
China
Prior art keywords
pixel electrode
switch
sweep trace
pixel
control
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn - After Issue
Application number
CN 201320434720
Other languages
English (en)
Inventor
姚晓慧
许哲豪
党娟宁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL China Star Optoelectronics Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Technology Co Ltd
Priority to CN 201320434720 priority Critical patent/CN203350570U/zh
Application granted granted Critical
Publication of CN203350570U publication Critical patent/CN203350570U/zh
Anticipated expiration legal-status Critical
Withdrawn - After Issue legal-status Critical Current

Links

Images

Landscapes

  • Liquid Crystal (AREA)

Abstract

本实用新型公开了一种阵列基板及液晶显示面板,所述阵列基板中,每个像素单元包括第一像素电极、第二像素电极以及第三像素电极,其中,第三像素电极通过一第三开关与第二像素电极连接,在2D显示模式下使第三开关导通以使得第二像素电极和第三像素电极电性连接,以使得三个像素电极均处于显示对应2D画面的图像的状态,并使得第二像素电极的电压通过第三像素电极的电压改变;在3D显示模式下,使第二像素电极和第三像素电极不连通,以使得第三像素电极处于显示对应黑画面的图像的状态。通过上述方式,本实用新型能够提高2D显示模式下的开口率和减小大视角下的色彩失真,同时能够降低3D显示模式下的双眼信号串扰。

Description

一种阵列基板及液晶显示面板
技术领域
本实用新型涉及显示技术领域,特别是涉及一种阵列基板及液晶显示面板。
背景技术
液晶显示器相较于传统显示器相比具有无闪烁画面、色彩饱和以及体积小等优点,其主要是利用液晶分子的物理结构和光学特性实现显示。然而,在不同的视角下,液晶分子的排列指向并不相同,使得液晶分子的有效折射率也不相同,由此会引起透射光强的变化,具体表现为斜视角下透光能力降低,斜视角方向和正视角方向所表现的颜色不一致,发生色差,因此在大视角下会观察到颜色失真。
此外,随着液晶显示技术的发展,大部分液晶显示器已兼容2D和3D显示功能。在3D FPR(Film-type Patterned Retarder,偏光式)立体显示技术中,相邻两行像素分别对应观看者的左眼和右眼,以分别产生对应左眼的左眼图像和对应右眼的右眼图像,观看者的左右眼分别接收到相应的左眼图像和右眼图像后,通过大脑对左右眼图像进行合成以使得观看者感受到立体显示效果。而左眼图像和右眼图像容易发生串扰,会导致观看者看到重叠的影像,影响了观看效果。为了避免双眼图像信号发生串扰,通常在相邻两像素之间增加额外的遮光区域BM(BlackMatrix,黑色矩阵)遮蔽的方式来阻挡发生串扰的信号,以降低双眼信号串扰。然而,采用此种方式会导致2D显示模式下的开口率大大降低,降低了2D显示模式下的显示亮度。
实用新型内容
本实用新型主要解决的技术问题是提供一种阵列基板及液晶显示面板,能够提高2D显示模式下的开口率和减小大视角下的色彩失真,同时能够降低3D显示模式下的双眼信号串扰。
为解决上述技术问题,本实用新型采用的一个技术方案是:提供一种阵列基板,包括多条第一扫描线、多条第二扫描线、多条数据线以及多个像素单元,每个像素单元对应一条第一扫描线、一条第二扫描线以及一条数据线;每个像素单元包括第一像素电极、第二像素电极、第三像素电极、第一开关、第二开关以及第三开关,第一像素电极通过第一开关与对应本像素单元的第一扫描线和数据线连接,第二像素电极通过第二开关与对应本像素单元的第一扫描线和数据线连接,第三像素电极通过第三开关与第二像素电极和对应本像素单元的第二扫描线连接;在2D显示模式下,第一扫描线输入扫描信号以控制第一开关和第二开关导通,第一像素电极和第二像素电极接收来自数据线的数据信号以处于显示对应2D画面的图像的状态,随后第二扫描线输入扫描信号以控制第三开关导通,以使得第二像素电极和第三像素电极电性连接,第三像素电极接收来自第二像素电极的数据信号以处于显示对应2D画面的图像的状态,使得第二像素电极的电压通过第三像素电极改变,第三开关在其导通的时间内控制第二像素电极和第三像素电极之间的电压差不为零;在3D显示模式下,第一扫描线输入扫描信号以控制第一开关和第二开关导通,第一像素电极和第二像素电极接收来自数据线的数据信号以处于显示对应3D画面的图像的状态,第二扫描线控制第三开关断开,以使得第三像素电极处于显示对应黑画面的图像的状态。
其中,多个像素单元分行排列,多条第一扫描线和第二扫描线也分行排列,在2D显示模式下,在对一行像素单元所对应的第一扫描线进行扫描的同时,对与一行像素单元相邻且最近被扫描的上一行像素单元所对应的第二扫描线进行扫描。
其中,阵列基板还包括位于阵列基板***区域的开关单元和短路线;开关单元包括多个受控开关,受控开关包括控制端、输入端以及输出端,每个受控开关的输入端连接一行像素单元所对应的第一扫描线,输出端连接与一行像素单元相邻的上一行像素单元所对应的第二扫描线,所有受控开关的控制端与短路线连接;在2D显示模式下,短路线输入控制信号以控制所有受控开关导通,在一行像素单元所对应的第一扫描线输入扫描信号时,扫描信号通过受控开关同时输入至与受控开关的输出端连接的第二扫描线中,以控制相应的第三开关导通,在3D显示模式下,短路线输入控制信号以控制所有受控开关断开,以控制所有第三开关断开。
其中,第三像素电极所在区域的面积小于第一像素电极和第二像素电极所在区域的面积。
其中,第三开关为薄膜晶体管,薄膜晶体管的宽长比小于设定值,以使得在其导通的时间内控制第二像素电极和第三像素电极之间的电压差不为零。
为解决上述技术问题,本实用新型采用的另一个技术方案是:提供一种液晶显示面板,包括阵列基板、彩色滤光基板以及位于阵列基板之间的液晶层;阵列基板包括多条第一扫描线、多条第二扫描线、多条数据线以及多个像素单元,每个像素单元对应一条第一扫描线、一条第二扫描线以及一条数据线;每个像素单元包括第一像素电极、第二像素电极、第三像素电极、第一开关、第二开关以及第三开关,第一像素电极通过第一开关与对应本像素单元的第一扫描线和数据线连接,第二像素电极通过第二开关与对应本像素单元的第一扫描线和数据线连接,第三像素电极通过第三开关与第二像素电极和对应本像素单元的第二扫描线连接;在2D显示模式下,第一扫描线输入扫描信号以控制第一开关和第二开关导通,第一像素电极和第二像素电极接收来自数据线的数据信号以处于显示对应2D画面的图像的状态,随后第二扫描线输入扫描信号以控制第三开关导通,以使得第二像素电极和第三像素电极电性连接,第三像素电极接收来自第二像素电极的数据信号以处于显示对应2D画面的图像的状态,使得第二像素电极的电压通过第三像素电极改变,第三开关在其导通的时间内控制第二像素电极和第三像素电极之间的电压差不为零;在3D显示模式下,第一扫描线输入扫描信号以控制第一开关和第二开关导通,第一像素电极和第二像素电极接收来自数据线的数据信号以处于显示对应3D画面的图像的状态,第二扫描线控制第三开关断开,以使得第三像素电极处于显示对应黑画面的图像的状态。
其中,多个像素单元分行排列,多条第一扫描线和第二扫描线也分行排列,在2D显示模式下,在对一行像素单元所对应的第一扫描线进行扫描的同时,对与一行像素单元相邻且最近被扫描的上一行像素单元所对应的第二扫描线进行扫描。
其中,阵列基板还包括位于阵列基板***区域的开关单元和短路线;开关单元包括多个受控开关,受控开关包括控制端、输入端以及输出端,每个受控开关的输入端连接一行像素单元所对应的第一扫描线,输出端连接与一行像素单元相邻的上一行像素单元所对应的第二扫描线,所有受控开关的控制端与短路线连接;在2D显示模式下,短路线输入控制信号以控制所有受控开关导通,在一行像素单元所对应的第一扫描线输入扫描信号时,扫描信号通过受控开关同时输入至与受控开关的输出端连接的第二扫描线中,以控制相应的第三开关导通,在3D显示模式下,短路线输入控制信号以控制所有受控开关断开,以控制所有第三开关断开。
其中,第三像素电极所在区域的面积小于第一像素电极和第二像素电极所在区域的面积。
其中,第三开关为薄膜晶体管,薄膜晶体管的宽长比小于设定值,以使得在其导通的时间内控制第二像素电极和第三像素电极之间的电压差不为零。
本实用新型的有益效果是:区别于现有技术的情况,本实用新型的阵列基板中,每个像素单元包括第一像素电极、第二像素电极以及第三像素电极,在2D显示模式下第一像素电极和第二像素电极接收来自数据线的数据信号以处于显示对应2D画面的图像的状态,第三像素电极通过第三开关与第二像素电极连接,之后使第三开关导通以使得第二像素电极和第三像素电极电性连接,第三像素电极接收来自第二像素电极的数据信号以处于显示对应2D画面的图像的状态,由此使得在2D显示模式下第一至第三像素电极均处于显示对应2D画面的图像的状态,能够提高开口率,此外第二像素电极的电压通过第三像素电极而改变,使得第二像素电极和第一像素电极之间的电压不相同,进而使得两者之间的电压差不为零,并且通过第三开关的控制作用使得第二像素电极和第三像素电极之间的电压差不为零,从而使得三个像素电极的电压均不相同,由此能够减小大视角下的颜色差异,减小色彩失真。在3D显示模式下,使第二像素电极和第三像素电极不连通,从而使得第三像素电极无法接收第二像素电极的数据信号,即第三像素电极没有数据信号,即第三像素电极没有数据信号,进而使得第三像素电极处于显示对应黑画面的图像的状态,由此能够降低双眼信号串扰。
附图说明
图1是本实用新型阵列基板一实施方式的结构示意图;
图2是图1中一个像素单元的结构示意图;
图3是图1中像素单元的结构等效电路图;
图4是图1中像素单元的第三像素电极在3D显示模式下的显示效果示意图;
图5是本实用新型阵列基板的另一实施方式中,像素单元的结构等效电路图;
图6是本实用新型液晶显示面板一实施方式的结构示意图。
具体实施方式
在液晶显示技术中,为了改善大视角下的颜色失真,在像素设计中,通常将一个像素分为具有不同液晶指向的多个像素区域,通过控制每个像素区域的电压不相同,以使得两个像素区中的液晶分子排列不相同,进而改善大视角下的颜色失真,以达到LCS(Low Color Shift,低色偏)的效果,即获得大视角下颜色差异较小的效果。
下面将结合实施方式和附图对本实用新型进行详细说明。
参阅图1,本实用新型阵列基板的一实施方式中,阵列基板包括多条第一扫描线11、多条第二扫描线12、多条数据线13以及多个像素单元14。多个像素单元14呈阵列排列,每个像素单元14与一条第一扫描线11、一条第二扫描线12以及一条数据线13连接。
其中,结合图2和图3,每个像素单元14包括第一像素电极M1、第二像素电极M2、第三像素电极M3,以及分别作用于第一像素电极M1、第二像素电极M2以及第三像素电极M3的第一开关T1、第二开关T2和第三开关T3。第一开关T1的控制端和第二开关T2的控制端与第一扫描线11电性连接,第一开关T1的输入端和第二开关T2的输入端与数据线13电性连接,第一开关T1的输出端与第一像素电极M1电性连接,第二开关T2的输出端与第二像素电极M2电性连接。第三开关T3的控制端与第二扫描线12电性连接,第三开关T3的输入端与第二像素电极M2电性连接,第三开关T3的输出端与第三像素电极M3电性连接。
本实施方式的第一开关T1、第二开关T2以及第三开关T3均为薄膜晶体管,其中,三个开关T1、T2、T3的控制端对应为薄膜晶体管的栅极,输入端对应为薄膜晶体管的源极,输出端对应为薄膜晶体管的漏极。当然,在其他实施方式中,三个开关也可以是三极管、达林顿管等开关元件。
通过本实施方式的阵列基板,能够降低2D显示模式下大视角观察到的颜色差异,提高开口率,同时能够降低3D显示模式下的双眼信号串扰。
具体地,在2D显示模式下,本实施方式采用逐行扫描的方式对第一扫描线11和第二扫描线12进行扫描。首先第一扫描线11输入高电平的扫描信号以控制第一开关T1和第二开关T2导通,数据线13输入数据信号,第一像素电极M1和第二像素电极M2分别通过第一开关T1和第二开关T2接收来自数据线13的数据信号而具有相同的电压,第一像素电极M1和第二像素电极M2处于显示对应2D画面的图像的状态。随后第一扫描线11停止输入高电平的扫描信号以使得第一开关T1和第二开关T2断开,第二扫描线12输入高电平的扫描信号以控制第三开关T3导通,此时第二像素电极M2和第三像素电极M3通过第三开关T3电性连接,存储在第二像素电极M2上的数据信号通过第三开关T3输入至第三像素电极M3,第三像素电极M3接收来自第二像素电极M2的数据信号后处于显示对应2D画面的图像的状态。因此,在2D显示模式下,三个像素电极M1、M2、M3均处于显示对应2D画面的图像的状态,由此能够提高2D显示模式的开口率。并且,第三开关T3导通时第二像素电极M2的电压通过第三像素电极M3改变,即第二像素电极M2的电压通过与液晶电容Clc3(由第三像素电极M3和另一基板的公共电极之间夹有液晶分子而造成的等效电容)之间的电荷分享而改变。具体为,在正极性(数据信号大于公共电压)反转时,第二像素电极M2的部分电荷转移至第三像素电极M3中,使得第二像素电极M2的电压降低,第三像素电极M3的电压升高,从而使得第二像素电极M2的电压与第一像素电极M1的电压不再相同,即两者之间存在不为零的电压差;在负极性(数据信号小于公共电压)反转时,由于第三像素电极M3保留着前一时帧的正极性电压,因此在第三开关T3导通时第三像素电极M3的部分电荷转移至第二像素电极M2中,使得第二像素电极M2的电压增加,从而使得第二像素电极M2的电压与第一像素电极M1的电压不再相同。此外,第三开关T3在其导通的时间内控制第二像素电极M2和第三像素电极M3之间的电压差不为零,使得在第三开关T3导通的时间内不会使得第二像素电极M2和第三像素电极M3达到放电平衡状态,由此,第一像素电极M1、第二像素电极M2以及第三像素电极M3之间的电压均不相同,能够减小2D显示模式下大视角的颜色差异,达到低色偏效果。
进一步地,本实施方式的第三开关T3为薄膜晶体管,可通过控制第三开关T3的宽长比来控制第三开关T3在其导通内控制第二像素电极M2和第三像素电极M3之间的电压差不为零,即通过控制第三开关T3的宽长比来控制第三开关T3在导通时的电流通过能力。第三开关T3的宽长比越大,第三开关T3在导通时的电流通过能力越大,第二像素电极M2和第三像素电极M3之间的电荷转移速度也越快,而第三开关T3的宽长比越小,第三开关T3在导通时的电流通过能力越小,第二像素电极M2和第三像素电极M3之间的电荷转移速度也越慢。为了保证在第三开关T3导通的时间内使得第二像素电极M2的电压和第三像素电极M3的电压不相同,可控制第二像素电极M2和第三像素电极M3之间的电荷转移速度较慢,进一步可通过使得第三开关T3的宽长比小于设定值,例如该设定值为0.3,以使得在第三开关T3导通的时间内第二像素电极M2和第三像素电极M3之间的电压差不为零。在其他实施方式中,也可以通过控制第三开关T3的栅极电压的大小(即第二扫描线12所输入的扫描信号的大小)来控制第三开关T3在导通时的电流通过能力,此处不进行限制。
在完成一行像素单元14所对应的第一扫描线11和第二扫描线12的扫描后,对下一行像素单元对应的第一扫描线11和第二扫描线12进行扫描。
结合图4,在3D显示模式下,首先利用黑画面信号关闭第三像素电极M3,即数据线13对第一像素电极M1和第二像素电极M2输入显示对应黑画面的数据信号,控制第三开关T3导通使得第三像素电极M3处于显示对应黑画面的图像的状态,以关闭第三像素电极M3。之后,第一扫描线11输入高电平的扫描信号以控制第一开关T1和第二开关T2导通,数据线13分别通过第一开关T1和第二开关T3对第一像素电极M1和第二像素电极M2输入数据信号,以使得第一像素电极M1和第二像素电极M2处于显示对应3D画面的图像的状态。在3D显示模式下,关闭第二扫描线12,即不对第二扫描线12输入扫描信号,以控制第三开关T3处于断开的状态,从而使得第三像素电极M3保持处于显示对应黑画面的图像的状态。
本实施方式中,第一像素电极M1、第二像素电极M2以及第三像素电极M3沿列方向依次排列,相邻两行像素单元14分别显示对应3D画面的左眼图像和右眼图像。在3D显示模式下,如图4所示,通过第三开关T3的断开作用使得第三像素电极M3处于显示对应黑画面的图像的状态,该处于显示对应黑画面的图像的状态的第三像素电极M3为遮光区域(等效于黑矩阵,Black Matrix,BM),从而使得相邻两行像素单元14中,显示左眼图像的像素电极(一行像素单元中的第二像素电极和第三像素电极)和显示右眼图像的像素电极(另一行像素单元中的第二像素电极和第三像素电极)之间存在一遮光区域,通过该遮光区域阻挡左眼图像和右眼图像的串扰信号,从而能够降低3D显示模式下的双眼信号串扰。此外,第三像素电极M3主要用于在3D显示模式下形成遮光区域以降低3D信号串扰,因此第三像素电极M3所在区域的面积均小于第一像素电极M1和第二像素电极M2所在区域的面积,当然也可根据实际的遮光需要设计第三像素电极M3所占的面积,以尽可能减少3D双眼信号串扰现象。
当然,在备选实施方式中,三个像素电极也可以沿行方向排列,此时相邻两列像素单元分别显示对应3D画面的左眼图像和右眼图像。通过显示对应黑画面的图像的第三像素电极,能够减少3D显示模式下的双眼信号串扰。此外,在3D显示模式时,也可以利用插黑的方式使第三像素电极处于显示黑画面的状态,并且在第一扫描线的消隐时间(Blanking time)进行插黑。进一步而言,在一个扫描时帧里使第一像素电极和第二像素电极处于显示对应3D画面的图像的状态,而第三像素电极仍然处于显示对应黑画面的图像的状态,而在下一个扫描时帧里使第一像素电极、第二像素电极、以及第三像素电极均处于显示对应黑画面的图像的状态,之后第一像素电极和第二像素电极又恢复到处于显示3D画面的图像的状态,而第三像素电极仍然保持处于显示对应3D画面的图像的状态,即第一像素电极和第二像素电极交替处于显示3D画面的图像的状态和处于显示对应黑画面的图像的状态,而第三像素电极一直保持着显示对应3D画面的图像的状态。通过上述插黑方式,能够防止第二像素电极由于漏电而出现漏光。
上述实施方式中,在2D显示模式下采用逐行扫描的方式对第一、第二扫描线进行扫描,参阅图5,本实用新型阵列基板另一实施方式中,也可以同时扫描对应不同行像素单元的第一扫描线和第二扫描线。多个像素单元44分行排列,且多条第一扫描线(图中仅示出3条,包括第一扫描线41_1、41_2、41_3)和多条第二扫描线(图中仅示出3条,包括第二扫描线42_1、42_2、42_3)也分行排列,一行像素单元对应一条第一扫描线和一条第二扫描线。
在2D显示模式下,以相邻的第一行像素单元A1和第二行像素单元A2为例进行说明,在对第二行像素单元A2所对应的第一扫描线41_2扫描的同时,对与第二行像素单元A2相邻且上一行最近被扫描的第一行像素单元A1所对应的第二扫描线42_1进行扫描。
具体地,本实施方式的阵列基板还包括位于阵列基板***区域的开关单元45和一条短路线46。开关单元45包括多个受控开关(图中仅示出4个,其中包括受控开关T4_1、T4_2)。受控开关包括控制端、输入端和输出端。以第一行像素单元A1和第二行像素单元A2之间的受控开关T4_1进行说明,受控开关T4_1的输入端连接第二行像素单元A2对应的第一扫描线41_2,受控开关T4_1的输出端连接第一行像素单元A1对应的第二扫描线42_1,所有受控开关的控制端均与短路线46连接。其中,受控开关为薄膜晶体管,受控开关的控制端对应为薄膜晶体管的栅极,受控开关的输入端对应为薄膜晶体管的源极,受控开关的输出端对应为薄膜晶体管的漏极。
在2D显示模式下,短路线输入高电平的控制信号以控制开关单元45中的所有受控开关导通,然后逐行扫描第一扫描线41。首先第一行像素单元A1对应的第一扫描线41_1输入扫描信号以控制第一行像素单元A1中的第一开关T1和第二开关T2导通,数据线43输入数据信号,以使得第一行像素单元A1中的第一像素电极M1和第二像素电极M2处于显示对应2D画面的图像的状态。之后,第二行像素单元A2所对应的第一扫描线41_2输入扫描信号以控制第二行像素单元A2中的第一开关T1和第二开关T2导通,与此同时,由于受控开关T4_1为导通状态,第一扫描线41_2所输入的扫描信号通过受控开关T4_1输入至第一行像素单元A1所对应的第二扫描线42_1中,以控制第一行像素单元A1中的第三开关T3导通,从而使得第一行像素单元A1中的第二像素电极M2和第三像素电极M3电性连接,由此使得第一行像素单元A1中的第三像素电极M3处于显示对应2D画面的图像的状态,能够提高2D显示模式下的开口率,并且第一行像素单元A1中的第二像素电极M2的电压通过第三像素电极M3发生改变,使得第一行像素单元A1中的三个像素电极M1、M2、M2的电压均不相同,由此能够达到低色偏的效果,具体的原理可参考上述实施方式,此处不进行一一赘述。在完成第二行像素单元A2所对应的第一扫描线41_2的扫描后,对下一行像素单元A3所对应的第一扫描线41_3进行扫描,与此同时,通过受控开关T4_2使得第二行像素单元A2所对应的第二扫描线42_2也同时进行扫描,并以此类推剩余的扫描线的扫描方式。
在3D显示模式下,短路线46输入控制信号以控制开关单元45中的所有受控开关处于断开状态,对第一扫描线41_1输入扫描信号以控制第一行像素单元A1中的第一开关T1和第二开关T2导通,数据线43输入数据信号,以使得第一行像素单元A1中的第一像素电极M1和第二像素电极M2处于显示对应3D画面的图像的状态。之后,对第二行像素单元A2对应的第一扫描线41_2输入扫描信号以控制第二行像素单元A2中的第一开关T1和第二开关T2导通,而由于受控开关T4_1处于断开状态,因此第一扫描线41_2输入的扫描信号不会进入第一行像素单元A1中的第三开关T3,以使得第三开关T3处于断开状态,从而使得第一行像素单元A1中的第三像素电极M3处于显示对应黑画面的图像的状态,通过该处于显示黑画面的图像的状态的第三像素电极M3能够降低3D显示模式下的双眼信号串扰。完成第二行像素单元A2对应的第一扫描线41_2的扫描后,对下一行像素单元A3对应的第一扫描线41_3进行扫描,并以此类推,而在3D显示模式下受控开关T4始终为断开状态。
本实施方式的开关单元45和短路线46,仅需一个扫描驱动芯片对短路线施加控制信号以控制开关单元45中的受控开关的导通或关闭,从而相应控制第三开关T3导通或断开,不仅能够实现2D显示模式下的低色偏和较高开口率,以及3D显示模式下的低串扰,同时能够减少扫描驱动芯片的数量,降低成本。并且,在同一扫描时帧里同时对两条扫描线(如第一行像素单元A1对应的第二扫描线42_1和第二行像素单元A2对应的第一扫描线41_2)进行扫描,从而相应延长了每一条扫描线的扫描时间,有助于进行高更新频率的操作。
此外,在其他实施方式中,多个像素单元也可以分列排列,而多条第一扫描线和第二扫描线也分列排列,在对一列像素单元所对应的第一扫描线进行扫描的同时,也可以对与该列像素单元相邻且最近被扫描的前一列像素单元所对应的第二扫描线进行扫描,具体的可参考上述实施方式进行,此处不进行一一赘述。当然,在其他实施方式中,也可以不采用上述的开关单元45和短路线46实现对应不同行像素单元的第一扫描线和第二扫描线的同时扫描,而是使各条扫描线(包括第一扫描线和第二扫描线)相互独立,每条扫描线连接一个扫描驱动芯片以单独控制一条扫描线的扫描,由此在对一行像素单元对应的第一扫描线输入扫描信号时,同时也对上一行像素单元对应的第二扫描线输入扫描信号,采用这种方式同样能够实现同时对两条扫描线进行扫描。
参阅图6,本实用新型液晶显示面板的一实施方式中,液晶显示面板包括阵列基板601、彩色滤光基板602以及位于阵列基板601和彩色滤光基板602之间的液晶层603。其中,阵列基板为上述各实施方式中的阵列基板。
以上所述仅为本实用新型的实施方式,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本实用新型的专利保护范围内。

Claims (10)

1.一种阵列基板,其特征在于,包括多条第一扫描线、多条第二扫描线、多条数据线以及多个像素单元,每个所述像素单元对应一条第一扫描线、一条第二扫描线以及一条数据线;
每个所述像素单元包括第一像素电极、第二像素电极、第三像素电极、第一开关、第二开关以及第三开关,所述第一像素电极通过所述第一开关与对应本像素单元的第一扫描线和数据线连接,所述第二像素电极通过所述第二开关与对应本像素单元的第一扫描线和数据线连接,所述第三像素电极通过所述第三开关与所述第二像素电极和对应本像素单元的第二扫描线连接;
在2D显示模式下,所述第一扫描线输入扫描信号以控制所述第一开关和第二开关导通,所述第一像素电极和第二像素电极接收来自所述数据线的数据信号以处于显示对应2D画面的图像的状态,随后所述第二扫描线输入扫描信号以控制所述第三开关导通,以使得所述第二像素电极和所述第三像素电极电性连接,所述第三像素电极接收来自所述第二像素电极的数据信号以处于显示对应2D画面的图像的状态,使得所述第二像素电极的电压通过所述第三像素电极改变,所述第三开关在其导通的时间内控制所述第二像素电极和第三像素电极之间的电压差不为零;
在3D显示模式下,所述第一扫描线输入扫描信号以控制所述第一开关和第二开关导通,所述第一像素电极和第二像素电极接收来自所述数据线的数据信号以处于显示对应3D画面的图像的状态,所述第二扫描线控制所述第三开关断开,以使得所述第三像素电极处于显示对应黑画面的图像的状态。
2.根据权利要求1所述的阵列基板,其特征在于,
多个所述像素单元分行排列,多条所述第一扫描线和第二扫描线也分行排列,在2D显示模式下,在对一行所述像素单元所对应的第一扫描线进行扫描的同时,对与所述一行像素单元相邻且最近被扫描的上一行像素单元所对应的第二扫描线进行扫描。
3.根据权利要求2所述的阵列基板,其特征在于,
所述阵列基板还包括位于阵列基板***区域的开关单元和短路线;
所述开关单元包括多个受控开关,所述受控开关包括控制端、输入端以及输出端,每个所述受控开关的输入端连接一行所述像素单元所对应的第一扫描线,输出端连接与所述一行像素单元相邻的上一行像素单元所对应的第二扫描线,所有所述受控开关的控制端与所述短路线连接;
在2D显示模式下,所述短路线输入控制信号以控制所有所述受控开关导通,在一行所述像素单元所对应的第一扫描线输入扫描信号时,所述扫描信号通过所述受控开关同时输入至与所述受控开关的输出端连接的第二扫描线中,以控制相应的第三开关导通,在3D显示模式下,所述短路线输入控制信号以控制所有所述受控开关断开,以控制所有所述第三开关断开。
4.根据权利要求1所述的阵列基板,其特征在于,
所述第三像素电极所在区域的面积小于所述第一像素电极和第二像素电极所在区域的面积。
5.根据权利要求1所述的阵列基板,其特征在于,
所述第三开关为薄膜晶体管,所述薄膜晶体管的宽长比小于设定值,以使得在其导通的时间内控制所述第二像素电极和第三像素电极之间的电压差不为零。
6.一种液晶显示面板,其特征在于,包括阵列基板、彩色滤光基板以及位于所述阵列基板之间的液晶层;
所述阵列基板包括多条第一扫描线、多条第二扫描线、多条数据线以及多个像素单元,每个所述像素单元对应一条第一扫描线、一条第二扫描线以及一条数据线;
每个所述像素单元包括第一像素电极、第二像素电极、第三像素电极、第一开关、第二开关以及第三开关,所述第一像素电极通过所述第一开关与对应本像素单元的第一扫描线和数据线连接,所述第二像素电极通过所述第二开关与对应本像素单元的第一扫描线和数据线连接,所述第三像素电极通过所述第三开关与所述第二像素电极和对应本像素单元的第二扫描线连接;
在2D显示模式下,所述第一扫描线输入扫描信号以控制所述第一开关和第二开关导通,所述第一像素电极和第二像素电极接收来自所述数据线的数据信号以处于显示对应2D画面的图像的状态,随后所述第二扫描线输入扫描信号以控制所述第三开关导通,以使得所述第二像素电极和所述第三像素电极电性连接,所述第三像素电极接收来自所述第二像素电极的数据信号以处于显示对应2D画面的图像的状态,使得所述第二像素电极的电压通过所述第三像素电极改变,所述第三开关在其导通的时间内控制所述第二像素电极和第三像素电极之间的电压差不为零;
在3D显示模式下,所述第一扫描线输入扫描信号以控制所述第一开关和第二开关导通,所述第一像素电极和第二像素电极接收来自所述数据线的数据信号以处于显示对应3D画面的图像的状态,所述第二扫描线控制所述第三开关断开,以使得所述第三像素电极处于显示对应黑画面的图像的状态。
7.根据权利要求6所述的显示面板,其特征在于,
多个所述像素单元分行排列,多条所述第一扫描线和第二扫描线也分行排列,在2D显示模式下,在对一行所述像素单元所对应的第一扫描线进行扫描的同时,对与所述一行像素单元相邻且最近被扫描的上一行像素单元所对应的第二扫描线进行扫描。
8.根据权利要求7所述的显示面板,其特征在于,
所述阵列基板还包括位于阵列基板***区域的开关单元和短路线;
所述开关单元包括多个受控开关,所述受控开关包括控制端、输入端以及输出端,每个所述受控开关的输入端连接一行所述像素单元所对应的第一扫描线,输出端连接与所述一行像素单元相邻的上一行像素单元所对应的第二扫描线,所有所述受控开关的控制端与所述短路线连接;
在2D显示模式下,所述短路线输入控制信号以控制所有所述受控开关导通,在一行所述像素单元所对应的第一扫描线输入扫描信号时,所述扫描信号通过所述受控开关同时输入至与所述受控开关的输出端连接的第二扫描线中,以控制相应的第三开关导通,在3D显示模式下,所述短路线输入控制信号以控制所有所述受控开关断开,以控制所有所述第三开关断开。
9.根据权利要求6所述的显示面板,其特征在于,
所述第三像素电极所在区域的面积小于所述第一像素电极和第二像素电极所在区域的面积。
10.根据权利要求6所述的显示面板,其特征在于,
所述第三开关为薄膜晶体管,所述薄膜晶体管的宽长比小于设定值,以使得在其导通的时间内控制所述第二像素电极和第三像素电极之间的电压差不为零。
CN 201320434720 2013-07-19 2013-07-19 一种阵列基板及液晶显示面板 Withdrawn - After Issue CN203350570U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 201320434720 CN203350570U (zh) 2013-07-19 2013-07-19 一种阵列基板及液晶显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 201320434720 CN203350570U (zh) 2013-07-19 2013-07-19 一种阵列基板及液晶显示面板

Publications (1)

Publication Number Publication Date
CN203350570U true CN203350570U (zh) 2013-12-18

Family

ID=49750450

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 201320434720 Withdrawn - After Issue CN203350570U (zh) 2013-07-19 2013-07-19 一种阵列基板及液晶显示面板

Country Status (1)

Country Link
CN (1) CN203350570U (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103353698A (zh) * 2013-07-19 2013-10-16 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板
CN104375343A (zh) * 2014-11-17 2015-02-25 深圳市华星光电技术有限公司 一种阵列基板和液晶显示面板及其驱动方法
WO2016078210A1 (zh) * 2014-11-17 2016-05-26 深圳市华星光电技术有限公司 一种阵列基板和液晶显示面板及其驱动方法
CN111487787A (zh) * 2019-01-28 2020-08-04 幻景启动股份有限公司 可提升影像质量的立体影像显示设备
TWI704380B (zh) * 2019-01-21 2020-09-11 幻景啟動股份有限公司 可提升影像品質的立體影像顯示裝置

Cited By (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103353698A (zh) * 2013-07-19 2013-10-16 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板
WO2015006992A1 (zh) * 2013-07-19 2015-01-22 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板
GB2529975B (en) * 2013-07-19 2020-09-02 Shenzhen China Star Optoelect Array substrate and liquid crystal panel with the same
GB2529975A (en) * 2013-07-19 2016-03-09 Shenzhen China Star Optoelect Array substrate and liquid crystal display panel
CN103353698B (zh) * 2013-07-19 2016-03-30 深圳市华星光电技术有限公司 一种阵列基板及液晶显示面板
GB2548045A (en) * 2014-11-17 2017-09-06 Shenzhen China Star Optoelect Array substrate and liquid crystal panel, and drive method thereof
RU2659579C1 (ru) * 2014-11-17 2018-07-03 Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд. Подложка матрицы, панель жидкокристаллического дисплея и способ управления ею
CN104375343B (zh) * 2014-11-17 2016-08-31 深圳市华星光电技术有限公司 一种阵列基板和液晶显示面板及其驱动方法
KR20170084293A (ko) * 2014-11-17 2017-07-19 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 어레이 기판과 액정 디스플레이 패널 및 그 구동 방법
GB2547851A (en) * 2014-11-17 2017-08-30 Shenzhen China Star Optoelect Array substrate and liquid crystal display panel, and drive method thereof
WO2016078213A1 (zh) * 2014-11-17 2016-05-26 深圳市华星光电技术有限公司 一种阵列基板和液晶显示面板及其驱动方法
US9829760B2 (en) 2014-11-17 2017-11-28 Shenzhen China Star Optoelectronics Technology Co., Ltd. Array substrate, liquid crystal display panel and method for driving the same
JP2017535817A (ja) * 2014-11-17 2017-11-30 深▲セン▼市華星光電技術有限公司 配列基板と液晶表示パネル及びその駆動方法
US9886926B2 (en) 2014-11-17 2018-02-06 Shenzhen China Star Optoelectronics Technology Co., Ltd. Array substrate, liquid crystal display panel and method for driving the same
WO2016078210A1 (zh) * 2014-11-17 2016-05-26 深圳市华星光电技术有限公司 一种阵列基板和液晶显示面板及其驱动方法
RU2663081C1 (ru) * 2014-11-17 2018-08-01 Шэньчжэнь Чайна Стар Оптоэлектроникс Текнолоджи Ко., Лтд. Подложка матрицы, панель жидкокристаллического дисплея и способ управления ими
KR101989714B1 (ko) 2014-11-17 2019-06-14 센젠 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 어레이 기판과 액정 디스플레이 패널 및 그 구동 방법
GB2547851B (en) * 2014-11-17 2021-05-26 Shenzhen China Star Optoelect Array substrate, liquid crystal display panel and method for driving the same
CN104375343A (zh) * 2014-11-17 2015-02-25 深圳市华星光电技术有限公司 一种阵列基板和液晶显示面板及其驱动方法
GB2548045B (en) * 2014-11-17 2020-10-21 Shenzhen China Star Optoelect Array substrate, liquid crystal display panel and method for driving the same
TWI704380B (zh) * 2019-01-21 2020-09-11 幻景啟動股份有限公司 可提升影像品質的立體影像顯示裝置
CN111487787A (zh) * 2019-01-28 2020-08-04 幻景启动股份有限公司 可提升影像质量的立体影像显示设备

Similar Documents

Publication Publication Date Title
CN103353698B (zh) 一种阵列基板及液晶显示面板
CN103399435B (zh) 一种阵列基板及液晶显示面板
CN103389604B (zh) 一种阵列基板及液晶显示面板
CN103268043B (zh) 一种阵列基板及液晶显示装置
CN103399439B (zh) 一种阵列基板及液晶显示面板
CN102879966B (zh) 一种阵列基板及液晶显示装置
US9076360B2 (en) Display apparatus for displaying an image in a 2D mode and a 3D mode using a patterned retarder
CN103472644A (zh) 一种阵列基板及液晶显示面板
CN203350570U (zh) 一种阵列基板及液晶显示面板
CN103257495B (zh) 一种阵列基板及液晶显示面板
US20150022510A1 (en) Array substrate and liquid crystal panel with the same
CN101510414A (zh) 液晶显示器及其驱动方法
CN106206619B (zh) 阵列基板及其驱动方法和显示装置
US20160125825A1 (en) Display panel, and pixel structure and driving method thereof
CN103558692A (zh) 一种偏光式三维显示面板及其像素单元
CN203275841U (zh) 一种阵列基板及液晶显示面板
CN102663982A (zh) 立体显示装置及其驱动方法
CN106249496B (zh) 像素单元、像素驱动电路及驱动方法

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
AV01 Patent right actively abandoned

Granted publication date: 20131218

Effective date of abandoning: 20160330

C25 Abandonment of patent right or utility model to avoid double patenting