CN1578122A - 偏移校正方法、偏移校正电路及电子音量装置 - Google Patents

偏移校正方法、偏移校正电路及电子音量装置 Download PDF

Info

Publication number
CN1578122A
CN1578122A CNA2004100636808A CN200410063680A CN1578122A CN 1578122 A CN1578122 A CN 1578122A CN A2004100636808 A CNA2004100636808 A CN A2004100636808A CN 200410063680 A CN200410063680 A CN 200410063680A CN 1578122 A CN1578122 A CN 1578122A
Authority
CN
China
Prior art keywords
skew
output
unit
amplifier
offset
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2004100636808A
Other languages
English (en)
Other versions
CN1578122B (zh
Inventor
岸井达也
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yamaha Corp
Original Assignee
Yamaha Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yamaha Corp filed Critical Yamaha Corp
Publication of CN1578122A publication Critical patent/CN1578122A/zh
Application granted granted Critical
Publication of CN1578122B publication Critical patent/CN1578122B/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/34DC amplifiers in which all stages are DC-coupled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • H03F3/45188Non-folded cascode stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45632Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
    • H03F3/45744Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction
    • H03F3/45748Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction by using a feedback circuit
    • H03F3/45753Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction by using a feedback circuit using switching means, e.g. sample and hold
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • H03F3/45928Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit
    • H03F3/45968Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction
    • H03F3/45973Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction by using a feedback circuit
    • H03F3/45977Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection using IC blocks as the active amplifying circuit by offset reduction by using a feedback circuit using switching means, e.g. sample and hold
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45686Indexing scheme relating to differential amplifiers the LC comprising one or more potentiometers, which are not shunting potentiometers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Control Of Amplification And Gain Control (AREA)

Abstract

一种偏移校正电路,包括:放大单元,包括用于对放大单元的偏移进行调整的偏移调整单元;以及偏移确定单元,输出信号,以检测和校正放大单元的偏移。偏移确定单元包括:比较单元,将放大单元的输出与基准值进行比较;以及计数器,响应比较单元的输出,增加或减少计数值。偏移调整单元根据计数值,对偏移进行调整。

Description

偏移校正方法、偏移校正电路及电子音量装置
技术领域
本发明涉及一种偏移校正方法、一种偏移校正电路及一种电子音量装置,适用于对电子音量装置进行偏移校正。
背景技术
在现有技术中,存在一种电子音量装置,其中将放大器电路等用作组成元件,并通过数字信号控制其增益。在此电子音量装置的输出中包含直流(DC)偏移的情况下,在放大器电路的增益变化时,输出的DC电位发生变化,从而产生了噪声。
同时,作为放大器电路之一的运算(OP)放大器的偏移电压根据温度变化、基于使用年限的变化等而变化。由于这种原因,只在OP放大器的制造阶段进行偏移电压的校正并不能校正依赖于温度变化、基于使用年限的变化等而产生的偏移电压。为了解决此问题,提出了用于在OP放大器的制造阶段及以后各阶段校正偏移电压的电路。
作为这种现有技术的偏移电压校正电路,提出了一种通过测量OP放大器的偏移电压、然后将偏移电压与OP放大器的输入信号相加作为校正值来执行偏移电压校正的电路(例如,参见JP-B-2888833)。
此外,作为现有技术的偏移电压校正电路,提出了一种通过在OP放大器的输入差分部分中添加与相应负载晶体管串联的MOS晶体管,然后将电容器连接在相应MOS晶体管的栅极和漏极之间,然后,通过调整电容器的充电电压以改变MOS晶体管的栅极电压来执行偏移电压校正的电路。
通常,难以在OP放大器的芯片中设置具有大电容值的电容器。因此,在上述现有技术的偏移电压校正电路中,由于在校正结束时,充到电容器中的电荷在短时间内放电,必须按照预定的周期一直执行校正。由于这种原因,在现有技术中,提出了一种通过使用比较元件(比较器)来校正OP放大器的偏移电压的、不具有电容器的偏移电压校正电路,所述比较元件将OP放大器的输出电压与预定的基准电压进行比较(例如,参见JP-A-11-88071)。
但是,在JP-B-2888833中所述的偏移电压校正电路中,由于将校正值与OP放大器的输入信号相加,存在使OP放大器的动态范围、失真因子、输入/输出阻抗等恶化的担心。因此,当使用JP-B-2888833中所述的偏移电压校正电路来构建电子音量装置时,可能会恶化这种电子音量装置的动态范围、失真因子、输入/输出阻抗等。
在JP-A-11-88071中所述的偏移电压校正电路中,为了以较高的精度消除(抵消)OP放大器的偏移,用于检测OP放大器的偏移值的比较器等需要高精度性能。不容易设计和制造这种高精度比较器,而且需要较高的生产成本。
当在作为电子音量装置的组成元件的OP放大器中包含偏移时,由于偏移值产生噪声。此外,在具有放大功能的电子音量装置中,响应放大因子,对由于这种偏移值而产生的噪声进行放电,然后输出。结果,在现有技术中,在想要制造能够以高精度消除OP放大器的偏移且不产生噪声的电子音量装置的情况下,将遇到难以设计和制造这种电子音量装置,同时需要巨大的生产成本的问题。
发明内容
本发明用于克服上述问题,并且本发明的一个目的是提供一种偏移校正方法、一种偏移校正电路及一种电子音量装置,能够以高精度简单地减少放大器电路的偏移。
本发明的另一目的是提供一种偏移校正方法、一种偏移校正电路及一种电子音量装置,能够以高精度简单地减少放大器电路的偏移。
本发明的另一目的是提供一种偏移校正方法、一种偏移校正电路及一种电子音量装置,能够以高精度简单地减少在电子音量装置中产生的、引起放大器电路的偏移的噪声。
为了克服上述问题,如下构成本发明。
(1)一种偏移校正电路,包括:
放大单元,包括用于对放大单元的偏移进行调整的偏移调整单元;以及
偏移确定单元,输出信号,以检测和校正放大单元的偏移,偏移确定单元包括:
比较单元,将放大单元的输出与基准值进行比较;以及
计数器,响应比较单元的输出,增加或减少计数值;
其中,偏移调整单元根据计数值,对偏移进行调整。
(2)根据(1)所述的偏移校正电路,其中
偏移调整单元是构成了放大单元的第一级放大部分的一部分的可变电阻器,以及
可变电阻器是其电阻值由计数器的输出控制的电阻器。
(3)根据(1)所述的偏移校正电路,其中偏移调整单元包括偏置变化部分,用于根据计数器的输出,改变放大单元的偏置。
(4)根据(1)所述的偏移校正电路,其中偏移调整单元包括作为放大单元的第一级放大部分的一部分的可变电阻器部分。
(5)根据(1)所述的偏移校正电路,还包括:
上电检测单元,检测电源被接通,以输出复位信号,使偏移确定单元开始对偏移进行校正。
(6)一种电子音量装置,包括:
输入部分,将输入信号输入其中;
放大单元,对输入信号进行放大;
输出部分,输出来自放大单元的输出信号;
偏移确定单元,包括:比较单元,用于将从输出部分输出的输出信号与基准值进行比较;以及计数器,用于响应比较单元的输出,执行递增计数或递减计数;
偏移调整单元,根据计数器的输出,对偏移进行调整;以及
可变电阻器,将从放大单元输出的输出信号负反馈到放大单元的输入;
其中放大单元和可变电阻器构成了改变放大单元的增益的增益变化单元。
(7)根据(6)所述的电子音量装置,其中
偏移调整单元包括构成了放大单元的第一级放大部分的一部分的可变电阻器,以及
可变电阻器是其电阻值由计数器的输出控制的电阻器。
(8)根据(6)所述的电子音量装置,其中偏移调整单元包括偏置变化部分,用于根据计数器的输出,改变放大单元的偏置。
(9)根据(6)所述的电子音量装置,其中偏移调整单元包括作为放大单元的第一级放大部分的一部分的可变电阻器部分。
(10)根据(6)所述的电子音量装置,还包括:
上电检测单元,检测电源被接通,以输出复位信号,使偏移确定单元开始对偏移进行校正。
(11)一种偏移校正电路,用于对具有偏移调整电路的放大器的偏移进行校正,所述偏移校正电路包括:
比较单元,将放大器的输出与基准值进行比较;以及
计数器,响应比较单元的输出,增加或减少计数值,并根据计数值,向放大器输出偏移调整数据信号,从而使偏移调整电路根据调整数据信号,对偏移进行调整。
(12)根据(11)所述的偏移校正电路,还包括增益控制单元,当比较单元对放大器的输出进行比较时,增加放大器的增益。
(13)根据(11)所述的偏移校正电路,其中计数器数字地增加或减少计数值,并将计数值保持在其中。
(14)一种对放大器的偏移进行校正的方法,所述方法包括以下步骤:
增加放大器的增益;
将放大器的输出与基准值进行比较;
响应比较结果中的比较结果,增加或减少计数值;
根据计数值,对放大器的偏移进行调整;以及
保持计数值。
附图说明
图1是根据本发明实施例的电子音量装置的方框图。
图2是上述电子音量装置中的OP放大器的第一级放大部分的电路图。
图3是示出了上述电子音量装置的特定结构示例的方框图。
图4是上述电子音量装置中的OP放大器的相关电路图。
图5是示出了上述OP放大器的偏置变化部分的一部分的电路图。
图6是上述OP放大器的第一级放大器电路中的可变电阻器部分的电路图。
图7是示出了上述电子音量装置中的偏移调整解码器的电路图。
图8是示出了上述电子音量装置的操作的流程图。
图9是示出了在上述电子音量装置中的各个部分中的信号的时序图。
具体实施方式
将参照附图,对本发明的实施例进行描述。
图1是示出了根据本发明实施例的电子音量装置的示意性结构示例的方框图。
(示意性结构示例)
图1所示的电子音量装置100以预定的增益放大输入到输入端(IN)中的输入信号,然后,从输出端(OUT)输出此放大信号,作为输出信号。此电子音量装置100包括:增益变化部分1,用于响应从外部提供的信号,改变电阻值(阻抗);以及偏移确定电路10,构成了偏移校正电路,用于校正增益变化部分1的偏移。增益变化部分1包括用作放大器电路的OP放大器2和用于负反馈OP放大器2的输出的可变电阻器3。
因此,可以通过根据外部信号改变可变电阻器3来控制包括OP放大器2和可变电阻器3的增益变化部分1的增益(放大因子)。然后,偏移确定电路10构成对作为增益变化部分1的组成元件的OP放大器2的偏移进行校正的偏移校正电路。
OP放大器2具有多级放大部分。图2是示出了OP放大器2的第一级放大部分的电路图。OP放大器2的第一级放大部分构成差分放大器电路,并具有恒流源、晶体管Tr1、Tr2和可变电阻器R1、R2,作为组成元件。晶体管Tr1、Tr2的相应电流输入端与恒流源相连。晶体管Tr1的电流输出端与可变电阻器R1的一端相连,同时晶体管Tr2的电流输出端与可变电阻器R2的一端相连。可变电阻器R1的另一端和可变电阻器R2的另一端分别接地。于是,晶体管Tr1的控制端构成了OP放大器2的正侧输入端,而晶体管Tr2的控制端构成了OP放大器2的负侧输入端。
偏移确定电路10按照这种方式改变OP放大器2中的可变电阻器R1或可变电阻器R2的值。因此,对OP放大器2的偏移进行校正,并实质上减小到零。
在这种结构中,通过以下表达式可以给出在可变电阻器R1变化时、对OP放大器2的偏移电压Voffset的影响程度。
Voffset=Id1×(ΔR1/R1)/gm
其中,Id1是流经可变电阻器R1的电流,gm是晶体管Tr的互导,R1是可变电阻器R1的电阻值,而ΔR1是可变电阻器R1的电阻值的变化。
构造偏移确定电路10,使其具有比较器11、计数器12和寄存器13。在这种情况下,当比较器11自身的偏移较大时,偏移确定电路10的偏移校正精度恶化了。但是,在本实施例中,由于在确定偏移时,增加增益变化部分1的增益,通过使用普通的比较器或OP放大器,就能够以令人满意的高精度执行偏移校正。出于这种原因,可以将OP放大器用作比较器11。现在,如果能够在计数器12中保持计数值,则可以将计数器12的输出直接输出给增益变化部分1,从而可以省略寄存器13。
增益变化部分1的输出端与比较器11的负侧端子相连。比较器11的正侧端子接地。在这种情况下,可以交替地连接比较器11的正侧端子和负侧端子,从而满足计数器12和OP放大器2的偏移校正方法。
比较器11的输出端与计数器12的输入端相连。计数器12的输出端与寄存器13的输入端相连。寄存器13的输出端与增益变化部分1的偏移控制端相连。根据提供给偏移控制端的寄存器13的数值来控制OP放大器2的偏移。输出端通过开关20与增益变化部分1的输出相连或接地。
(示意性操作示例)
在接通增益变化部分1的电源时,即,在接通OP放大器2的电源时,偏移确定电路10对增益变化部分1的偏移进行校正。优选的是,应当作为增益变化部分1(或包含增益变化部分1的设备)的初始化序列的一部分来执行增益变化部分1的偏移校正。
然后,为了防止增益变化部分1的输出产生异常情况,在接通电源时,以及在对偏移进行校正时,由开关20将输出(OUT)与电子音量装置分离,并接地(模拟基准电位)。
在对偏移进行校正时,由偏移确定电路10将增益变化部分1的放大因子设置得较大(例如,最大值)。通过在接通电源时,从偏移确定电路10输出控制可变电阻器3的阻值(例如,将开关与最靠近地的分接头相连)的信号来实现对放大因子的设置。按照这种方式,通过将放大因子设置得较大,有利于偏移检测。此时,优选的是,OP放大器2的正侧输入端应当接地,以消除来自输入(IN)的影响。此外,如果输出(OUT)与可变电阻器3的接地端相连,可以减小外部的影响。
在这种情况下,偏移确定电路10接收增益变化部分1的输出,然后确定(检测)增益变化部分1的偏移(OP放大器2的偏移),然后,通过使用数字控制,根据所检测到的结果,调整OP放大器2的第一级放大器部分的偏移。通过可变地控制图2所示的可变电阻器R1、R2来实现对OP放大器2的第一级放大器部分的偏移调整。根据上述表示对OP放大器2的偏移电压Voffset的影响程度的表达式,执行这种可变控制。
如下进行偏移确定电路10中的偏移确定。例如,当在正侧产生偏移时,比较器11输出与OP放大器2的输出电压与基准值(地电位)之间的比较结果相对应的信号。然后,计数器12将计数值减少(或增加)与偏移的大小相对应的值。然后,寄存器13接收并保持计数器12的计数值,并输出减少(或增加)OP放大器2的可变电阻器R2(或可变电阻器R1)的阻值的信号。结果,可以实质上消除OP放大器2的偏移。
相反,当在负侧产生偏移时,比较器11输出与OP放大器2的输出电压与基准值(地电位)之间的比较结果相对应的信号。然后,计数器12将计数值增加(或减少)与偏移的大小相对应的值。然后,寄存器13接收并保持计数器12的计数值,并输出减少(或增加)OP放大器2的可变电阻器R1(或可变电阻器R2)的阻值的信号。结果,可以实质上消除OP放大器2的偏移。
按照这种方式,偏移确定电路10可以将作为增益变化部分1的偏移值的模拟值转换为数字信号,然后,根据该数字信号,调整OP放大器2的可变电阻器R1、R2,以消除增益变化部分1的偏移。如果将此时获得的偏移值保持在寄存器中,作为数字信号,随后,电子音量装置100可以在无偏移状态下进行操作。
根据本实施例,由于在执行对增益变化部分1的偏移校正时,将增益变化部分1的增益(放大因子)设置得较大,也按照这个放大因子,放大偏移,然后,输入到偏移确定电路10中。因此,根据本发明,在减少对比较器11的精度的影响的同时,能够执行对增益变化部分1的偏移校正,从而,可以通过使用普通的OP放大器等作为比较器11,以较高的精度执行偏移校正。
根据本实施例,由于在接通增益变化部分1的电压时,执行偏移校正,可以响应在接通电源时的电路条件、周围温度等,以较高的精度消除这种放大器电路的偏移。根据本实施例,每次接通增益变化部分1的电源时,即,每当进行增益变化部分1的初始化序列时,可以消除增益变化部分1的偏移。结果,即使温度变化、基于使用年限的变化等改变了构成OP放大器2的元件的特性,仍然能够以较高的精度简单地消除OP放大器2的偏移。
根据本实施例,不必向增益变化部分1或OP放大器2添加特定的输入信号。因此,能够以较高的精度消除增益变化部分1的偏移,而增益变化部分1的动态范围、失真因子、输入/输出阻抗等不会恶化。
结果,如上所述,根据本实施例的电子音量装置100可以提供其中由于可以精确地校正放大器电路(OP放大器2)的偏移,噪声产生极其小的电子音量装置。
(特定结构示例)
接下来,将参照图3到图7,对上述电子音量装置100的特定结构示例进行解释。图3是示出了电子音量装置100的特定结构示例的方框图。电子音量装置100包括增益变化部分1和偏移确定电路10,与图1所示的电子音量装置100相同。这里,在图3中,假设以与图1所示相同的符号表示的元件具有相同的功能。
增益变化部分1包括OP放大器2、用于负反馈OP放大器2的输出的可变电阻器3、用于电压驱动OP放大器2的输入信号的可变电阻器4、以及用于根据外部信号控制可变电阻器3、4的解码器5。解码器5通过接收从偏移确定电路10输出的音量值信号(增益控制信号)DEE,然后根据音量值信号DEE输出信号SA、SB,来控制可变电阻器3、4的电阻值。通过根据从偏移确定电路10输出的偏移调整数据信号CALB,可变地控制组成元件的属性(电阻值),对OP放大器2进行偏移校正。
偏移确定电路10包括比较器11、计数器12、上电复位电路15、振荡电路16、分频电路17和控制电路18。增益变化部分1的输出端与比较器11的正侧输入端相连。比较器11的负侧输入端接地。
比较器11输出偏移确定信号OFS。然后,比较器11的输出端与计数器12的输入端相连。计数器12的输出端与增益变化部分1的输入端相连。然后,计数器12向增益变化部分1输出偏移调整数据信号CALB。这里,省略了图1所示的寄存器13。这是因为,对计数器12进行控制以保持数据(稍后进行描述)。由从控制电路18输出的设置信号SET设置计数器12的计数值(初始值等)。通过计算控制电路18的输出信号/MASK与分配电路17的输出信号160US之间的逻辑积来产生输入到计数器12中的时钟信号CKCNT。
将振荡电路16的时钟信号C20US(例如,周期为20μs)输入到分频电路17和控制电路18中。分频电路17将输入信号的频率分为1/8,并输出分频后的信号。在接通电子音量装置100的电源时,上电复位电路15向控制电路18输出复位信号RSTN,从而,用作上电检测装置,用于检测电源被接通。
控制电路18控制电子音量装置100的总体操作,并向增益变化部分1、比较器11和振荡电路16输出偏移抵消使能信号/ENBL。控制电路18输出音量值信号DEE,以控制增益变化部分1的放大因子(增益)。将从比较器11等输出的偏移确定信号OFS输入到控制电路18中。
接下来,将参照图4到图6,对构成了增益变化部分1的组成元件的OP放大器2的特定结构示例进行解释。图4是示出了OP放大器2的结构示例的相关电路图。构造OP放大器2,使其具有晶体管Tr1、Tr2、Tr3、Tr4、Tr5、Tr6、Tr7、偏置变化部分41、由可变电阻器R1、R2构成的可变电阻器部分42、以及两个恒流源。晶体管Tr1、Tr2、偏置变化部分41和可变电阻器R1、R2构成了第一级放大器部分。晶体管Tr3、Tr4、Tr5、Tr6、Tr7构成了第二级放大器部分。
图5是示出了图4中的偏置变化部分41的特定示例的电路图。通过由晶体管Tr11、Tr12、Tr13、Tr14、Tr15和开关S11、S12、S13、S14组成的正侧电路和由晶体管Tr21、Tr22、Tr23、Tr24、Tr25和开关S21、S22、S23、S24组成的负侧电路构成偏置变化部分41。将此正侧电路设置在晶体管Tr1和可变电阻器R1之间。将负侧电路设置在晶体管Tr2和可变电阻器R2之间。假设将每个晶体管的宽度和长度分别设置为W和L,比例为W/L=m,并将晶体管Tr12的比例m设置为1,晶体管Tr13具有2m,晶体管Tr14具有4m,而晶体管Tr15具有8m。即,晶体管Tr13等同于通过彼此并联每一个均对应于晶体管Tr12的两个晶体管而构成的晶体管。晶体管Tr14等同于通过彼此并联每一个均对应于晶体管Tr12的四个晶体管而构成的晶体管。晶体管Tr15等同于通过彼此并联每一个均对应于晶体管Tr12的八个晶体管而构成的晶体管。晶体管Tr12的比例m等于晶体管Tr22。
然后,分别彼此并联Tr11、Tr12、Tr13、Tr14、Tr15的输入/输出端。分别彼此并联Tr21、Tr22、Tr23、Tr24、Tr25的输入/输出端。开关S11、S12、S13、S14是决定是否应当将预定电压Vg1施加到晶体管Tr12、Tr13、Tr14、Tr15的相应栅极上的开关。
开关S21、S22、S23、S24是决定是否应当将预定电压Vg1施加到晶体管Tr22、Tr23、Tr24、Tr25的相应栅极上的开关。然后,通过从偏移确定电路10输出的偏移调整数据信号CALB来控制开关S11、S12、S13、S14、S21、S22、S23、S24。按照以下方式控制每个开关:当控制信号为“0”时,将每个晶体管的栅极与Vg1相连,而当控制信号为“1”时,将每个晶体管的栅极与电源相连(晶体管截止)。
这里,增益变化部分1中的解码器21(后面描述)将偏移调整数据信号CALB转换为分别控制开关S11、S12、S13、S14、S21、S22、S23、S24的信号CB0·4、CB1·4、CB2·4、CB3·4、/(CB0)·/4、/(CB1)·/4、/(CB2)·/4、/(CB3)·/4。
以上,“/”符号表示该符号之后的信号的反信号,并表示逻辑符号中的“负逻辑”。例如,/(CB0)是信号CB0的反信号。“/(CB0)·/4”表示信号CB0的反信号和信号CB4的反信号的逻辑积。这些表示类似地应用于以下的描述。
图6是示出了由OP放大器2中的可变电阻器R1、R2构成的可变电阻器部分42的特定结构示例的电路图。可变电阻器部分42包括电阻器R11、R12、R21、R22、开关S31、S32、S33、S34、S35、S36和恒流源CC1、CC2、CC3、CC4。
以如下方式设置各个恒流源:如果将恒流源CC1的电流定义为i,则恒流源CC2具有两倍的电流2i,恒流源CC3具有三倍的电流3i,而恒流源CC4具有四倍的电流4i。
分别通过偏移调整数据信号CALB来控制开关S31、S32、S33、S34、S35、S36。例如,假设偏移调整数据信号CALB包括5比特(从作为LSB的第0比特到作为MSB的第4比特)数字信号。然后,假设通过偏移调整数据信号CALB的第4比特来控制开关S31、S32,通过偏移调整数据信号CALB的第0比特来控制开关S33,通过偏移调整数据信号CALB的第1比特来控制开关S34,通过偏移调整数据信号CALB的第2比特来控制开关S35,以及通过偏移调整数据信号CALB的第3比特来控制开关S36。
按照这种方式,分别以数字方式,通过偏移调整数据信号CALB单独控制构成了OP放大器2中的第一级放大器电路的差分放大器电路的正侧组成元件和负侧组成元件。结果,可以通过偏移调整数据信号CALB精确而简单地校正增益变化部分1中OP放大器2的偏移。
图7是示出了作为增益变化部分1的组成元件并将偏移调整数据信号CALB转换为所需信号的解码器21的结构示例的电路图。解码器21包括反相器51、52、53、54、55和“与”电路61、62、63、64、65、66、67、68。于是,解码器21将偏移调整数据信号CALB转换为分别控制开关S11、S12、S13、S14、S21、S22、S23、S24的信号CB0·4、CB1·4、CB2·4、CB3·4、/(CB0)·/4、/(CB1)·/4、/(CB2)·/4、/(CB3)·/4,然后,输出这些信号。
(特定操作示例)
接下来,将参照图8和图9,对上述电子音量装置100的特定操作进行解释。图8是示出了电子音量装置100的特定操作示例的流程图。图9是示出了图3所示的电子音量装置100中的各个部分中的信号的时序图。
首先,通过接通电子音量装置100的电源来设置上电(步骤S1)。
然后,从上电复位电路15输出复位信号RSTN。然后,控制电路18接收复位信号RSTN,然后输出偏移抵消使能信号/ENBL(低电平),以启动偏移抵消(校正)(步骤S2)。
可以根据外部请求(信号/CB)开始执行偏移抵消(校正)。
通过步骤S2中的偏移抵消使能信号/ENBL(低电平)的输出启动偏移确定电路10。然后,当接收到偏移抵消使能信号/ENBL(低电平)时,振荡电路16振荡,以输出如周期为20μs的时钟信号C20US。此时,将从控制电路18输出的输出信号/MASK设置为低电平。然后,控制电路18输出音量值信号(增益控制信号)DEE,从而增加增益变化部分1的增益(放大因子)(如,46dB),并在将输出信号/MASK设置为低电平期间(例如,160ms),截止增益变化部分1的输入(地电位)。
在增益变化部分1中的解码器(音量寄存器)5中保持此音量值信号DEE。然后,解码器5输出音量值信号DEE,作为信号SA、SB,以控制可变电阻器3、4的阻值。因此,将图3中可变电阻器3的分接头设置到图3中的左端,并将OP放大器2的正输入端接地。使增益变化部分1处于可以精确地检测OP放大器2的偏移的状态(步骤S3)。
例如,假设在将可变电阻器3的分接头设置到图3中的左端,将其分接头位于图3中的最左侧的可变电阻器3的电阻值设置为“1”,而将其分接头位于图3中的最右侧的可变电阻器3的电阻值设置为“199”。根据此1∶199的电阻比例,由OP放大器2和可变电阻器3给出大约200(46dB)的增益。在设置此状态时,将OP放大器2的偏移放大46dB,并输出。
在步骤S3中的这种状态下,由于仍未产生由计数器12接收到的时钟信号CKCNT,计数器12并未启动计数操作。然后,控制电路18通过内建掩模计数器(mask counter)(未示出)启动零交叉定时计数器。此掩模计数器具有控制增益变化部分1的适当操作输出和针对偏移校正的输出之间的切换定时的功能。掩模计数器经由分频电路17将20μs周期的时钟信号C20US计数8000次,测量160ms的时间间隔,并产生160ms的待机状态(步骤S4)。
然后,当步骤S4中的160ms过去时,输出信号/MASK变为高电平。然后,当输出信号/MASK变为高电平时,将时钟信号CKCNT输入计数器12,从而计数器12预备开始计数操作,并检测偏移确定信号(OFS)(步骤S5)。
这里,计数器12是5比特计时器,并将其初始值设置为10h(十六进制中的“10”)。然后,计数器12通过响应偏移确定信号OFS的状态,执行上/下计数操作,检测增益变化部分1的偏移值。具体地,当偏移确定信号OFS处于高电平时,计数器12执行上计数,而当偏移确定信号OFS处于低电平时,计数器12执行下计数(步骤S6)。
然后,通过作为计数器12的偏移调整数据信号CALB,逐步调整增益变化部分1中OP放大器2的偏移。在图9所示的示例中,由于偏移确定信号OFS处于高电平,偏移调整数据信号CALB增加为10h、11h、12h、…、1Bh,从而逐步减少偏移。因此,如下给出图7所示的解码器21的输出信号CB0·4、CB1·4、CB2·4、CB3·4、/(CB0)·/4、/(CB1)·/4、/(CB2)·/4、/(CB3)·/4。
在将偏移调整数据信号CALB设置为10h时,将所有输出信号CB0·4、CB1·4、CB2·4、CB3·4、/(CB0)·/4、/(CB1)·/4、/(CB2)·/4、/(CB3)·/4设置为低电平。
在偏置变化部分41中(图5),所有开关S11到S14、S21到S24与Vg1侧相连,并且+侧和-侧具有相同的偏置值。在可变电阻器部分42中(图6),只接通开关S31,而断开其他开关,并且恒流源不与任何一侧相连。
在将偏移调整数据信号CALB设置为11h时(CALB4=1,CALB3=0,CALB2=0,CALB1=0,CALB0=1),只有一个输出信号CB0·4变为高电平,而其他输出信号CB1·4、CB2·4、CB3·4、/(CB0)·/4、/(CB1)·/4、/(CB2)·/4、/(CB3)·/4仍保持在低电平。
在偏置变化部分41中(图5),只有开关S11与电源侧相连,并且晶体管Tr12截止,以增加+侧偏置值。在可变电阻器部分42中(图6),接通开关S31、S33,以增加+侧电流(对应于电阻的减少),并降低偏移电压。
在将偏移调整数据信号CALB设置为12h时(CALB4=1,CALB3=0,CALB2=0,CALB1=1,CALB0=0),只有一个输出信号CB1·4变为高电平,而其他输出信号CB0·4、CB2·4、CB3·4、/(CB0)·/4、/(CB1)·/4、/(CB2)·/4、/(CB3)·/4仍保持在低电平。
在偏置变化部分41中(图5),只有开关S12与电源侧相连,并且晶体管Tr13截止。在可变电阻器部分42中(图6),接通开关S31、S32,以进一步增加+侧电流。比CALB=11h的情况,进一步降低了偏移电压。
因此,逐步控制如图5所示的开关S11、S12等,并使晶体管Tr12、Tr13等进入截止状态。此外,逐步控制如图6所示的开关S31、S32等,以改变+侧(或-侧)电流,从而逐步校正OP放大器2的偏移(步骤S7)。
然后,控制电路18监控偏移确定信号OFS,以检测偏移确定信号OFS从高电平被反转为低电平(步骤S8)。
然后,控制电流18将偏移抵消使能信号/ENBL设置为高电平,并将输出信号/MASK设置为低电平。从而,将偏移调整数据信号CALB保持在当时的数值,借此,结束偏移抵消操作(步骤S9、S10)。
然后,复位控制电路18中掩模计数器中的零交叉定时计数器(步骤S11)。
如上所述,在接通电源时,通过复位信号RSTN启动偏移抵消操作。但也可以通过从外部提供的控制信号/CB启动与以上类似的操作。必要时,当主机***控制部分(CPU)执行电子音量装置100的偏移抵消操作时,采用此类似操作。
如上所述,根据本发明的电子音量装置100可以精确地校正作为组成元件的放大器电路(OP放大器2)的偏移。结果,可以制造其中噪声产生极其小的电子音量装置。
利用以上的描述,参照附图,详细地描述了本发明的实施例。具体的结构并不局限于这些实施例,在不偏离本发明的要旨的范围内,对设计的改变等都包含在本发明内。
在上述实施例中,示出了其中设置偏置变化部分41和可变电阻器部分42,以调整偏移的示例。在这种情况下,考虑到构成了电路的晶体管、偏移输出值等,可以只采用偏置变化部分41和可变电阻器部分42中的任何一个。当采用这种结构时,可变范围变小,但可以更大地简化电路结构。
偏移确定电路自身可以实现根据本发明的偏移校正电路。即,如果针对其配置偏移确定电路,具有偏移调整电路的普通OP放大器可以是偏移校正的主体。
如上所述,根据本发明,可以提供能够以高精度简单地减少放大器电路的偏移的偏移校正电路和电子音量装置。
根据本发明,可以提供能够以高精度简单地减少电子音量装置的偏移的偏移校正电路和电子音量装置。
根据本发明,可以提供能够以高精度简单地减少在电子音量装置中产生的噪声以引起放大器电路的偏移的电子音量装置。

Claims (14)

1、一种偏移校正电路,包括:
放大单元,包括用于对放大单元的偏移进行调整的偏移调整单元;以及
偏移确定单元,输出信号,以检测和校正放大单元的偏移,偏移确定单元包括:
比较单元,将放大单元的输出与基准值进行比较;以及
计数器,响应比较单元的输出,增加或减少计数值;
其中,偏移调整单元根据计数值,对偏移进行调整。
2、根据权利要求1所述的偏移校正电路,其特征在于
偏移调整单元是构成了放大单元的第一级放大部分的一部分的可变电阻器,以及
可变电阻器是其电阻值由计数器的输出控制的电阻器。
3、根据权利要求1所述的偏移校正电路,其特征在于偏移调整单元包括偏置变化部分,用于根据计数器的输出,改变放大单元的偏置。
4、根据权利要求1所述的偏移校正电路,其特征在于偏移调整单元包括作为放大单元的第一级放大部分的一部分的可变电阻器部分。
5、根据权利要求1所述的偏移校正电路,其特征在于还包括:
上电检测单元,检测电源被接通,以输出复位信号,使偏移确定单元开始对偏移进行校正。
6、一种电子音量装置,包括:
输入部分,将输入信号输入其中;
放大单元,对输入信号进行放大;
输出部分,输出来自放大单元的输出信号;
偏移确定单元,包括:比较单元,用于将从输出部分输出的输出信号与基准值进行比较;以及计数器,用于响应比较单元的输出,执行递增计数或递减计数;
偏移调整单元,根据计数器的输出,对偏移进行调整;以及
可变电阻器,将从放大单元输出的输出信号负反馈到放大单元的输入;
其中放大单元和可变电阻器构成了改变放大单元的增益的增益变化单元。
7、根据权利要求6所述的电子音量装置,其特征在于
偏移调整单元包括构成了放大单元的第一级放大部分的一部分的可变电阻器,以及
可变电阻器是其电阻值由计数器的输出控制的电阻器。
8、根据权利要求6所述的电子音量装置,其特征在于偏移调整单元包括偏置变化部分,用于根据计数器的输出,改变放大单元的偏置。
9、根据权利要求6所述的电子音量装置,其特征在于偏移调整单元包括作为放大单元的第一级放大部分的一部分的可变电阻器部分。
10、根据权利要求6所述的电子音量装置,其特征在于还包括:
上电检测单元,检测电源被接通,以输出复位信号,使偏移确定单元开始对偏移进行校正。
11、一种偏移校正电路,用于对具有偏移调整电路的放大器的偏移进行校正,所述偏移校正电路包括:
比较单元,将放大器的输出与基准值进行比较;以及
计数器,响应比较单元的输出,增加或减少计数值,并根据计数值,向放大器输出偏移调整数据信号,从而使偏移调整电路根据调整数据信号,对偏移进行调整。
12、根据权利要求11所述的偏移校正电路,其特征在于还包括增益控制单元,当比较单元对放大器的输出进行比较时,增加放大器的增益。
13、根据权利要求11所述的偏移校正电路,其特征在于计数器数字地增加或减少计数值,并将计数值保持在其中。
14、一种对放大器的偏移进行校正的方法,所述方法包括以下步骤:
增加放大器的增益;
将放大器的输出与基准值进行比较;
响应比较结果中的比较结果,增加或减少计数值;
根据计数值,对放大器的偏移进行调整;以及
保持计数值。
CN2004100636808A 2003-07-14 2004-07-14 偏移校正方法、偏移校正电路及电子音量装置 Expired - Fee Related CN1578122B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2003196563A JP4277599B2 (ja) 2003-07-14 2003-07-14 オフセット補正方法、オフセット補正回路及び電子ボリューム
JP2003-196563 2003-07-14
JP2003196563 2003-07-14

Publications (2)

Publication Number Publication Date
CN1578122A true CN1578122A (zh) 2005-02-09
CN1578122B CN1578122B (zh) 2010-05-05

Family

ID=34113589

Family Applications (2)

Application Number Title Priority Date Filing Date
CN2004100636808A Expired - Fee Related CN1578122B (zh) 2003-07-14 2004-07-14 偏移校正方法、偏移校正电路及电子音量装置
CNU2004200739937U Expired - Fee Related CN2770223Y (zh) 2003-07-14 2004-07-14 偏移校正电路及电子音量装置

Family Applications After (1)

Application Number Title Priority Date Filing Date
CNU2004200739937U Expired - Fee Related CN2770223Y (zh) 2003-07-14 2004-07-14 偏移校正电路及电子音量装置

Country Status (5)

Country Link
US (2) US7245169B2 (zh)
JP (1) JP4277599B2 (zh)
KR (1) KR100668537B1 (zh)
CN (2) CN1578122B (zh)
TW (1) TWI322563B (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101610071B (zh) * 2008-06-19 2011-12-14 承景科技股份有限公司 前置放大器及其中校准偏移电压的方法
CN102647162A (zh) * 2011-02-16 2012-08-22 佳能株式会社 差动放大装置
CN107104646A (zh) * 2010-04-23 2017-08-29 英特尔公司 信号放大电路及信号放大方法
CN107370463A (zh) * 2017-06-15 2017-11-21 西安华泰半导体科技有限公司 一种基于背栅效应与沟道长度调制效应的失调自校正运放
CN113341194A (zh) * 2020-03-03 2021-09-03 株式会社东芝 电流检测电路、电流检测***以及电流检测电路的调整方法

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100562029B1 (ko) 2002-11-08 2006-03-16 권동순 전도성비금속체, 상기 전도성비금속체로 제조된 전도성이온용액, 상기 전도성이온용액으로 제조된 액상발열체 및 상기 액상발열체의 제조방법
JP4277599B2 (ja) * 2003-07-14 2009-06-10 ヤマハ株式会社 オフセット補正方法、オフセット補正回路及び電子ボリューム
JP2006222495A (ja) * 2005-02-08 2006-08-24 Olympus Corp 光電流検出回路
US7630464B1 (en) * 2005-04-19 2009-12-08 Lattice Semiconductor Corporation Analog-to-digital systems and methods
JP4600167B2 (ja) * 2005-06-14 2010-12-15 トヨタ自動車株式会社 差動増幅回路
JP2007116493A (ja) * 2005-10-21 2007-05-10 Oki Electric Ind Co Ltd オフセットキャンセル装置
US7368968B1 (en) * 2005-12-29 2008-05-06 Altera Corporation Signal offset cancellation
JP2008147735A (ja) * 2006-12-06 2008-06-26 Sony Corp 増幅回路、並びに半導体装置および制御方法
US20080246537A1 (en) * 2007-04-03 2008-10-09 Broadcom Corporation Programmable discontinuity resistors for reference ladders
JP4824651B2 (ja) * 2007-08-28 2011-11-30 ルネサスエレクトロニクス株式会社 データ通信システム、および受信回路のオフセット調整方法
DE102008016428A1 (de) * 2008-03-31 2009-10-08 Advanced Micro Devices, Inc., Sunnyvale Analogkomparator mit digitaler Offsetkompensation
JP2009284050A (ja) * 2008-05-20 2009-12-03 Nec Electronics Corp 差動増幅回路
FR2946201A1 (fr) * 2009-05-29 2010-12-03 St Ericsson Grenoble Sas Annulation d'offset pour amplificateur audio
TWI420919B (zh) * 2009-12-22 2013-12-21 Hon Hai Prec Ind Co Ltd 音量調節系統
JP5502549B2 (ja) 2010-03-26 2014-05-28 ラピスセミコンダクタ株式会社 電圧出力装置
CN105045331B (zh) * 2012-04-24 2017-10-17 华为技术有限公司 随机误差电压处理电路和运放器件
JP5894869B2 (ja) * 2012-06-21 2016-03-30 株式会社日立製作所 トランスインピーダンスアンプ
TWI505724B (zh) * 2013-06-10 2015-10-21 Princeton Technology Corp 增益控制系統、聲音播放系統及其增益控制之方法
CN103616919B (zh) * 2013-12-12 2016-03-23 杭州士兰微电子股份有限公司 惠斯通电桥装置及其调试方法
KR20150069936A (ko) 2013-12-16 2015-06-24 현대자동차주식회사 차동 증폭기의 오프셋 보정장치 및 방법
JP6307980B2 (ja) * 2014-03-31 2018-04-11 株式会社ソシオネクスト 差動増幅回路および半導体集積回路
TWI535193B (zh) * 2014-07-10 2016-05-21 晶致半導體股份有限公司 具有校正功能之驅動裝置及其應用之無線充電驅動系統
JP6357241B2 (ja) * 2014-10-03 2018-07-11 パイオニア株式会社 オフセット電圧監視装置及びオフセット電圧監視方法
US11994082B1 (en) * 2023-04-27 2024-05-28 Renesas Electronics Corporation Semiconductor device
KR102671333B1 (ko) 2024-01-03 2024-06-04 주식회사 코본테크 오프셋전압에 의한 오차를 제거한 dc전류측정회로모듈

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2453720A1 (de) * 1974-11-13 1976-05-20 Hartmann & Braun Ag Vorrichtung zur selbsttaetigen driftkorrektur eines messgeraetes
JPS6011849B2 (ja) * 1976-02-10 1985-03-28 日本電気株式会社 オフセツト補償回路
JPS5676613A (en) * 1979-11-29 1981-06-24 Toshiba Corp Automatic offset calibrating circuit for operational amplifier
FR2473810A1 (fr) * 1980-01-09 1981-07-17 Ibm France Procede de compensation de la tension de decalage d'un amplificateur differentiel et macro-fonctionnelle en resultant
JPS56119516A (en) 1980-02-25 1981-09-19 Sharp Corp Digital control system sound volume adjusting device
US4490682A (en) * 1981-12-15 1984-12-25 Analogic Corporation Instrumentation amplifier having automatic offset adjustment
JPS60213108A (ja) 1984-04-06 1985-10-25 Hitachi Ltd 増幅回路
JPS6143005A (ja) 1984-08-03 1986-03-01 Rohm Co Ltd オフセット調整増幅回路
DE3605561A1 (de) * 1986-02-21 1987-08-27 Thomson Brandt Gmbh Verfahren zur kompensation der offset-spannung eines regelverstaerkers und schaltungsanordnung zur durchfuehrung des verfahrens
JPS62247611A (ja) 1986-04-20 1987-10-28 Asahi Kasei Micro Syst Kk オフセツト補償演算増幅回路
US5061900A (en) 1989-06-19 1991-10-29 Raytheon Company Self-zeroing amplifier
US5087914A (en) * 1990-08-22 1992-02-11 Crystal Semiconductor Corp. DC calibration system for a digital-to-analog converter
JPH04185018A (ja) 1990-11-20 1992-07-01 Ando Electric Co Ltd 増幅率可変増幅器のオフセット処理回路
JPH04341004A (ja) * 1991-05-17 1992-11-27 Mitsubishi Electric Corp オフセット補正回路
US5395078A (en) * 1991-12-09 1995-03-07 Servo Corporation Of America Low speed wheel presence transducer for railroads with self calibration
JPH05251944A (ja) 1992-03-05 1993-09-28 Nec Corp 演算増幅器の較正回路
JP3383063B2 (ja) 1994-03-18 2003-03-04 富士通株式会社 電子ボリューム装置
JP3425277B2 (ja) 1995-08-25 2003-07-14 株式会社東芝 無線受信機
US6426663B1 (en) * 1996-03-04 2002-07-30 Delphi Technologies, Inc. Analog/digital feedback circuitry for minimizing DC offset variations in an analog signal
US5789974A (en) * 1996-07-17 1998-08-04 Analog Devices, Inc. Calibrating the DC-offset of amplifiers
DE19630396C2 (de) * 1996-07-26 1998-07-09 Sgs Thomson Microelectronics Verfahren und Vorrichtung zur Offset-Kompensation einer Signalverarbeitungsschaltung
JP3468009B2 (ja) 1997-02-19 2003-11-17 三菱電機株式会社 受信機
JP3514111B2 (ja) * 1997-07-09 2004-03-31 株式会社デンソー オフセット電圧補正回路
US6556154B1 (en) * 1998-03-31 2003-04-29 Lattice Semiconductor Corporation Offset voltage calibration DAC with reduced sensitivity to mismatch errors
JP3638442B2 (ja) 1998-08-18 2005-04-13 旭化成マイクロシステム株式会社 ボリウム回路
JP2001044770A (ja) 1999-07-30 2001-02-16 Fujitsu Ten Ltd 増幅回路
DE10023114A1 (de) * 2000-05-11 2001-11-29 Infineon Technologies Ag Verstärkerschaltung mit Offset-Kompensation, insbesondere für digitale Modulationseinrichtungen
TW519617B (en) 2000-06-29 2003-02-01 Inventec Corp Method for automatically capturing identification value of controller in volume control program
JP2003046514A (ja) * 2001-07-31 2003-02-14 Toshiba Corp データ通信の中継機能を有する電子機器
US7349433B2 (en) * 2001-11-01 2008-03-25 Texas Instruments Incorporated Signaling for parameterized quality of service (QoS) support
US7304973B2 (en) * 2002-07-02 2007-12-04 Sharp Laboratories Of America, Inc. IEEE 802.11 burst acknowledgement interface
JP4277599B2 (ja) * 2003-07-14 2009-06-10 ヤマハ株式会社 オフセット補正方法、オフセット補正回路及び電子ボリューム
KR100564606B1 (ko) * 2004-01-29 2006-03-28 삼성전자주식회사 연산 증폭기의 오프셋 제거 장치

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101610071B (zh) * 2008-06-19 2011-12-14 承景科技股份有限公司 前置放大器及其中校准偏移电压的方法
CN107104646A (zh) * 2010-04-23 2017-08-29 英特尔公司 信号放大电路及信号放大方法
CN107104646B (zh) * 2010-04-23 2021-07-16 苹果公司 信号放大电路及信号放大方法
CN102647162A (zh) * 2011-02-16 2012-08-22 佳能株式会社 差动放大装置
CN102647162B (zh) * 2011-02-16 2015-01-28 佳能株式会社 差动放大装置
CN107370463A (zh) * 2017-06-15 2017-11-21 西安华泰半导体科技有限公司 一种基于背栅效应与沟道长度调制效应的失调自校正运放
CN107370463B (zh) * 2017-06-15 2023-09-01 西安华泰半导体科技有限公司 一种基于背栅效应与沟道长度调制效应的失调自校正运放
CN113341194A (zh) * 2020-03-03 2021-09-03 株式会社东芝 电流检测电路、电流检测***以及电流检测电路的调整方法
CN113341194B (zh) * 2020-03-03 2024-04-26 株式会社东芝 电流检测电路、电流检测***以及电流检测电路的调整方法

Also Published As

Publication number Publication date
JP4277599B2 (ja) 2009-06-10
US7245169B2 (en) 2007-07-17
KR100668537B1 (ko) 2007-01-16
TW200518447A (en) 2005-06-01
TWI322563B (en) 2010-03-21
JP2005033541A (ja) 2005-02-03
US20070247208A1 (en) 2007-10-25
CN1578122B (zh) 2010-05-05
CN2770223Y (zh) 2006-04-05
US20050030081A1 (en) 2005-02-10
US7554376B2 (en) 2009-06-30
KR20050008524A (ko) 2005-01-21

Similar Documents

Publication Publication Date Title
CN2770223Y (zh) 偏移校正电路及电子音量装置
CN101056092A (zh) 具有可控的放大系数和输出阻抗的高速放大器和使用其的比较器
CN1881788A (zh) 可变增益放大器电路及dc偏移校正方法和无线电接收设备
CN1265548C (zh) 包括静态电流控制电路的运算放大器装置
CN1694350A (zh) D类放大器
CN1677867A (zh) Pll频率合成器电路及其频率调谐方法
CN1290266C (zh) A/d转换器
JP2008146275A (ja) 基準電圧発生回路
CN1573902A (zh) 显示控制电路
CN1930772A (zh) 温度补偿电路
CN1543027A (zh) 偏流生成电路、激光二极管驱动电路和光通信用发送器
CN1181611C (zh) 环形振荡电路及延迟电路
TWI387359B (zh) 耳機的電壓產生裝置
CN112422106A (zh) 抑制失调电压的比较器及抑制比较器失调电压的方法
CN1578124A (zh) 差分放大器
CN1573933A (zh) 磁记录再现设备
TWI430238B (zh) 應用於背光源的操作電路及其相關方法
JP2007128457A (ja) リップルフィルタ回路
CN1822502A (zh) 接收器电路
JP2007043444A (ja) 半導体集積回路
CN1890874A (zh) 光接收用前置放大器
CN1667943A (zh) 函数产生电路和用于函数产生电路的温度特性控制方法
CN1528047A (zh) 低噪声完全差分放大的电路布置
CN1905358A (zh) 运算放大器及采用该放大器的恒流发生电路
CN1254006C (zh) 电压控制振荡电路及pll电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
REG Reference to a national code

Ref country code: HK

Ref legal event code: DE

Ref document number: 1071809

Country of ref document: HK

C14 Grant of patent or utility model
GR01 Patent grant
REG Reference to a national code

Ref country code: HK

Ref legal event code: WD

Ref document number: 1071809

Country of ref document: HK

CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20100505

Termination date: 20140714

EXPY Termination of patent right or utility model