CN1570716B - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN1570716B
CN1570716B CN2004100060846A CN200410006084A CN1570716B CN 1570716 B CN1570716 B CN 1570716B CN 2004100060846 A CN2004100060846 A CN 2004100060846A CN 200410006084 A CN200410006084 A CN 200410006084A CN 1570716 B CN1570716 B CN 1570716B
Authority
CN
China
Prior art keywords
mentioned
signal
pel array
data
view data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN2004100060846A
Other languages
English (en)
Other versions
CN1570716A (zh
Inventor
田中昌广
武田伸宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Panasonic Intellectual Property Corp of America
Original Assignee
Hitachi Displays Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Displays Ltd filed Critical Hitachi Displays Ltd
Publication of CN1570716A publication Critical patent/CN1570716A/zh
Application granted granted Critical
Publication of CN1570716B publication Critical patent/CN1570716B/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0221Addressing of scan or signal lines with use of split matrices
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0251Precharge or discharge of pixel before applying new pixel voltage
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/062Waveforms for resetting a plurality of scan lines at a time

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

一种显示装置,即便图像数据变更,显示信号的显示期间和消隐数据的显示期间的比率与预先设定的比率也没有不同。为了在活动图像显示时使该图像变得鲜明,从依次提供显示信号的数据驱动电路在该显示信号的提供开始预定时间后也依次提供所谓的消隐数据,其特征在于包括设定每一帧期间的消隐数据的显示比率的单元,同时,包括计测上述图像数据中包含的1帧期间的水平同步信号的脉冲数,借助于基于该计测值的与上述比率对应的上述水平同步信号的脉冲决定上述消隐数据的显示开始时间的单元。

Description

显示装置
技术领域
本发明涉及例如有源矩阵型的液晶显示装置或电致发光阵列等的显示装置。
背景技术
有源矩阵型的显示装置例如具备下述部分而构成,即:像素阵列,沿y方向并列设置多个分别包含沿x方向排列的多个像素的像素行;扫描驱动电路,用扫描信号选择该多个像素行的每一个;以及数据驱动电路,向用该多个像素行的该扫描信号选择的至少一行中所包含的各该像素提供显示信号。
并且,在这种结构中,为了在其上对活动图像进行图像显示时使该图像清晰,尝试从依次提供显示信号的数据驱动电路,在从该显示信号的提供开始的预定时间后,依次提供所谓的消隐数据,在多帧中使画面的整个区域进行黑显示。
此时,对像素阵列的显示信号的写入的进行与消隐数据的写入的进行,相对于时间的经过,大致相同地进行,因此,通过设定从上述显示信号的提供开始到消隐数据的提供开始的时间,可以任意地设定显示信号的显示期间和消隐数据的显示期间的比率。
但是,在上述显示装置中,从显示信号的提供开始到消隐数据的提供开始的时间是与输入该显示装置的图像数据所包含的水平同步信号的脉冲数相对应的,在设定了显示信号的显示期间和消隐数据的显示期间的比率后,在将图像数据变更为例如来自电视接收机等的图像数据时,其水平同步信号的周期也将被变更。
因此,产生了显示信号的显示期间与消隐数据的显示期间的比率和预先设定的比率不同这样的缺陷。
发明内容
本发明考虑这种情况作出,其目的是提供一种显示装置,即便图像数据变更了,显示信号的显示期间与消隐数据的显示期间的比率与预先设定的比率也不会不同。
本申请公开的发明中,简单说明代表性例子的概要,如下所示。
方案1
本发明的显示装置,例如包括将分别包含沿着第一方向排列的多个像素的多个像素行沿着与所述第一方向交叉的第二方向并列设置的像素阵列,用扫描信号选择所述多个像素行的每一个的扫描驱动电路,向所述多个像素行的用所述扫描信号选择的至少一行中包含的所述像素的每一个提供显示信号的数据驱动电路,和控制所述像素阵列的显示动作的显示控制电路,其特征在于:
图像数据按其每一个水平扫描周期1行1行地输入;
上述数据驱动电路交替地反复执行如下过程:
第一过程,按上述图像数据的每1行在每个一定期间依次生成与所述行对应的显示信号,并且将所述显示信号向像素阵列输出N次,其中,N是大于或等于2的自然数;和
第二过程,在上述一定期间生成使上述像素的亮度成为上述第一过程的所述像素的亮度以下的显示信号,并且将所述显示信号向像素阵列输出M次,其中,M是小于N的自然数;
上述扫描驱动电路交替地反复执行如下过程:
第一选择过程,在上述第一过程中按每Y行从上述像素阵列的一端向另一端沿着上述第二方向依次选择上述多个像素行,其中,Y是小于N/M的自然数;和
第二选择过程,在上述第二过程中按每Z行从上述像素阵列的一端向另一端沿着上述第二方向依次选择上述多个像素行的除上述第一选择过程选择的Y×N行以外的行,其中,Z是大于或等于N/M的自然数;
包括设定每一帧期间的上述第二过程的显示比率的单元;
并包括计测上述图像数据中包含的1帧期间的水平同步信号的脉冲数,借助于基于所述计测值的与上述比率对应的上述水平同步信号的脉冲来决定上述第二过程的显示开始时间的单元。
方案2
本发明的显示装置,例如包括将分别包含沿着第一方向排列的多个像素的多个像素行沿着与所述第一方向交叉的第二方向并列设置的像素阵列,用扫描信号选择所述多个像素行的每一个的扫描驱动电路,向所述多个像素行的用所述扫描信号选择的至少一行中包含的所述像素的每一个提供显示信号的数据驱动电路,和控制所述像素阵列的显示动作的显示控制电路,其特征在于:
图像数据按其每一个水平扫描周期1行1行地输入;
上述数据驱动电路交替地反复执行如下过程:
第一过程,按上述图像数据的每1行在每个一定期间依次生成与所述行对应的显示信号,并且将所述显示信号向像素阵列输出N次,其中,N是大于或等于2的自然数;和
第二过程,在上述一定期间生成使上述像素的亮度成为上述第一过程的所述像素的亮度以下的显示信号,并且将所述显示信号向像素阵列输出M次,其中,M是小于N的自然数;
上述扫描驱动电路交替地反复执行如下过程:
第一选择过程,在上述第一过程中按每Y行从上述像素阵列的一端向另一端沿着上述第二方向依次选择上述多个像素行,其中,Y是小于N/M的自然数;和
第二选择过程,在上述第二过程中按每Z行从上述像素阵列的一端向另一端沿着上述第二方向依次选择上述多个像素行的除上述第一选择过程选择的Y×N行以外的行,其中,Z是大于或等于N/M的自然数;
包括设定每一帧期间的上述第一过程的显示比率的单元;
并包括计测上述图像数据中包含的1帧期间的水平同步信号的脉冲数,借助于基于所述计测值的与上述比率对应的上述水平同步信号的脉冲决定上述第二过程的显示开始时间的单元。
方案3
本发明的显示装置例如以方案1、2之一的结构为前提,其特征在于对应上述第一过程的上述显示信号的一次输出由上述第一选择过程选择的上述像素行的行数Y为1,所述第一过程的显示信号的输出次数N为大于或等于4,对应上述第二过程的上述显示信号的一次输出由上述第二选择过程选择的上述像素行的行数Z为大于或等于4,所述第二过程的显示信号的输出次数M为1。
方案4
本发明的显示装置,例如包括具有在行方向和列方向上设置的多个像素的像素阵列,连接在上述像素阵列的扫描驱动电路和数据驱动电路,连接在上述扫描驱动电路和上述数据驱动电路的显示控制电路,其特征在于:
上述像素阵列以沿着第一方向的假想线为边界进行区分,这些被区分的各阵列由上述扫描驱动电路和上述数据驱动电路独立地驱动;
图像数据按其每一个水平扫描周期1行1行地输入;
上述数据驱动电路并行实施如下过程:
第一过程,按上述图像数据的每1行在每个一定期间依次生成与所述行对应的显示信号,并且将所述显示信号向上述像素阵列中的一方的阵列至少输出1次;
第二过程,在上述一定期间生成使上述像素的亮度成为上述第一过程的所述像素的亮度以下的显示信号,并且将所述显示信号向上述像素阵列中的另一方的阵列至少输出1次,
上述扫描驱动电路并行实施如下过程:
第一选择过程,在上述第一过程中至少按每1行从上述一方的阵列的一端向另一端沿着上述第二方向依次进行选择;
第二选择过程,在上述第二过程中至少按每1行从上述另一方的阵列的一端向另一端沿着上述第二方向依次进行选择;
包括设定每一帧期间的上述第二过程的显示比率的单元;
并包括计测上述图像数据中包含的1帧期间的水平同步信号的脉冲数,借助于基于所述计测值的与上述比率对应的上述水平同步信号的脉冲决定上述第二过程的显示开始时间的单元。
方案5
本发明的显示装置,例如包括具有在行方向和列方向上设置的多个像素的像素阵列,连接在上述像素阵列的扫描驱动电路和数据驱动电路,连接在上述扫描驱动电路和上述数据驱动电路的显示控制电路,其特征在于:
上述像素阵列以沿着第一方向的假想线为边界进行区分,这些被区分的各阵列由上述扫描驱动电路和上述数据驱动电路独立地驱动;
图像数据按其每一个水平扫描周期1行1行地输入;
上述数据驱动电路并行实施如下过程:
第一过程,按上述图像数据的每1行在每个一定期间依次生成与所述行对应的显示信号,并且将所述显示信号向上述像素阵列中的一方的阵列至少输出1次;
第二过程,在上述一定期间生成使上述像素的亮度成为上述第一过程的所述像素的亮度以下的显示信号,并且将所述显示信号向上述像素阵列中的另一方的阵列至少输出1次,
上述扫描驱动电路并行实施如下过程:
第一选择过程,在上述第一过程中至少按每1行从上述一方的阵列的一端向另一端沿着上述第二方向依次进行选择;
第二选择过程,在上述第二过程中至少按每1行从上述另一方的阵列的一端向另一端沿着上述第二方向依次进行选择;
包括设定每一帧期间的上述第一过程的显示比率的单元;
并包括计测上述图像数据中包含的1帧期间的水平同步信号的脉冲数,借助于基于所述计测值的与上述比率对应的上述水平同步信号的脉冲决定上述第二过程的显示开始时间的单元。
方案6
本发明的显示装置例如以方案1、2、4、5之一的结构为前提,计测上述图像数据中包含的1帧期间的水平同步信号的脉冲数,借助于基于所述计测值的与上述比率对应的上述水平同步信号的脉冲决定上述第二过程的显示开始时间的单元组装在上述显示控制电路中。
本发明不限定于以上结构,在不背离本发明的技术思想的范围中可进行种种变更。
附图说明
图1是表示作为本发明的液晶显示装置的驱动方法的第1实施例进行说明的显示信号的输出定时和与其对应的扫描线的驱动波形的图。
图2是表示作为本发明的液晶显示装置的驱动方法的第1实施例进行说明的向显示控制电路(定时控制器)的图像数据的输入波形(输入数据)和来自该显示控制电路的输出波形(驱动器数据)的时序的图。
图3是表示本发明的液晶显示装置的概要的结构图。
图4是表示在作为本发明的液晶显示装置的驱动方法的第1实施例进行说明的显示信号的输出期间内同时选择扫描线的4线的驱动波形的图。
图5是表示对本发明的液晶显示装置所包括的多个(例如4个)行存储器的每一个进行的图像数据的写入(Write)和由该行存储器的每一个进行的读出(Read out)的各自的时序的图。
图6是表示本发明的液晶显示装置的驱动方法的第1实施例中的每个帧期间(连续的3个帧期间的每一个)的像素显示定时的图。
图7是表示根据图6所示的像素显示定时驱动本发明的液晶显示装置时的、对显示信号的亮度响应(与像素对应的液晶层的光透射率变动)的图。
图8是表示作为本发明的液晶显示装置的驱动方法的第2实施例进行说明的、向与栅极线G1,G2,G3...对应的各像素行提供的显示信号(图像数据的m,m+1,m+2,...和消隐数据的B)持续连续多个帧期间n,n+1,n+2,...的变化的图。
图9是有源矩阵型的显示装置所具备的像素阵列的一个例子的概略图。
图10是表示本发明的另一液晶显示装置的概要的结构图;
图11是有源矩阵型的显示装置所具备的像素阵列的另一例子的概略图。
图12A~图12C是在连续的2个帧期间表示图10所示的显示装置的图像显示定时的时序图。
图13A~图13C是在连续的2个帧期间表示图3所示的显示装置的图像显示定时的时序图。
具体实施方式
下面,使用附图说明本发明的液晶显示装置的实施例。
(第1实施例)
参照图1到图7,说明本发明的显示装置及其驱动方法的第1实施例。在本实施例中,把将有源矩阵型的液晶显示面板(ActiveMatrix-type Liquid Crystal Display Panel)用于像素阵列(Pixels-Array)的显示装置(液晶显示装置)引为例证。但是,其基本结构和驱动方法也适用于将电致发光阵列(Electroluminescence Array)或发光二极管阵列(Light Emitting Diode Array)用作像素阵列的显示装置中。
图1是表示对本发明显示装置的像素阵列的显示信号输出(数据驱动器输出电压)DOUT和与其对应的像素阵列内的扫描信号线G1的选择定时的时序图。图2是表示对显示装置所具备的显示控制电路(定时控制器)的图像数据的输入(输入数据)DIN和来自该显示控制电路的图像数据的输出(驱动器数据)的定时的时序图。图3是表示本发明的显示装置的在本实施例中的概要的结构图(框图),其所示的像素阵列101和其***的详细情况的例子由图9来表示。根据图3所示的显示装置(液晶显示装置)的结构,描述前述的图1和图2的时序图。图4是表示对本实施例的显示装置的像素阵列的显示信号输出(数据驱动器输出电压)和与其分别对应的扫描信号线选择定时的另一例子的时序图,在显示信号的输出期间内从移位寄存器型扫描驱动器(Shift-register type Scanning Driver)输出的扫描信号线中选择4条扫描信号线,向与这些扫描信号线的每一个对应的像素行提供显示信号。图5是表示向在显示控制电路104(参照图3)所具备的行存储器电路(Line-Memory Circuit)105中包含的4个行存储器的每一个1行1行地写入(Write)4行的图像数据,并且从各个行存储器读出(Read-Out),输送到数据驱动器(图像信号驱动电路)的定时的时序图。图6涉及本发明的显示装置的驱动方法,表示该像素阵列中的基于本实施例的图像数据和消隐数据的显示定时,据此驱动本实施例的显示装置(液晶显示装置)时的像素的亮度响应(与像素对应的液晶层的光透射率的变动)在图7表示。
首先,参照图3说明本实施例的显示装置100的概要。该显示装置100具备:作为像素阵列101具有WXGA级的分辨率的液晶显示面板(下面称作液晶面板)。具有WXGA级的分辨率的像素阵列101,不限于液晶面板,其特征是,在其画面内,在垂直方向上并列设置768行的像素行,每个该像素行由在水平方向上排列1280点的像素而构成。本实施例的显示装置的像素阵列101,与参照图9进行说明的大致相同,但是,因为其分辨率的原因,在像素阵列101的面内分别并列设置768行的栅极线10和1280行的数据线12。在像素阵列101中二维地配置有983040个像素PIX,其每一个都用栅极线的某一个所传送的扫描信号来选择,并从数据线的某一个接收显示信号,由此生成图像。在像素阵列显示彩色图像时,根据被用于彩色显示的基色的数目,在水平方向上分割各像素。例如在具备了与光的三基色(红、绿、蓝)相应的滤色器的液晶面板中,上述数据线12的数目增加到3840行,其显示画面中包含的像素PIX的总数为上述值的3倍。
本实施例中,更详细地说明用作像素阵列101的上述液晶面板,其包含的每个像素PIX具有薄膜晶体管(Thin Film Transistor,简称TFT),作为开关元件SW。此外,各像素以所谓常态黑显示模式(Normally Black-displaying Mode)进行动作,该模式为,向各像素提供的显示信号越增大则表示亮度越高。不仅本实施例的液晶面板,上述电致发光阵列或发光二极管阵列的像素也按常态黑显示模式动作。在按常态黑显示模式动作的液晶面板中,通过开关元件SW从数据线12向被设置在图9的像素PIX上的像素电极PX施加的灰阶电压,和向中间夹持液晶层LC、并与像素电极PX相对的对置电极CT施加的对置电压(也叫基准电压、公共电压)的电位差越大,该液晶层LC的光透射率就越上升,就越提高像素PIX的亮度。换言之,作为该液晶面板的显示信号的灰阶电压,其值越远离对置电压的值,则使显示信号越增大。
在图3所示的像素阵列(TFT型的液晶面板)101上,与图9所示的像素阵列101同样地,分别设置向在其上设置的数据线(信号线)12提供与显示数据对应的显示信号(灰阶电压:Gray ScaleVoltage,或Tone Voltage)的数据驱动器(显示信号驱动电路)102和向在其上设置的栅极线(扫描线)提供扫描信号(电压信号)的扫描驱动器(扫描信号驱动电路)103-1,103-2,103-3。在本实施例中,将扫描驱动器沿着像素阵列101的所谓垂直方向分为3个,但其个数不限于此,此外,可置换为集成了这些功能的一个扫描驱动器。相反,可将数据驱动器分为多个。
显示控制电路(定时控制器:Timing Controller)104,分别向数据驱动器102传送上述显示数据(驱动器数据:Driver Data)106和控制与其对应的显示信号输出的定时信号(数据驱动器控制信号:Data Driver Control Signal)107,向扫描驱动器103-1,103-2,103-3的每一个传送扫描时钟信号(Scanning Clock Signal)和扫描开始信号(Scanning Start Signal)113。显示控制电路104,还向扫描驱动器103-1,103-2,103-3传送与其分别对应的扫描状态选择信号(Scan-Condition Selecting Signal)114-1,114-2,114-3,关于该功能,将在后面说明。扫描状态选择信号,从其功能考虑,也将之记作显示动作选择信号(Display-Operation Selecting Signal)。
显示控制电路104,从电视接收机、个人计算机、DVD播放器等、显示装置100的外部的图像信号源,接收向其输入的图像数据(图像信号)120和图像控制信号121。在显示控制电路104的内部或其***设置暂时存储图像数据120的存储器电路,在本实施例中,行存储器电路105内置在显示控制电路104内。图像控制信号121包括:控制图像数据的传送状态的垂直同步信号(VerticalSynchronizing Signal)VSYNC、水平同步信号(HorizontalSynchronizing Signal)HSYNC、点时钟信号(Dot Clock Signal)DOTCLK和显示定时信号(Display Timing Signal)DTMG。使在显示装置100中生成1个画面的图像的图像数据,对应于(同步)垂直同步信号VSYNC而被输入到显示控制电路104中。换言之,按由垂直同步信号VSYNC规定的每个周期(也叫垂直扫描周期、帧期间),从上述图像信号源将图像数据依次输入显示装置100(显示控制电路104)中,在每一个该帧期间内1画面的图像连续不断地显示在像素阵列101中。按由上述水平同步信号HSYNC规定的周期(也叫做水平扫描周期),分割在1帧期间的图像数据中所包含的多个线数据(Line Data),并依次将其输入显示装置。换言之,在每一帧期间内输入显示装置的各图像数据都包含多个线数据,由其生成的1个画面的图像是在每一水平扫描期间内沿垂直方向依次排列基于每一个线数据的水平方向的图像而生成的。按由上述点时钟信号规定上述线数据的每一个的周期,来识别对应于1个画面的在水平方向上排列的每个像素的数据。
图像数据120和图像控制信号121也输入到使用了阴极射线管(Cathode Ray Tube)的显示装置中,因此,需要按每个水平扫描期间和每个帧期间将其电子线从扫描结束位置回引到扫描开始位置的时间。该时间在图像信息的传送中为无效时间(Dead Time),因此,在图像数据120中也要设置与之对应的不参与图像信息的传送的被称之为回扫期间的区域。在图像数据120中,与该回扫期间对应的区域,通过上述显示器定时信号DTMG,被识别为参与图像信息的传送的其他的区域。
另一方面,在本实施例中所述的有源矩阵型显示装置100,用其数据驱动器102生成1行的图像数据(上述的线数据)量的显示信号,与扫描驱动器103对栅极线10的选择相呼应,将其一起输出到在像素阵列101上并列设置的多个数据线(信号线)12。因此,从理论上说无须夹杂回扫期间,可以从水平扫描期间到下一水平扫描期间连续地向像素行输入线数据,也可以从帧期间到下一帧期间连续地向像素阵列输入图像数据。因此,在本实施例的显示装置100中,按照缩短包含于上述水平扫描期间(对1行的量的图像数据向存储器电路105的存储分配地址)内的回扫期间而产生的周期,由显示控制电路104从存储器电路(线存储器)105读出1行的量的图像数据(线数据)。该周期,也将反映显示信号向后述的像素阵列101的输出间隔,故以下称为像素阵列动作的水平期间或简单地称为水平期间。显示控制电路104,生成规定该水平期间的水平时钟CL1,作为上述数据驱动器控制信号107之一向数据驱动器102传送。在本实施例中,对于把1行的量的图像数据存储到存储器电路106内的时间(上述水平扫描期间),通过缩短从存储器电路105将其读出的时间(上述水平期间),而筹措出在每一个帧期间内向像素阵列101输入消隐信号的时间。
图2是表示显示控制电路104向存储器电路105的图像数据输入(存储)和从那里的输出(读出)的一个例子的时序图。按照由垂直同步信号VSYNC的脉冲间隔规定的每个帧期间输入显示装置的图像数据,如输入数据DIN的波形所示,按其包含的多个线数据(1行的图像数据)L1,L2,L3,...的每一个包含回扫期间,与水平同步信号HSYNC呼应(同步)地,借助于显示控制电路104依次输入存储器电路105中。显示控制电路104,如输出数据的波形所示,根据上述水平时钟CL1或与其类似的定时信号,依次读出存储器电路105中存储的线数据L1,L2,L3,...。此时,沿着时间轴隔开从存储器电路105输出的线数据L 1,L2,L3,...的每一个的回扫期间,与隔开被输入存储器电路105的线数据L1,L2,L3,...的每一个的回扫期间相比,沿着时间轴缩短。因此,N次(N是大于等于2的自然数)的线数据对存储器电路105的输入所需要的时间和这些线数据从存储器电路105的输出所需要的时间之间,产生可以从存储器电路105输出M(M是小于N的自然数)次线数据的时间。在本实施例中,以从存储器电路105输出该M行量的图像数据的剩余时间,使像素阵列101进行其他显示动作。
图像数据(在图2中是其包含的线数据),在输送到数据驱动器102之前暂时存储在存储器电路105中,经过对应于其存储期间的延迟时间DLT后,由显示控制电路104读出。在作为存储器间电路105使用了帧存储器的情况下,该延迟时间相当于1帧期间。图像数据在以30Hz的频率输入显示装置时,该1帧期间约为33ms(毫秒),因此,显示装置的用户不能知晓该图像的显示时刻相对于图像数据对显示装置的输入时刻的延迟。但是,作为上述存储器电路105,在显示装置100上设置多个行存储器来替代帧存储器,由此,可缩短该延迟时间,并且,可简化显示控制电路104或其***的电路结构,或抑制其尺寸增大。
参照图5来说明作为存储器电路105使用了存储多个线数据的行存储器的显示装置100的驱动方法的一个例子。在该例的显示装置100的驱动中,用在对显示控制电路104的N行量的图像数据输入期间和从那里的N行量的图像数据输出期间(从数据驱动器102依次输出分别对应于N行的图像数据的显示信号的期间)之间产生的上述剩余时间,写入M次对已经保持在像素阵列中的显示信号(在前一个的帧期间内被输入像素阵列的图像数据)进行屏蔽(mask)的显示信号(下面,将其表述为消隐信号)。在该显示装置100的驱动方法中,反复进行下述过程,即:第1过程,借助于数据驱动器102由N行的数据的每一个依次生成显示信号,并且与水平时钟CL 1呼应地依次(总共N次)将其输出到像素阵列101;第2过程,与水平时钟CL1呼应地将上述消隐信号M次地输出到像素阵列101。该显示装置的驱动方法的进一步的说明将参照图1进行如后所述。在图5中,将上述N值设为4、将M值设为1。
如图5所示,存储器电路105具备可以彼此独立地执线数据的写入和读出的4个行存储器LNM1~4,与水平同步信号HSYNC同步地依次输入显示装置100的每1行的图像数据120被依次存储在这些行存储器之一。换言之,存储器电路105具有4行量的存储容量。例如,在存储器电路105对4行量的图像数据120的取得时间(Acquisition Period)Tin中,将4行量的图像数据W1,W2,W3,W4从行存储器1依次输入行存储器4。该图像数据的取得时间Tin,经过相当于以由图像控制信号121中包含的水平同步信号HSYNC的脉冲间隔所规定的水平扫描期间的4倍的时间。但是,在该图像数据的获取期间Tin随图像数据向线存储器4的存储而结束之前,在该期间内,由显示控制电路104把在行存储器1、行存储器2和行存储器3中存储的图像数据作为图像数据R1,R2,R3依次读出。因此,不管4行量的图像数据W1,W2,W3,W4的取得时间Tin结束与否,都可以开始接下来的4行量的图像数据W5,W6,W7,W8的对行存储器1~4的存储。
在上述说明中,在向线存储器输入和从其输出时,改变对图像数据的每行所添加的参照标号,例如,对于前者的W1,改变成后者的R1。这反映出,每一行的图像数据包含上述的回扫期间,在与频率高于上述水平同步信号HSYNC的水平时钟CL1呼应地(与其同步)从行存储器1~4中的任一者读出该数据时,缩短其包含的回扫期间。因此,例如,与输入到线存储器1的1行的量的图像数据(以下,称为线数据)W1的沿时间轴的长度相比,如图5所示,从线存储器1将其输出时的线数据R1的沿时间轴的长度较短。在从线数据的对行存储器的写入到从那里的输出的期间内,即使不加工该线数据包含的图像信息(例如沿着画面水平方向生成1行图像),沿着其时间轴的长度也如上述被压缩。因此,在从行存储器1~4的4行的图像数据R1,R2,R3,R4的输出的结束时刻与从行存储器1~4的4行的图像数据R5,R6,R7,R8的输出的开始时刻之间,产生上述剩余时间Tex。
从行存储器1~4读出的4行的图像数据R1,R2,R3,R4作为驱动器数据106输送到数据驱动器102中,生成分别对应的显示信号L1,L2,L3,L4(接下来读出的4行的图像数据R5,R6,R7,R8,也同样地生成显示信号L5,L6,L7,L8)。这些显示信号,按图5的显示信号输出的眼图(Eye Diagram)所示的顺序,分别与上述水平时钟CL 1相应地输出到像素阵列101。因此,使得在存储器电路105中包含至少具有上述N行的容量的行存储器(或其集合体),由此,在某帧期间内被输入显示装置的图像数据的1行可以在该帧期间内被输入到像素阵列中,与显示装置的图像数据输入对应的响应速度也得到提高。
另一方面,从图5可知,上述剩余时间Tex相当于与上述水平时钟CL 1呼应地从行存储器输出1行的图像数据的时间。在本实施例中,利用该剩余时间Tex向像素阵列中输入1次另外的显示信号。本实施例的另外的显示信号是将提供其的像素的亮度下降到提供其之前的亮度以下的所谓消隐信号B。例如,在1帧期间之前用比较高的灰度(在单色图像显示的情况下,为白或近似其的明亮的灰色)显示的像素的亮度,由于消隐信号B而变得亮度降低。另一方面,在1帧期间前以比较低的灰度(在单色图像显示的情况下,为黑或近似其的像炭灰色(Charcoal Gray)的暗的灰色)显示的像素的亮度,在消隐信号B的输入后几乎无变化。该消隐信号B将在每帧期间内在像素阵列中生成的图像暂时置换为暗的图像(消隐图像)。通过这样的像素阵列的显示动作,即便是在保持(Hold)型显示装置中,也能使与在每个帧期间内对其输入的图像数据对应的图像显示,像在脉冲(Impulse)型显示装置中那样进行显示。
借助于在维持型的显示装置中适用反复进行向像素阵列依次输出上述N行的图像数据的第1过程和向像素阵列M次地输出消隐信号B的第2过程的显示装置的驱动方法,可以象脉冲串型显示装置那样地进行该维持型显示装置的图像显示。该显示装置的驱动方法,不仅可以适用于参照图5说明的将至少具备N行的量的容量的线存储器作为存储器电路105的显示装置,还可适用于例如把该存储器电路105置换成帧存储器后的显示装置。
进而,参照图1说明上述显示装置的驱动方法。上述第1过程和第2过程的显示装置的动作,规定了图3的显示装置100中的数据驱动器102的显示信号的输出。与此呼应的扫描驱动器103的扫描信号的输出(像素行的选择),则如下所述。在下面的说明中,被施加给栅极线(扫描信号线)10并且选择与该栅极线呼应的像素行(沿着栅极线排列的多个像素PIX)的“扫描信号”,是指被施加给图1所示的栅极线G1,G2,G3,..的每一个的扫描信号成为High状态的扫描信号的脉冲(栅极脉冲)。在图9所示那样的像素阵列中,在像素PIX上设置的开关元件SW,借助于与其连接的栅极线10接收栅极脉冲,使从数据线12所提供的显示信号输入该像素PIX中。
在对应于上述第1过程的期间内,在对应于N行的图像数据的显示信号的每一次输出时,向栅极线的Y行施加选择与其对应的像素行的扫描信号。因此,从扫描驱动器103输出N次扫描信号。这样的扫描信号的施加,是与每次上述显示信号的输出相对应,按每隔Y条栅极线地从像素阵列101的一端(例如,图3的上端)向其另一端(例如,图3的下端)依次进行的。因此,在第1过程中选择相当于(Y×N)行的栅极线的像素行,分别向其提供由图像数据生成的显示信号。图1表示在N值为4、Y值为1时的显示信号的输出定时(参照数据驱动器输出电压的眼图)和向与其对应的栅极线(扫描线)上分别施加的扫描信号的波形,该第1过程期间分别对应数据驱动器输出电压1~4、5~8、9~12、...513~516、....。对于数据驱动器输出电压1~4,依次将扫描信号施加到G1到G4的栅极线;对接下来的数据驱动器输出电压5~8,依次将扫描信号施加到G5到G8的栅极线;对于时间进一步经过的其后的数据驱动器输出电压513~516,依次将扫描信号施加到G513到G516的栅极线。即,从扫描驱动器103的扫描信号的输出,朝着像素阵列101中的栅极线10的地址序号(G1,G2,G3,...G257,G258,G259,..G513,G514,G515,...)增加的方向依次进行。
另一方面,在对应于上述第2过程的期间内,作为消隐信号每输出M次上述显示信号,向栅极线的Z行施加选择与其对应的像素行的扫描信号。因此,从扫描驱动器103M次输出扫描信号。对于从扫描驱动器103的扫描信号的1次的输出,被施加该扫描信号的栅极线(扫描线)的组合不特别限定。但是,鉴于要使在第1过程中提提供像素行的显示信号在此长时间保持的情况,和减轻对数据驱动器102的负载,可以在每次输出显示信号时每隔栅极线的Z行依次施加扫描信号。第2过程中的对栅极线的扫描信号的施加,与在第1过程中同样地,从像素阵列101的一端向其另一端依次进行。因此,在第2过程中选择与(Z×M)行的栅极线相当的像素行,分别向其提供消隐信号。图1表示分别接在把M的值设为1、把Z的值设为4时的上述第1过程后的各第2过程中的消隐信号B的输出定时,和分别施加给与之相应的栅极线(扫描线)的扫描信号的波形。在向G1到G4的栅极线依次施加扫描信号的第1过程后的第2过程中,对1次的消隐信号B的输出,向从G257到G260的4根栅极线分别施加扫描信号;在向G5到G8的栅极线依次施加扫描信号的第1过程后的第2过程中,对1次的消隐信号B的输出,向从G261到G264的4根栅极线分别施加扫描信号;在向G513到G516的栅极线依次施加扫描信号的第1过程后的第2过程中,对1次的消隐信号B的输出,向从G1到G4的4根栅极线分别施加扫描信号。
如上所述,在第1过程中,依次向4根栅极线的每一个施加扫描信号,在第2过程中,一起向4根栅极线施加扫描信号,因此,与来自数据驱动器102的显示信号输出呼应地,必须使扫描驱动器103的动作与各过程相一致。如前面所述,在本实施例中所使用的像素阵列具有WXGA级的分辨率,在其中并列设置768行的栅极线。另一方面,在第1过程中依次选择的4根的栅极线组(例如G1到G4)和在其接续的第2过程中选择的4根的栅极线组(例如G257到G260),沿着像素阵列101的地址序号增加的方向,被252根的栅极线隔开。因此,在像素阵列上并列设置的768行的栅极线沿着其垂直方向(或数据线的延伸方向),按每256行地分为3个组,对于各个组,独立控制来自扫描驱动器103的扫描信号输出动作。因此,在图3所示的显示装置中,沿着像素阵列101配置3个扫描驱动器103-1,103-2,103-3,用扫描状态选择信号114-1,114-2,114-3控制分别来自这3个扫描驱动器的扫描信号的输出动作。例如,在第1过程中选择栅极线G1~G4、而在其接续的第2过程中选择栅极线G257~G260的情况下,扫描状态选择信号114-1向扫描驱动器103-1指示这样的扫描状态,即:反复进行1行1行地依次选择对扫描时钟CL3的连续的4个脉冲的栅极线的扫描信号输出和对其接续的扫描时钟CL3的1个脉冲的扫描信号的输出停止。另一方面,扫描状态选择信号114-2指示扫描驱动器103-2进行如下扫描状态:反复进行对应扫描时钟CL3的连续4个脉冲的扫描信号的输出休止,和与其相接的对应扫描时钟CL3的1个脉冲的对4条栅极线的扫描信号输出。此外,扫描状态选择信号114-3使被输入扫描驱动器103-3的扫描时钟CL3无效,由此使扫描信号输出休止。在各个扫描驱动器103-1,103-2,103-3中,具备对应于由扫描状态选择信号114-1,114-2,114-3进行的上述2个指示的2个控制信号传递网。
另一方面,图1所示的扫描开始信号FLM的波形包含分别在时刻t1和t2上升的2个脉冲。与在时刻t1产生的扫描开始信号FLM的脉冲(记作Pulse1,下面叫第1脉冲)呼应地,开始上述第1过程的一连串的栅极线选择动作;与在时刻t2产生的扫描开始信号FLM的脉冲(记作Pulse2,下面叫第2脉冲)呼应地,开始上述第2过程的一连串的栅极线选择动作。扫描开始信号FLM的第1脉冲还与1帧期间的图像数据对显示装置的输入开始(用上述垂直同步信号VSYNC的脉冲规定)呼应。因此,扫描开始信号FLM的第1脉冲和第2脉冲按每帧期间反复生成。进而,借助于调整扫描开始信号FLM的第1脉冲和其接续的第2脉冲的间隔以及该第2脉冲和其接续的(例如下一帧期间的)第1脉冲的间隔,可以调整在1帧期间内在像素阵列中保持基于图像数据的显示信号的时间。换句话说,包含扫描开始信号FLM中所产生的第1脉冲和第2脉冲的脉冲间隔,可以交替地采取2个不同的值(时间宽度)。另一方面,该扫描开始信号FLM,用显示控制电路(定时控制器)104来产生。由以上可知,上述扫描状态选择信号114-1、114-2、114-3可在显示控制电路104中参照扫描开始信号FLM而生成。
每当将1行图1所示的图像数据4次写入像素阵列时向像素阵列写入1次消隐信号的动作,如参照图5说明的那样,在向显示装置输入4行量的图像数据的时间内完成。此外,与此相应地,将扫描信号向像素阵列输出5次。因此,像素阵列的动作需要的水平期间为图像控制信号121的水平扫描期间的4/5。这样,在1帧期间输入显示装置的图像数据(基于此的显示信号)和消隐信号的对像素阵列内的全部像素的输入,在该1帧期间内完成。
图1所示的消隐信号在显示控制电路104或其***电路中生成假拟的图像数据(下面叫消隐数据),将其传送到数据驱动器102中,也可在数据驱动器102内生成,或预先在数据驱动器102上设置生成消隐信号的电路,根据从显示控制电路104传送的水平时钟CL1的特定脉冲,将消隐信号输出到像素阵列101中。在前者的情况下,也可以在显示控制电路104或其***设置帧存储器,通过显示控制电路104,从存储在该存储器中的每个帧期间的图像数据中,特定应加强消隐信号的像素(通过该图像数据以高亮度进行显示的像素),根据像素,生成使数据驱动器102产生暗度不同的消隐信号的消隐数据。在后者的情况下,数据驱动器102计数水平时钟CL 1的脉冲数,根据该脉冲数,输出使像素显示为黑或近似黑的暗色(例如炭灰色那样的颜色)等的显示信号。液晶显示装置的一部分在显示控制电路(定时控制器)104中生成决定像素亮度的多个灰阶电压。在这样的液晶显示装置中,是用数据驱动器102传送多个灰阶电压,通过数据驱动器102选择与图像数据相应的灰阶电压且输出给像素阵列的,但是,也可以同样地用与数据驱动器102产生的水平时钟CL1的脉冲对应的灰阶电压的选择,来产生消隐信号。
图1所示的本发明的对像素阵列的显示信号的输出方法(Outputting Manner)和对与其呼应的各栅极信号线(扫描线)的扫描信号的输出方法,适合于驱动具备了扫描驱动器103的显示装置,该扫描驱动器103具有根据要输入的扫描状态选择信号114向多个栅极线同时输出扫描信号的功能。另一方面,也可以不使扫描驱动器103-1、103-2、103-3像上述那样同时地向多个扫描线输出扫描信号,每当有一个扫描时钟CL3的脉冲,就向栅极线(扫描线)的每一行依次输出扫描信号,也可以进行本实施例的图像显示动作。通过这样的扫描驱动器103的动作,将4行的图像数据每次1行地依次输入给1个像素行(输出4次图像数据的上述第1过程),每进行这样的动作,就向其他4个像素行输入消隐数据(输出1次消隐数据的上述第1过程),反复进行该操作的本实施例的图像显示动作,可以用图4所示的显示信号和扫描信号各自的输出波形来说明。
参照图4说明的显示装置的驱动方法,与图1同样地参照图3所示的显示装置。扫描驱动器103-1,103-2,103-3的每一个包括256个输出扫描信号的端子。换言之,各扫描驱动器103可将扫描信号输出到最大256行的栅极线。另一方面,在像素阵列101(例如液晶显示面板)上设置768行的栅极线和与其分别对应的像素行。因此,3个扫描驱动器103-1,103-2,103-3依次排列在沿着像素阵列101的垂直方向(其上设置的栅极线12的延伸方向)的一边上。扫描驱动器103-1向栅极线组G1~G256输出扫描信号,扫描驱动器103-2向栅极线组G257~G512输出扫描信号,扫描驱动器103-3向栅极线组G513~G768输出扫描信号,控制显示装置100的整个画面(像素阵列101的整个区域)的图像显示。适用参照图1说明的驱动方法的显示装置和适用将参照图4在下面说明的驱动方法的显示装置,在具有以上的扫描驱动器配置的方面是共同的。此外,参照图1说明的显示装置的驱动方法和参照图4说明的显示装置的驱动方法,在扫描开始信号FLM的波形在每帧期间包含开始将图像数据输入像素阵列的一连串的扫描信号输出的第1脉冲和开始将消隐数据输入像素阵列的一连串的扫描信号输出的第2脉冲方面是共同的。进而,扫描驱动器103用扫描时钟CL3分别取入上述扫描开始信号FLM的第1脉冲和第2脉冲,之后,根据对像素阵列的图像数据或消隐数据的取入(Acquisition),依次移动要与扫描时钟CL3呼应地输出扫描信号的端子(或端子组),在这个方面,根据图1的信号波形的显示装置的驱动方法和根据图4的信号波形的显示装置的驱动方法也是共同的。
但是,在参照图4说明的本实施例的显示装的驱动方法中,扫描状态选择信号114-1,114-2,114-3的作用与参照图1说明的不同。在图4中,扫描状态选择信号114-1,114-2,114-3的各自的波形被表示为DISP1,DISP2,DISP3。扫描状态选择信号114,首先,根据将其适用于所控制的区域(例如,DISP2适用于与栅极线组G257~G512对应的像素组)的动作条件,确定该区域中的扫描信号的输出动作。在图4中,在数据驱动器输出电压表示根据4行的图像数据的显示信号L513~L516的输出的期间(输出显示信号L513~L516的上述第1过程)中,从扫描驱动器103-3向与输入这些显示信号的像素行对应的栅极线G513~G516施加扫描信号。因此,被传送给扫描驱动器103的扫描状态选择信号114-3进行所谓每1行的栅极线选择,即,与扫描时钟CL3相应地(每输出一次栅极脉冲)对栅极线G513~G516的每1行依次输出扫描信号。由此,跨1个水平期间(由水平时钟CL1的脉冲间隔规定),向与栅极线G513对应的像素行提供显示信号L513,接着,向与栅极线G514对应的像素行提供显示信号L514,进而向与栅极线G515对应的像素行提供显示信号L515,最后,向与栅极线G516对应的像素行提供显示信号L516。
另一方面,在每个水平期间(与水平时钟CL1的脉冲呼应地)将该显示信号L513~L516依次输出的第1过程后的上述第2过程中,在对应于该第1过程的4水平期间后的1水平期间内输出消隐信号B。在本实施例中,向与栅极线组G5~G8对应的每个像素行提供在显示信号L516输出和显示信号L517输出之间所输出的消隐信号B。因此,扫描驱动器103-1在该消隐信号B的输出期间必须进行向栅极线G5~G8的全部4行施加扫描信号的所谓4行同时的栅极线选择。但是,在图4的像素阵列的显示动作中,如上所述,扫描驱动器103与扫描时钟CL3呼应地(对其一次脉冲)开始仅对1根栅极线的扫描信号施加,而不向多个栅极线开始施加扫描信号。换言之,扫描驱动器103不同时上升多个栅极线的扫描信号的脉冲。
因此,被传送给扫描驱动器103-1的扫描状态选择信号114-1,在消隐信号B的输出前向要施加扫描信号的栅极线的Z行中的至少(Z-1)行施加扫描信号,并且,控制扫描驱动器103-1,使扫描信号的施加时间(扫描信号的脉冲宽度)延长为水平期间的至少N倍的期间。该变量Z、N是在将上述图像数据写入像素阵列的第1过程和将消隐数据写入像素阵列的第2过程的说明中记述的第2过程中的栅极信号线的选择数:Z、第1过程中的显示信号的输出次数:N。例如,从显示信号L514的输出开始时刻开始跨水平期间的5倍的期间向栅极线G5输出扫描信号,从显示信号L515的输出开始时刻开始跨水平期间的5倍的期间向栅极线G6输出扫描信号,从显示信号L516的输出开始时刻开始跨水平期间的5倍的期间向栅极线G7输出扫描信号,从显示信号L516的输出结束时刻(其接续的消隐信号B输出开始时刻)开始跨水平期间的5倍的期间向栅极线G8输出扫描信号。换言之,扫描驱动器103的栅极线组G5~G8的栅极脉冲的各自的上升时刻,与扫描时钟CL3呼应地按每个水平期间依次错开,借助于将各栅极脉冲的各自的下降时刻延迟到上升时刻的N个水平期间以后,从而,在上述消隐信号输出期间,使栅极线组G5~G8的栅极脉冲全部置于上升状态(图4中的High)。这样,理想的是在控制栅极脉冲的输出的基础上,使扫描驱动器103含有移位寄存器动作功能。另外,关于向对应的像素行提供消隐信号的栅极线G1~G12的栅极脉冲中所示的斜线区域,将在后面进行说明。
与此相反,在该期间(输出显示信号L513~L516的上述第1过程)和其接续的第2过程间,不向分别与从扫描驱动器103-2接受扫描信号的数据线组G257~G512对应的像素行提供显示信号。因此,被输送给扫描驱动器103-2的扫描状态选择信号114-2,在跨该第1过程和第2过程的期间内,使扫描时钟CL3对扫描驱动器103-2无效(Ineffective for Scanning Driver 103-2)。这种由扫描状态选择信号114造成的扫描时钟CL3的无效化,即使在向从传送其的扫描驱动器103输出扫描信号的区域内的像素组提供显示信号和消隐信号的情况下,也可以按照预定的定时适用。在图4中,表示了根据扫描驱动器103-1的扫描信号输出的扫描时钟CL3的波形。与规定显示信号和消隐信号的输出间隔的水平时钟CL1的脉冲呼应地生成该扫描时钟CL3的脉冲,但是,在显示信号L513,L517,...的输出开始时刻不生成脉冲。这样使从显示控制电路104传送到扫描驱动器103的扫描时钟CL3在特定时刻无效的动作,可由扫描状态选择信号114进行。对扫描驱动器103的扫描时钟CL3的部分无效化,也可以把与之对应的信号处理路径组装到扫描驱动器103内,用传送给扫描驱动器103的扫描状态显示信号14,来开始该信号处理路径的动作。另外,虽然在图4中未示出,控制对像素阵列的图像数据的写入的扫描驱动器103-3,也在消隐信号B的输出开始时刻对扫描时钟CL3不灵敏。由此,在接在消隐信号B的输出的第2过程之后的第1过程中,可防止扫描驱动器103错误地向被提供根据图像数据的显示信号的像素行提供消隐信号的情况的发生。
接着,扫描状态选择信号114,使在各自控制的区域中依次生成的扫描信号的脉冲(栅极脉冲)在其被输出给栅极线的阶段中无效。该功能,在图4的显示装置的驱动方法中,使传送到扫描驱动器103中的扫描状态选择信号114参与到向像素阵列提供消隐信号的扫描驱动器103内的信号处理中。图4所示的3个波形DISP1,DISP2,DISP3,表示参与扫描驱动器103-1,103-2,103-3的各自的内部的信号处理的扫描状态选择信号114-1,114-2,114-3,在其为Low-Level时使栅极脉冲的输出有效。此外,扫描状态选择信号114-1的波形DISP1,在上述第1过程的对像素阵列的显示信号输出期间为High-Level,在该期间内使由扫描驱动器103-1生成的栅极脉冲的输出无效。
例如,在向像素阵列提供显示信号L513~L516的4个水平期间内,在分别与栅极线G1~G7对应的扫描信号中产生的栅极脉冲,通过在该期间内成为高电平(High-level)的扫描状态选择信号DISP1,如加斜线的那样,使各自的输出变成无效。从而,可以防止向在该期间内要提供消隐信号的像素行中错误提供以图像数据为基准的显示信号,可靠地进行这些像素行的消隐显示(删除在这些像素行中显示的图像),并防止以图像数据为基准的显示信号自身的强度损失。此外,在将输出显示信号L513~L516的4个水平期间和输出显示信号L517~L520的接下来的4个水平期间之间的消隐信号B输出的1个水平期间内,扫描状态选择信号DISP1变为低电平。由此,在该期间内在分别对应栅极线G5~G8的扫描信号中生成的栅极脉冲被一起输出到像素阵列,同时选择对应该4行的栅极线的像素行,分别向其提供消隐信号B。
如上所述,在图4的显示装置的显示动作中,借助于扫描状态选择信号114,不仅输送该信号的扫描驱动器103的动作状态(上述第1过程和上述第2过程之一的动作状态或不依据这些过程的非动作状态),而且根据其动作状态由扫描驱动器103生成的栅极脉冲的输出的有效性也可被确定。另外,借助于这些扫描状态选择信号114进行的扫描驱动器103(来自其的扫描信号输出)的一连串的控制,即使是对向像素阵列的以图像数据为基准的显示信号的写入和消隐信号的写入的任意一者,也与扫描开始信号FLM呼应地从对栅极线G1的扫描信号输出开始。在图4中,主要表示了与扫描开始信号FLM的上述第2脉冲呼应地,借助于扫描状态选择信号DISP1依次移位的扫描驱动器103进行的栅极线的行选择动作(4行同时选择动作)。在图4中虽然未有图示,在这种显示装置的动作中,扫描驱动器103对栅极线的每1行的选择动作也与扫描开始信号FLM的第1脉冲呼应地依次移动。为此,即便是图4的显示装置的动作,也需要一次一次地在每一个帧期间内用扫描开始信号FLM开始2种像素阵列的扫描,在扫描开始信号FLM的波形中有第1脉冲和接在其后的第2脉冲。
在上述图1和图4的显示装置的驱动方法的任意一者中,可以变更沿着像素阵列101的一边排列的扫描驱动器103和向那里送出的扫描状态选择信号114的数目而不改变参照图3和图9说明的像素阵列101的构造,可以将使3个扫描驱动器103分担的各个功能集中到1个扫描驱动器103中(例如,将扫描驱动器103内部分为根据上述3个扫描驱动器103-1,103-2,103-3的每一个的电路环节(Section))。
图6是经连续的3个帧期间表示本实施例的显示装置的图像显示定时的时序图。在各帧期间的开头,借助于扫描开始信号FLM的第1脉冲开始从第1根扫描线SCSL(与上述栅极线G1相当)向像素阵列的图像数据的写入,从该时刻经过时间:Δt1后,借助于扫描开始信号FLM的第2脉冲,开始从该第1根扫描线向像素阵列的消隐数据的写入。进而,从扫描开始信号FLM的第2脉冲的发生时刻开始经过时间Δt2后,根据扫描开始信号FLM的第1脉冲,开始在下一帧期间内输入给显示装置的图像数据向像素阵列的写入。另外,在本实施例中,图6所示的时间:Δt1’与时间:Δt1相同,时间:Δt2’与时间:Δt2相同。对像素阵列的图像数据PCD写入的进行和对像素阵列的消隐数据BLD写入的进行,即便二者在1个水平期间选择的栅极线的行数(前者为1行,后者为4行)不同,这对于时间经过也大体同样地进行。因此,不依赖像素阵列的扫描线的位置,与其各自对应的像素行保持以图像数据为基准的显示信号的期间(包含接收其的时间,大致跨过上述时间:Δt1)和该像素行保持消隐信号的期间(包含接收其的时间,大致跨过上述时间:Δt2),在像素阵列的垂直方向上大致相同。换言之,可抑制像素阵列的像素行之间(沿着垂直方向)的显示亮度的偏差。在本实施例中,如图6所示,对像素阵列的图像数据的显示期间和消隐数据的显示期间分别分配1帧期间的67%和33%,调整与其对应的扫描开始信号FLM的定时(调整上述时间Δt1和Δt2),但是,借助于该扫描开始信号FLM的定时的变更,可适当变更图像数据的显示期间和消隐数据的显示期间。
在图7中表示上述按基于图6的图像显示定时使显示装置动作时的像素行的亮度响应的一个例子。该亮度响应作为图3的像素阵列101使用具有WXGA级分辨率并且在常态黑显示模式下动作的液晶显示面板,作为图像数据写入对像素行进行白显示的显示接通数据,作为消隐数据写入对像素行进行黑显示的显示断开数据。因此,图7的亮度响应表示与该液晶显示面板的像素行对应的液晶层的光透射率的变动。如图7所示,像素行(其包含的各像素)在1帧期间,首先响应根据图像数据的亮度,之后,响应黑亮度。液晶层的光透射率对向液晶层施加的电场变动进行比较缓慢的响应,但是,如从图7看到的那样,其值可在每帧期间FLAME充分响应与图像数据PCD对应的电场和与消隐数据BLD对应的电场中的任一个。因此,在帧期间内在画面(像素行)中生成的图像数据所构成的图像,在帧期间内将该图像从画面(像素行)充分删除,在与脉冲串(Inpulse)型的显示装置同样的状态下进行显示。借助于上述图像数据所构成的图像的脉冲串型的响应,可降低其中产生的活动图像模糊。即使变更像素阵列的分辨率,变更图2所示的驱动器数据的水平期间的回扫期间的比率,也能同样得到上述效果。
在以上所述实施例中,在上述第1过程中向像素阵列4次地依次输出按图像数据的每一行生成的显示信号,并且将其依次提提供与栅极线的1行相当的像素行,在接续的第2过程中,向像素阵列1次地依次输出消隐信号,并且将其提供与栅极线的4行相当的像素行。但是,第1过程的显示信号的输出次数:N(该值也与写入像素阵列的线数据数相当)不限于4,第2过程的消隐信号的输出次数:M不限于1。另外,在第1过程中对1次的显示信号输出,被施加扫描信号(选择脉冲)的栅极线的行数:Y不限于1,在第2过程中对1次的消隐信号输出,被施加扫描信号的栅极线的行数:Z不限于4。这些因子N,M要求是满足M<N的条件的自然数,并且满足N大于或等于2的条件。因子Y要求是比N/M小的自然数,因子Z要求是大于或等于N/M的自然数。此外,进行N次的显示信号输出和M次的消隐信号输出的1个周期在将N行的图像数据输入显示装置的期间内完成。换言之,使像素阵列的动作中的水平期间的(N+M)倍的值小于或等于对显示装置的图像数据的输入中的水平扫描期间的N倍值。前者的水平期间由水平时钟CL1的脉冲间隔规定,后者的水平扫描期间由作为图像控制信号之一的水平同步信号HSYNC的脉冲间隔规定。
根据这种像素阵列的动作条件,在N行的图像数据被输入显示装置的期间Tin中,从数据驱动器102进行(N+M)次的信号输出,即上述由第1过程和其接续的第2过程构成的1个周期的像素阵列动作。因此,在该1个周期中分别分配给显示信号输出和消隐信号输出的时间(下面叫Tinvention),减少为在期间Tin中依次输出根据N行的图像数据的显示信号时的1次的信号输出所需要的时间(下面叫Tprior)的(N/(N+M))倍。但是,如上所述,因子M是小于N的自然数,故可以确保在本发明的上述1个周期中进行的各信号的输出期间Tinvention长度为上述Tprior的1/2以上。即,在对像素阵列的图像数据的写入方面,相对上述日本专利申请公开特开2001-166280号公报所记载的技术,得到在上述SID 01 Digest,pages994-997记载的技术的优点。
另外,在本发明中,在上述期间Tinvention中,借助于向像素提供消隐信号,该像素亮度更快降低。因此,与SID 01 Digest,pages994-997记载的技术相比,根据本发明,1帧期间的各像素行的图像显示期间和消隐显示期间可明确获知,有效降低活动图像模糊。此外,在本发明中,对像素的消隐信号的提供每(N+M)次间歇地进行,但是,借助于针对1次消隐信号输出向与Z行的栅极线对应的像素行提供消隐信号,可抑制在像素行间产生的图像显示期间和消隐显示期间的比率偏差。进而,如果针对每次消隐信号输出,每隔栅极线的Z行依次施加扫描信号,对来自数据驱动器102的消隐信号的1次的输出的负荷则由于被提供该消隐信号的像素行数的限制而减轻。
因此,本发明的显示装置的驱动,不限于参照图1到图7说明的上述将N设为4、将M设为1、将Y设为1、将Z设为4的例子,只要满足上述条件,就可以在保持型的显示装置的所有驱动中广泛地应用。例如,例如,在以交错方式将图像数据在每个帧期间内向显示装置输入奇数行或偶数行的某一个时,也可以将奇数行或偶数行的图像数据依次施加给每1行,对栅极线的每2行依次施加扫描信号,向与这些对应的像素行提供显示信号(在该情况下,上述因子Y至少为2)。另外,在本发明的显示装置的驱动中,将其水平时钟CL1的频率设为水平同步信号HSYNC的频率的((N+M)/N)倍(在上述图1和图4的例子中,为1.25倍)。但是也可以把水平时钟CL1的频率提高到该频率以上,缩短其脉冲间隔以确保像素阵列的动作余量。此时,在显示控制电路104或其***设置脉冲振荡电路,可参照比由此产生的图像控制信号中包含的点时钟DOTCLK更高频率的基准信号,来提高水平时钟CL1的频率。
以上所述各个因子可以为,N是大于或等于4自然数,另外,因子M为1。此外,可将因子Y设为与M相同的值,也可将因子Z设为与N相同的值。
(第2实施例)
在本实施例中,与上述实施例1同样地,根据用图1或图4所示的波形从数据驱动器102输出显示信号和扫描信号、并在图6中表示的显示定时,来显示按图2的定时输入到图3的显示装置中的图像数据,但是,如图8所示,在每个帧期间内,改变对于图1或图4所示的根据图像数据的显示信号的输出的消隐信号的输出定时。
在将液晶显示面板用作像素阵列的显示装置中,图8所示的本实施例的消隐信号的输出定时,实现分散在被提供该消隐信号的液晶显示面板的数据线中产生的信号波形钝化的影响之效果,由此提高图像的显示品质。在图8中,分别对应水平时钟CL1的脉冲的期间Th1,Th2,Th3,...在横方向上依次排列,在这些期间之一中,包含从数据驱动器102输出的图像数据的每一行的显示信号m,m+1,m+2,m+3,...和消隐信号B的眼图,在连续的每个帧期间n,n+1,n+2,n+3,...内在纵方向上依次排列。这里所示的显示信号m,m+1,m+2,m+3不限于特定的行的图像数据,例如,也对应图1的显示信号L1,L2,L3,L4,对应显示信号L511,L512,L513,L514。
在第1实施例所述的要领中,在每向像素阵列写入4次图像数据就写入1次消隐数据的情况下,按每帧使对图8所示像素阵列的消隐数据的施加依次从上述期间Th1,Th2,Th3,Th4,Th5,Th6,..的每隔开4期间排列的期间的任一组(例如期间Th1,Th6,Th12,...的组)向另一组(例如期间Th2,Th7,Th13,...的组)改变。例如,在帧期间n中,在向像素阵列输入第m个线数据(将以此为基准的显示信号施加在第m个像素行上)之前,将消隐数据输入像素阵列(在与栅极线的预定的4行相当的像素行上施加),在帧期间n+1中,在向像素阵列输入第m个线数据后并且在向像素阵列输入第(m+1)个线数据之前,将上述消隐数据输入像素阵列。第(m+1)个线数据向像素阵列的输入,仿效第m个线数据向像素阵列的输入,把由第(m+1)个线数据得到的显示信号施加给第(m+1)个像素行上。对像素阵列的以后的各线数据的输入,也将以该线数据为基准的显示信号施加到与其地址(序号)相同的像素行上。
在帧期间n+2中,在向像素阵列输入第(m+1)个线数据后并且在向像素阵列输入第(m+2)个线数据之前,将上述消隐数据输入像素阵列。接着,在帧期间n+3中,在向像素阵列输入第(m+2)个线数据后并且在向像素阵列输入第(m+3)个线数据之前,将上述消隐数据输入像素阵列。以下,一边使消隐数据向像素阵列输入的定时在每一个水平期间内进行偏移,一边反复进行这样的线数据和消隐数据向像素阵列的输入,在帧期间n+4中返回到帧期间n的线数据和消隐数据向像素阵列的输入图形。借助于这些一连串动作的反复进行,不仅消隐信号,以线数据为基准的显示信号被输出到像素阵列的各个数据线时的、沿着数据线的延伸方向产生的这些信号波形的钝化影响被均匀分散,提高在像素阵列上显示的图像品质。
另一方面,本实施例中,与第1实施例同样,按基于图6的图像显示定时使显示装置动作,但如上所述,对像素阵列的消隐信号的施加定时按每帧期间移动,因此,使基于消隐信号的像素阵列的扫描开始的扫描开始信号FLM的第2脉冲的产生时刻也根据帧期间移位。根据这种扫描开始信号FLM的第2脉冲产生定时的变动,图6的帧期间1中所示的时间:Δt1在其接续的帧期间2中成为比时间:Δt1短(或长)的时间:Δt1’,帧期间1中所示的时间:Δt2在其接续的帧期间2中为比时间:Δt2长的(或短的)时间:Δt2’。考虑到以在图8所示的一对帧期间n和n+1和另一对帧期间n+3和n+4中观察到的线数据m为基准的显示信号在像素阵列的扫描开始时刻的偏离,在本实施例中,根据扫描开始信号FLM的脉冲间隔的2个时间间隔:Δt1,Δt2中的至少一个根据帧期间变动。
如上所述,在根据在每个帧期间沿着时间轴方向移动消隐信号的输出期间的本实施例的显示装置的驱动方法,进行根据图6所示的图像显示定时的显示动作的情况下,在该扫描开始信号的设定中需要若干变更,但据此得到的效果不比图7所示的第1实施例的效果有任何逊色。因此,在本实施例中,也可将根据图像数据的图像与脉冲串型的显示装置中的大致相同,显示在维持型的显示装置中。此外,与维持型的像素阵列相比,可显示活动图像,而不损坏其亮度,并可降低其产生的活动图像模糊。在本实施例中,1帧期间的图像数据的显示期间和消隐数据的显示期间的比率,可借助于扫描开始信号FLM的定时的调整(例如上述的脉冲间隔:Δt1,Δt2的分配)适当变更。另外,本实施例的驱动方法的对显示装置的适用范围也与上述第1实施例同样,不受像素阵列(例如液晶显示面板)的分辨率的限制。进而,本实施例的显示装置与第1实施例同样,借助于适当变更水平时钟CL1规定的水平期间内包含的回扫期间的比率,可增加或减小上述第1过程的显示信号的输出次数:N和第2过程选择的栅极线的行数:Z。
(第三实施例)
如上述第1实施例说明的那样,分别借助于扫描开始信号FLM的第1脉冲和第2脉冲,开始图像数据写入和消隐数据写入(参照图6)。
即,在各帧期间的开头,借助于扫描开始信号FLM的第1脉冲开始从第1根扫描线(与栅极线GL相当)向像素阵列的图像数据写入,从该时刻经过时间:Δt1后,借助于扫描开始信号FLM的第2脉冲开始从该第1根扫描线对像素阵列的图像数据写入。进而,从扫描开始信号FLM的第2脉冲的发生时刻经过时间:Δt2后,在下一帧期间借助于扫描开始信号FLM的第1脉冲开始对像素阵列的被输入显示装置的图像数据的写入。
然后,可调整上述开始扫描信号FLM的定时(上述时间Δt1和Δt2的调整),由此,也可如上所述地调整图像数据的显示期间和消隐数据的显示期间。
此时,在各帧期间的开头生成扫描开始信号FLM的第1脉冲,并且,由于帧期间(时间)特定,在上述时间Δt1和Δt2的调整中,输入相当于Δt1的信息即可。
即,从各帧期间的开头对图像数据中包含的水平同步信号HSYNC的脉冲进行计数,在得到与Δt1对应的计数值时,可生成扫描开始信号FLM的第2脉冲。之后,在下一帧期间的开头时生成扫描开始信号FLM的第1脉冲,因为该第1脉冲是在从之前生成的扫描开始信号FLM的第2脉冲的生成时刻经过Δt2后生成的。
但是,作为来自外部的图像信号源的图像数据,例如有电视接收机、个人计算机、DVD播放器等,在该图像数据变更时,其包含的水平同步信号HSYNC的周期也变化,例如在周期减小的情况下,即便根据预先设定的与Δt1相当的信息,从帧期间的开头开始对水平同步信号HSYNC的脉冲计数了与该Δt1相当对应的计数值,该计数值不对应实际的时间,扫描开始信号FLM的第2脉冲比相当于预先设定的Δt1的信息更快地生成。因此,产生帧期间内的消隐数据的显示期间变长这样的缺陷。
在该实施例中,提供一种消除这种缺陷的显示装置,即便图像数据变更了,图像数据的显示期间和消隐数据的显示期间的比率也不变更。
首先,图10是示意地表示该实施例采用的例如液晶显示装置的结构的框图。
本实施例的液晶显示装置也叫液晶显示模块(Liquid CrystalDisplay Module),如图10所示,被分成下述的3个部分,即:包含液晶显示面板(显示面板)100’的显示元件部、包含被叫做定时控制器(Timing Controller)110’的电路的显示控制部、以及包含背照光***(或前照光***)118’的光源部。
显示元件部,具备在显示面板上二维地配置多个像素而构成的像素阵列,在该像素阵列上显示被输入显示装置(显示模块)的图像信息。被液晶显示装置为代表的平面面板显示器(Flat Panel Display)大多将显示面板100’看作与像素阵列等效。在各像素反射从显示装置的气氛入射到像素阵列的光而进行图像显示的反射型液晶显示装置、在像素阵列内的各像素上设置发光区域并借助于其发光现象进行图像显示的电致发光阵列(Electroluminescence Display Array)、场致发射型显示元件(Field Emission-type Display Element)中,借助于该显示元件部可使用户看到被输入显示装置的图像信息(可视化)。但是,本实施例的液晶显示装置是所谓“透过型”,所以只要不用来自上述光源部的光照射像素阵列,显示装置的用户就看不到像素阵列上所显示的图像。
本实施例的液晶显示装置中,该显示面板100’(用户看到的“画面”)包含像素阵列A(画面上侧)101’和像素阵列B(画面下侧)102’。在各像素阵列101’、102’上,设置沿着图10的横方向(第1方向)延伸并且在纵方向(与第1方向交叉的第2方向)并列设置的多个扫描信号线和沿着纵方向延伸并且沿着横方向并列设置的多个图像信号线。这些信号线的具体配置和功能,以下参照图11进行说明,省略在图10中的表示。
显示面板100’的画面(图像显示区域),沿着纵方向(扫描信号线的并列设置方向或图像信号线的延伸方向)并列形成2个像素阵列101’,102’。例如,在画面的垂直分辨率:M(M是自然数)的显示面板100’中,在像素阵列A(上侧像素阵列)101’的图像显示区域上设置第1到第N(N是比上述M小的自然数)的N条扫描信号线,在像素阵列B(下侧像素阵列)102’)的图像显示区域上设置第(N+1)到第M的(M-N)条扫描信号线。例如,在XGA级清晰度的显示面板100’(M=768)中,第1到第400的400条扫描信号线(像素行)被配置在像素阵列101’的图像显示区域,第400到第768的368条扫描信号线(像素行)被配置在像素阵列102’的图像显示区域。这里所述的扫描信号线的数目,不包括在各像素阵列的图像显示区域边缘所配置的所谓虚设扫描信号线。
在像素阵列101’,102’的各自的图像显示区域中,配置例如相同数量的图像信号线。但是根据用途,可以使任一像素阵列的图像信号线的数目比其他像素阵列的图像信号线少或多。在两个像素阵列的图像显示区域中设置相同数目的图像信号线的情况下,像素阵列A的图像信号线和像素阵列B的图像信号线,例如,即便位于相同的序号处(例如以图10的左端为基准)也彼此电隔离。
如上所述,本实施例的显示面板100’,换句话说,包括分别具有显示面板的功能的2个像素阵列101’,102’,因此在像素阵列101’,102’的每一个,分别设置将图像信号输出到上述图像信号线的图像信号驱动电路和将扫描信号输出到与其对应的上述扫描信号线并选择输入该图像信号的像素行的扫描信号驱动电路。在像素阵列A(上侧像素阵列)101’上,设置选择与上述第1到第N扫描信号线对应的N个像素行的(向扫描信号线输入选择信号的)扫描信号驱动电路103’和向由此选择的像素行中包含的每个像素提供图像信号的图像信号驱动电路105’,106’。在像素阵列B(下侧像素阵列)102’上,设置选择与上述第(N+1)到第M扫描信号线对应的(M-N)个像素行的扫描信号驱动电路104’和向由此选择的像素行中包含的每个像素提供图像信号的图像信号驱动电路107’,108’。
显示控制部,包含定时控制电路(定时转换器)110’、和从其到达上述扫描信号驱动电路103’,104’与上述图像信号驱动电路105’~108’的信号提供路径(Signal Supply Bus Line)111’~116’。在本实施例的液晶显示装置中,由定时控制电路110’接收来自例如计算机的CPU(Central Processing Unit)、电视装置的接收机、DVD(Digital Versatile Disc)的解码器(Decoder)等传送的图像信息(影像信息),由定时控制电路110’(或其***电路)将其变换为适合于在显示面板100’的图像显示的图像数据(影像数据),并使其通过信号提供路径111’~116’,传送给图像信号驱动电路105’~108’。在由定时控制电路110’从液晶显示装置的外部接收的上述图像信息中,包含图像数据和传送其的定时信号(从显示装置看叫做“外部时钟”)。
定时控制电路110’还生成下述的显示控制信号,即:控制将从这里输出的图像数据锁存在上述图像信号驱动电路105’~108’的每一个上所设置的锁存电路中的定时的时钟(锁存时钟)、控制将由图像信号驱动电路105’~108’锁存的图像数据提供给像素阵列A或像素阵列B的像素(像素行)的定时的时钟(扫描时钟)、以及控制更新像素阵列A和像素阵列B的显示图像的定时的时钟(帧开始信号)的显示控制信号。因此,定时控制电路110’也叫显示控制电路。上述扫描时钟和上述帧开始信号,通过信号提供总线111’,112’被传送到扫描信号驱动电路103’,104’,上述锁存时钟通过信号提供路径113’~116’被传送到图像信号驱动电路105’~108’。扫描时钟和帧开始信号,根据需要也被传送到图像信号驱动电路105’~108’。
在本实施例中,在像素阵列A(上侧像素阵列)101’上设置的2个图像信号驱动电路(A1,A2)105’,106’和定时控制电路110’单独用信号提供路径113’,114’连接,在像素阵列B(下侧像素阵列)102’上设置的2个图像信号驱动电路(B1,B2)107’,108’和定时控制电路110’分别用信号提供路径115’,116’连接。因此,要输入显示面板的图像数据,从定时控制电路110’,在其图像显示区域所包含的全部像素数的每1/4,通过信号提供路径113’~116’的每一者,并行传送到图像信号驱动电路105’~108’的每一个。另外,如上所述,锁存时钟也通过信号提供路径113’~116’分别传送到图像信号驱动电路105’~108’。因此,在本实施例的显示装置中,显示面板100’的整个画面(图像显示区域)的图像形成需要的图像数据,在例如1帧期间的大致1/4的时间里从显示控制部高速传送到显示元件部。
这样,被并行取入在本实施例的像素阵列A上设置的2个图像信号驱动电路A1,A2和在像素阵列B上设置的2个图像信号驱动电路B1,B2的图像数据,与从扫描信号驱动电路A,B(103’,104’)向像素阵列A,B(101’,102’)的并行进行的扫描信号输入呼应地,作为图像信号依次提供各个像素行。根据向像素阵列A,B(101’,102’)的扫描信号的输入,选择在像素阵列A上配置的像素行的至少1行和在像素阵列B上配置的像素行的至少1行,因此从4个图像信号驱动电路A1,A2,B1,B2(105’,106’,107’,108’)同时向显示面板100’输入图像信号。所以,从显示控制部向显示元件部高速传送的图像数据,在显示元件部即刻变换为显示图像。因此,在本实施例的液晶显示装置中,在1帧期间内向其输入的图像信息可在1帧期间的1/4时间里显示在液晶显示面板100’的整个区域上。
光源部包括,例如,将冷阴极荧光灯(Cold Cathode FluorescentLamp)作为光源的光源单元118’、驱动该光源(生成点灯电功率)的逆变器电路109 109’、和从该逆变器电路109 109’向光源单元118’提供驱动功率的电源线119’。像上述冷阴极荧光灯的光源,可与显示面板100’相对配置,也可配置为通过导光板(未示出)将光照射到显示面板100’。
在本实施例中,根据由上述定时控制电路110’生成的显示控制信号,间歇地驱动该光源部的光源(例如冷阴极荧光灯),或调制其点亮亮度。因此,调整光源的点亮亮度的逆变器电路109109’和定时控制电路110’,用信号提供路径117’连接,根据从定时控制电路110’提供的控制信号,控制光源的亮度。可以为进行该逆变器电路109109’的控制而由定时控制电路110’生成从定时控制电路110’送到逆变器电路109109’的控制信号,或者置换为已经由定时控制电路110’生成的上述扫描时钟或帧开始信号。因此,光源部的点亮定时或点亮亮度的调制也可由显示控制部控制。
图11表示构成本实施例的有源矩阵型的液晶显示装置的图像显示区域的像素阵列101’、102’的内部等效电路。在像素阵列101’、102’的任一个上,二维地配置具有薄膜晶体管(Thin Film Transistor,后面叫TFT)201、液晶电容203、以及保持向其施加的电场的电容成分(保持电容)202的多个像素。
在像素阵列A,B(101’,102’)的每一个上,如本实施例的显示装置的显示元件部的说明中所述,沿着显示画面的横方向(第1方向)延伸并沿着纵方向(与第1方向交叉的第2方向)并列设置多条扫描信号线205。在本实施例中,在图10所示的显示面板100’的图像显示区域中配置m条(m是大于等于2的偶数)的扫描信号线,如图11所示,这些扫描信号线的(m/2)条设置在负责显示面板100’的画面上侧的图像显示的像素阵列A(101’)上,剩余的(m/2)条设置在负责显示面板100’的画面下侧的图像显示的像素阵列B(102’)上。因此,从位于显示面板100’的图像显示区域的上端的第1条扫描信号线到位于其下端的第m条扫描信号线205中,从第1到第(m/2)的(m/2)条并列设置在像素阵列A(101’)上,对其分别依次附加从AG(1)到AG(m/2)的地址来进行识别。此外,从被配置在显示面板100’的图像显示区域的下半部分的第(m/2+1)到画面下端的第m条并列设置在像素阵列B(102’)上,对其分别依次附加从BG(m/2)到BG(1)的地址来进行识别。从图10的扫描信号驱动电路A(103’)向像素阵列A(101’)的扫描信号线:AG(1)到AG(m/2)上施加扫描信号(电压信号),从图10的扫描信号驱动电路BA(104’)向像素阵列B(102’)的扫描信号线:BG(m/2)到BG(1)上施加扫描信号(电压信号)。
另一方面,在像素阵列A,B(101’,102’)的每一个上,如本实施例的显示装置的显示元件部的说明中所述,沿着显示画面的纵方向(上述第2方向)延伸并沿着横方向(上述第1方向)并列设置多根图像信号线204。在本实施例中,在图10所示的显示面板100’的图像显示区域中配置n条(n是大于等于2的自然数)的图像信号线,如图11所示,这些图像信号线单独地设置在像素阵列A(101’)和像素阵列B(102’)上。对并列设置在像素阵列A(101’)上的n条图像信号线204,从图10所示的显示面板101’的图像显示区域左侧开始依次附加从AD(1)到AD(n)的地址,对并列设置在像素阵列B(102’)上的n条图像信号线204,也从该图像显示区域左侧开始依次附加从BD(1)到BD(n)的地址。在像素阵列A上设置的图像信号线AD(x)(x是1到n的范围的任意自然数)和在像素阵列B上设置的图像信号线BD(x)都从显示面板的图像显示区域的左端开始作为第x个图像信号线而发挥作用,但其彼此电隔离。因此,可同时向图像信号线AD(x)和图像信号线BD(x)施加不同的电压。在像素阵列A(101’)的图像信号线AD(1)到AD(n)中,在本实施例中没有示出地,从图10的图像信号驱动电路A1(105’)向图像信号线AD(1)到AD(n/2)提供图像信号,从图像信号驱动电路A2(106’)向图像信号线AD(n/2+1)到AD(n)提供图像信号。另外,在像素阵列B(102’)的图像信号线BD(1)到BD(n)中,虽然在本实施例中未有示出,从图10的图像信号驱动电路B1(107’)向图像信号线BD(1)到BD(n/2)提供图像信号,从图10的图像信号驱动电路B2(108’)向图像信号线BD(n/2+1)到BD(n)提供图像信号。
在图11中,在像素阵列101’,102’上二维地设置的像素,在分别设置的上述薄膜晶体管201的漏区接收通过图像信号线204提供的图像信号,从扫描信号线205向该薄膜晶体管201的栅极施加选择电压(例如也叫作栅极选择脉冲的电压脉冲),由此,将根据该图像信号的电压施加在液晶电容203上。因此,分别配置在像素阵列101’,102’上的像素组,按向其提供图像信号的每个图像信号线204,形成n个像素列(Pixels Column),此外,按用扫描信号对其进行选择的每个扫描信号线205,形成(m/2)个像素行(Pixels Row)。因此,在图10所示的显示面板100’上,形成沿着其纵方向(上述第2方向)排列m个像素行、沿着其横方向(上述第1方向)排列n个像素列的,称之为“m×n的矩阵阵列”。根据这些像素行和像素列设置在各像素上的液晶电容203,二维地配置在显示面板100’的面内。显示面板100’面内的光透射率,借助于对每一个液晶电容203的施加电压(图像信号),按每一个像素将其设定为预定值。
薄膜晶体管201是控制各个像素的液晶电容203(换言之,与该像素对应的液晶层)表示的光透射率的有源元件(Active Element),该有源元件根据显示面板100’也可置换为二极管等。该有源元件由于与像素行选择有关,也叫开关元件。薄膜晶体管201具有从栅极向沟道施加磁场并控制在其源区和漏区之间设置的沟道(Channel)的电荷的移动的场效应晶体管的结构。因此,在二维地配置具有薄膜晶体管201的像素而构成的显示装置中,将向其漏区提供像素信号的图像信号线称作漏极线、将向该图像信号线输出图像信号的图像信号驱动电路称作漏极驱动电路、将向其栅极(栅极电极)施加扫描信号的扫描信号线称作栅极线、将把扫描信号输出到该扫描信号线的扫描信号驱动电路称作栅极驱动电路。另外,在图10中,图像信号驱动电路105’,106’,107’,108’也记作漏极驱动电路A1,A2,B1,B2,扫描信号驱动电路103’,104’也记作栅极驱动电路A,B。
在图10所示的图像信号驱动电路105’~108’的每一个中,根据向其传送的图像数据,选择根据各个像素的显示亮度的灰阶电压(Gray Scale Voltage),并向与各像素对应的图像信号线输出图像信号。在与图11所示的液晶电容203的薄膜晶体管201相反的一侧,连接公共线(Common Line)206,相对被施加在液晶电容203的一端的灰阶电压,向其另一端施加基准电压(Reference Voltage)。
在本实施例中,具备图11所示的等效电路的像素阵列101’,102’,并列设置在显示面板100’上具备的一个液晶层内。在图11中,分别表示了像素阵列101’的等效电路和像素阵列102’的等效电路,但是,没有必要据此按每个像素分割液晶层。在简化显示面板100’的制造过程、确保显示面板的显示图像的品质的方面,推荐在1个液晶显示面板内形成根据像素阵列101’,102’的各自的等效电路的2个电极和布线组。在本实施例中,下面所述的显示面板100’,如果没有特别说明,其形成为一个形成了像素阵列101’,102’的各自的等效电路的液晶显示面板。
另外,只要是具有场效应晶体管作为有源元件的液晶显示装置,就可与IPS(In Plane Switching)、TN(Twisted Nematic)、MVA(Multi-domain Vertical Alignment)、OCB(Optical CompensatedBirefringence)等的开关模式无关地适用图11所示等效电路。此外,图11所示的薄膜晶体管201可用a-Si(非晶硅)、p-Si(多晶硅)和硅的伪单晶(Pseudo Single Crystal)中的任一种来形成其沟道层。
图12A~图12C是在由这种结构所构成的液晶显示装置中经连续的2个帧期间表示其图像显示定时的时序图,是与图6对应的图。在图12~图12C的情况下,根据每一行所表示的数据,来表示对像素阵列的图像数据写入的进行与对像素阵列的消隐数据写入的进行。
并且,所适用的液晶显示装置,如前所述,是由其显示面板100’的画面可以分别独立地进行写入的像素阵列A(上侧像素阵列)和像素阵列B(下侧像素阵列)构成,因此,某时刻的图像数据写入和消隐数据写入被同时进行。
即,在图12A中,在图像数据变更前,适当调整图像数据的显示期间和消隐数据的显示期间的情况下,首先,在各帧期间的开头,借助于未有图示的扫描开始信号FLM的第1脉冲,开始从像素阵列A一侧的第1条扫描线(1st Row)向像素阵列的图像数据写入。此时,与预先设定的下一消隐数据的写入之前的时间(图6所示的Δt1)相当的水平同步信号HSYNC的脉冲被计数。另外,在进行从第1条扫描线(1st Row)开始的向像素阵列的图像数据写入的时刻,从前一帧期间紧接着进行对像素阵列B一侧的某行的消隐数据的写入。
与从第1条扫描线(1st Row)对像素阵列写入图像数据后,到预先设定的下一消隐数据的写入之前的时间(图6所示的Δt1)相当的水平同步信号HSYNC的脉冲数,在图12A中,为方便起见,例如为24,在此之前,依次进行图像数据写入直到第24根扫描线(24thRow)。然后,在水平同步信号HSYNC的脉冲的计数值达到24的下一时刻,开始消隐数据的写入。并且,就此继续进行该消隐数据的写入,但在该帧期间内,在水平同步信号HSYNC的脉冲数从上述24到达进一步被计数的值35(为方便说明而设定的值)为止进行该消隐数据的写入。
由此,在图12A所示的图像显示定时中,图像数据的显示期间和消隐数据的显示期间之比为24∶(35-24),消隐数据的显示期间在1帧期间内被分配约35%。
图12B是表示被输入的图像数据有变更,较之于图12A,该图像数据所包含的水平同步信号HSYNC的周期变短的情形。同样地,在帧期间的开头,从像素阵列A一侧的第1条扫描线(1st Row)向像素阵列的图像数据写入被持续进行,直到成为与到下一消隐数据写入之前的时间(图6所示的Δt1)相当的水平同步信号HSYNC的脉冲计数值(24)为止,从其接续的下一时刻开始写入消隐数据,在该帧期间内,进行该消隐数据的写入,直到水平同步信号HSYNC的脉冲数从上述24达到进而被计数的值44(为方便说明而设定的值)。由此,图像数据的显示期间和消隐数据的显示期间之比为24∶(44-24),在1帧期间内消隐数据的显示期间增加。
在本实施例中,鉴于这种缺陷,例如,即使变更图像数据的水平同步信号HSYNC的周期,也准确地消隐数据的写入开始时间,由此,可将图像数据的显示期间和消隐数据的显示期间之比设为已被设定的值。
即,计测被输入的图像数据的1帧期间的水平同步信号HSYNC的脉冲数,将从该计测数减去预先设定的每1帧期间的消隐数据的显示时间的比例与上述计测数相乘的值而得到的值设定为从图像数据写入到消隐数据写入之前的上述水平同步信号HSYNC的脉冲数。该值为与图6所示时间Δt1对应的值。
图12C是表示水平同步信号HSYNC以与图12B相同的周期被输入的情况下的图像显示定时的时序图。该水平同步信号HSYNC的1帧期间的脉冲数与图12B的情况下相同,也为44。并且,预先设定的每1帧期间的消隐数据的显示期间的比率,如图12A所示,为(35-24)/35。
由此,可以得到式(1),该值是从图像数据写入到消隐数据写入之前的上述水平同步信号HSYNC的脉冲数,为30。
44-44×{(35-24)/35}    ..............(1)
这样,从图像数据写入开始,在上述水平同步信号HSYNC的脉冲数成为30的时刻以后,进行消隐数据写入,由此,例如即使改变水平同步信号HSYNC的周期下,每1帧期间的消隐数据的显示期间的比率也可以不变。
如上所述,根据每一帧期间的水平同步信号HSYNC的脉冲数和预先设定的每一帧期间的消隐数据的显示期间的比率来运算消隐数据的写入开始时刻的装置可以由电子电路构成,该电子电路例如被编入上述显示控制电路104而形成。
另外,在上述实施例中,根据预先设定的每一帧期间的消隐数据的显示期间的比率,计算出消隐数据的写入开始时刻。但不限于此,当然,可以根据预先设定的每一帧期间的图像数据的显示期间的比率进行计算。
(第四实施例)
在第三实施例中所示的显示装置,由其显示面板100’的画面可以分别独立地进行写入的像素阵列A(上侧像素阵列)和像素阵列B(下侧像素阵列)构成。
但是,当然,即使不是这种结构,例如在第1实施例所示的显示装置中,也可适用第三实施例所示的结构。图13A,13B,13C是适用于这种显示装置的情况下的图像显示定时的时序图,为分别对应图12A,12B,12C的图。
第1实施例所示的显示装置,在消隐数据写入中,1个水平期间选择的栅极线的行数为多个(例如4个),此时,构成为不进行图像数据的写入。在图13A,13B,13C中,与图12A,12B,12C不同的部分仅在该部分,其他则完全相同。
上述各实施例可以分别单独使用,或者进行组合使用。因为,单独或组合使用上述实施例,可以获得上述各实施例的效果。
从以上说明的情况可知,根据本发明的显示装置,即便图像数据变更,显示信号的显示期间和消隐数据的显示期间的比率与预先设定的比率也不会产生不同。

Claims (7)

1.一种显示装置,包括将分别包含沿着第一方向排列的多个像素的多个像素行沿着与所述第一方向交叉的第二方向并列设置的像素阵列,用扫描信号选择所述多个像素行的每一个的扫描驱动电路,向所述多个像素行的用所述扫描信号选择的至少一行中包含的所述像素的每一个提供显示信号的数据驱动电路,和控制所述像素阵列的显示动作的显示控制电路,其特征在于:
图像数据按其每一个水平扫描周期1行1行地输入;
上述数据驱动电路交替地反复执行如下过程:
第一过程,按上述图像数据的每1行在每个一定期间依次生成与所述行对应的显示信号,并且将所述显示信号向像素阵列输出N次,其中,N是大于或等于2的自然数;和
第二过程,在上述一定期间生成使上述像素的亮度成为上述第一过程的所述像素的亮度以下的显示信号,并且将所述显示信号向像素阵列输出M次,其中,M是小于N的自然数;
上述扫描驱动电路交替地反复执行如下过程:
第一选择过程,在上述第一过程中按每Y行从上述像素阵列的一端向另一端沿着上述第二方向依次选择上述多个像素行,其中,Y是小于N/M的自然数;和
第二选择过程,在上述第二过程中按每Z行从上述像素阵列的一端向另一端沿着上述第二方向依次选择上述多个像素行的除上述第一选择过程选择的Y×N行以外的行,其中,Z是大于或等于N/M的自然数;
包括设定每一帧期间的利用上述第二过程的显示比率的单元;
并包括计测上述图像数据中包含的1帧期间的水平同步信号的脉冲数,借助于基于所述计测值的与上述比率对应的上述水平同步信号的脉冲来决定上述第二过程的显示开始时间的单元。
2.一种显示装置,包括将分别包含沿着第一方向排列的多个像素的多个像素行沿着与所述第一方向交叉的第二方向并列设置的像素阵列,用扫描信号选择所述多个像素行的每一个的扫描驱动电路,向所述多个像素行的用所述扫描信号选择的至少一行中包含的所述像素的每一个提供显示信号的数据驱动电路,和控制所述像素阵列的显示动作的显示控制电路,其特征在于:
图像数据按其每一个水平扫描周期1行1行地输入;
上述数据驱动电路交替地反复执行如下过程:
第一过程,按上述图像数据的每1行在每个一定期间依次生成与所述行对应的显示信号,并且将所述显示信号向像素阵列输出N次,其中,N是大于或等于2的自然数;和
第二过程,在上述一定期间生成使上述像素的亮度成为上述第一过程的所述像素的亮度以下的显示信号,并且将所述显示信号向像素阵列输出M次,其中,M是小于N的自然数;
上述扫描驱动电路交替地反复执行如下过程:
第一选择过程,在上述第一过程中按每Y行从上述像素阵列的一端向另一端沿着上述第二方向依次选择上述多个像素行,其中,Y是小于N/M的自然数;和
第二选择过程,在上述第二过程中按每Z行从上述像素阵列的一端向另一端沿着上述第二方向依次选择上述多个像素行的除上述第一选择过程选择的Y×N行以外的行,其中,Z是大于或等于N/M的自然数;
包括设定每一帧期间的利用上述第一过程的显示比率的单元;
并包括计测上述图像数据中包含的1帧期间的水平同步信号的脉冲数,借助于基于所述计测值的与上述比率对应的上述水平同步信号的脉冲决定上述第二过程的显示开始时间的单元。
3.根据权利要求2所述的显示装置,其特征在于,
对应上述第一过程的上述显示信号的一次输出由上述第一选择过程选择的上述像素行的行数Y为1,所述第一过程的显示信号的输出次数N为大于或等于4,对应上述第二过程的上述显示信号的一次输出由上述第二选择过程选择的上述像素行的行数Z为大于或等于4,所述第二过程的显示信号的输出次数M为1。
4.一种显示装置,包括具有在行方向和列方向上设置的多个像素的像素阵列,连接在上述像素阵列的扫描驱动电路和数据驱动电路,连接在上述扫描驱动电路和上述数据驱动电路的显示控制电路,其特征在于:
上述像素阵列以沿着第一方向的假想线为边界进行区分,这些被区分的各阵列由上述扫描驱动电路和上述数据驱动电路独立地驱动;
图像数据按其每一个水平扫描周期1行1行地输入;
上述数据驱动电路并行实施如下过程:
第一过程,按上述图像数据的每1行在每个一定期间依次生成与所述行对应的显示信号,并且将所述显示信号向上述像素阵列中的一方的阵列至少输出1次;
第二过程,在上述一定期间生成使上述像素的亮度成为上述第一过程的所述像素的亮度以下的显示信号,并且将所述显示信号向上述像素阵列中的另一方的阵列至少输出1次,
上述扫描驱动电路并行实施如下过程:
第一选择过程,在上述第一过程中至少按每1行从上述一方的阵列的一端向另一端沿着上述第二方向依次进行选择;
第二选择过程,在上述第二过程中至少按每1行从上述另一方的阵列的一端向另一端沿着上述第二方向依次进行选择;
包括设定每一帧期间的利用上述第二过程的显示比率的单元;
并包括计测上述图像数据中包含的1帧期间的水平同步信号的脉冲数,借助于基于所述计测值的与上述比率对应的上述水平同步信号的脉冲决定上述第二过程的显示开始时间的单元。
5.根据权利要求4所述的显示装置,其特征在于,
计测上述图像数据中包含的1帧期间的水平同步信号的脉冲数,借助于基于所述计测值的与上述比率对应的上述水平同步信号的脉冲决定上述第二过程的显示开始时间的单元组装在上述显示控制电路中。
6.一种显示装置,包括具有在行方向和列方向上设置的多个像素的像素阵列,连接在上述像素阵列的扫描驱动电路和数据驱动电路,连接在上述扫描驱动电路和上述数据驱动电路的显示控制电路,其特征在于:
上述数据驱动电路交替反复进行将显示信号向上述像素阵列输出N次的第一过程,和将与上述显示信号的亮度以下的亮度对应的显示信号向上述像素阵列输出M次的第二过程,其中,N是大于或等于2的自然数,M是小于N的自然数;
上述扫描驱动电路交替反复进行在上述第一过程中选择上述像素阵列的每Y行的第一选择过程,和在上述第二过程中选择上述第一选择过程中选择的行以外的Z行的第二选择过程,其中,Y是小于N/M的自然数,Z是大于或等于N/M的自然数;
包括设定每个上述1帧期间内的利用上述第一过程的显示的比率的电路;
包括计测输入到上述显示控制电路的图像数据中包含的1帧期间的水平同步信号的脉冲数,基于所述计测值决定上述第二过程的开始时间的单元。
7.根据权利要求6所述的显示装置,其特征在于,
包括设定每个上述1帧期间内上述第一过程和上述第二过程的动作比率的电路。
CN2004100060846A 2003-02-28 2004-02-27 显示装置 Expired - Lifetime CN1570716B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP053731/2003 2003-02-28
JP2003053731A JP4357188B2 (ja) 2003-02-28 2003-02-28 液晶表示装置

Publications (2)

Publication Number Publication Date
CN1570716A CN1570716A (zh) 2005-01-26
CN1570716B true CN1570716B (zh) 2010-04-28

Family

ID=32905783

Family Applications (1)

Application Number Title Priority Date Filing Date
CN2004100060846A Expired - Lifetime CN1570716B (zh) 2003-02-28 2004-02-27 显示装置

Country Status (3)

Country Link
US (1) US7173595B2 (zh)
JP (1) JP4357188B2 (zh)
CN (1) CN1570716B (zh)

Families Citing this family (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004226522A (ja) * 2003-01-21 2004-08-12 Hitachi Displays Ltd 表示装置およびその駆動方法
JP4767554B2 (ja) * 2004-07-13 2011-09-07 セイコーインスツル株式会社 表示装置
JP2006047848A (ja) * 2004-08-06 2006-02-16 Toshiba Matsushita Display Technology Co Ltd ゲート線駆動回路
JP4551712B2 (ja) * 2004-08-06 2010-09-29 東芝モバイルディスプレイ株式会社 ゲート線駆動回路
JP4828425B2 (ja) * 2004-09-17 2011-11-30 シャープ株式会社 液晶表示装置の駆動方法、駆動装置、そのプログラムおよび記録媒体、並びに、液晶表示装置
US7907155B2 (en) * 2005-03-04 2011-03-15 Sharp Kabushiki Kaisha Display device and displaying method
US8810483B1 (en) * 2005-06-25 2014-08-19 Nongqiang Fan Active matrix displays having nonlinear elements
US8022911B1 (en) * 2005-06-25 2011-09-20 Nongqiang Fan Active matrix displays having nonlinear elements in pixel elements
TWI295051B (en) * 2005-07-22 2008-03-21 Sunplus Technology Co Ltd Source driver circuit and driving method for liquid crystal display device
TWI298470B (en) * 2005-12-16 2008-07-01 Chi Mei Optoelectronics Corp Flat panel display and the image-driving method thereof
TW200731188A (en) 2006-02-09 2007-08-16 Gigno Technology Co Ltd Liquid crystal display device and controlling method thereof
JP2007241029A (ja) 2006-03-10 2007-09-20 Toshiba Matsushita Display Technology Co Ltd 液晶表示装置
US8736535B2 (en) 2007-03-29 2014-05-27 Nlt Technologies, Ltd. Hold type image display system
JP2008268886A (ja) * 2007-03-29 2008-11-06 Nec Lcd Technologies Ltd 画像表示装置
JP2009037074A (ja) * 2007-08-02 2009-02-19 Nec Electronics Corp 表示装置
US8482494B2 (en) 2008-02-05 2013-07-09 Casio Computer Co., Ltd. Display drive apparatus, and display apparatus and display drive method thereof
TWI396156B (zh) * 2008-10-31 2013-05-11 Au Optronics Corp 資料線驅動方法
US9105240B2 (en) * 2009-05-09 2015-08-11 Chen-Jean Chou Structure of light emitting device array and drive method for display light source
CN102906805A (zh) * 2010-05-21 2013-01-30 夏普株式会社 显示装置及其驱动方法、以及显示***
JP5681657B2 (ja) * 2012-02-27 2015-03-11 双葉電子工業株式会社 表示装置、表示装置の駆動回路、および表示装置の駆動方法
CN103489390A (zh) * 2013-09-25 2014-01-01 深圳市华星光电技术有限公司 一种3d显示装置及其3d显示方法
JP5942053B1 (ja) * 2014-07-07 2016-06-29 オリンパス株式会社 内視鏡システム
US10049606B2 (en) * 2015-07-09 2018-08-14 Novatek Microelectronics Corp. Gate driver and method for adjusting output channels thereof
KR102560314B1 (ko) * 2015-12-29 2023-07-28 삼성디스플레이 주식회사 스캔 드라이버 및 이를 포함하는 표시 장치
TWI694436B (zh) * 2018-11-09 2020-05-21 瑞昱半導體股份有限公司 降低動態模糊的顯示裝置及顯示方法
CN111199714B (zh) * 2018-11-16 2021-09-03 瑞昱半导体股份有限公司 降低动态模糊的显示装置及显示方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1149921A (zh) * 1994-04-11 1997-05-14 英国国防部 具有灰度显示的铁电液晶显示器
US6407729B1 (en) * 1999-02-22 2002-06-18 Samsung Electronics Co., Ltd. LCD device driving system and an LCD panel driving method
CN1371088A (zh) * 2001-02-15 2002-09-25 三星电子株式会社 液晶显示器及其驱动装置和方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5510805A (en) * 1994-08-08 1996-04-23 Prime View International Co. Scanning circuit
US5648790A (en) * 1994-11-29 1997-07-15 Prime View International Co. Display scanning circuit
GB9925060D0 (en) * 1999-10-23 1999-12-22 Koninkl Philips Electronics Nv Active matrix electroluminescent display device
KR100421879B1 (ko) * 2001-10-18 2004-03-11 엘지전자 주식회사 더블 스캔 구조의 유기 el 표시소자

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1149921A (zh) * 1994-04-11 1997-05-14 英国国防部 具有灰度显示的铁电液晶显示器
US6407729B1 (en) * 1999-02-22 2002-06-18 Samsung Electronics Co., Ltd. LCD device driving system and an LCD panel driving method
CN1371088A (zh) * 2001-02-15 2002-09-25 三星电子株式会社 液晶显示器及其驱动装置和方法

Also Published As

Publication number Publication date
US20040169631A1 (en) 2004-09-02
JP4357188B2 (ja) 2009-11-04
US7173595B2 (en) 2007-02-06
JP2004264481A (ja) 2004-09-24
CN1570716A (zh) 2005-01-26

Similar Documents

Publication Publication Date Title
CN1570716B (zh) 显示装置
CN100495519C (zh) 有源矩阵型液晶显示装置的驱动方法
KR100540405B1 (ko) 액티브 매트릭스형 표시 장치 및 그 구동 방법
US7692618B2 (en) Display device and driving method thereof
CN100481200C (zh) 液晶驱动设备、液晶显示设备以及液晶驱动方法
CN101248481B (zh) 显示装置、显示方法、显示监视器和电视接收机
CN100378558C (zh) 液晶显示装置及其驱动方法
CN101359461A (zh) 显示驱动装置及具备该显示驱动装置的显示装置
ES2097163T3 (es) Aparato visualizador de cristal liquido y metodo de activacion de dicho aparato.
CN102473390A (zh) 显示装置和显示装置的驱动方法
CN101681610B (zh) 液晶面板驱动装置、液晶显示装置、液晶显示装置的驱动方法及电视接收机
US7176873B2 (en) Display device and driving method thereof
JP4441160B2 (ja) 表示装置
JP2004029539A (ja) 表示装置およびその駆動方法
JP2004212749A (ja) 表示装置及びその駆動方法
JP2004212747A (ja) 表示装置及びその駆動方法
JP3886140B2 (ja) アクティブ・マトリクス型液晶表示装置
JP3885083B2 (ja) アクティブ・マトリクス型表示装置
CN111261091A (zh) 一种显示装置以及驱动方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
C56 Change in the name or address of the patentee
CP01 Change in the name or title of a patent holder

Address after: Chiba County, Japan

Co-patentee after: Panasonic Liquid Crystal Display Co.,Ltd.

Patentee after: Hitachi Displays, Ltd.

Address before: Chiba County, Japan

Co-patentee before: IPS pioneer support society

Patentee before: Hitachi Displays, Ltd.

Address after: Chiba County, Japan

Co-patentee after: IPS Pioneer Support Society

Patentee after: Hitachi Displays, Ltd.

Address before: Chiba County, Japan

Patentee before: Hitachi Displays, Ltd.

C56 Change in the name or address of the patentee

Owner name: JAPAN DISPLAY, INC.

Free format text: FORMER NAME: APAN DISPLAY EAST, INC.

Owner name: APAN DISPLAY EAST, INC.

Free format text: FORMER NAME: HITACHI DISPLAY CO., LTD.

CP01 Change in the name or title of a patent holder

Address after: Chiba County, Japan

Patentee after: Japan Display East Inc.

Patentee after: Panasonic Liquid Crystal Display Co.,Ltd.

Address before: Chiba County, Japan

Patentee before: Hitachi Displays, Ltd.

Patentee before: Panasonic Liquid Crystal Display Co.,Ltd.

CP03 Change of name, title or address

Address after: Tokyo port xixinqiao Japan three chome 7 No. 1

Patentee after: JAPAN DISPLAY Inc.

Patentee after: Panasonic Liquid Crystal Display Co.,Ltd.

Address before: Chiba County, Japan

Patentee before: Japan Display East Inc.

Patentee before: Panasonic Liquid Crystal Display Co.,Ltd.

EE01 Entry into force of recordation of patent licensing contract

Application publication date: 20050126

Assignee: BOE TECHNOLOGY GROUP Co.,Ltd.

Assignor: JAPAN DISPLAY Inc.|Panasonic Liquid Crystal Display Co.,Ltd.

Contract record no.: 2013990000688

Denomination of invention: Image display

Granted publication date: 20100428

License type: Common License

Record date: 20131016

LICC Enforcement, change and cancellation of record of contracts on the licence for exploitation of a patent or utility model
TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20231201

Address after: Tokyo, Japan

Patentee after: JAPAN DISPLAY Inc.

Patentee after: PANASONIC INTELLECTUAL PROPERTY CORPORATION OF AMERICA

Address before: Tokyo port xixinqiao Japan three chome 7 No. 1

Patentee before: JAPAN DISPLAY Inc.

Patentee before: Panasonic Liquid Crystal Display Co.,Ltd.

CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20100428