CN117642864A - 显示基板及其制备方法、显示装置 - Google Patents
显示基板及其制备方法、显示装置 Download PDFInfo
- Publication number
- CN117642864A CN117642864A CN202280002072.2A CN202280002072A CN117642864A CN 117642864 A CN117642864 A CN 117642864A CN 202280002072 A CN202280002072 A CN 202280002072A CN 117642864 A CN117642864 A CN 117642864A
- Authority
- CN
- China
- Prior art keywords
- layer
- metal layer
- substrate
- area
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 199
- 238000002360 preparation method Methods 0.000 title description 5
- 229910052751 metal Inorganic materials 0.000 claims abstract description 140
- 239000002184 metal Substances 0.000 claims abstract description 140
- 238000007254 oxidation reaction Methods 0.000 claims abstract description 87
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 claims abstract description 86
- 229910052802 copper Inorganic materials 0.000 claims abstract description 86
- 239000010949 copper Substances 0.000 claims abstract description 86
- 230000003647 oxidation Effects 0.000 claims abstract description 86
- 238000004519 manufacturing process Methods 0.000 claims abstract description 15
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 77
- 238000007747 plating Methods 0.000 claims description 49
- 238000000034 method Methods 0.000 claims description 48
- 238000002161 passivation Methods 0.000 claims description 46
- 229910045601 alloy Inorganic materials 0.000 claims description 37
- 239000000956 alloy Substances 0.000 claims description 37
- 229910052759 nickel Inorganic materials 0.000 claims description 37
- 230000008569 process Effects 0.000 claims description 30
- 229920002120 photoresistant polymer Polymers 0.000 claims description 19
- 230000003064 anti-oxidating effect Effects 0.000 claims description 13
- 238000009713 electroplating Methods 0.000 claims description 13
- 239000003550 marker Substances 0.000 claims description 12
- 238000000059 patterning Methods 0.000 claims description 6
- 229910000679 solder Inorganic materials 0.000 claims description 4
- 238000000151 deposition Methods 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 290
- 230000036961 partial effect Effects 0.000 description 18
- 238000003466 welding Methods 0.000 description 8
- 238000010586 diagram Methods 0.000 description 6
- 238000000576 coating method Methods 0.000 description 5
- 239000011248 coating agent Substances 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 239000010408 film Substances 0.000 description 4
- 238000004891 communication Methods 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 239000010931 gold Substances 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 2
- 239000000654 additive Substances 0.000 description 2
- 230000000996 additive effect Effects 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000001000 micrograph Methods 0.000 description 2
- 238000005554 pickling Methods 0.000 description 2
- 239000004033 plastic Substances 0.000 description 2
- 239000011241 protective layer Substances 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229910052709 silver Inorganic materials 0.000 description 2
- 239000004332 silver Substances 0.000 description 2
- 238000002791 soaking Methods 0.000 description 2
- 238000005476 soldering Methods 0.000 description 2
- 230000000007 visual effect Effects 0.000 description 2
- 229910001316 Ag alloy Inorganic materials 0.000 description 1
- 241001270131 Agaricus moelleri Species 0.000 description 1
- 229910000838 Al alloy Inorganic materials 0.000 description 1
- 229910001020 Au alloy Inorganic materials 0.000 description 1
- 229910000881 Cu alloy Inorganic materials 0.000 description 1
- 229910003336 CuNi Inorganic materials 0.000 description 1
- 229910001182 Mo alloy Inorganic materials 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 239000004642 Polyimide Substances 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000005253 cladding Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 239000011889 copper foil Substances 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 239000012530 fluid Substances 0.000 description 1
- 230000004907 flux Effects 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000003353 gold alloy Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 229910010272 inorganic material Inorganic materials 0.000 description 1
- 239000011147 inorganic material Substances 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 230000002452 interceptive effect Effects 0.000 description 1
- 230000000670 limiting effect Effects 0.000 description 1
- 238000004020 luminiscence type Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000002844 melting Methods 0.000 description 1
- 230000008018 melting Effects 0.000 description 1
- 238000010309 melting process Methods 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 238000004377 microelectronic Methods 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000003755 preservative agent Substances 0.000 description 1
- 239000003223 protective agent Substances 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 230000002829 reductive effect Effects 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000035939 shock Effects 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
- 238000004073 vulcanization Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/48—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Illuminated Signs And Luminous Advertising (AREA)
- Electroluminescent Light Sources (AREA)
Abstract
一种显示基板(100)及其制备方法和显示装置。显示基板(100)包括:衬底基板(1);位于衬底基板(1)上的金属层(32),金属层(32)包括具有第一厚度的铜层;位于金属层(32)远离衬底基板(1)一侧的抗氧化层(61/71),抗氧化层(61/71)具有第二厚度;位于抗氧化层(61/71)远离衬底基板(1)一侧的发光二极管(5),发光二极管(5)包括至少一个电极,发光二极管(5)的至少一个电极与金属层(32)电连接,其中,金属层(32)的第一厚度大于抗氧化层(61/71)的第二厚度。
Description
本公开涉及显示技术领域,尤其涉及一种显示基板及其制备方法、显示装置。
发光二极管(Light Emitting Diode,英文缩写为LED)技术发展了近三十年,其应用范围不断扩展,例如,其可以应用于显示领域,用作显示装置的背光源或用作LED显示屏。随着技术的发展,次毫米发光二极管(Mini Light Emitting Diode,英文缩写为Mini LED)显示技术和微型发光二极管(Micro Light Emitting Diode,英文缩写为Micro LED)显示技术逐渐成为显示装置的一个热点。LED具有自发光、广视角、快速响应、结构简单、寿命长等优点,而且,Mini LED/Micro LED显示屏可以通过拼接方式实现大尺寸显示,所以,它们具有较好的市场前景。目前,Mini LED/Micro LED显示装置的结构及其制造工艺,是研发人员关注的重要课题之一。
在本部分中公开的以上信息仅用于对本公开的发明构思的背景的理解,因此,以上信息可包含不构成现有技术的信息。
发明内容
为了解决上述问题的至少一个方面,本公开实施例提供一种显示基板及其制备方法和显示装置。
在一个方面,提供一种显示基板,包括:衬底基板;位于所述衬底基板上的金属层,所述金属层包括具有第一厚度的铜层;位于所述金属层远离所述衬底基板一侧的抗氧化层,所述抗氧化层具有第二厚度;位于所述抗氧化层远离所述衬底基板一侧的发光二极管,所述发光二极管包括至少一个电极,所述发光二极管的至少一个电极与所述金属层电连接,其中,所述金属层的第一厚度大于所述抗氧化层的第二厚度。
根据一些示例性的实施例,所述抗氧化层包括含镍合金。
根据一些示例性的实施例,所述衬底基板包括显示区域和标记区域,所述显示基板包括:位于所述标记区域的第一陪镀区;和位于所述显示区域中的第二陪镀区;所 述第一陪镀区和所述第二陪镀区均包括铜层;所述第一陪镀区与所述标记区域的面积比大于所述第二陪镀区与所述显示区域的面积比。
根据一些示例性的实施例,所述显示基板还包括:位于所述标记区域中的标记;和位于所述标记区域中的净空区,所述第一陪镀区包围所述标记,所述净空区位于所述标记与所述第一陪镀区之间且包围所述标记。
根据一些示例性的实施例,所述第一陪镀区在所述衬底基板上的正投影为包围所述标记的环形区域。
根据一些示例性的实施例,所述抗氧化层包围所述金属层,所述发光二极管的至少一个电极通过所述抗氧化层与所述金属层电连接。
根据一些示例性的实施例,所述显示基板还包括:位于所述抗氧化层远离所述衬底基板的钝化层;和位于所述钝化层中的第一过孔;所述第一过孔暴露所述抗氧化层的至少一部分,所述发光二极管的至少一个电极通过所述第一过孔与所述金属层电连接。
根据一些示例性的实施例,所述抗氧化层包围所述金属层。
根据一些示例性的实施例,所述显示基板还包括:位于所述抗氧化层远离所述衬底基板的钝化层;和位于所述钝化层中的第三过孔;所述第三过孔位于所述显示区域的焊盘位置,所述第三过孔暴露所述金属层的至少一部分,所述发光二极管的至少一个电极通过所述第三过孔与所述金属层电连接。
根据一些示例性的实施例,所述显示基板还包括:位于所述钝化层中的第四过孔;所述第四过孔位于绑定位置,所述第四过孔暴露所述抗氧化层的至少一部分,所述发光二极管的至少一个电极通过暴露的所述抗氧化层的一部分与所述金属层电连接。
根据一些示例性的实施例,所述抗氧化层包括开口部,所述开口部暴露所述金属层的至少一部分,所述第三过孔在所述衬底基板上的正投影位于所述开口部在所述衬底基板上的正投影内。
在另一方面,提供一种显示基板的制备方法,包括:
在衬底基板上沉积铜种子层;
在所述铜种子层远离所述衬底基板的一侧形成光刻胶层;
通过构图工艺对所述光刻胶层进行构图,形成光刻胶图案;
通过电镀工艺在所述铜种子层的未被所述光刻胶图案覆盖的部分上形成铜层;
去除所述光刻胶图案和所述铜种子层的未被所述金属层覆盖的部分,以形成包括铜的金属层;
在所述金属层远离所述衬底基板的一侧形成抗氧化层;
在所述抗氧化层远离所述衬底基板一侧安装发光二极管,其中,所述发光二极管包括至少一个电极,所述发光二极管的至少一个电极与所述金属层电连接,
其中,所述金属层的第一厚度大于所述抗氧化层的第二厚度。
根据一些示例性的实施例,所述衬底基板包括显示区域和标记区域,
所述通过电镀工艺在所述铜种子层的未被所述光刻胶图案覆盖的部分上形成铜层包括:
在所述标记区域,形成第一陪镀区;
在所述显示区域,形成第二陪镀区;
其中,所述第一陪镀区和所述第二陪镀区分别包括铜层的一部分;
所述第一陪镀区与所述标记区域的面积比大于所述第二陪镀区与所述显示区域的面积比。
根据一些示例性的实施例,所述方法还包括:在所述第一陪镀区包围的区域中,通过电镀工艺形成标记。
根据一些示例性的实施例,在所述金属层远离所述衬底基板的一侧形成抗氧化层包括:
在所述金属层远离所述衬底基板的一侧形成钝化层;
在所述钝化层中形成第一过孔,所述第一过孔暴露所述金属层的至少一部分;
在所述第一过孔中形成所述抗氧化层,
其中,所述抗氧化层包括有机保焊膜。
根据一些示例性的实施例,在所述金属层远离所述衬底基板的一侧形成抗氧化层包括:在所述金属层远离所述衬底基板的一侧形成包围所述金属层的含镍合金层。
根据一些示例性的实施例,在所述金属层远离所述衬底基板的一侧形成抗氧化层包括:
在所述金属层远离所述衬底基板的一侧形成包围所述金属层的含镍合金层;
在所述含镍合金层远离所述衬底基板的一侧形成钝化层;
在所述钝化层中形成第二过孔,所述第二过孔暴露所述含镍合金层的至少一部分。
根据一些示例性的实施例,在所述金属层远离所述衬底基板的一侧形成抗氧化层包括:
在所述金属层远离所述衬底基板的一侧形成包围所述金属层的含镍合金层;
在所述显示区域的焊盘位置,在所述含镍合金层中形成开口部,所述开口部暴露所述金属层的至少一部分,
在所述含镍合金层远离所述衬底基板的一侧形成钝化层;
在所述显示区域的焊盘位置,在所述钝化层中形成第三过孔,所述第三过孔暴露所述金属层的至少一部分,
其中,所述第三过孔在所述衬底基板上的正投影位于所述开口部在所述衬底基板上的正投影内。
根据一些示例性的实施例,在所述金属层远离所述衬底基板的一侧形成抗氧化层还包括:在绑定位置,在所述钝化层中形成第四过孔,所述第四过孔暴露所述含镍合金层的至少一部分。
在又一方面,提供一种显示装置,包括如上所述的显示基板。
通过下文中参照附图对本公开所作的描述,本公开的其它目的和优点将显而易见,并可帮助对本公开有全面的理解。
图1是根据本公开的一些示例性实施例的显示基板的平面示意图,需要说明的是,为了说明,图1示出了显示基板和与其绑定的另一基板的展开状态。
图2是根据本公开的一些示例性实施例的显示基板沿图1中的线AA’截取的截面图。
图3是相关技术中利用减成法形成铜层的方法的流程图。
图4是根据本公开的一些示例性实施例的显示基板的制备方法的流程图。
图5A是根据本公开的一些示例性实施例的显示基板的局部平面示意图,其示意性示出了显示区域和标记区域。
图5B是图5A中所示的标记区域的局部放大图。
图5C是图5A中所示的显示区域的局部放大图。
图6A是根据本公开的一些示例性实施例的显示基板的制备方法形成的标记的示意图。
图6B是相关技术中的显示基板的制备方法形成的标记的示意图。
图7是根据本公开的一些示例性实施例的显示基板的部分截面图,其示意性示出了金属层与抗氧化层的位置关系。
图8A和图8B分别是图7中的区域I、II的电镜图。
图9A是根据本公开的另一些示例性实施例的显示基板的部分截面图,其示意性示出了金属层与抗氧化层的位置关系。
图9B是图9A中的区域III的电镜图。
图10A和图10B分别是根据本公开的又一些示例性实施例的显示基板的部分截面图和部分平面图,其示意性示出了金属层与抗氧化层的位置关系。
图11是根据本公开的另一些示例性实施例的显示基板的部分截面图,其示意性示出了金属层与抗氧化层的位置关系。
图12A和图12B分别是根据本公开的另一些示例性实施例的显示基板在第一位置和第二位置处的部分截面图,其示意性示出了金属层与抗氧化层的位置关系。
图13为图1所示的显示基板的发光单元的排列示意图。
图14为图13所示的显示基板中一个发光单元的示意图。
需要注意的是,为了清晰起见,在用于描述本公开的实施例的附图中,层、结构或区域的尺寸可能被放大或缩小,即这些附图并非按照实际的比例绘制。
在下面的描述中,出于解释的目的,阐述了许多具体细节以提供对各种示例性实施例的全面的理解。然而,明显的是,在不具有这些具体细节或者具有一个或多个等同布置的情况下,可以实施各种示例性实施例。在其它情况下,以框图形式示出了公知的结构和装置,以避免使各种示例性实施例不必要地模糊。此外,各种示例性实施例可以是不同的,但不必是排他的。例如,在不脱离发明构思的情况下,可以在另一示例性实施例中使用或实施示例性实施例的具体形状、配置和特性。
在附图中,为了清楚和/或描述的目的,可以放大元件的尺寸和相对尺寸。如此,各个元件的尺寸和相对尺寸不必限于图中所示的尺寸和相对尺寸。当可以不同地实施示例性实施例时,可以与描述的顺序不同地执行具体的工艺顺序。例如,可以基本上同时执行或者以与描述的顺序相反的顺序执行两个连续描述的工艺。此外,同样的附图标记表示同样的元件。
当元件被描述为“在”另一元件“上”、“连接到”另一元件或“结合到”另一元件时,所述元件可以直接在所述另一元件上、直接连接到所述另一元件或直接结合到所述另一元件,或者可以存在中间元件。然而,当元件被描述为“直接在”另一元件“上”、“直接连接到”另一元件或“直接结合到”另一元件时,不存在中间元件。用于描述元件之间的关系的其他术语和/或表述应当以类似的方式解释,例如,“在……之间”对“直接在……之间”、“相邻”对“直接相邻”或“在……上”对“直接在……上”等。此外,术语“连接”可指的是物理连接、电连接、通信连接和/或流体连接。此外,X轴、Y轴和Z轴不限于直角坐标系的三个轴,并且可以以更广泛的含义解释。例如,X轴、Y轴和Z轴可彼此垂直,或者可代表彼此不垂直的不同方向。出于本公开的目的,“X、Y和Z中的至少一个”和“从由X、Y和Z构成的组中选择的至少一个”可以被解释为仅X、仅Y、仅Z、或者诸如XYZ、XY、YZ和XZ的X、Y和Z中的两个或更多个的任何组合。如文中所使用的,术语“和/或”包括所列相关项中的一个或多个的任何组合和所有组合。
应该理解的是,尽管在这里可使用术语第一、第二等来描述不同的元件,但是这些元件不应受这些术语的限制。这些术语仅是用来将一个元件与另一个元件区分开来。例如,在不脱离示例实施例的范围的情况下,第一元件可以被命名为第二元件,类似地,第二元件可以被命名为第一元件。
在本文中,无机发光二极管是指利用无机材料制成的发光元件,其中,LED表示有别于OLED的无机发光元件。具体地,无机发光元件可以包括次毫米发光二极管(Mini Light Emitting Diode,英文缩写为Mini LED)和微型发光二极管(Micro Light Emitting Diode,英文缩写为Micro LED)。其中,微型发光二极管(即Micro LED)指的是晶粒尺寸在100微米以下的超小型发光二极管,次毫米发光二极管(即Mini LED)是指晶粒尺寸在Micro LED与传统LED之间的小型发光二极管,例如,Mini LED的晶粒尺寸可以在100~300微米之间,Micro LED的晶粒尺寸可以在10~100微米之间。
引线键合(Wire Bonding)是一种利用热、压力或超声波能量使金属键合引线与基板焊盘紧密焊合的工艺。例如,在IC封装中,可以利用引线键合,将半导体芯片焊区与微电子封装的I/O键合引线或基板上的金属布线焊区用金属细丝连接起来。引线键合的原理是采用加热、加压或超声波等方式破坏被焊表面的氧化层和污染,产生塑性变形,使得金属键合引线与被焊面亲密接触,达到原子间的引力范围并导致界面间原 子扩散而形成焊合点。
OSP是Organic Solde-rability Preservatives的简称,可以称为有机保焊膜,又称护铜剂。OSP是在洁净的裸铜表面上,以化学的方法长出一层有机皮膜。这层膜具有防氧化,耐热冲击,耐湿性,用以保护铜表面于常态环境中不再继续生锈(氧化或硫化等),在后续的焊接高温中,此种保护膜可以容易地被助焊剂迅速清除,从而可使露出的干净铜表面得以在极短的时间内与熔融焊锡立即结合成为牢固的焊点。
本公开的一些示例性实施例提供了一种显示基板及其制备方法和包括所述显示基板的显示装置。例如,本公开的一些实施例提供了一种显示基板,包括:提衬底基板;位于所述衬底基板上的金属层,所述金属层包括具有第一厚度的铜层;位于所述金属层远离所述衬底基板一侧的抗氧化层,所述抗氧化层具有第二厚度;位于所述抗氧化层远离所述衬底基板一侧的发光二极管,所述发光二极管包括至少一个电极,所述发光二极管的至少一个电极与所述金属层电连接,其中,所述金属层的第一厚度大于所述抗氧化层的第二厚度。在本公开的实施例中,可以实现具有高厚铜层的显示基板,通过抗氧化层的膜层设计,可以防止铜层被氧化。
图1是根据本公开的一些示例性实施例的显示基板的平面示意图,需要说明的是,为了说明,图1示出了显示基板和与其绑定的另一基板的展开状态。图2是根据本公开的一些示例性实施例的显示基板沿图1中的线AA’截取的截面图。
参照图1和图2,显示基板100可以包括衬底基板1以及设置在衬底基板1上的多个第一电极2和多个第一导电垫3。多个第一导电垫3位于所述显示基板100的边缘位置。例如,多个第一导电垫3位于所述显示基板100的扇出区(即fan-out区),用于将位于所述显示基板100上的信号线(例如,图1中示意性示出了部分信号线150)电连接至外部驱动电路。
例如,衬底基板1的材料可以包括但不限于玻璃,石英,塑料,硅,聚酰亚胺等。第一电极2和第一导电垫3可以为柱状结构。第一电极2和第一导电垫3的材料可以包括导电材料,例如金属材料等,具体地,可以为金、银、铜、铝、钼、金合金、银合金、铜合金、铝合金、钼合金等中选择的至少一种或者至少两种的组合,本公开的实施例对此不作限制。
例如,所述显示基板100还可以包括与多个第一电极2电连接的驱动电路4,该驱动电路4设置在衬底基板1上。该驱动电路4可以用于向位于多个第一电极2上的 发光二极管芯片5提供电信号,控制其发光亮度。例如,在一些示例中,该驱动电路4可以为与每个发光二极管芯片一一对应连接的多个像素驱动电路,或者是与每个发光二极管芯片一一对应连接的多个微型集成电路芯片等结构,可以控制每个发光二极管芯片发出不同的亮度灰阶。需要说明的是,显示基板100上的驱动电路4的具体电路结构可以根据实际需要进行设置,本公开的实施例对此不作限制。
在具体制备方法中,可以将多个发光二极管5转移并绑定至所述显示基板100上。
参照图1和图2,发光二极管5包括N电极5N和P电极5P,发光二极管5的N电极和P电极分别连接到对应的第一电极2,而多个第一导电垫3的表面裸露在外。
参照图1,多个发光二极管沿第一方向X和第二方向Y成阵列地排列。例如,第一方向X为行方向且第二方向Y为列方向。当然,本公开的实施例不限于此,第一方向和第二方向可以为任意的方向,只需使第一方向和第二方向交叉即可。并且,多个发光二极管也不限于沿直线排列,也可以沿曲线排列、沿环形排列或按照任意的方式排列,这可以根据实际需求而定,本公开的实施例对此不作限制。
多个第一导电垫3沿所述第一方向X排列在所述显示基板100的边缘位置,即多个第一导电垫3构成第一导电垫行。例如,多个第一导电垫3沿所述第一方向X等间距地布置。
例如,所述发光二极管可以包括微型发光二极管(Micro-LED)或次毫米发光二极管(Mini-LED)。
例如,第二基板200可以为电路板,例如,PCB(Printed Circuit Board,即印刷电路板)、FPC(Flexible Printed Circuit,即柔性电路板)或COF(Chip On Film,即膜上芯片)等。
第二基板200可以包括多个第二导电垫7。例如,多个第二导电垫7可以沿第一方向X排列,即,多个第二导电垫7构成第二导电垫行。例如,多个第二导电垫7可以与多个第一导电垫3一一对应。即,第二导电垫7的排列周期与第一导电垫3的排列周期相同。
例如,键合引线9电连接第一导电垫3与第二导电垫7。键合引线9的一端连接第一导电垫3,另一端连接第二导电垫7。即,键合引线9的一端焊接在第一导电垫3上,另一端焊接在第二导电垫7上。焊接在第一导电垫3上的焊点称为第一焊点911,焊接在第二导电垫7上的焊点称为第二焊点921。例如,键合引线9可以采用Cu、Al、 Au、Ag等金属或其合金。
当然,第二基板200还可以包括外部驱动电路,例如,集成电路芯片,但本公开的实施例不局限于此。
所述显示基板100可以为用于发光二极管显示面板的背板。所述显示基板100包括但不限于下面的背板:被动驱动背板,或者包含薄膜晶体管的有源驱动背板,或者由微型IC驱动的有源驱动背板。
下面,将以一个具体的示例来说明所述显示基板100,但是,下面的具体示例不应视为对本公开的实施例的限制,根据本公开实施例的背板可以包括本领域中已知的各种类型和各种结构的驱动背板。
图13为图1所示的显示基板的发光单元的排列示意图,图14为图13所示的显示基板中一个发光单元的示意图。如图1、图13和图14所示,显示基板100可以包括衬底基板1和在衬底基板1上阵列排布的多个发光单元140。例如,多个发光单元140排列为N行M列,N为大于0的整数,M为大于0的整数。例如,发光单元140的数量可以根据实际需求而定,例如根据显示基板的尺寸和所需要的亮度而定,虽然图13中仅示出了3行5列发光单元140,但是应当理解,发光单元140的数量不限于此。
例如,每一行发光单元140沿第一方向X排列,每一列发光单元140沿第二方向Y排列。
每个发光单元140包括驱动电路4、多个发光二极管5和驱动电压端Vled。
驱动电路4包括第一输入端Di、第二输入端Pwr、输出端OT和公共电压端GND。第一输入端Di接收第一输入信号,该第一输入信号例如为地址信号,以用于选通相应地址的驱动电路4。例如,不同的驱动电路4的地址可以相同或不同。第一输入信号可以为8bit的地址信号,通过解析该地址信号可以获知待传输的地址。第二输入端Pwr接收第二输入信号,第二输入信号例如为电力线载波通信信号。例如,第二输入信号不仅为驱动电路4提供电能,还向驱动电路4传输通信数据,该通信数据可用于控制相应的发光单元140的发光时长,进而控制其视觉上的发光亮度。输出端OT可在不同的时段内分别输出不同的信号,例如分别输出中继信号和驱动信号。例如,中继信号为提供给其他驱动电路4的地址信号,也即是,其他驱动电路4的第一输入端Di接收该中继信号以作为第一输入信号,从而获取地址信号。例如,驱动信号可以为驱动电流,用于驱动发光二极管5发光。公共电压端GND接收公共电压信号,例如接 地信号。
驱动电路4配置为根据第一输入端Di接收的第一输入信号和第二输入端Pwr接收的第二输入信号在第一时段内通过输出端OT输出中继信号,以及在第二时段内通过输出端OT提供驱动信号至依次串联的多个发光二极管5。在第一时段内,输出端OT输出中继信号,该中继信号被提供给其他驱动电路4以使其他驱动电路4获得地址信号。在第二时段内,输出端OT输出驱动信号,该驱动信号被提供给依次串联的多个发光二极管5,使得发光二极管5在第二时段内发光。例如,第一时段与第二时段为不同的时段,第一时段例如可以早于第二时段。第一时段可以与第二时段连续相接,第一时段的结束时刻即为第二时段的开始时刻;或者,第一时段与第二时段中间还可以有其他时段,该其他时段可以用于实现其他需要的功能,该其他时段也可以仅用于使第一时段和第二时段间隔开,以避免输出端OT在第一时段和第二时段的信号彼此干扰。
例如,如图14所示,多个发光二极管5依次串联,并且串联连接在驱动电压端Vled和输出端OT之间。例如,每个发光二极管5包括正极(+)和负极(-)(或者,可称为阳极和阴极,或者,也可称为P电极和N电极),多个发光二极管5的正极和负极依序首尾串联,从而在驱动电压端Vled和输出端OT之间形成电流路径。驱动电压端Vled提供驱动电压,例如在需要使发光二极管5发光的时段(第二时段)内为高电压,而在其他时段内为低电压。由此,在第二时段内,驱动信号(例如驱动电流)从驱动电压端Vled依次流经多个发光二极管5,然后流入驱动电路4的输出端OT。多个发光二极管5在驱动电流流过时发光,通过控制驱动电流的持续时间,可以控制发光二极管5的发光时长,从而控制视觉上的发光亮度。
需要说明的是,本公开的实施例中,每个发光单元140中的发光二极管5的数量不受限制,可以为4个、5个、7个、8个等任意数量,而不限于6个。多个发光二极管5可以采用任意的排列方式,例如按照所需要的图案排列,而不限于矩阵排列方式。驱动电路4的设置位置不受限制,可以设置在发光二极管5彼此之间的任意空隙中,这可以根据实际需求而定,本公开的实施例对此不作限制。
例如,返回参照图1,各个发光单元140中的驱动电路4可以通过信号线150引至位于扇出区的第一导电垫3,然后通过键合引线9、第二导电垫7被引至外部驱动电路。
在本公开的实施例中,所述驱动电路4可以包括金属层,例如,在该金属层中可以形成导电走线。由于显示基板的电流负载大,可以达到几十毫安,对走线的电阻性能要求高,需要采用电阻较小的金属,否则走线发热量大会导致温度过高;而铜的导电性能优越,因此,采用铜来作为导电走线的主体。当然,导电走线并不局限于采用铜,还可以采用其他金属,比如银、铝等。如图2所示,导电走线包括铜层32,根据电流负载的大小可以调节铜层32的厚度,电流负载越大,则铜层32的厚度越大。铜层32的厚度可以为1~30微米,在一些实施例中,具体可以为2~6微米,2微米,4微米,5微米,6微米等。铜层32可以通过电镀方式完成。
在相关技术中,通常采用减成法来形成铜层32。图3是相关技术中利用减成法形成铜层的方法的流程图。在该方法中,首先在衬底基板上形成缓冲层,例如,该缓冲层可以包括氮化硅、氧化硅和氮氧化硅中的一种或多种绝缘材料,与形成的铜层的应力方向相反,这样可以抵消形成铜层时所产生的应力,避免衬底基板破碎。然后,利用减成法形成铜层。所谓减成法工艺,是在覆铜箔层压板表面上,有选择性除去部分铜箔来获得导电图形的方法。例如,可以在缓冲层上形成厚铜层,然后利用构图工艺有选择性除去部分铜以形成走线图案。接着,通过化金工艺处理所述铜层,以形成保护层。所谓化金工艺,是指在裸铜面上化学镀镍,然后化学浸金的一种可焊性表面涂覆工艺。
图4是根据本公开的一些示例性实施例的显示基板的制备方法的流程图。该方法可以通过加成法工艺形成金属层,所述方法可以包括步骤S410~S470。需要说明的是,下面描述的制备方法的一些步骤可以单独执行或组合执行,以及可以并行执行或顺序执行,并不局限于图中所示的具体操作顺序。
在步骤S410中,在衬底基板上沉积铜种子层。
在步骤S420中,在所述铜种子层远离所述衬底基板的一侧形成光刻胶层。
在步骤S430中,通过构图工艺对所述光刻胶层进行构图,形成光刻胶图案。
在步骤S440中,通过电镀工艺在所述铜种子层的未被所述光刻胶图案覆盖的部分上形成铜层。
在步骤S450中,去除所述光刻胶图案和所述铜种子层的未被所述金属层覆盖的部分,以形成包括铜的金属层。
在步骤S460中,在所述金属层远离所述衬底基板的一侧形成抗氧化层。
在步骤S470中,在所述抗氧化层远离所述衬底基板一侧安装发光二极管,其中,所述发光二极管包括至少一个电极,所述发光二极管的至少一个电极与所述金属层电连接。
在本公开的实施例中,所述金属层的第一厚度大于所述抗氧化层的第二厚度。例如,所述金属层的厚度可以为5~30微米,在一些实施例中,具体可以为5~10微米,5微米,6微米,7微米,8微米等。
在本公开的实施例中,可以通过加成法工在LED显示基板上形成高厚度的金属层,可以节约制造成本。
图5A是根据本公开的一些示例性实施例的显示基板的局部平面示意图,其示意性示出了显示区域和标记区域。图5B是图5A中所示的标记区域的局部放大图。图5C是图5A中所示的显示区域的局部放大图。图6A是根据本公开的一些示例性实施例的显示基板的制备方法形成的标记的示意图。图6B是相关技术中的显示基板的制备方法形成的标记的示意图。
结合参照图1至图5C,所述衬底基板可以包括显示区域AA和标记区域MA。例如,显示区域AA可以是用于显示的区域,例如,上述发光二极管可以位于该显示区域AA中。标记区域MA可以是用于形成对位标记MK的区域。
在步骤S440中,所述通过电镀工艺在所述铜种子层的未被所述光刻胶图案覆盖的部分上形成铜层可以包括:在所述标记区域MA,形成第一陪镀区51;在所述显示区域AA,形成第二陪镀区81。
在本公开的实施例中,所述第一陪镀区51和所述第二陪镀区81分别包括铜层的一部分。所述第一陪镀区51与所述标记区域MA的面积比大于所述第二陪镀区81与所述显示区域AA的面积比。在本公开的实施例中,通过对显示区域和标记区域进行不同的陪镀区设置,达到很好的电镀均一性效果。
所述第一陪镀区51与所述标记区域MA的面积之比表示标记区域MA中的铜占比,所述第二陪镀区81与所述显示区域AA的面积比表示显示区域AA中的铜占比。在本公开的实施例中,标记区域MA中的铜占比大于显示区域AA中的铜占比。
在图5B和图5C所示的示例性实施例中,第一陪镀区51和第二陪镀区81的面积可以用环形区域的面积表征,第一陪镀区51的外轮廓包围的形状为正方形,净空区52的外轮廓包围的形状为正方形,第二陪镀区81的外轮廓包围的形状为正方形,净 空区82的外轮廓包围的形状为正方形。
相应地,标记区域MA中的铜占比M1可以用下面的公式表示:
,
显示区域AA中的铜占比M2可以用下面的公式表示:
。
本领域技术人员应理解,在电镀工艺中,在无陪镀区设计的情况下,电场线集中可能造成电镀速率较快,结果,在形成所述金属层时,金属的厚度超出光刻胶图案的厚度,从而导致形成的部件变形。
通过图6B可以看出,在标记区域不设置陪镀区的情况下,形成的标记会产生变形,从而对对位精度产生影响;通过图6A可以看出,在标记区域中设置陪镀区的情况下,形成的标记较准确,有利于提高对位精度。
参照图5B和图6A,所述方法还可以包括:在所述第一陪镀区51包围的区域中,通过电镀工艺形成标记MK。
图7是根据本公开的一些示例性实施例的显示基板的部分截面图,其示意性示出了金属层与抗氧化层的位置关系。图8A和图8B分别是图7中的区域I、II的电镜图。图9A是根据本公开的另一些示例性实施例的显示基板的部分截面图,其示意性示出了金属层与抗氧化层的位置关系。图9B是图9A中的区域III的电镜图。图10A和图10B分别是根据本公开的又一些示例性实施例的显示基板的部分截面图和部分平面图,其示意性示出了金属层与抗氧化层的位置关系。图11是根据本公开的另一些示例性实施例的显示基板的部分截面图,其示意性示出了金属层与抗氧化层的位置关系。图12A和图12B分别是根据本公开的另一些示例性实施例的显示基板在第一位置和第二位置处的部分截面图,其示意性示出了金属层与抗氧化层的位置关系。
参照图7,在步骤S460中,在所述金属层远离所述衬底基板的一侧形成抗氧化层可以包括:在所述金属层32远离所述衬底基板的一侧形成OSP层61。
例如,所述金属层32可以为高厚度铜层。在形成该高厚度铜层32之后,进行表面酸洗,使得铜层32的表面微蚀深度1~2微米。然后进行OSP浸泡,OSP与铜层表面发生反应。以此方式,在铜层32的外表面包覆一层OSP。例如,OSP层61的中间厚度在0.2~0.4微米,如图8A所示。如图8B所示,在OSP工艺后边缘有坡度部分,OSP层较薄,在0~0.1微米之间。
参照图9A,在步骤S460中,在所述金属层远离所述衬底基板的一侧形成抗氧化层可以包括:在所述金属层32远离所述衬底基板的一侧形成钝化层PVX;在所述钝化层中形成第一过孔VH1,所述第一过孔暴露所述金属层的至少一部分;在所述第一过孔VH1中形成所述抗氧化层。例如,所述抗氧化层包括有机保焊膜,即它为OSP层61。
例如,所述金属层32可以为高厚度铜层。在形成该高厚度铜层32之后,在铜层32外表面包覆钝化层,以达到良好的包覆性和信赖性,满足高温高湿要求。所述第一过孔VH1形成的位置可以是焊盘和绑定位置。然后,进行表面酸洗,使得铜层32的被暴露出的表面微蚀深度1~2微米。然后进行OSP浸泡,OSP与铜层表面发生反应。以此方式,在铜层32的被暴露出的外表面包覆一层OSP。
在该实施例中,先在金属层的外表面包覆一层钝化层,可以防止OSP工艺后边缘有坡度部分OSP膜层较薄,有利于对金属层的均匀包覆,如图9B所示,钝化层PVX的中间厚度与边缘厚度基本相等,即钝化层PVX可以提高对金属层的均匀包覆,提高保护效果。
参照图10A,在步骤S460中,在所述金属层远离所述衬底基板的一侧形成抗氧化层可以包括:在所述金属层32远离所述衬底基板的一侧形成包围所述金属层的含镍合金层71。
含镍合金层71具有抗氧化能力和良好的焊接性能,例如,含镍合金层71可以为CuNi,Ni质量百分比为10~30%;或者,含镍合金层71可以为NiV,Ni质量百分比为50~97%;或者,含镍合金层71可以为NiW,Ni质量百分比为50~97%等。
例如,含镍合金层71的厚度可以为500~4000埃。可以通过光刻形成含镍合金层71的图案。
参照图11,在步骤S460中,在所述金属层远离所述衬底基板的一侧形成抗氧化层包括:在所述金属层32远离所述衬底基板的一侧形成包围所述金属层的含镍合金层71;在所述含镍合金层71远离所述衬底基板的一侧形成钝化层PVX;在所述钝化层PVX中形成第二过孔VH2,所述第二过孔VH2暴露所述含镍合金层71的至少一部分。
例如,所述金属层32可以为高厚度铜层。在形成该高厚度铜层32之后,在铜层32外表面包覆含镍合金层71,以达到良好的包覆性和信赖性,满足高温高湿要求。所述第二过孔VH2形成的位置可以是焊盘和绑定位置。
参照图12A和图12B,在步骤S460中,在所述金属层远离所述衬底基板的一侧形成抗氧化层包括:在所述金属层32远离所述衬底基板的一侧形成包围所述金属层的含镍合金层71;在所述显示区域AA的焊盘位置,在所述含镍合金层中形成开口部72,所述开口部72暴露所述金属层32的至少一部分;在所述含镍合金层71远离所述衬底基板的一侧形成钝化层PVX;在所述显示区域的焊盘位置,在所述钝化层PVX中形成第三过孔VH3,所述第三过孔VH3暴露所述金属层32的至少一部分。
在该实施例中,所述第三过孔VH3在所述衬底基板上的正投影位于所述开口部72在所述衬底基板上的正投影内。
在步骤S460中,在所述金属层远离所述衬底基板的一侧形成抗氧化层还包括:在绑定位置,在所述钝化层PVX中形成第四过孔VH4,所述第四过孔VH4暴露所述含镍合金层71的至少一部分。
在该实施例中,由于OSP工艺过程中使用的化合物仅与铜发生反应来实现OSP层,不与含镍合金层71发生反应,因此,可以对位于显示区域AA中的焊盘区进行良好的保护。在绑定区域中,不形成有机保护层,防止了绑定区域与外接电路的接触不良或接触电阻变大。
在本公开的实施例中,采用含镍合金和/或OSP作为抗氧化层,解决高厚度铜防氧化问题,得出一种效果好且成本低的工艺路线。通过含镍合金和/或OSP的保护方式,避免了化金方案,极大地节约了显示基板的制造成本。
在本公开实施例提供的上述制备方法的基础上,本公开的一些示例性实施例还提供一种显示基板。结合参照图1、图2、图9A-图12B,所述显示基板包括:衬底基板1;位于所述衬底基板上的金属层,所述金属层包括具有第一厚度的铜层32;位于所述金属层32远离所述衬底基板一侧的抗氧化层61、71,所述抗氧化层具有第二厚度;位于所述抗氧化层远离所述衬底基板一侧的发光二极管5,所述发光二极管5包括至少一个电极,所述发光二极管的至少一个电极与所述金属层电连接,其中,所述金属层32的第一厚度大于所述抗氧化层61/71的第二厚度。
参照图5A、图5B,所述衬底基板1包括显示区域AA和标记区域MA,所述显示基板包括:位于所述标记区域MA的第一陪镀区51;和位于所述显示区域AA中的第二陪镀区。所述第一陪镀区51和所述第二陪镀区均包括铜层。所述第一陪镀区51与所述标记区域MA的面积比大于所述第二陪镀区与所述显示区域AA的面积比。
具体地,所述显示基板还包括:位于所述标记区域中的标记MK;和位于所述标记区域中的净空区52。所述第一陪镀区51包围所述标记MK,所述净空区52位于所述标记MK与所述第一陪镀区51之间且包围所述标记。
需要说明的是,净空区是指在曝光机对位时为防止其他图形对对位影响,在对位镜头下只能保留需要对位图形而留出区域,该区域只能有对位图形。
例如,如图5B所示,所述第一陪镀区51在所述衬底基板1上的正投影为包围所述标记MK的环形区域。
如图10A所示,所述抗氧化层71包围所述金属层32,所述发光二极管的至少一个电极通过所述抗氧化层与所述金属层电连接。
如图11所示,所述显示基板还包括:位于所述抗氧化层71远离所述衬底基板1的钝化层PVX;和位于所述钝化层中的第一过孔VH1。所述第一过孔VH1暴露所述抗氧化层71的至少一部分,所述发光二极管的至少一个电极通过所述第一过孔71与所述金属层32电连接。
例如,所述抗氧化层71包围所述金属层32。
如图12A所示,所述显示基板还包括:位于所述抗氧化层71远离所述衬底基板的钝化层PVX;和位于所述钝化层中的第三过孔VH3。所述第三过孔VH3位于所述显示区域的焊盘位置,所述第三过孔VH3暴露所述金属层32的至少一部分,所述发光二极管的至少一个电极通过所述第三过孔与所述金属层电连接。
所述抗氧化层包括开口部72,所述开口部72暴露所述金属层32的至少一部分,所述第三过孔VH3在所述衬底基板上的正投影位于所述开口部72在所述衬底基板上的正投影内。
如图12B所示,所述显示基板还包括:位于所述钝化层PVX中的第四过孔VH4。所述第四过孔VH4位于绑定位置,所述第四过孔VH4暴露所述抗氧化层71的至少一部分,所述发光二极管的至少一个电极通过暴露的所述抗氧化层的一部分与所述金属层电连接。
需要说明的是,在本公开的实施例中,铜层32的厚度大于钝化层PVX的厚度,钝化层PVX的厚度大于OSP层61和抗氧化层71各自的厚度,OSP层61和抗氧化层71的厚度基本相等。例如,铜层32具有高厚度,例如可以为5~10微米;钝化层PVX的厚度可以为3000~5000埃,当钝化层PVX的厚度大于5000埃时,其应力会较大, 当钝化层PVX的厚度小于2000埃时,钝化层PVX对铜层32的侧面包覆性会受影响;OSP层61和抗氧化层71的厚度基本相等,可以为2000~4000埃。
本公开的一些示例性实施例还提供一种显示装置。图11和图12是根据本公开的一些示例性实施例的显示装置的示意图。参照图11和图12,所述显示装置包括至少2个如上所述的显示基板。
应该理解,根据本公开的一些示例性实施例的显示装置具有上述显示基板的所有特点和优点,这些特点和优点可以参照上文针对显示基板的描述,在此不再赘述。
如这里所使用的,术语“基本上”、“大约”、“近似”和其它类似的术语用作近似的术语而不是用作程度的术语,并且它们意图解释将由本领域普通技术人员认识到的测量值或计算值的固有偏差。考虑到工艺波动、测量问题和与特定量的测量有关的误差(即,测量***的局限性)等因素,如这里所使用的“大约”或“近似”包括所陈述的值,并表示对于本领域普通技术人员所确定的特定值在可接受的偏差范围内。例如,“大约”可以表示在一个或更多个标准偏差内,或者在所陈述的值的±10%或±5%内。
虽然根据本公开的总体发明构思的一些实施例已被图示和说明,本领域普通技术人员将理解,在不远离本公开的总体发明构思的原则和精神的情况下,可对这些实施例做出改变,本公开的范围以权利要求和它们的等同物限定。
Claims (20)
- 一种显示基板,其特征在于,包括:衬底基板;位于所述衬底基板上的金属层,所述金属层包括具有第一厚度的铜层;位于所述金属层远离所述衬底基板一侧的抗氧化层,所述抗氧化层具有第二厚度;位于所述抗氧化层远离所述衬底基板一侧的发光二极管,所述发光二极管包括至少一个电极,所述发光二极管的至少一个电极与所述金属层电连接,其中,所述金属层的第一厚度大于所述抗氧化层的第二厚度。
- 根据权利要求1所述的显示基板,其中,所述抗氧化层包括含镍合金。
- 根据权利要求1所述的显示基板,其中,所述衬底基板包括显示区域和标记区域,所述显示基板包括:位于所述标记区域的第一陪镀区;和位于所述显示区域中的第二陪镀区;所述第一陪镀区和所述第二陪镀区均包括铜层;所述第一陪镀区与所述标记区域的面积比大于所述第二陪镀区与所述显示区域的面积比。
- 根据权利要求3所述的显示基板,其中,所述显示基板还包括:位于所述标记区域中的标记;和位于所述标记区域中的净空区,所述第一陪镀区包围所述标记,所述净空区位于所述标记与所述第一陪镀区之间且包围所述标记。
- 根据权利要求4所述的显示基板,其中,所述第一陪镀区在所述衬底基板上的正投影为包围所述标记的环形区域。
- 根据权利要求1或2所述的显示基板,其中,所述抗氧化层包围所述金属层,所述发光二极管的至少一个电极通过所述抗氧化层与所述金属层电连接。
- 根据权利要求1或2所述的显示基板,其中,所述显示基板还包括:位于所述抗氧化层远离所述衬底基板的钝化层;和位于所述钝化层中的第一过孔;所述第一过孔暴露所述抗氧化层的至少一部分,所述发光二极管的至少一个电极通过所述第一过孔与所述金属层电连接。
- 根据权利要求1或2所述的显示基板,其中,所述抗氧化层包围所述金属层。
- 根据权利要求1或2所述的显示基板,其中,所述显示基板还包括:位于所述抗氧化层远离所述衬底基板的钝化层;和位于所述钝化层中的第三过孔;所述第三过孔位于所述显示区域的焊盘位置,所述第三过孔暴露所述金属层的至少一部分,所述发光二极管的至少一个电极通过所述第三过孔与所述金属层电连接。
- 根据权利要求9所述的显示基板,其中,所述显示基板还包括:位于所述钝化层中的第四过孔;所述第四过孔位于绑定位置,所述第四过孔暴露所述抗氧化层的至少一部分,所述发光二极管的至少一个电极通过暴露的所述抗氧化层的一部分与所述金属层电连接。
- 根据权利要求9或10所述的显示基板,其中,所述抗氧化层包括开口部,所述开口部暴露所述金属层的至少一部分,所述第三过孔在所述衬底基板上的正投影位于所述开口部在所述衬底基板上的正投影内。
- 一种显示基板的制备方法,其特征在于,包括:在衬底基板上沉积铜种子层;在所述铜种子层远离所述衬底基板的一侧形成光刻胶层;通过构图工艺对所述光刻胶层进行构图,形成光刻胶图案;通过电镀工艺在所述铜种子层的未被所述光刻胶图案覆盖的部分上形成铜层;去除所述光刻胶图案和所述铜种子层的未被所述金属层覆盖的部分,以形成包括铜的金属层;在所述金属层远离所述衬底基板的一侧形成抗氧化层;在所述抗氧化层远离所述衬底基板一侧安装发光二极管,其中,所述发光二极管包括至少一个电极,所述发光二极管的至少一个电极与所述金属层电连接,其中,所述金属层的第一厚度大于所述抗氧化层的第二厚度。
- 根据权利要求12所述的方法,其中,所述衬底基板包括显示区域和标记区域,所述通过电镀工艺在所述铜种子层的未被所述光刻胶图案覆盖的部分上形成铜层包括:在所述标记区域,形成第一陪镀区;在所述显示区域,形成第二陪镀区;其中,所述第一陪镀区和所述第二陪镀区分别包括铜层的一部分;所述第一陪镀区与所述标记区域的面积比大于所述第二陪镀区与所述显示区域的面积比。
- 根据权利要求13所述的方法,其中,所述方法还包括:在所述第一陪镀区包围的区域中,通过电镀工艺形成标记。
- 根据权利要求12所述的方法,其中,在所述金属层远离所述衬底基板的一侧形成抗氧化层包括:在所述金属层远离所述衬底基板的一侧形成钝化层;在所述钝化层中形成第一过孔,所述第一过孔暴露所述金属层的至少一部分;在所述第一过孔中形成所述抗氧化层,其中,所述抗氧化层包括有机保焊膜。
- 根据权利要求12所述的方法,其中,在所述金属层远离所述衬底基板的一侧形成抗氧化层包括:在所述金属层远离所述衬底基板的一侧形成包围所述金属层的含镍合金层。
- 根据权利要求12所述的方法,其中,在所述金属层远离所述衬底基板的一侧形成抗氧化层包括:在所述金属层远离所述衬底基板的一侧形成包围所述金属层的含镍合金层;在所述含镍合金层远离所述衬底基板的一侧形成钝化层;在所述钝化层中形成第二过孔,所述第二过孔暴露所述含镍合金层的至少一部分。
- 根据权利要求12所述的方法,其中,在所述金属层远离所述衬底基板的一侧形成抗氧化层包括:在所述金属层远离所述衬底基板的一侧形成包围所述金属层的含镍合金层;在所述显示区域的焊盘位置,在所述含镍合金层中形成开口部,所述开口部暴露所述金属层的至少一部分,在所述含镍合金层远离所述衬底基板的一侧形成钝化层;在所述显示区域的焊盘位置,在所述钝化层中形成第三过孔,所述第三过孔暴露所述金属层的至少一部分,其中,所述第三过孔在所述衬底基板上的正投影位于所述开口部在所述衬底基板上的正投影内。
- 根据权利要求18所述的方法,其中,在所述金属层远离所述衬底基板的一侧形成抗氧化层还包括:在绑定位置,在所述钝化层中形成第四过孔,所述第四过孔暴露所述含镍合金层的至少一部分。
- 一种显示装置,包括根据权利要求1-11中任一项所述的显示基板。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/CN2022/102983 WO2024000470A1 (zh) | 2022-06-30 | 2022-06-30 | 显示基板及其制备方法、显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN117642864A true CN117642864A (zh) | 2024-03-01 |
Family
ID=89383798
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202280002072.2A Pending CN117642864A (zh) | 2022-06-30 | 2022-06-30 | 显示基板及其制备方法、显示装置 |
Country Status (3)
Country | Link |
---|---|
CN (1) | CN117642864A (zh) |
GB (1) | GB202407347D0 (zh) |
WO (1) | WO2024000470A1 (zh) |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US10692813B2 (en) * | 2016-11-28 | 2020-06-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor package with dummy bumps connected to non-solder mask defined pads |
CN110112141B (zh) * | 2019-04-26 | 2021-02-02 | 深圳市华星光电技术有限公司 | 微发光二极管显示面板及制备方法 |
CN110429089B (zh) * | 2019-08-15 | 2023-02-03 | 京东方科技集团股份有限公司 | 驱动背板及其制作方法、显示装置 |
CN113644181B (zh) * | 2020-05-11 | 2024-04-16 | 京东方科技集团股份有限公司 | 发光基板及其制造方法、显示装置 |
CN114156395A (zh) * | 2020-09-07 | 2022-03-08 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法、显示面板和背光模组 |
US11990481B2 (en) * | 2020-09-18 | 2024-05-21 | Boe Technology Group Co., Ltd. | Array substrate and manufacturing method thereof, display panel and backlight module |
-
2022
- 2022-06-30 WO PCT/CN2022/102983 patent/WO2024000470A1/zh active Application Filing
- 2022-06-30 GB GBGB2407347.0A patent/GB202407347D0/en active Pending
- 2022-06-30 CN CN202280002072.2A patent/CN117642864A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
WO2024000470A1 (zh) | 2024-01-04 |
GB202407347D0 (en) | 2024-07-10 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10535640B2 (en) | System and method for the fluidic assembly of micro-LEDs utilizing negative pressure | |
US4814855A (en) | Balltape structure for tape automated bonding, multilayer packaging, universal chip interconnection and energy beam processes for manufacturing balltape | |
KR100321883B1 (ko) | 반도체소자의실장구조및실장방법과,액정표시장치 | |
EP4050667A1 (en) | Light emitting substrate and manufacturing method therefor, and display device | |
TWI586004B (zh) | 用於發光組件之電路及其製造方法 | |
US11990481B2 (en) | Array substrate and manufacturing method thereof, display panel and backlight module | |
US20090169916A1 (en) | Flexible film and display device comprising the same | |
KR100947608B1 (ko) | 연성 필름 | |
US7508073B2 (en) | Wiring board, semiconductor device using the same, and method for manufacturing wiring board | |
KR20070100386A (ko) | 부품 실장용 핀을 갖는 프린트 배선판 및 이것을 사용한전자 기기 | |
CN117642864A (zh) | 显示基板及其制备方法、显示装置 | |
CN114156395A (zh) | 阵列基板及其制备方法、显示面板和背光模组 | |
CN116031212A (zh) | 一种基板及其制作方法、显示装置 | |
KR100623099B1 (ko) | 두 개의 전자부품 사이의 전기적 연결부 | |
JPH0982751A (ja) | デバイスの実装構造 | |
KR20020067002A (ko) | 프린트 배선 기재 및 전해 주석계 합금 도금 방법 | |
CN112363350A (zh) | 背板、背光模组及背板的制备方法 | |
KR20080053593A (ko) | 표시 패널 및 그 제조 방법 | |
CN113945864B (zh) | 治具、检测***、基板检测方法 | |
WO2024145765A1 (zh) | 电路基板及其制作方法、检测方法、电子设备 | |
KR100556638B1 (ko) | 접점 조립체 형성 방법 | |
CN116685714A (zh) | 线路板、功能背板、背光模组、显示面板及显示装置 | |
CN117480435A (zh) | 阵列基板及电子装置 | |
KR100517256B1 (ko) | 가요성와이어로부터전기접점구조물의제조 | |
CN117790674A (zh) | 一种布线基板及其制备方法、发光面板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |