CN116614984A - 驱动控制电路板和显示面板 - Google Patents

驱动控制电路板和显示面板 Download PDF

Info

Publication number
CN116614984A
CN116614984A CN202310601132.9A CN202310601132A CN116614984A CN 116614984 A CN116614984 A CN 116614984A CN 202310601132 A CN202310601132 A CN 202310601132A CN 116614984 A CN116614984 A CN 116614984A
Authority
CN
China
Prior art keywords
layout area
driving circuit
data
data driving
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202310601132.9A
Other languages
English (en)
Inventor
乔春宁
谢俊烽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202310601132.9A priority Critical patent/CN116614984A/zh
Publication of CN116614984A publication Critical patent/CN116614984A/zh
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K7/00Constructional details common to different types of electric apparatus
    • H05K7/02Arrangements of circuit components or wiring on supporting structure
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

本申请公开一种驱动控制电路板和显示面板,包括沿着第一方向依次相邻设置的第一布局区、第二布局区和第三布局区,第一布局区、第二布局区和第三布局区沿着第二方向的尺寸依次减小。第一布局区用于设置第一数据驱动电路和第一数量范围的信号传输线,第二布局区用于设置第二数据驱动电路和第二数量范围的信号传输线,第三布局区用于设置第三数据驱动电路和第三数量范围的信号传输线,第一数量范围、第二数量范围和第三数量范围的数值依次减小。通过设置调整第一布局区、第二布局区以及第三布局区的面积,可有效增加第二数据驱动电路周围的布线空间,以消除空间拥挤导致发热以及短路问题。

Description

驱动控制电路板和显示面板
技术领域
本申请涉及显示技术领域,尤其涉及驱动控制电路板和显示面板。
背景技术
目前,显示面板中的驱动控制电路板通常设计为刀型板外框,即驱动控制电路板沿长度方向具有不同长度的两个长方形区域,分别为第一布局区和第二布局区,第一布局区的长度大于第二布局区的长度,第一布局区用于布设信号线以及数据驱动IC,第二布局区用于布设部分信号线、时序控制电路和电源电路。
但是,由于第二布局区的长度小于第一布局区,因此容易导致第一布局区中间位置也即是第一布局区比第二布局区多余部分的起始位置,信号线与数据驱动IC同时设置,使得布线空间不足,导致信号线拥挤设置,容易引起线路过热,从而引发短路的风险。因此,如何在保证驱动控制电路板空间占用小的同时优化信号线以及各驱动IC的空间布局是亟需解决的问题。
发明内容
鉴于上述现有技术的不足,本申请提出一种可有效消除第一布局区与第二布局区临界位置空间不足的问题的驱动控制电路板和显示面板。
本申请提供一种驱动控制电路板,应用于执行图像显示的显示装置中,包括沿着第一方向依次相邻设置的第一布局区、第二布局区和第三布局区,所述第一布局区、第二布局区和第三布局区沿着第二方向的尺寸依次减小,所述第二方向垂直于第一方向。其中,所述第一布局区用于设置第一数据驱动电路和第一数量范围的信号传输线,所述第二布局区用于设置第二数据驱动电路、第二数量范围的信号传输线,所述第三布局区用于设置第三数据驱动电路和第三数量范围的信号传输线,所述第一数量范围、所述第二数量范围和所述第三数量范围的数值依次减小。
可选地,所述第一布局区还设置有至少一个功能电路,所述功能电路用于控制所述第一数据驱动电路、所述第二数据驱动电路以及所述第三数据驱动电路输出数据信号,所述第一数据驱动电路、所述第二数据驱动电路和所述第三数据驱动电路沿所述第一方向依次排列设置,并且分别通过所述信号传输线自所述时序控制电路接收数据控制信号,并依据所述数据控制信号输出数据信号,所述数据信号用于传输至图像显示区域中的像素单元并驱动像素单元执行图像显示。
可选地,在所述第一功能电路包括时序控制电路和电源电路,所述时序控制电路用于输出图像显示用的数据控制信号,所述电源电路用于为所述时序控制电路提供电源电压,所述第三功能电路包括伽玛电路和电平转换电路,所述伽玛电路用于校正所述第一数据驱动电路、所述第二数据驱动电路和所述第三数据驱动电路输出的数据信号对应的灰阶电压,所述电平转换电路用于输出时钟信号以调整所述显示装置接收所述数据信号的时序。
可选地,所述第一数据驱动电路与所述第二数据驱动电路之间的距离等于所述第二数据驱动电路与所述第三数据驱动电路之间的距离。
可选地,所述第二布局区沿所述第一方向的尺寸等于所述第二数据驱动电路沿所述第一方向的尺寸。
可选地,所述第一布局区与所述第二布局区沿所述第二方向的尺寸之差等于所述第二布局区与所述第三布局区沿所述第二方向的尺寸之差。
可选地,所述第一布局区沿所述第一方向的尺寸等于所述第三布局区沿所述第一方向的尺寸,所述第一布局区沿所述第一方向的尺寸大于所述第二布局区沿所述第一方向的尺寸。
可选地,所述第一布局区至少设置有一个第一功能电路,所述第二布局区或所述第三布局区至少设置有一个第二功能电路,所述第一功能电路与所述第二功能电路用于控制所述第一数据驱动电路、所述第二数据驱动电路以及所述第三数据驱动电路输出数据信号。所述第一数据驱动电路、所述第二数据驱动电路和所述第三数据驱动电路沿所述第一方向依次排列设置,并且分别通过所述信号传输线自所述时序控制电路接收数据控制信号,并依据所述数据控制信号输出数据信号,所述数据信号用于传输至图像显示区域中的像素单元并驱动像素单元执行图像显示。
可选地,所述第一布局区设置有时序控制电路,所述时序控制电路用于输出图像显示用的数据控制信号,所述第二布局区设置有电源电路和伽玛电路,所述电源电路用于为所述时序控制电路提供电源电压,所述伽玛电路用于校正所述第一数据驱动电路、所述第二数据驱动电路和所述第三数据驱动电路输出的数据信号对应的灰阶电压,所述第三布局区设置有电平转换电路,所述电平转换电路用于输出时钟信号以调整所述显示装置接收所述数据信号的时序。
可选地,所述第一布局区沿所述第一方向的尺寸、所述第二布局区沿所述第一方向的尺寸、所述第三布局区沿所述第一方向的尺寸均相等,所述第二数据驱动电路位于所述第二布局区沿所述第一方向的中点位置。
可选地,所述第一布局区与所述第二布局区沿所述第二方向的尺寸之差为所述第二布局区与所述第三布局区沿所述第二方向的尺寸之差的两倍。
本申请还提供一种显示面板,包括前述的驱动控制电路板、连接于所述时序控制电路的扫描驱动电路、多条沿第一方向延伸且沿第二方向依次排布的扫描线、多条沿所述第二方向延伸且沿所述第一方向依次排布的数据线和呈阵列排布的像素单元,多条所述数据线连接于所述数据驱动电路,多条所述扫描线连接于所述扫描驱动电路,所述扫描驱动电路在所述时序控制电路控制下输出扫描信号,所述像素单元连接于所述数据线与所述扫描线,所述像素单元用于通过所述数据线自所述驱动控制电路板中的数据驱动电路接收数据信号以及通过所述扫描线自所述扫描驱动电路接收扫描信号,并在所述扫描信号与所述数据信号的配合下执行图像显示。
相较于现有技术,通过设置第一布局区、第二布局区以及第三布局区并调整第一布局区、第二布局区以及第三布局区的面积,提升了第二布局区中数据驱动电路周围的布线空间,从而有效优化数据驱动电路周围信号传输线以及辅助电路的布局设置,消除了由于信号传输线空间拥挤导致发热以及短路问题。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请第一实施例提供的一种显示终端的结构示意图
图2为图1中显示面板的侧面结构示意图;
图3为图2中显示面板的平面布局示意图;
图4为图3中驱动控制电路板的结构示意图;
图5为本申请第二实施例提供的一种如图3中驱动控制电路板的结构示意图;
图6为图5中驱动控制电路板切割制作示意图;
图7为本申请第三实施例提供的一种如图3中驱动控制电路板的结构示意图。
附图标记:
显示终端-100、显示面板-10、电源模组-20、支撑框架-30、显示区域-10a、非显示区域-10b、m条数据线-S1~Sm、n条扫描线-G1~Gn、像素单元-P、阵列基板-10c、对向基板-10d、显示介质层-10e、时序控制电路-11、数据驱动电路-12、扫描驱动电路-13、背光模组-14、第一方向-F1、第二方向-F2、水平同步信号-Hsyn、垂直同步信号-Vsyn、扫描控制信号-Cg、数据控制信号-Cs、驱动控制电路板-16、电源电路-17、伽玛电路-18、电平转换电路-19、第一布局区-161、第二布局区-162、第三布局区-163、第一数据驱动电路-12a、第二数据驱动电路-12b、第三数据驱动电路-12c、第一长度-d1、第二长度-d2、第三长度-d3、第四长度-d4、第五长度-d5、第六长度-d6。
具体实施方式
为了便于理解本申请,下面将参照相关附图对本申请进行更全面的描述。附图中给出了本申请的较佳实施方式。但是,本申请可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本申请的公开内容理解的更加透彻全面。
以下各实施例的说明是参考附加的图示,用以例示本申请可用以实施的特定实施例。本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本申请所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。本申请中所提到的方向用语,例如,“上”、“下”、“前”、“后”、“左”、“右”、“内”、“外”、“侧面”等,仅是参考附加图式的方向,因此,使用的方向用语是为了更好、更清楚地说明及理解本申请,而不是指示或暗指所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸地连接,或者一体地连接;可以是机械连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本申请中的具体含义。需要说明的是,本申请的说明书和权利要求书及附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。
此外,本申请中使用的术语“包括”、“可以包括”、“包含”、或“可以包含”表示公开的相应功能、操作、元件等的存在,并不限制其他的一个或多个更多功能、操作、元件等。此外,术语“包括”或“包含”表示存在说明书中公开的相应特征、数目、步骤、操作、元素、部件或其组合,而并不排除存在或添加一个或多个其他特征、数目、步骤、操作、元素、部件或其组合,意图在于覆盖不排他的包含。此外,当描述本申请的实施方式时,使用“可”表示“本申请的一个或多个实施方式”。并且,用语“示例性的”旨在指代示例或举例说明。
除非另有定义,本文所使用的所有的技术和科学术语与属于本申请的技术领域的技术人员通常理解的含义相同。本文中在本申请的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本申请。
请参阅图1,图1为本申请第一实施例提供的一种显示终端的结构示意图。如图1所示,显示终端100包括显示面板10、电源模组20和支撑框架30,显示面板10与电源模组20固定于支撑框架30,电源模组20设置于显示面板10的背面也即是显示面板10的非显示面。电源模组20用于为显示面板10进行图像显示提供电源电压,支撑框架30为显示面板10和电源模组20提供固定与保护作用。在本申请其他实施例中,显示终端100可以无需设置支撑框架30,例如为便携式电子装置,例如手机、平板电脑等。
请参阅图2,图2为图1中显示面板的侧面结构示意图。
如图2所示,如图2所示,显示面板10包括有阵列基板(Array substrate,AS)10c与对向基板10d,以及夹设于阵列基板10c与对向基板10d之间的显示介质层10e。阵列基板10c与对向基板10d上设置驱动元件依据数据信号(Data)产生相应的电场,从而驱动显示介质层10e出射相应亮度的光线,以执行图像显示。
在示例性实施例中,显示面板10可以为液晶显示面板,也可以为其他类型的显示面板,本申请不做限制。
以液晶显示面板为例,其中,显示介质层10e中为液晶分子,液晶分子通过偏转透射预设亮度的光线,从而进行图像显示。显示面板10还包括背光模组14(Back lightModule,BM),背光模组14用于提供显示用的光线至显示面板10的显示区域10a,显示面板10依据待显示的图像信号出射相应的光线以执行图像显示。其中,显示面板10还包括其他元件或者组件,例如还包括信号处理器模组和信号感测模组等。
请一并参阅图3,图3为图2中显示面板的平面布局示意图。
如图3所示,显示面板10还包括数据驱动电路12、扫描驱动电路13和时序控制电路11。其中,时序控制电路11、数据驱动电路12和扫描驱动电路13设置于非显示区域10b。
在显示面板10的显示区域10a设置有互相呈网格状设置的m条数据线(Sourceline)S1~Sm和n条扫描线(Gate line)G1~Gn。其中,n条扫描线G1~Gn沿着第一方向F1延伸并沿第二方向F2依次排列,m条数据线S1~Sm沿着第二方向F2延伸并沿第一方向F1依次排列。其中,第一方向F1与第二方向F2相互垂直。n条扫描线G1~Gn和数据线S1~Sm的交叉部均对应设置像素单元P。
时序控制电路11从外部信号源接收表示图像信息的图像信号、水平同步信号Hsyn及垂直同步信号Vsyn,并输出供控制数据驱动电路12使用的数据控制信号Cs,供控制扫描驱动电路13使用的时钟信号、扫描控制信号Cg。m条数据线S1~Sm连接数据驱动电路11,用于接收数据驱动电路12提供的以灰阶值形式保存并传输的数据信号,n条扫描线G1~Gn连接扫描驱动电路13,用于自扫描驱动电路13接收扫描信号。
扫描驱动电路13接收时序控制电路11输出的扫描控制信号Cg,向n条扫描线G1~Gn输出扫描信号。数据驱动电路12接收时序控制电路11输出的数据控制信号Cs,并向m条数据线S1~Sm输出在显示区域10a中各个像素单元P中。其中,提供到显示面板10中数据信号为模拟形式的灰阶电压。扫描驱动电路13输出扫描信号控制像素单元P接收数据驱动电路12输出数据信号,以控制像素单元P显示对应图像。每个像素单元P对应连接于一条扫描线与一条数据线,分别在n条扫描线G1~Gn的控制下在预定时间段接收数据线S1~Sm提供的对应数据信号中灰阶值的数据电压,并据此驱动显示介质层10e偏转相应的角度,从而将接收的背光按照偏转的相应角度出射相应亮度的光线,以达到依据图像信号出射相应亮度的光线进行图像显示。
其中,显示面板10还包括驱动控制电路板16(图4),驱动控制电路板16设置于显示面板10的非显示区域10b,时序控制电路11、数据驱动电路12以及其他功能模块设置于驱动控制电路板16。
本实施例中,扫描驱动电路13中的电路元件与阵列基板10c中的像素单元P同一制程制作于阵列基板10c中,也即是GOA(Gate Driver on Array)技术。
请参阅图4,图4为图3中驱动控制电路板的结构示意图。
驱动控制电路板16设置于阵列基板10c的背面,也即是设置于显示面板10的非显示区域10b,用于布设驱动显示区域10a中像素单元进行图像显示的时序控制电路11和数据驱动电路12、电源电路17、伽玛电路18以及电平转换电路19等,电源电路17用于为时序控制电路11提供电源电压,伽玛电路用于校正数据驱动电路12输出的数据信号对应的灰阶,电平转换电路19用于输出时钟信号至扫描驱动电路13(图3)以调整扫描信号输出的时序。
其中,驱动控制电路板16包括沿第一方向F1依次相邻设置的第一布局区161和第二布局区162,第一布局区161和第二布局区162呈长方形结构,且第一布局区161和第二布局区162沿第一方向F1的长度相同,沿第二方向F2的长度依次减小。
数据驱动电路12包括沿第一方向F1依次设置的第一数据驱动电路12a、第二数据驱动电路12b和第三数据驱动电路12c,第一布局区161用于设置第一数据驱动电路12a、第一数量范围的信号传输线以及时序控制电路11和电源电路17,第一布局区161与第二布局区162沿第一方向F1接触的位置设置有第二数据驱动电路12b,第二布局区162设置有第三数据驱动电路12c、第二数量范围的信号传输线以及伽玛电路18和电平转换电路19,第一数量范围大于第二数量范围,也即是第一布局区161内设置的信号传输线数量大于第二布局区162内设置的信号传输线数量。
第一数据驱动电路12a、第二数据驱动电路12b和第三数据驱动电路12c分别通过信号传输线自时序控制电路11接收数据控制信号,并依据数据控制信号输出数据信号至显示区域10a中的像素单元P,以控制像素单元P进行图像显示。
第一布局区161、第二布局区162和第三布局区163还设置有多个辅助电路RC,辅助电路RC可以为稳压电路、滤波电路等,用于对时序控制电路11、电源电路17以及电平转换电路19等运行时执行稳压滤波等功能。
第一布局区161沿第二方向F2的长度为第一长度d1,第二布局区162沿第二方向F2的长度为第二长度d2,其中,第一长度d1大于第二长度d2。
通过将驱动控制电路板16分别设置有两个长度不同的第一布局区161与第二布局区162,可有效降低驱动控制电路板16的空间占用,以及节省驱动控制电路板的生产成本。
请参阅图5,图5为本申请第二实施例提供的一种如图3中驱动控制电路板的结构示意图。如图5所示,驱动控制电路板16设置于阵列基板10c的背面,也即是设置于显示面板10的非显示区域10b,用于布设驱动显示区域10a中像素单元进行图像显示的时序控制电路11、数据驱动电路12、电源电路17、伽玛电路18和电平转换电路19等,电源电路17用于为时序控制电路11提供电源电压,伽玛电路用于校正数据驱动电路12输出的数据信号对应的灰阶,电平转换电路19用于输出时钟信号至扫描驱动电路13(图3)以调整扫描信号输出的时序。
其中,驱动控制电路板16包括沿第一方向F1依次相邻设置的第一布局区161、第二布局区162和第三布局区163,第一布局区161、第二布局区162和第三布局区163均呈长方形结构,且第一布局区161、第二布局区162和第三布局区163沿第二方向F2的长度依次减小。
数据驱动电路12包括沿第一方向F1依次设置的第一数据驱动电路12a、第二数据驱动电路12b和第三数据驱动电路12c,第一布局区161用于设置第一数据驱动电路12和第一数量范围的信号传输线,第二布局区162用于设置第二数据驱动电路12b和第二数量范围的信号传输线,第三布局区163用于设置第三数据驱动电路12c和第三数量范围的信号传输线,第一数量范围大于第二数量范围大于第三数量范围,也即是第一布局区161内设置的信号传输线数量大于第二布局区162内设置的信号传输线数量,第二布局区162内设置的信号传输线数量大于第三布局区163内设置的信号传输线数量。第一数据驱动电路12a、第二数据驱动电路12b和第三数据驱动电路12c分别通过信号传输线自时序控制电路11接收数据控制信号,并依据数据控制信号输出数据信号至显示区域10a中的像素单元P,以控制像素单元P进行图像显示。
其中,第一布局区161设置有时序控制电路11和电源电路17,第三布局区163设置有伽玛电路18和电平转换电路19,当然还可以根据第一布局区161、第二布局区162和第三布局区163的具体尺寸以及各功能电路的尺寸调整时序控制电路11、电源电路17、伽玛电路18以及电平转换电路19的具***置,例如还可以将时序控制电路11、电源电路17以及伽玛电路18设置于第一布局区161,电平转换电路19设置于第三布局区163,本申请对此不做限制。
第一布局区161、第二布局区162和第三布局区163还分别设置有多个辅助电路RC,辅助电路RC可以为稳压电路、滤波电路等,用于对时序控制电路11、电源电路17以及电平转换电路19等运行时执行稳压滤波等功能。
第一布局区161沿第二方向F2的长度为第一长度d1,第二布局区162沿第二方向F2的长度为第二长度d2,第三布局区163沿第二方向F2的长度为第三长度d3,其中,第一长度d1大于第二长度d2,第二长度d2大于第三长度d3。第一布局区161沿第一方向F1的长度等于第三布局区163沿第一方向F1的长度,且大于第二布局区162沿第一方向F1的长度。
在示例性实施例中,第二数据驱动电路12b到第一数据驱动电路12a的距离与到第三数据驱动电路12c的距离相等,也即是第一数据驱动电路12a、第二数据驱动电路12b和第三数据驱动电路12c沿第一方向F1间隔的距离相等,当然还可以根据具体布局需要将第一数据驱动电路12a、第二数据驱动电路12b和第三数据驱动电路12c之间的间距设置为其他距离,本申请对此不做限制。
在示例性实施例中,第一数据驱动电路12a、第二数据驱动电路12b和第三数据驱动电路12c可以通过覆晶薄膜(Chip On Flex,COF)制作于柔性电路板上并通过柔性电路板连接于驱动控制电路板16以及阵列基板10c以实现信号传输。
第二数据驱动电路12b设置于第二布局区162内,第二数据驱动电路12b沿第一方向F1的长度为第六长度d6,第二布局区162沿第一方向F1的长度也为第六长度d6,也即是第二布局区162沿第一方向F1的尺寸等于第二数据驱动电路12b的沿第一方向F1的尺寸。
通过将第二数据驱动电路12b设置于第二布局区162内,也即是将驱动控制电路板16中间位置的数据驱动电路设置于第二布局区162内,可有效优化第二数据驱动电路12b周围信号传输线以及辅助电路RC的布局设置,消除由于信号传输线以及辅助电路RC拥挤导致发热以及短路问题。
在示例性实施例中,第一布局区161与第二布局区162沿第二方向F2的长度之差等于第二布局区162与第三布局区沿第二方向F2的长度之差,也即是第一长度d1与第二长度d2之差等于第四长度d4,第二长度d2与第三长度d3之差等于第五长度d5,第四长度d4等于第五长度d5。由于第四长度d4等于第五长度d5,使得驱动控制电路板16的整体面积与第一实施例中驱动控制电路板16的整体面积相同。
在示例性实施例中,第一长度d1可以为24mm、第二长度d2可以为21mm、第三长度d3可以为18mm,因此,第四长度d4为第一长度d1与第二长度d2之差等于3mm,第五长度d5为第二长度d2与第三长度d3之差等于3mm,即第四长度d4等于第五长度d5,当然还可以根据具体需要设置为其他尺寸,本申请对此不做限制。
通过设置第一布局区161、第二布局区162以及第三布局区163并调整第一布局区161、第二布局区162以及第三布局区163的面积,使第二数据驱动电路12b位于第二布局区162中,使得在驱动控制电路板16面积不变的情况下,增加第二数据驱动电路12b周围的布线空间,从而有效优化第二数据驱动电路12b周围信号传输线以及辅助电路RC的布局设置,消除了由于空间拥挤导致发热以及短路问题。
请参阅图6,图6为图5中驱动控制电路板切割制作示意图。
如图6所示,通过对一整块长方形的驱动控制电路板进行切割从而形成两块相同的驱动控制电路板,相较于第一实施例中的“刀型”驱动控制电路板,本实施例中的驱动控制电路板在制作切割过程中仅改变了切割工序,未改变驱动控制电路板的整体面积,因此在保证驱动控制电路板面积不变的情况下,设置了第二布局区从而优化了第二数据驱动电路周围的布线空间,消除了信号传输线以及辅助电路拥挤造成的发热和短路问题。
请参阅图7,图7为本申请第三实施例提供的一种如图3中驱动控制电路板的结构示意图。
如图7所示,驱动控制电路板16设置于阵列基板10c的背面,也即是设置于显示面板10的非显示区域10b,用于布设驱动显示区域10a中像素单元进行图像显示的时序控制电路11、数据驱动电路12、电源电路17、伽玛电路18和电平转换电路19等,电源电路17用于为时序控制电路11提供电源电压,伽玛电路用于校正数据驱动电路12输出的数据信号对应的灰阶,电平转换电路19用于输出时钟信号至扫描驱动电路13(图3)以调整扫描信号输出的时序。
驱动控制电路板16包括沿第一方向F1依次相邻设置的第一布局区161、第二布局区162和第三布局区163,第一布局区161、第二布局区162和第三布局区163均呈长方形结构,且第一布局区161、第二布局区162和第三布局区163沿第一方向F1的长度相等、沿第二方向F2的长度依次减小。
数据驱动电路12包括第一数据驱动电路12a、第二数据驱动电路12b和第三数据驱动电路12c,其中,第一布局区161用于设置第一数据驱动电路12a和第一数量范围的信号传输线,第二布局区162用于设置第二数据驱动电路12和第二数量范围的信号传输线,第三布局区163用于设置第三数据驱动电路12c和第三数量范围的信号传输线,第一数量范围大于第二数量范围大于第三数量范围,也即是第一布局区161内设置的信号传输线数量大于第二布局区162内设置的信号传输线数量,第二布局区162内设置的信号传输线数量大于第三布局区163内设置的信号传输线数量。第一数据驱动电路12a、第二数据驱动电路12b和第三数据驱动电路12c沿第一方向F1依次排列设置,分别通过多条信号传输线自时序控制电路11接收数据控制信号,并依据数据控制信号输出数据信号至显示区域10a中的像素单元P,以控制像素单元P进行图像显示。
其中,第一布局区161设置有时序控制电路11和电源电路17,第二布局区162设置有伽玛电路18,第三布局区163设置有电平转换电路19,其中还可以将电源电路17同时设置于第一布局区161与第二布局区162,也即是将电源电路17设置于第一布局区161与第二布局区162相邻的位置,使电源电路17部分位于第一布局区161,另一部分位于第二布局区162,当然还可以根据具体需要进行布局,不限于上述的排布设置,本申请对此不做限制。
第一布局区161、第二布局区162和第三布局区163还设置有多个辅助电路RC,辅助电路RC可以为稳压电路、滤波电路等,用于对时序控制电路11、电源电路17以及电平转换电路19等功能电路运行时执行稳压滤波等功能。
第一布局区161沿第二方向F2的长度为第一长度d1,第二布局区162沿第二方向F2的长度为第二长度d2,第三布局区163沿第二方向F2的长度为第三长度d3,其中,第一长度d1大于第二长度d2,第二长度d2大于第三长度d3,也即是第一布局区161、第二布局区162和第三布局区163沿第一方向F1呈现阶梯状设置。
在示例性实施例中,第一数据驱动电路12a与第二数据驱动电路12b之间的距离等于和第二数据驱动电路12b与第三数据驱动电路12c之间的距离,也即是在第一方向F1上,第一数据驱动电路12a、第二数据驱动电路12b和第三数据驱动电路12c呈等距离排列,当然还可以根据具体布局需要将第一数据驱动电路12a、第二数据驱动电路12b和第三数据驱动电路12c之间的间距设置为其他距离,本申请对此不做限制。
第二数据驱动电路12b设置于第二布局区162沿第一方向F1的中点位置,即第二数据驱动电路12b沿第一方向F1到第二布局区162两边的距离相等,换句话说,第二数据驱动电路12b到第二布局区162与第一布局区161接触位置的距离等于第二数据驱动电路12b到第二布局区162与第三布局区163接触位置的距离。
通过将第二数据驱动电路12b设置于第二布局区162内,也即是将驱动控制电路板16中间位置的数据驱动电路设置于第二布局区162内,可有效优化第二数据驱动电路12b周围信号传输线以及辅助电路RC,消除由于信号传输线以及伽玛电路18空间拥挤导致发热以及短路问题。
在示例性实施例中,第一布局区161与第二布局区162沿第二方向F2的长度之差等于第四长度d4,即第一长度d1与第二长度d2之差为第四长度d4,第二布局区162与第三布局区163沿第二方向F2的长度之差为第五长度d5即第二长度d2与第三长度d3之差等于第五长度d5,其中第五长度d5为第四长度d4的两倍。
在示例性实施例中,第一长度d1可以为24mm、第二长度d2可以为21mm、第三长度d3可以为15mm,因此,第四长度d4为第一长度d1与第二长度d2之差等于3mm,第五长度d5为第二长度d2与第三长度d3之差等于6mm,即第五长度d5为第四长度d4的两倍,当然还可以根据具体需需要设置为其他尺寸,本申请对此不做限制。
通过设置第一布局区161、第二布局区162以及第三布局区163,并调整第一布局区161、第二布局区162以及第三布局区163的面积,使第二布局区162面积增大,从而增加第二数据驱动电路12b周围的布线空间,并将第三布局区163中的伽玛电路设置于第二布局区162,降低了第三布局区163的空间占用,提升了第三布局区163中信号传输线布设空间,从而有效优化第二数据驱动电路12b以及第三数据驱动电路12c周围信号传输线的布设,消除了由于信号传输线拥挤导致发热以及短路问题。
应当理解的是,本发明的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本发明所附权利要求的保护范围。

Claims (10)

1.一种驱动控制电路板,应用于执行图像显示的显示装置中,其特征在于,包括沿着第一方向依次相邻设置的第一布局区、第二布局区和第三布局区,所述第一布局区、第二布局区和第三布局区沿着第二方向的尺寸依次减小,所述第二方向垂直于第一方向;
其中,所述第一布局区用于设置第一数据驱动电路和第一数量范围的信号传输线,所述第二布局区用于设置第二数据驱动电路和第二数量范围的信号传输线,所述第三布局区用于设置第三数据驱动电路和第三数量范围的信号传输线,所述第一数量范围、所述第二数量范围和所述第三数量范围的数值依次减小。
2.如权利要求1所述的驱动控制电路板,其特征在于,所述第一布局区还设置有至少一个第一功能电路,所述第三布局区还设置有至少一个第二功能电路,所述第一功能电路与所述第二功能电路用于控制所述第一数据驱动电路、所述第二数据驱动电路以及所述第三数据驱动电路输出数据信号;
所述第一数据驱动电路、所述第二数据驱动电路和所述第三数据驱动电路沿所述第一方向依次排列设置,并且分别通过所述信号传输线自所述时序控制电路接收数据控制信号,并依据所述数据控制信号输出数据信号,所述数据信号用于传输至图像显示区域中的像素单元并驱动像素单元执行图像显示。
3.如权利要求2所述的驱动控制电路板,其特征在于,所述第一数据驱动电路与所述第二数据驱动电路之间的距离等于所述第二数据驱动电路与所述第三数据驱动电路之间的距离。
4.如权利要求3所述的驱动控制电路板,其特征在于,所述第二布局区沿所述第一方向的尺寸等于所述第二数据驱动电路沿所述第一方向的尺寸。
5.如权利要求4所述的驱动控制电路板,其特征在于,所述第一布局区与所述第二布局区沿所述第二方向的尺寸之差等于所述第二布局区与所述第三布局区沿所述第二方向的尺寸之差。
6.如权利要求1-5中任意一项所述的驱动控制电路板,其特征在于,
所述第一布局区沿所述第一方向的尺寸等于所述第三布局区沿所述第一方向的尺寸;
所述第一布局区沿所述第一方向的尺寸大于所述第二布局区沿所述第一方向的尺寸。
7.如权利要求1中所述的驱动控制电路板,其特征在于,
所述第一布局区至少设置有一个第一功能电路,所述第二布局区和/或所述第三布局区至少设置有一个第二功能电路,所述第一功能电路与所述第二功能电路用于控制所述第一数据驱动电路、所述第二数据驱动电路以及所述第三数据驱动电路输出数据信号;
所述第一数据驱动电路、所述第二数据驱动电路和所述第三数据驱动电路沿所述第一方向依次排列设置,并且分别通过所述信号传输线自所述时序控制电路接收数据控制信号,并依据所述数据控制信号输出数据信号,所述数据信号用于传输至图像显示区域中的像素单元并驱动像素单元执行图像显示。
8.如权利要求7所述的驱动控制电路板,其特征在于,
所述第一布局区沿所述第一方向的尺寸、所述第二布局区沿所述第一方向的尺寸、所述第三布局区沿所述第一方向的尺寸均相等,所述第二数据驱动电路位于所述第二布局区沿所述第一方向的中点位置。
9.如权利要求8所述的驱动控制电路板,其特征在于,所述第一布局区与所述第二布局区沿所述第二方向的尺寸之差为所述第二布局区与所述第三布局区沿所述第二方向的尺寸之差的两倍。
10.一种显示面板,其特征在于,包括如权利要求2-9任意一项所述的驱动控制电路板、连接于所述时序控制电路的扫描驱动电路、多条沿第一方向延伸且沿第二方向依次排布的扫描线、多条沿所述第二方向延伸且沿所述第一方向依次排布的数据线和呈阵列排布的像素单元,多条所述数据线连接于所述数据驱动电路,多条所述扫描线连接于所述扫描驱动电路,所述扫描驱动电路在所述时序控制电路控制下输出扫描信号,所述像素单元连接于所述数据线与所述扫描线,所述像素单元用于通过所述数据线自所述驱动控制电路板中的数据驱动电路接收数据信号以及通过所述扫描线自所述扫描驱动电路接收扫描信号,并在所述扫描信号与所述数据信号的配合下执行图像显示。
CN202310601132.9A 2023-05-25 2023-05-25 驱动控制电路板和显示面板 Pending CN116614984A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310601132.9A CN116614984A (zh) 2023-05-25 2023-05-25 驱动控制电路板和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310601132.9A CN116614984A (zh) 2023-05-25 2023-05-25 驱动控制电路板和显示面板

Publications (1)

Publication Number Publication Date
CN116614984A true CN116614984A (zh) 2023-08-18

Family

ID=87676127

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310601132.9A Pending CN116614984A (zh) 2023-05-25 2023-05-25 驱动控制电路板和显示面板

Country Status (1)

Country Link
CN (1) CN116614984A (zh)

Similar Documents

Publication Publication Date Title
EP1361505B1 (en) Liquid crystal display device with two screens and driving method of the same
US20080018557A1 (en) Display device, method of driving display device, and electronic apparatus
JP4490708B2 (ja) 表示装置
US20060233003A1 (en) Matrix display device
US9343025B2 (en) Display device
US8159431B2 (en) Electrooptic device and electronic apparatus
KR101549260B1 (ko) 액정표시장치
CN105589236B (zh) 可折叠显示模组及具有其的显示器
US11609445B2 (en) Display device
KR20090103190A (ko) 표시장치
US8031291B2 (en) Liquid crystal display and tablet computer having a chassis fastening member that receives a printed circuit board
KR20180079550A (ko) 표시패널
KR20160021060A (ko) 표시장치
CN112014986B (zh) 电路基板和显示面板
JP4024604B2 (ja) 液晶表示装置
EP1847986A2 (en) Display device
CN116614984A (zh) 驱动控制电路板和显示面板
US20060092095A1 (en) Multi-display system
JP2004252178A (ja) 電気光学パネル、電気光学パネルの製造方法、電気光学装置および電子機器
KR20060072316A (ko) 액정표시장치
CN112927661A (zh) 显示驱动板及显示装置
KR101560412B1 (ko) 액정표시장치
CN117079615B (zh) 显示面板和显示装置
CN117198247B (zh) 显示面板和显示装置
CN220731152U (zh) 电子纸显示装置、显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination