KR20090103190A - 표시장치 - Google Patents

표시장치

Info

Publication number
KR20090103190A
KR20090103190A KR1020080028618A KR20080028618A KR20090103190A KR 20090103190 A KR20090103190 A KR 20090103190A KR 1020080028618 A KR1020080028618 A KR 1020080028618A KR 20080028618 A KR20080028618 A KR 20080028618A KR 20090103190 A KR20090103190 A KR 20090103190A
Authority
KR
South Korea
Prior art keywords
data
flexible circuit
data driving
wiring
circuit board
Prior art date
Application number
KR1020080028618A
Other languages
English (en)
Other versions
KR101451796B1 (ko
Inventor
조흥수
강경
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020080028618A priority Critical patent/KR101451796B1/ko
Priority to US12/257,518 priority patent/US8345026B2/en
Publication of KR20090103190A publication Critical patent/KR20090103190A/ko
Application granted granted Critical
Publication of KR101451796B1 publication Critical patent/KR101451796B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

표시장치에서, 전체 데이터 구동칩들 중 일부 구동칩들은 연성회로기판에 실장되고, 나머지 구동칩들은 액정패널에 실장된다. 또한, 이 표시장치는 영상 데이터가 서로 다른 배선을 통해 각 데이터 구동IC들로 전송되는 배선연결구조를 갖는다. 따라서, 멀티 드랍 방식에 따른 배선연결구조로부터 야기되는 신호왜곡 및 전압강하를 방지하고, 데이터 구동칩들을 액정패널에 실장하는 제조 공정 시간이 단축된다.

Description

표시장치{DISPLAY APPARTUS}
본 발명은 표시장치에 관한 것으로, 더욱 상세하게는 표시품질을 향상시킬 수 있는 표시장치에 관한 것이다.
일반적으로, 액정표시장치는 액정의 전기적 및 광학적 성질을 이용하여 영상을 표시한다. 이를 위하여 액정표시장치는 액정셀들이 매트릭스 형태로 배열된 액정 패널 및 액정 패널을 구동하는 구동회로를 구비한다.
구동회로는 액정 패널에 구비된 게이트 라인들을 구동하는 게이트 구동회로, 데이터 라인들을 구동하는 데이터 구동회로를 포함한다. 일반적으로, 데이터 구동회로는 다수의 데이터 구동 IC로 구성된다.
한편, 다수의 데이터 구동 IC는 액정 패널의 외부에 구비된 타이밍 컨트롤러를 통해 영상신호 및 제어신호를 제공받는다. 이때, 타이밍 컨트롤러와 다수의 데이터 구동 IC는 멀티 드랍(multi-drop) 방식으로 연결된다. 도 1에 도시된 바와 같이, 멀티 드랍 방식은 타이밍 컨트롤러(3)로부터 제공되는 각종 신호들이 하나의 신호라인(5)(또는 다수의 신호 라인)을 통하여 다수의 데이터 구동 IC(7)로 제공되는 방식이다.
그런데, 멀티 드랍 방식에 의한 종래의 액정표시장치의 경우, 타이밍 컨트롤러와 데이터 구동 IC 간의 거리가 멀어짐에 따라 데이터 구동 IC를 연결하는 신호라인의 길이가 길어지게 된다. 따라서 신호라인의 저항이 증가하게 된다.
다수의 데이터 구동 IC를 연결하는 신호라인의 저항이 증가함에 따라 이웃하는 데이터 구동 IC 간에 신호 왜곡 및 전압 강하(voltage drop)가 발생한다. 특히, 데이터 구동IC의 개수가 증가할수록 신호왜곡 및 전압강하는 더욱 심각해진다. 따라서 각 데이터 구동 IC에 대응하는 화면 영역에 세로줄 무늬가 시인된다. 이러한 세로줄 무늬와 같은 표시 불량은 액정표시장치의 표시 품질을 저하시킨다.
따라서, 본 발명은 표시품질을 향상시키는 표시장치를 제공하는 데 있다.
상기한 바와 같은 기술적 과제를 해결하기 위해 본 발명의 표시장치는 표시패널, 연성회로기판, 제1 데이터 구동회로 및 제2 데이터 구동회로를 포함한다.
표시패널 상에는 데이터 전압에 응답하여 영상을 표시하는 표시 영역과 상기 표시 영역에 인접한 주변영역이 정의된다.
연성회로기판은 상기 주변영역의 일단부에 부착되고, 다수의 연성회로배선을 구비한다.
제1 데이터 구동회로는 상기 연성회로기판에 실장되고, 상기 다수의 연성회로배선 중 어느 하나의 배선을 통해 영상 데이터를 직접 입력받고, 상기 영상 데이터를 상기 데이터 전압으로 변환하여 출력한다.
제2 데이터 구동회로는 상기 주변영역 상에 실장되고, 상기 다수의 연성회로배선 중 다른 하나의 배선을 통해 상기 영상 데이터를 직접 입력받고, 상기 영상 데이터를 상기 데이터 전압으로 변환하여 출력한다.
따라서, 본 발명의 액정표시장치는 종래의 멀티 드랍 방식에 따른 배선연결구조로부터 야기되는 신호왜곡 및 전압강하를 방지함으로써, 액정표시장치의 표시품질을 향상시킨다.
더불어, 본 발명의 액정표시장치는 전체 데이터 구동칩들 중 일부 데이터 구동칩들이 액정 패널에서 제거되고, 제거된 데이터 구동칩들이 연성회로기판에 실장된다. 따라서, 액정 패널에 실장되는 데이터 구동칩들의 개수가 종래의 액정패널에 실장되는 데이터 구동칩들의 개수보다 적어지므로, 데이터 구동칩들을 액정패널에 실장하는 제조 공정 시간이 단축된다. 그 결과, 본 발명의 액정표시장치는 전체 제조 공정 시간을 감소킬 수 있고, 제조 원가를 절감할 수 있다.
도 1은 종래의 액정표시장치에서, 타이밍 컨트롤러와 다수의 데이터 구동IC 들 간의 배선연결구조를 나타낸 도면이다.
도 2은 본 발명의 일실시예에 따른 액정표시장치(1000)의 구동 시스템을 설명하기 위한 블록도이다.
도 3은 본 발명의 일 실시예에 따른 액정표시장치를 구조적으로 나타낸 사시도이다.
도 4은 도 2에 도시된 액정표시장치의 평면도이다.
도 5는 도 4에 도시된 A 부분을 확대한 도면이다.
본 발명의 일실시예에 따른 액정표시장치는 하나의 쉬프트 레지스터로 구성된 게이트 구동회로와 다수의 데이터 구동 IC로 구성된 데이터 구동회로를 포함한다.
본 발명에서는 상기 게이트 구동회로가 박막 공정을 통해 액정 패널에 집적화된 실시 예가 기술된다. 그러나 이것은 하나의 실시 예에 불과하다. 따라서, 상기 게이트 구동회로가 다수의 게이트 구동 IC로 구성되어 탭(TAB, Tape Automated Bonding) 방식의 일종인 테이프 캐리어 패키지(Tape Carrier Package: TCP) 방식 또는 칩 온 필름(Chip On Film: 이하, COF) 방식에 의해 상기 액정 패널에 실장될 수 있다. 또한, 상기 게이트 구동 IC들이 칩 온 글래스(Chip On Glass: 이하, COG) 방식에 의해 상기 액정 패널에 실장될 수도 있다.
또한, 본 발명에서는 상기 COG방식과 상기 COF방식을 혼합한 혼합실장방식(Mixing mount type)을 통해 상기 데이터 구동 IC들이 액정 패널에 실장된다. 본 발명은 이러한 혼합실장방식 이용하여 전술한 종래의 문제점을 해결하는 방안을 제시한다.
이하, 도면을 참조하여 본 발명의 일 실시예에 따른 액정표시장치를 상세히 설명하기로 한다.
도 1은 본 발명의 일실시예에 따른 액정표시장치(1000)의 구동 시스템을 설명하기 위한 블록도이다.
도 1을 참조하면, 본 발명의 일실시예에 따른 액정표시장치(1000)의 구동 시스템은 액정 패널(100), 게이트 구동회로(200), 데이터 구동회로(300), 타이밍 컨트롤러(400), 전압 공급부(600) 및 게이트 전압 발생부(700)를 포함한다.
상기 액정 패널(100)은 게이트 전압(GS)와 데이터 전압(DS)에 응답하여 영상을 표시한다.
상기 게이트 구동회로(200)는 게이트 제어 신호(CS1) 및 게이트 온/오프 전압(Von/Voff)에 응답하여 상기 게이트 신호(GS)를 상기 액정 패널(100)로 출력한다. 즉, 상기 게이트 구동회로(200)는 상기 게이트 제어 신호(CS1)에 근거하여 상기 게이트 온 전압(Von)의 전압레벨 또는 상기 게이트 오프 전압(Voff)의 전압레벨을 갖는 상기 게이트 전압(GS)을 출력한다. 여기서, 상기 게이트 제어 신호(CS1)는 스캔 시작 신호, 게이트 클록 신호 및 출력 인에이블 신호를 포함한다. 상기 스캔 시작 신호는 상기 게이트 구동회로(200)에 상기 게이트 전압(GS)의 출력을 지시한다. 상기 출력 인에이블 신호는 상기 게이트 신호(GS)를 인에이블시킨다.
상기 데이터 구동회로(300)는 데이터 제어 신호(CS2) 및 내부 영상 데이터(RGB-DATA')에 응답하여 상기 데이터 전압(DS)을 상기 액정 패널(100)로 출력한다. 즉, 상기 데이터 구동회로(300)는 상기 데이터 제어 신호(CS2)에 근거하여 상기 내부 영상 데이터(RGB-DATA')를 상기 데이터 전압(DS)으로 변환하여 출력한다. 여기서, 상기 데이터 제어 신호(CS2)는 수평 시작 신호, 로드 신호 및 데이터 클록 신호를 포함한다. 상기 수평 시작 신호는 상기 데이터 구동회로(300)로 상기 데이터 전압(DS)의 전송 시작을 알린다. 상기 로드 신호는 상기 데이터 전압의 출력을 지시한다. 또한, 상기 데이터 제어 신호(CS2)는 반전 신호를 더 포함할 수 있다. 상기 반전 신호는 상기 액정 패널(100)에 인가되는 공통 전압(Vcom)에 대한 상기 데이터 전압(DS)의 전압 극성을 반전시킨다.
상기 타이밍 컨트롤러(400)는 외부 시스템(예컨대, 그래픽 컨트롤러 등)으로부터 외부 영상 데이터(RGB-DATA) 및 제어 신호(CS)를 입력받는다. 상기 타이밍 컨트롤러(400)는 상기 제어 신호에 근거하여 상기 외부 영상 데이터(RGB-DATA)를 내부에서 처리 가능한 상기 내부 영상 데이터(RGB-DATA')로 변환한다. 또한, 상기 타이밍 컨트롤러(400)는 상기 제어 신호(CS)를 제1 및 데이터 제어 신호(CS1, CS2)로 변환하여 출력한다.
상기 전압 공급부(600)는 외부 전원전압(V1)을 입력받아서 내부 전원전압(V2) 및 상기 공통 전압(Vcom)을 생성한다. 상기 생성된 내부 전원전압(V2)은 타이밍 컨트롤러(400), 게이트 전압 발생부(700) 및 상기 데이터 구동회로(300)로 공급된다.
상기 게이트 전압 발생부(700)는 상기 내부 전원전압(V2)을 이용하여 상기 게이트 온/오프 전압을 생성한다.
도 2은 본 발명의 일 실시예에 따른 액정표시장치를 구조적으로 나타낸 사시도이고, 도 3은 도 2에 도시된 액정표시장치의 평면도이다.
도 2 및 도 3을 참조하면, 상기 액정표시장치(1000)는 영상을 표시하는 액정 패널(100), 상기 액정 패널(100)에 인접하여 구비되는 인쇄회로기판(500), 상기 액정 패널(100)과 상기 인쇄회로기판(300)을 전기적으로 연결하는 제1 및 제2 연성회로기판(610, 620)을 포함한다.
상기 액정 패널(100)은 어레이 기판(110), 상기 어레이 기판(110)과 마주하는 대향 기판(120) 및 상기 어레이 기판(110)과 상기 대향 기판(120)과의 사이에 개재된 액정층(미도시)을 포함한다. 상기 어레이 기판에는 영상을 표시하는 표시영역(DA)과 상기 표시 영역(DA)에 인접하는 주변 영역(PA)이 정의된다.
상기 어레이 기판(110)의 표시영역(DA)에는 다수의 화소가 매트릭스 형태로 배열되고, 다수의 게이트 라인(GL1 ~ GLn) 및 다수의 데이터 라인(DL1 ~ DLm)이 구비된다. 상기 다수의 게이트 라인(GL1 ~ GLn)과 상기 다수의 데이터 라인(DL1 ~ DLm)은 서로 절연되게 교차하여 다수의 화소 영역을 정의하고, 상기 다수의 화소가 상기 다수의 화소 영역에 각각 구비된다.
도면에 도시하지는 않았지만, 상기 다수의 화소 각각은 박막 트랜지스터 및 화소 전극으로 이루어지고, 상기 화소 전극은 상기 대향 기판(120)에 구비된 공통 전극과 상기 액정층을 사이에 두고 마주한다. 따라서, 상기 화소 전극과 상기 공통 전극 사이에 형성된 전계의 세기에 의해서 상기 액정층의 광 투과율이 제어된다. 그 결과, 상기 액정 패널(100)은 원하는 계조의 영상을 표시하게 된다.
한편, 상기 액정 패널(100) 상에는 구동회로가 구비된다. 상기 구동회로는 게이트 구동회로(200) 및 데이터 구동회로(300)를 포함한다.
상기 게이트 구동회로(200)는 상기 어레이 기판(110)에 다수의 화소를 형성하는 박막 공정을 통해서 상기 어레이 기판(110)의 주변영역(PA) 상에 직접적으로 형성된다.
상기 게이트 구동회로(200)는 하나의 쉬프트 레지스터로 구성되고, 상기 게이트 전압(GS)을 순차적으로 출력한다. 본 발명의 일 예로, 상기 게이트 구동회로(200)는 상기 다수의 게이트 라인(GL1 ~ GLn)의 한쪽 단부에 전기적으로 연결된다. 따라서, 상기 게이트 구동회로(200)는 상기 다수의 게이트 라인(GL1 ~ GLn)으로 상기 게이트 전압(GS)을 순차적으로 출력한다.
상기 데이터 구동회로(300)는 제1 데이터 구동회로 및 제2 데이터 구동회로를 포함한다. 이때, 상기 제1 데이터 구동회로는 n개의 데이터 구동칩을 포함하고, 상기 제2 데이터 구동회로는 2n개의 데이터 구동칩을 포함한다(여기서, n은 자연수). 본 실시예에서는, 상기 n이 2인 경우를 예로 들어 설명하기로 한다. 따라서, 상기 제1 데이터 구동회로는 2개의 데이터 구동칩을 포함하고, 상기 제2 데이터 구동회로는 4개의 데이터 구동칩을 포함한다. 즉, 본 실시예에서는, 상기 데이터 구동회로(300)가 총 6개의 데이터 구동칩으로 구성된다. 일례로, 각 데이터 구동칩들은 642채널로 구성된다. 즉, 각 데이터 구동칩들은 642개의 데이터 라인들과 전기적으로 연결된다.
구체적으로, 상기 제1 데이터 구동회로는 제1 데이터 구동칩(331) 및 제2 데이터 구동칩(332)으로 이루어지고, 상기 제2 데이터 구동회로는 제3 내지 제 6 데이터 구동칩(333 ~ 336)으로 이루어진다.
상기 제1 및 제2 데이터 구동칩(331, 332)은 상기 제1 및 제2 연성회로기판(610, 620)에 각각 실장되고, 상기 제3 내지 제6 데이터 구동칩(333 ~ 336)은 상기 어레이 기판(110)의 주변영역(PA) 상에 실장된다. 일례로, 상기 제1 및 제2 데이터 구동칩은 COF 방식에 의해 상기 제1 및 제2 연성회로기판(610, 620)상에 각각 실장되고, 상기 제3 내지 제6 데이터 구동칩(333 ~ 336)은 COG 방식에 의해 상기 어레이 기판(110)의 주변영역(PA) 상에 실장된다. 종래의 액정패널에서는, 모든 데이터 구동칩들이 COG 방식으로 액정 패널에 실장되었다. 그러나 본 발명에서는 상술한 바와 같이, 데이터 구동칩들 중 일부 데이터 구동칩들이 액정 패널에서 제거되고, 제거된 데이터 구동칩들이 연성회로기판(610, 620)에 실장된다. 따라서, 액정 패널에 실장되는 데이터 구동칩들의 개수가 종래의 액정 패널보다 적으므로, 데이터 구동칩들을 액정패널에 실장하는 제조 공정 시간이 단축된다. 이와 같이, 액정 패널에 실장되는 데이터 구동칩의 개수가 감소된 구조를 갖는 본 발명의 액정표시장치(1000)는 전체 제조 공정 시간을 감소킬 수 있고, 제조 원가를 절감할 수 있다.
상기 제1 내지 제 6 데이터 구동칩(331 ~ 336)은 상기 다수의 데이터 라인(DL1 ~ DLm)과 전기적으로 연결되고, 상기 다수의 데이터 라인(DL1 ~ DLm)에 데이터 전압(DS, 도 2에 도시됨)을 제공한다.
상기 인쇄회로기판(500)에는 상기 게이트 구동회로(200), 제1 내지 제6 데이터 구동칩(331 ~ 336)들의 구동을 제어하기 위한 타이밍 컨트롤러(400)가 구비된다. 따라서, 상기 인쇄회로기판(500)은 상기 게이트 구동회로(200)의 구동을 제어하는 게이트 제어신호(CS1), 상기 제1 내지 제6 데이터 구동칩(331 ~ 336)의 구동을 제어하는 데이터 제어신호(CS2), 상기 게이트 구동회로와 상기 제1 내지 제6 데이터 구동칩(331 ~ 336)을 구동시키는 내부전원전압(V2, 도 1에 도시됨) 및 내부 영상데이터(RGB-DATA', 도2 에 도시됨)를 출력한다.
상기 제1 및 제2 연성회로기판(610, 620) 각각의 한쪽 단부는 상기 액정 패널(100)에 부착되고, 다른쪽 단부는 상기 인쇄회로기판(500)에 부착된다. 따라서, 상기 인쇄회로기판(300)으로부터 출력된 게이트 제어신호(CS1), 데이터 제어신호(CS2), 내부전원전압(V2, 이하, 전원전압) 및 내부영상데이터(RGB-DATA', 이하 영상 데이터)는 상기 제1 및 제2 연성회로기판(410, 420)을 경유하여 상기 액정 패널(100) 측으로 전송된다.
특히, 상기 제1 연성회로기판(610)은 상기 제2 게이트 구동회로 중 제3 데이터 구동칩(333)과 제4 데이터 구동칩(334)의 구동을 제어하는 데이터 제어신호(CS2), 전원전압(V2) 및 영상데이터(RGB-DATA')를 각각 전송하고, 상기 제2 연성회로기판(620)은 상기 제2 게이트 구동회로 중 나머지 제 5 데이터 구동칩(335)과 제6 데이터 구동칩(336)의 구동을 제어하는 데이터 제어신호(CS2), 전원전압(V2) 및 영상데이터(RGB-DATA')를 각각 전송한다. 따라서, 제2 게이트 구동회로는 상기 제1 및 제2 연성회로기판(610, 620)을 통해 데이터 제어신호(CS2), 전원전압(V2) 및 영상데이터(RGB-DATA')를 제공받는다.
한편, 제1 게이트 구동회로 중 제1 데이터 구동칩(331)과 제2 데이터 구동칩(332)은 상기 제1 및 제2 연성회로기판(610, 620)에 실장되어 인쇄회로기판(500)로부터 데이터 제어신호(CS2), 전원전압(V2) 및 영상데이터(RGB-DATA')를 제공받는다.
결과적으로, 제1 및 제2 데이터 구동칩(331, 332)은 인쇄회로기판(500)으로부터 제공되는 데이터 제어신호(CS2), 전원전압(V2) 및 영상데이터(RGB-DATA')를 직접 입력받고, 제3 내지 제 6 데이터 구동칩(333 ~ 336)은 상기 제1 및 제2 연성회로기판(410, 420)을 경유하여 상기 인쇄회로기판(500)으로부터 제공되는 데이터 제어신호(CS2), 전원전압(V2) 및 영상데이터(RGB-DATA')를 입력받는다.
상기 제1 내지 제6 데이터 구동칩(331 ~ 336)들은 상기 데이터 제어신호(CS2, 도 1에 도시됨)에 근거하여 입력받은 영상 데이터(RGB-DATA', 도 1에 도시됨)를 데이터 전압(DS, 도 1에 도시됨)으로 변환하고, 변환된 데이터 전압(DS)은 대응하는 데이터 라인들(DL1 ~ DLm)로 제공된다.
도 5는 도 4에 도시된 A 부분을 확대한 도면이다. 도면의 간략화를 위하여, 도 5에서는 영상 데이터(RGB-DATA')와 관련된 배선과 전원전압과 관련된 배선만이 도시된다. 따라서, 도 5에서는 데이터 제어신호(CS2)를 포함하는 각종 신호들과 관련된 배선들은 생략한다.
도 5를 참조하면, 제1 연성회로기판(610)에는 제1 데이터 구동칩(331), 제1 연성회로배선(612), 제2 연성회로배선(614) 및 제3 연성회로배선(616)이 구비된다.
상기 제1 데이터 구동칩(331)은 상기 제1 연성회로배선과 전기적으로 연결되고, 제1 연성회로배선을 통해 영상 데이터(RGB-DATA')와 전원전압(V2)을 제공받는다.
상기 제1 연성회로배선(612)의 일단부는 상기 제1 데이터 구동칩(331)과 전기적으로 연결되고, 제1 연성회로배선(612)의 타단부는 인쇄회로기판(500)과 전기적으로 연결된다. 즉, 제1 연성회로배선(612)의 타단부는 상기 인쇄회로기판(500)에 구비된 기판 배선(도 5에는 미도시)을 통해 상기 타이밍 컨트롤러(400)와 전기적으로 연결된다. 제1 연성회로배선(612)은 상기 인쇄회로기판(500)으로부터 영상 데이터(RGB-DATA')를 제공받는 데이터 연성회로배선(612A)과 상기 전원전압(V2)을 제공받는 전압 연성회로배선(612B)을 포함한다. 이때, 제1 데이터 구동칩(331)와 타이밍 컨트롤러(400)는 제1 연성회로배선(612)을 통해 포인트-투-포인트(point-to-point) 방식으로 연결된다.
상기 제2 연성회로배선(614)은 상기 제1 연성회로배선(612)의 길이방향으로 기준으로 좌측에 구비된다. 상기 제2 연성회로배선(614)의 일단부는 액정 패널(100)에 구비된 제1 패널 배선(112)의 일단부와 전기적으로 연결되고, 상기 제2 연성회로배선(614)의 타단부는 인쇄회로기판에 구비된 기판 배선(미도시)을 통해 타이밍 컨트롤러(400)와 연결된다. 상기 제2 연성회로배선(614)은 데이터 연성회로배선(614A)과 전압 연성회로배선(614B)을 포함한다.
한편, 상기 제1 패널 배선(112)의 타단부는 제3 데이터 구동칩(333)과 전기적으로 연결된다. 상기 제1 패널 배선(112)는 데이터 패널배선(112A)과 전압 패널배선(112B)을 포함한다. 상기 데이터 패널배선(112A)의 일단부는 상기 데이터 연성회로배선(614A)의 일단부와 연결되고, 상기 데이터 패널배선(112A)의 타단부는 상기 제3 데이터 구동칩(333)과 연결된다. 상기 전압 패널배선(112B)의 일단부는 상기 전압 연성회로배선(614B)의 일단부와 연결되고, 상기 전압 패널배선(112B)의 타단부는 상기 제3 데이터 구동칩(333)과 연결된다. 따라서, 제3 데이터 구동칩(333)은 제1 인쇄회로기판(500)으로부터 영상 데이터(RGB-DATA')와 전원전압(V2)을 제공받을 수 있다. 이때, 도 5에 도시된 바와 같이, 제3 데이터 구동칩(333)과 상기 타이밍 컨트롤러(400)는 제1 패널 배선(112)과 제2 연성회로배선(614)을 통해 포인트-투-포인트(point-to-point)방식으로 연결된다.
상기 제3 연성회로배선(616)은 상기 제1 연성회로배선(612)의 길이방향을 기준으로 우측에 구비된다. 상기 제3 연성회로배선(616)의 일단부는 액정 패널(100)에 구비된 제2 패널 배선(114)의 일단부와 전기적으로 연결되고, 상기 제2 연성회로배선(614)의 타단부는 인쇄회로기판(500)과 연결된다. 상기 제3 연성회로배선(616)은 데이터 연성회로배선(616B)과 전압 연성회로배선(616A)을 포함한다. 데이터 연성회로배선(616A)는 인쇄회로기판(500)으로부터 영상 데이터(RGB-DATA')를 전송받고, 상기 전압 연성회로배선(616B)은 전원전압을 공급받는다.
한편, 상기 제2 패널 배선(114)의 타단부는 제4 데이터 구동칩(334)과 전기적으로 연결된다. 상기 제2 패널 배선(114)는 데이터 패널배선(114A)과 전압 패널배선(114B)을 포함한다. 상기 데이터 패널배선(114A)의 일단부는 상기 데이터 연성회로배선(616A)의 일단부와 연결되고, 상기 데이터 패널 배선(114A)의 타단부는 상기 제4 데이터 구동칩(334)과 연결된다. 상기 전압 패널배선(114B)의 일단부는 상기 전압 연성회로배선(616B)의 일단부와 연결되고, 상기 전압 패널배선(114B)의 타단부는 상기 제4 데이터 구동칩(334)과 연결된다. 따라서, 제4 데이터 구동칩(334)은 인쇄회로기판(500)으로부터 영상 데이터(RGB-DATA')와 전원전압(V2)을 제공받을 수 있다. 이때, 도 5에 도시된 바와 같이, 제4 데이터 구동칩(334)과 상기 타이밍 컨트롤러(400)는 제2 패널 배선(114)과 제3 연성회로배선(616)을 통해 포인트-투-포인트(point-to-point)방식으로 연결된다.
한편, 도 4에 도시된 B부분에 포함된 나머지 데이터 구동칩들(332, 335, 336) 간의 배선 연결구조는 전술한 A부분에 포함된 데이터 구동칩들(331, 333, 334) 간의 배선 연결구조와 동일한다. 따라서, B부분에 포함된 나머지 데이터 구동칩들(332, 335, 336) 간의 배선 연결구조는 전술한 A부분에 포함된 데이터 구동칩들(331, 333, 334) 간의 배선 연결구조에 대한 설명으로 대신한다.
이와 같이, 본 발명에서는 각 데이터 구동칩들(331 ~ 336)과 인쇄회로기판(500)에 구비된 타이밍 컨트롤러(400)가 포인트-투-포인투 방식으로 각각 연결된다.
따라서, 본 발명의 액정표시장치(100)는 종래의 멀티 드랍방식에 의해 타이밍 컨트롤러와 데이터 구동칩들 간의 배선연결구조로부터 야기되는 신호왜곡 및 전압강하를 방지할 수 있다.
또한, 본 발명에서는 전체 데이터 구동칩들 중 일부 데이터 구동칩들(331, 332)이 액정 패널(100)에서 제거되고, 제거된 데이터 구동칩들(331, 332)이 연성회로기판(610, 620)에 실장된다. 따라서, 액정 패널에 실장되는 데이터 구동칩들의 개수가 종래의 액정패널에 실장되는 데이터 구동칩들의 개수보다 적어지므로, 데이터 구동칩들을 액정패널에 실장하는 제조 공정 시간이 단축된다.
이와 같이, 액정 패널에 실장되는 데이터 구동칩의 개수가 감소된 구조를 갖는 본 발명의 액정표시장치(1000)는 전체 제조 공정 시간을 감소킬 수 있고, 제조 원가를 절감할 수 있다.

Claims (9)

  1. 데이터 전압에 응답하여 영상을 표시하는 표시 영역과 상기 표시 영역에 인접한 주변영역이 정의된 표시패널;
    상기 주변영역의 일단부에 부착되고, 다수의 연성회로배선이 구비된 연성회로기판;
    상기 연성회로기판에 실장되고, 상기 다수의 연성회로배선 중 어느 하나의 배선을 통해 영상 데이터를 직접 입력받고, 상기 영상 데이터를 상기 데이터 전압으로 변환하여 출력하는 제1 데이터 구동회로; 및
    상기 주변영역 상에 실장되고, 상기 다수의 연성회로배선 중 다른 하나의 배선을 통해 상기 영상 데이터를 직접 입력받고, 상기 영상 데이터를 상기 데이터 전압으로 변환하여 출력하는 제2 데이터 구동회로를 포함하는 것을 특징으로 하는 표시장치.
  2. 제1 항에 있어서,
    상기 제1 데이터 구동회로는 칩 온 필름(Chip On Film: COF) 방식에 의해 상기 연성회로기판 상에 실장되고,
    상기 제2 데이터 구동회로는 칩 온 글라스(Chip On Glass: COG)방식에 의해 상기 표시패널에 실장되는 것을 특징으로 하는 표시장치.
  3. 제1 항에 있어서,
    상기 연성회로기판은 n개로 구성되고,
    상기 제1 데이터 구동회로는 상기 n개의 연성회로기판에 각각 실장되는 n개의 데이터 구동칩으로 이루어지고,
    상기 제2 데이터 구동회로는 상기 주변영역에 실장되는 2n개의 데이터 구동칩으로 이루어진 것을 특징으로 하는 표시장치(여기서, n은 자연수).
  4. 제3 항에 있어서,
    상기 n은 2인 것을 특징으로 하는 표시장치.
  5. 제4 항에 있어서,
    상기 주변영역에 구비된 다수의 패널 배선을 더 포함하고,
    상기 연성회로기판 각각은 서로 다른 패널 배선을 통해 상기 주변영역에 실장된 4개의 데이터 구동칩들 중 인접한 2개의 데이터 구동칩으로 상기 영상 데이터를 전송하는 것을 특징으로 하는 표시장치.
  6. 제5 항에 있어서,
    상기 다수의 연성회로배선은 제1, 제2, 제3 연성회로배선을 포함하고,
    상기 제1 연성회로배선은 상기 연성회로기판에 실장된 데이터 구동칩으로 상기 영상 데이터를 전송하고, 상기 제2 연성회배선은 상기 인접한 2개의 데이터 구동칩 중 어느 하나의 데이터 구동칩으로 상기 영상 데이터를 전송하고, 상기 제3 연성회로배선은 상기 인접한 2개의 데이터 구동칩 중 나머지 하나의 데이터 구동칩으로 상기 영상 데이터를 전송하는 것을 특징으로 하는 표시장치.
  7. 제6 항에 있어서,
    상기 다수의 패널 배선은 제1 패널 배선과 제2 패널 배선을 포함하고,
    상기 제1 패널 배선은 상기 제2 연성회로배선과 상기 어느 하나의 데이터 구동칩을 전기적으로 연결하고, 상기 제2 패널 배선은 상기 제3 연성회로배선과 상기 나머지 하나의 데이터 구동칩과 전기적으로 연결되는 것을 특징으로 하는 표시장치.
  8. 제1 항에 있어서,
    상기 연성회로기판에 부착되고, 상기 제1 및 제2 데이터 구동회로로 상기 영상 데이터를 출력하는 인쇄회로기판을 더 포함하는 것을 특징으로 하는 표시장치.
  9. 제8 항에 있어서,
    상기 인쇄회로기판상에 구비되고, 상기 영상 데이터를 출력하는 타이밍 컨트롤러를 더 포함하는 것을 특징으로 하는 표시장치.
KR1020080028618A 2008-03-27 2008-03-27 표시장치 KR101451796B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020080028618A KR101451796B1 (ko) 2008-03-27 2008-03-27 표시장치
US12/257,518 US8345026B2 (en) 2008-03-27 2008-10-24 Display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080028618A KR101451796B1 (ko) 2008-03-27 2008-03-27 표시장치

Publications (2)

Publication Number Publication Date
KR20090103190A true KR20090103190A (ko) 2009-10-01
KR101451796B1 KR101451796B1 (ko) 2014-10-22

Family

ID=41116385

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080028618A KR101451796B1 (ko) 2008-03-27 2008-03-27 표시장치

Country Status (2)

Country Link
US (1) US8345026B2 (ko)
KR (1) KR101451796B1 (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140083754A (ko) * 2012-12-26 2014-07-04 엘지디스플레이 주식회사 영상 표시장치 및 그 구동방법
KR20150113304A (ko) * 2014-03-27 2015-10-08 삼성디스플레이 주식회사 데이터 구동부 및 이를 구비한 표시 장치
KR20190052192A (ko) * 2017-11-06 2019-05-16 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR20210028619A (ko) * 2014-03-27 2021-03-12 삼성디스플레이 주식회사 데이터 구동부 및 이를 구비한 표시 장치

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5452290B2 (ja) * 2010-03-05 2014-03-26 ラピスセミコンダクタ株式会社 表示パネル
US8917227B2 (en) * 2011-10-05 2014-12-23 Panasonic Corporation Display
KR101996653B1 (ko) * 2012-10-30 2019-07-05 삼성디스플레이 주식회사 평판표시장치
KR101989824B1 (ko) * 2012-12-07 2019-06-17 삼성전자주식회사 디스플레이 모듈
KR102106856B1 (ko) * 2013-12-23 2020-05-27 삼성디스플레이 주식회사 타이밍 제어부 및 이를 포함하는 표시 장치
CN105100639B (zh) * 2015-07-20 2017-11-24 京东方科技集团股份有限公司 一种显示方法及显示装置
KR102450959B1 (ko) * 2015-08-31 2022-10-04 엘지디스플레이 주식회사 연성 인쇄 회로 필름 및 그를 이용한 디스플레이 장치
CN106297721A (zh) * 2016-10-26 2017-01-04 深圳市华星光电技术有限公司 液晶面板驱动电路及液晶显示装置
CN107068099A (zh) * 2017-05-19 2017-08-18 深圳市华星光电技术有限公司 显示面板及显示装置
US10748468B2 (en) 2017-05-19 2020-08-18 Shenzhen China Star Optoelectronics Technology Co., Ltd. Display panel and display device
US11049445B2 (en) * 2017-08-02 2021-06-29 Apple Inc. Electronic devices with narrow display borders

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060072316A (ko) * 2004-12-23 2006-06-28 엘지.필립스 엘시디 주식회사 액정표시장치
KR100813138B1 (ko) * 2005-08-12 2008-03-17 세이코 엡슨 가부시키가이샤 신호 전송 회로와 전기 광학 장치 및 전자 기기
KR101358181B1 (ko) * 2005-12-02 2014-02-07 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시모듈 및 그 표시모듈을 사용한 전자기기
JP5026738B2 (ja) * 2006-05-31 2012-09-19 株式会社ジャパンディスプレイイースト 表示装置
JP4488011B2 (ja) * 2007-02-26 2010-06-23 エプソンイメージングデバイス株式会社 電気光学装置、半導体装置、表示装置およびこれを備える電子機器

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140083754A (ko) * 2012-12-26 2014-07-04 엘지디스플레이 주식회사 영상 표시장치 및 그 구동방법
KR20150113304A (ko) * 2014-03-27 2015-10-08 삼성디스플레이 주식회사 데이터 구동부 및 이를 구비한 표시 장치
KR20210028619A (ko) * 2014-03-27 2021-03-12 삼성디스플레이 주식회사 데이터 구동부 및 이를 구비한 표시 장치
KR20190052192A (ko) * 2017-11-06 2019-05-16 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법

Also Published As

Publication number Publication date
US8345026B2 (en) 2013-01-01
US20090244035A1 (en) 2009-10-01
KR101451796B1 (ko) 2014-10-22

Similar Documents

Publication Publication Date Title
KR101451796B1 (ko) 표시장치
KR101204365B1 (ko) 액정 표시 패널 및 그 제조 방법
KR101634744B1 (ko) 표시 장치
US8044900B2 (en) Liquid crystal display device for compensating a common voltage and the method of driving the same
JP2004310024A5 (ko)
JP2004310024A (ja) 液晶表示装置及びその検査方法
KR20060104088A (ko) 표시 장치의 회로 기판 및 이를 포함하는 표시 장치
KR101931248B1 (ko) 표시장치 및 그 제조방법
KR20090082751A (ko) 액정 표시 장치
US7362291B2 (en) Liquid crystal display device
KR101244773B1 (ko) 표시장치
US6924794B2 (en) Liquid crystal display
US9311874B2 (en) Power connection structure of driver IC chip
KR20060085289A (ko) 듀얼 표시 장치
KR20130044771A (ko) 액정표시장치
KR100555302B1 (ko) 제어신호발생회로와 구동회로가 일체화된 액정표시장치
KR20090093180A (ko) 액정표시장치
KR20050106689A (ko) 가요성 인쇄 회로 필름 및 이를 포함하는 액정 표시 장치
KR20050000994A (ko) 라인 온 글래스형 액정 표시 장치
KR20020071569A (ko) 액정 표시 장치 및 그 구동 방법
KR20060076591A (ko) 액정 표시 장치
KR20080054602A (ko) 액정 표시 장치
KR100912697B1 (ko) 액정 표시 장치
KR101048711B1 (ko) 타이밍 컨트롤러
KR20060095142A (ko) 백라이트 어셈블리 장치와 가요성인쇄회로기판

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170928

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20181001

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20191001

Year of fee payment: 6