CN116386541A - 显示驱动电路、显示驱动方法及显示面板 - Google Patents

显示驱动电路、显示驱动方法及显示面板 Download PDF

Info

Publication number
CN116386541A
CN116386541A CN202310655155.8A CN202310655155A CN116386541A CN 116386541 A CN116386541 A CN 116386541A CN 202310655155 A CN202310655155 A CN 202310655155A CN 116386541 A CN116386541 A CN 116386541A
Authority
CN
China
Prior art keywords
transistor
unit
signal line
display
control signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202310655155.8A
Other languages
English (en)
Other versions
CN116386541B (zh
Inventor
蒲洋
叶利丹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202310655155.8A priority Critical patent/CN116386541B/zh
Publication of CN116386541A publication Critical patent/CN116386541A/zh
Application granted granted Critical
Publication of CN116386541B publication Critical patent/CN116386541B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本申请属于显示领域,具体涉及一种显示驱动电路、显示驱动方法及显示面板,显示驱动电路包括第一晶体管,第一晶体管的控制端与数据线连接,显示驱动电路还包括存储单元、复位单元、补偿单元、数据写入单元和发光控制单元,存储单元用于存储数据线输出的数据电压和阈值电压,复位单元用于响应控制信号线信号复位存储单元,补偿单元用于响应控制信号线信号将阈值电压写入存储单元,数据写入单元用于响应扫描线信号将数据电压写入存储单元,发光控制单元用于响应控制信号线信号导通第一晶体管和显示发光单元。本申请中,写入阈值电压补偿阈值电压不需要数据电压参与,补偿时间不受扫描时间限制,可消除阈值电压不能得到充分补偿导致的显示不均匀。

Description

显示驱动电路、显示驱动方法及显示面板
技术领域
本申请属于显示领域,具体涉及一种显示驱动电路、显示驱动方法及显示面板。
背景技术
OLED(Organic Light-Emitting Diode,有机发光二极管)显示面板具有自发光、可弯曲、厚度薄、亮度高、功耗低、响应快、色域广等优点,被广泛地用在电视、手机、笔记本等电子产品中。
有机发光二极管的驱动方式为电流驱动。显示驱动电路包括驱动晶体管,驱动晶体管打开程度决定有机发光二极管的电流大小,进而决定有机发光二极管的亮度。由于不同驱动晶体管的阈值电压(Vth)有差异,为了消除阈值电压差异导致的显示不均匀,显示驱动电路需要对阈值电压进行补偿。
目前,显示驱动电路均利用数据信号补偿阈值电压。然而,OLED显示面板的刷新率越来越高,每一帧的扫描时间越来越短。利用数据信号补偿阈值电压,补偿时间受到扫描时间限制,导致阈值电压不能得到充分补偿,进而导致显示面板显示不均匀。
发明内容
本申请的目的在于提供一种显示驱动电路、显示驱动方法及显示面板,以改善显示面板显示不均匀问题。
为了达到上述目的,本申请提供了一种显示驱动电路,包括第一晶体管,所述第一晶体管的控制端与数据线连接,所述第一晶体管的第一端与电源高压端连接,所述第一晶体管的第二端通过显示发光单元与电源低压端连接,所述显示驱动电路还包括:
存储单元,与所述第一晶体管的控制端及第一端连接,用于存储所述数据线输出的数据电压和所述第一晶体管的阈值电压;
复位单元,与所述存储单元连接,用于响应控制信号线信号复位所述存储单元;
补偿单元,与所述存储单元连接,用于响应所述控制信号线信号将所述阈值电压写入所述存储单元;
数据写入单元,与所述存储单元连接,用于响应扫描线信号将所述数据电压写入所述存储单元;
发光控制单元,连接所述第一晶体管和所述显示发光单元,用于响应所述控制信号线信号导通所述第一晶体管和所述显示发光单元。
可选的,所述存储单元包括第一电容和第二电容,所述第一电容和所述第一晶体管的控制端通过第一节点连接,所述第一电容和所述第二电容通过第二节点连接,所述控制信号线包括第一发光控制信号线,所述第二电容与所述第一发光控制信号线连接,所述第一电容用于存储所述数据电压和所述阈值电压,所述第二电容用于平衡所述第一电容电荷。
可选的,所述控制信号线包括第二发光控制信号线,所述补偿单元包括第二晶体管,所述第二晶体管的控制端与所述第二发光控制信号线连接,所述第二晶体管的第一端与补偿信号线连接,所述第二晶体管的第二端与所述第二节点连接。
可选的,所述第二电容的电容量大于所述第一电容的电容量。
可选的,所述显示发光单元和所述发光控制单元通过第三节点连接,所述第二晶体管依次通过所述第三节点、所述第一晶体管与所述第二节点连接,所述补偿信号线电压大于所述电源低压端电压,且所述补偿信号线电压与所述电源低压端电压压差小于所述显示发光单元发光电压,所述第二晶体管还用于响应所述第二发光控制信号线信号复位所述显示发光单元。
可选的,所述复位单元包括第三晶体管和第四晶体管,所述控制信号线包括第二发光控制信号线,所述第三晶体管的控制端与所述第二发光控制信号线连接,所述第三晶体管的第一端与所述电源高压端连接,所述第三晶体管的第二端与所述第一节点连接,所述第四晶体管的控制端与所述第一发光控制信号线连接,所述第四晶体管的第一端与所述电源高压端连接,所述第四晶体管的第二端与所述第二节点连接。
可选的,所述数据写入单元包括第五晶体管,所述第五晶体管的控制端与所述扫描线连接,所述第五晶体管的第一端与所述数据线连接,所述第五晶体管的第二端与所述第一节点连接。
可选的,所述发光控制单元包括第六晶体管,所述控制信号线包括第一发光控制信号线,所述第六晶体管的控制端与所述第一发光控制信号线连接,所述第六晶体管的第一端与所述第一晶体管连接,所述第六晶体管的第二端与所述显示发光单元连接。
本申请还提供一种显示驱动方法,所述显示驱动方法用于驱动所述显示驱动电路,所述显示驱动方法包括:
在复位阶段,通过所述控制信号线控制所述复位单元将所述存储单元复位;
在补偿阶段,通过所述控制信号线控制所述补偿单元,将所述阈值电压写入所述存储单元;
在数据写入阶段,通过所述扫描线控制所述数据写入单元,将所述数据电压写入所述存储单元;
在发光阶段,通过所述控制信号线控制所述发光控制单元,导通所述第一晶体管和所述显示发光单元。
本申请还提供一种显示面板,包括:
所述显示驱动电路;
显示发光单元,与所述显示驱动电路的发光控制单元连接。
本申请公开的显示驱动电路、显示驱动方法及显示面板具有以下有益效果:
本申请中,第一晶体管的控制端与数据线连接,第一晶体管的第一端与电源高压端连接,第一晶体管的第二端通过显示发光单元与电源低压端连接,存储单元与第一晶体管的控制端及第一端连接,复位单元用于响应控制信号线信号复位存储单元,补偿单元用于响应控制信号线信号将阈值电压写入存储单元,数据写入单元用于响应扫描线信号将数据电压写入存储单元,发光控制单元用于响应控制信号线信号导通第一晶体管和显示发光单元,写入阈值电压补偿阈值电压漂移在数据电压写入前完成且不需要数据电压参与,补偿时间不受扫描时间限制,可避免阈值电压不能得到充分补偿,改善了显示面板显示不均匀问题。
本申请的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本申请的实践而习得。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本申请的实施例,并与说明书一起用于解释本申请的原理。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本申请实施例一中显示驱动电路的结构示意图。
图2是本申请实施例一中显示驱动电路的时序图。
图3是图1中显示驱动电路在复位阶段的示意图。
图4是图1中显示驱动电路在补偿阶段的示意图。
图5是图1中显示驱动电路在数据写入阶段的示意图。
图6是图1中显示驱动电路在发光阶段的示意图。
图7是本申请实施例二中显示驱动方法的流程图。
图8是本申请实施例三中显示面板的结构示意图。
附图标记说明:
100、显示驱动电路;110、第一晶体管;120、存储单元;121、第一电容;122、第二电容;130、复位单元;131、第三晶体管;132、第四晶体管;140、补偿单元;141、第二晶体管;150、数据写入单元;151、第五晶体管;160、发光控制单元;161、第六晶体管;
210、扫描线;220、数据线;231、第一发光控制信号线;232、第二发光控制信号线;240、补偿信号线;250、电源高压端;260、电源低压端;
300、显示发光单元。
具体实施方式
现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施方式使得本申请将更加全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。
此外,所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施例中。在下面的描述中,提供许多具体细节从而给出对本申请的实施例的充分理解。然而,本领域技术人员将意识到,可以实践本申请的技术方案而没有特定细节中的一个或更多,或者可以采用其它的方法、组元、装置、步骤等。在其它情况下,不详细示出或描述公知方法、装置、实现或者操作以避免模糊本申请的各方面。
下面结合附图和具体实施例对本申请作进一步详述。在此需要说明的是,下面所描述的本申请各个实施例中所涉及的技术特征只要彼此之间未构成冲突就可以相互组合。下面通过参考附图描述的实施例是示例性的,旨在用于解释本申请,而不能理解为对本申请的限制。
实施例一
参见图1所示,本实施例中显示驱动电路包括第一晶体管110,第一晶体管110的控制端与数据线220连接,第一晶体管110的第一端与电源高压端250连接,第一晶体管110的第二端通过显示发光单元300与电源低压端260连接。第一晶体管110可为P型晶体管,第一晶体管110的控制端、第一端和第二端可分别为其栅极、源极和漏极。电源高压端250电压为Vdd,电源低压端260电压为Vss。显示发光单元300包括有机发光二极管。显示面板包括多个显示驱动电路和多个显示发光单元300,显示驱动电路和显示发光单元300一一对应连接。
显示驱动电路还包括存储单元120、复位单元130、补偿单元140、数据写入单元150和发光控制单元160。存储单元120与第一晶体管110的控制端及第一端连接,用于存储数据线220输出的数据电压Vdata和第一晶体管110的阈值电压Vth。复位单元130与存储单元120连接,用于响应控制信号线信号复位存储单元120。补偿单元140与存储单元120连接,用于响应控制信号线信号将阈值电压Vth写入存储单元120。数据写入单元150与存储单元120连接,用于响应扫描线210的扫描信号Gate将数据电压Vdata写入存储单元120。发光控制单元160连接第一晶体管110和显示发光单元300,用于响应控制信号线信号导通第一晶体管110和显示发光单元300。
参见图2所示,在复位阶段T1,复位单元130响应控制信号线信号复位存储单元120,在补偿阶段T2,补偿单元140响应控制信号线信号将第一晶体管110的阈值电压Vth写入存储单元120,以补偿阈值电压漂移造成的显示不均匀,在数据写入阶段T3,数据写入单元150响应扫描线210信号将数据电压Vdata写入存储单元120,在发光阶段T4,发光控制单元160响应控制信号线信号导通第一晶体管110和显示发光单元300,使驱动电流通过显示发光单元300,显示发光单元300发光。
第一晶体管110为驱动晶体管,第一晶体管110控制通过显示发光单元300的驱动电路,控制显示发光单元300的亮度。由于第一晶体管110制造差异及阈值电压漂移,不同显示驱动电路中第一晶体管110的阈值电压Vth有差异,为了消除阈值电压差异导致的显示不均匀,显示驱动电路需要对阈值电压进行补偿。
本实施例中,第一晶体管110的控制端与数据线220连接,第一晶体管110的第一端与电源高压端250连接,第一晶体管110的第二端通过显示发光单元300与电源低压端260连接,存储单元120与第一晶体管110的控制端及第一端连接,复位单元130用于响应控制信号线信号复位存储单元120,补偿单元140用于响应控制信号线信号将阈值电压Vth写入存储单元120,数据写入单元150用于响应扫描线210信号将数据电压Vdata写入存储单元120,发光控制单元160用于响应控制信号线信号导通第一晶体管110和显示发光单元300,写入阈值电压Vth补偿阈值电压漂移在数据电压写入前完成且不需要数据电压Vdata参与,补偿时间不受扫描时间限制,可避免阈值电压Vth不能得到充分补偿,改善了显示面板显示不均匀问题。
参见图1所示,存储单元120包括第一电容121和第二电容122,第一电容121和第一晶体管110的控制端通过第一节点A连接,第一电容121和第二电容122通过第二节点B连接,控制信号线包括第一发光控制信号线231,第一发光控制信号线231输出第一发光控制信号EM1,第二电容122与第一发光控制信号线231连接,第一电容121用于存储数据电压Vdata和阈值电压Vth,第二电容122用于平衡第一电容121电荷。
第一电容121用于存储数据电压Vdata和阈值电压Vth,第二电容122用于平衡第一电容121电荷,显示发光单元300的驱动电路由第一电容121和第二电容122的电容量控制,消除了阈值电压Vth差异导致的显示不均匀。
参见图1至图3所示,控制信号线包括第二发光控制信号线232,第二发光控制信号线232输出第二发光控制信号EM2。复位单元130包括第三晶体管131和第四晶体管132。第三晶体管131的控制端与第二发光控制信号线232连接,第三晶体管131的第一端与电源高压端250连接,第三晶体管131的第二端与第一节点A连接。第四晶体管132的控制端与第一发光控制信号线231连接,第四晶体管132的第一端与电源高压端250连接,第四晶体管132的第二端与第二节点B连接。
第三晶体管131和第四晶体管132可均为P型晶体管,第三晶体管131和第四晶体管132的控制端、第一端和第二端可分别为其栅极、源极和漏极。
在复位阶段T1,第一发光控制信号EM1和第二发光控制信号EM2均处于低电位,扫描信号Gate处于高电位。第三晶体管131和第四晶体管132打开,数据写入单元150关闭。第一节点A和第二节点B均被电源高压端250充电至Vdd,即第一晶体管110的控制端和第一端均被充电至Vdd。第一晶体管110的源极栅极压差Vsg为:
Vsg=VB-VA=0<|Vth|
其中,VA为第一节点A电压,VB为第二节点B电压。
也就是说,在复位阶段T1,第一电容121存储电荷清零,第一晶体管110处于关闭状态。如图3所示,第一晶体管110打叉表示第一晶体管110处于关闭状态。
在复位阶段T1,第一发光控制信号EM1和第二发光控制信号EM2均处于低电位,第三晶体管131和第四晶体管132打开,第一电容121存储电荷清零,完成第一电容121的复位,避免第一电容121残余电荷影响下一帧显示。第一晶体管110处于关闭状态,避免有电流从第一晶体管110流向显示发光单元300。
参见图1、图2和图4所示,补偿单元140包括第二晶体管141,第二晶体管141的控制端与第二发光控制信号线232连接,第二晶体管141的第一端与补偿信号线240连接,第二晶体管141的第二端与第二节点B连接。补偿信号线240输出电压为Vini。第二晶体管141为P型晶体管,其控制端、第一端和第二端可分别为其栅极、源极和漏极。
在补偿阶段T2,第二发光控制信号EM2保持低电位,扫描信号Gate保持高电位,同时第一发光控制信号EM1从低电位Vgl转为高电位Vgh。第二晶体管141和第三晶体管131打开,第四晶体管132、数据写入单元150和发光控制单元160关闭。第二电容122连接第一发光控制信号线231一侧电位由Vgl转为高电位Vgh,根据电荷守恒和电容耦合原理,第二节点B电压VB为:
VB=Vdd+(Vgh-Vgl)×C2/(C2+C1)
其中,C1为第一电容121的电容量,C2为第二电容122的电容量。
对于第一晶体管110,其源极栅极压差Vsg为:
Vsg=VB-VA=(Vgh-Vgl)×2/(C2+C1)
设置低电位Vgl、高电位Vgh、第一电容121的电容量C1以及第二电容122的电容量C2,可使第一晶体管110的源极栅极压差Vsg大于阈值电压绝对值|Vth|,从而第一晶体管110转为打开状态。由于第一晶体管110打开,补偿信号线240电压Vini会向第二节点B充电,直至Vsg=VB-VA=|Vth4|时第一晶体管110再次关闭,此时第二节点B电压VB为:
VB=VA+|Vth4|=Vdd+|Vth|
也就是说,第二晶体管141在第二发光控制信号线232控制下,将阈值电压Vth写入第一电容121中。
在补偿阶段T2,第二晶体管141在第二发光控制信号线232控制下,将阈值电压Vth写入第一电容121中,补偿阈值电压Vth没有使用数据电压Vdata,补偿时间不受扫描时间限制,消除了阈值电压Vth不能得到充分补偿导致的显示不均匀问题。同时,补偿时间不受扫描时间限制,多行显示驱动电路可同时进行补偿,以延长补偿时间。
在一些实施例中,显示发光单元300和发光控制单元160通过第三节点C连接,第二晶体管141依次通过第三节点C、第一晶体管110与第二节点B连接。补偿信号线240电压大于电源低压端260电压,且补偿信号线240电压与电源低压端260电压压差小于显示发光单元300发光电压。示例的,补偿信号线240电压与电源低压端260电压压差小于1V。第二晶体管141还用于响应第二发光控制信号线232信号复位显示发光单元300。
在复位阶段T1,第一发光控制信号EM1和第二发光控制信号EM2均处于低电位,扫描信号Gate处于高电位。第三晶体管131和第四晶体管132打开,数据写入单元150关闭,发光控制单元160打开。第二晶体管141打开,补偿信号线240电压Vini写入第三节点C。由于补偿信号线240电压大于电源低压端260电压,且补偿信号线240电压与电源低压端260电压压差小于显示发光单元300发光电压,有电流流过显示发光单元300但显示发光单元300不发光,从而完成显示发光单元300初始化。
在复位阶段T1,第二发光控制信号EM2控制第二晶体管141打开,补偿信号线240电压Vini写入第三节点C,使电流流过显示发光单元300,完成对显示发光单元300的复位,消除不同显示发光单元300状态不同导致的显示不均匀。
参见图1、图2和图5所示,数据写入单元150包括第五晶体管151,第五晶体管151的控制端与扫描线210连接,第五晶体管151的第一端与数据线220连接,第五晶体管151的第二端与第一节点A连接。第五晶体管151为P型晶体管,其控制端、第一端和第二端可分别为其栅极、源极和漏极。
在数据写入阶段T3,扫描信号Gate为低电位,第一发光控制信号EM1和第二发光控制信号EM2均为高电位。第五晶体管151打开,第二晶体管141、第三晶体管131、第四晶体管132以及发光控制单元160关闭。
第五晶体管151打开后,第一节点A由数据线220充电至数据电压Vdata,第一节点A电压变化为Vdata-Vdd,根据电荷守恒和电容耦合原理,第二节点B电压也会发生变化,第二节点B电压VB为:
VB=Vdd+|Vth4|+(Vdata-Vdd)×C1/(C1+C2)
对于第一晶体管110,其源极栅极压差Vsg为:
Vsg=VB-VA=(Vdd-Vdata)×C2/(C1+C2)+|Vth4|
电源高压端250电压Vdd大于数据电压Vdata,源极栅极压差Vsg大于阈值电压绝对值|Vth|,第一晶体管110打开。同时由于发光控制单元160和第二晶体管141关闭,第一晶体管110打开也不会影响显示发光单元300。
参见图1、图2和图6所示,发光控制单元160包括第六晶体管161,第六晶体管161的控制端与第一发光控制信号线231连接,第六晶体管161的第一端通过第三节点C与第一晶体管110的第二端连接,第六晶体管161的第二端与显示发光单元300连接。第六晶体管161为P型晶体管,其控制端、第一端和第二端可分别为其栅极、源极和漏极。
在发光阶段T4,第一发光控制信号EM1处于低电位,扫描信号Gate和第二发光控制信号EM2处于高电位,第三晶体管131、第五晶体管151、第二晶体管141关闭,第四晶体管132、第六晶体管161打开。第一晶体管110处在打开状态,从而电流经第四晶体管132、第一晶体管110、第六晶体管161流经显示发光单元300,显示发光单元300开始发光,流经显示发光单元300电流由第一晶体管110控制。显示发光单元300的电流I为:
I=1/2×k×((Vdd-Vdata)×C2/(C1+C2))2
显示发光单元300的电流不受阈值电压Vth影响。
在一些实施例中,第二电容122的电容量大于第一电容121的电容量。
由显示发光单元300的电流计算式可知,显示发光单元300的电流受电容大小的影响,第二电容122的电容量大于第一电容121的电容量且差距越大,显示发光单元300的电流越大。第二电容122的电容量大于第一电容121的电容量,这样设计,可增大显示发光单元300的电流,降低显示面板的功耗。
需要说明的是,第一晶体管110、第二晶体管141、第三晶体管131、第四晶体管132、第五晶体管151以及第六晶体管161可均为P型晶体管,但不限于此,第一晶体管110、第二晶体管141、第三晶体管131、第四晶体管132、第五晶体管151以及第六晶体管161也可均为N型晶体管,具体可视情况而定。在第一晶体管110、第二晶体管141、第三晶体管131、第四晶体管132、第五晶体管151以及第六晶体管161均为N型晶体管时,可适应性调整扫描信号Gate、第一发光控制信号EM1和第二发光控制信号EM2的时序。
实施例二
本实施例中显示驱动方法用于驱动实施例一中显示驱动电路,参见图7所示,显示驱动方法包括:
S100:在复位阶段T1,通过控制信号线控制复位单元130将存储单元120复位;
S200:在补偿阶段T2,通过控制信号线控制补偿单元140,将阈值电压写入存储单元120;
S300:在数据写入阶段T3,通过扫描线210控制数据写入单元150,将数据电压写入存储单元120;
S400:在发光阶段T4,通过控制信号线控制发光控制单元160,导通第一晶体管110和显示发光单元300。
具体的,第一晶体管110、第二晶体管141、第三晶体管131、第四晶体管132、第五晶体管151以及第六晶体管161均为P型晶体管,控制信号线包括第一发光控制信号线231和第二发光控制信号线232。
在复位阶段T1,第一发光控制信号EM1和第二发光控制信号EM2均处于低电位,扫描信号Gate处于高电位。第三晶体管131、第四晶体管132和第六晶体管161打开,第五晶体管151关闭。第一晶体管110的控制端和第一端均被充电至Vdd,第一电容121存储电荷清零,第一晶体管110处于关闭状态。第二晶体管141打开,补偿信号线240电压Vini写入第三节点C,有电流流过显示发光单元300但显示发光单元300不发光,从而完成显示发光单元300初始化。
在补偿阶段T2,第二发光控制信号EM2保持低电位,扫描信号Gate保持高电位,同时第一发光控制信号EM1从低电位Vgl转为高电位Vgh。第二晶体管141和第三晶体管131打开,第四晶体管132、第五晶体管151和第六晶体管161关闭。第一晶体管110打开,补偿信号线240电压Vini会向第二节点B充电,将阈值电压Vth写入第一电容121中。
在数据写入阶段T3,扫描信号Gate为低电位,第一发光控制信号EM1和第二发光控制信号EM2均为高电位。第五晶体管151打开,第二晶体管141、第三晶体管131、第四晶体管132以及第六晶体管161关闭。第五晶体管151打开后,数据线220的数据电压Vdata写入第一电容121。
在发光阶段T4,第一发光控制信号EM1处于低电位,扫描信号Gate和第二发光控制信号EM2处于高电位,第三晶体管131、第五晶体管151、第二晶体管141关闭,第四晶体管132、第六晶体管161打开。第一晶体管110处在打开状态,从而电流经第四晶体管132、第一晶体管110、第六晶体管161流经显示发光单元300,显示发光单元300开始发光。
其中,在补偿阶段T2,第二晶体管141在第二发光控制信号线232控制下,将阈值电压Vth写入第一电容121中,补偿阈值电压Vth没有使用数据电压Vdata,补偿时间不受扫描时间限制,消除了阈值电压Vth不能得到充分补偿导致的显示不均匀问题。
实施例三
本实施例中显示面板包括显示驱动电路100和显示发光单元300,显示发光单元300与显示驱动电路100的发光控制单元160连接,显示驱动电路100包括实施例一公开的显示驱动电路100。
本实施例中,显示面板包括显示驱动电路100,显示驱动电路100中第一晶体管110的控制端与数据线220连接,第一晶体管110的第一端与电源高压端250连接,第一晶体管110的第二端通过显示发光单元300与电源低压端260连接,存储单元120与第一晶体管110的控制端及第一端连接,复位单元130用于响应控制信号线信号复位存储单元120,补偿单元140用于响应控制信号线信号将阈值电压Vth写入存储单元120,数据写入单元150用于响应扫描线210信号将数据电压Vdata写入存储单元120,发光控制单元160用于响应控制信号线信号导通第一晶体管110和显示发光单元300,写入阈值电压Vth补偿阈值电压漂移在数据电压写入前完成且不需要数据电压Vdata参与,补偿时间不受扫描时间限制,可避免阈值电压Vth不能得到充分补偿,改善了显示面板显示不均匀问题。
术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”等的特征可以明示或者隐含地包括一个或者更多个该特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请中,除非另有明确的规定和限定,术语“装配”、“连接”等术语应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本说明书的描述中,参考术语“一些实施例”、“示例地”等的描述意指结合该实施例或示例描述的具体特征、结构、材料或者特点包含于本申请的至少一个实施例或示例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
尽管上面已经示出和描述了本申请的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本申请的限制,本领域的普通技术人员在本申请的范围内可以对上述实施例进行变化、修改、替换和变型,故但凡依本申请的权利要求和说明书所做的变化或修饰,皆应属于本申请专利涵盖的范围之内。

Claims (10)

1.一种显示驱动电路,包括第一晶体管,所述第一晶体管的控制端与数据线连接,所述第一晶体管的第一端与电源高压端连接,所述第一晶体管的第二端通过显示发光单元与电源低压端连接,其特征在于,所述显示驱动电路还包括:
存储单元,与所述第一晶体管的控制端及第一端连接,用于存储所述数据线输出的数据电压和所述第一晶体管的阈值电压;
复位单元,与所述存储单元连接,用于响应控制信号线信号复位所述存储单元;
补偿单元,与所述存储单元连接,用于响应所述控制信号线信号将所述阈值电压写入所述存储单元;
数据写入单元,与所述存储单元连接,用于响应扫描线信号将所述数据电压写入所述存储单元;
发光控制单元,连接所述第一晶体管和所述显示发光单元,用于响应所述控制信号线信号导通所述第一晶体管和所述显示发光单元。
2.根据权利要求1所述的显示驱动电路,其特征在于,所述存储单元包括第一电容和第二电容,所述第一电容和所述第一晶体管的控制端通过第一节点连接,所述第一电容和所述第二电容通过第二节点连接,所述控制信号线包括第一发光控制信号线,所述第二电容与所述第一发光控制信号线连接,所述第一电容用于存储所述数据电压和所述阈值电压,所述第二电容用于平衡所述第一电容电荷。
3.根据权利要求2所述的显示驱动电路,其特征在于,所述控制信号线包括第二发光控制信号线,所述补偿单元包括第二晶体管,所述第二晶体管的控制端与所述第二发光控制信号线连接,所述第二晶体管的第一端与补偿信号线连接,所述第二晶体管的第二端与所述第二节点连接。
4.根据权利要求3所述的显示驱动电路,其特征在于,所述第二电容的电容量大于所述第一电容的电容量。
5.根据权利要求3所述的显示驱动电路,其特征在于,所述显示发光单元和所述发光控制单元通过第三节点连接,所述第二晶体管依次通过所述第三节点、所述第一晶体管与所述第二节点连接,所述补偿信号线电压大于所述电源低压端电压,且所述补偿信号线电压与所述电源低压端电压压差小于所述显示发光单元发光电压,所述第二晶体管还用于响应所述第二发光控制信号线信号复位所述显示发光单元。
6.根据权利要求2所述的显示驱动电路,其特征在于,所述复位单元包括第三晶体管和第四晶体管,所述控制信号线包括第二发光控制信号线,所述第三晶体管的控制端与所述第二发光控制信号线连接,所述第三晶体管的第一端与所述电源高压端连接,所述第三晶体管的第二端与所述第一节点连接,所述第四晶体管的控制端与所述第一发光控制信号线连接,所述第四晶体管的第一端与所述电源高压端连接,所述第四晶体管的第二端与所述第二节点连接。
7.根据权利要求2所述的显示驱动电路,其特征在于,所述数据写入单元包括第五晶体管,所述第五晶体管的控制端与所述扫描线连接,所述第五晶体管的第一端与所述数据线连接,所述第五晶体管的第二端与所述第一节点连接。
8.根据权利要求1所述的显示驱动电路,其特征在于,所述发光控制单元包括第六晶体管,所述控制信号线包括第一发光控制信号线,所述第六晶体管的控制端与所述第一发光控制信号线连接,所述第六晶体管的第一端与所述第一晶体管连接,所述第六晶体管的第二端与所述显示发光单元连接。
9.一种显示驱动方法,其特征在于,所述显示驱动方法用于驱动权利要求1~8任意一项所述的显示驱动电路,所述显示驱动方法包括:
在复位阶段,通过所述控制信号线控制所述复位单元将所述存储单元复位;
在补偿阶段,通过所述控制信号线控制所述补偿单元,将所述阈值电压写入所述存储单元;
在数据写入阶段,通过所述扫描线控制所述数据写入单元,将所述数据电压写入所述存储单元;
在发光阶段,通过所述控制信号线控制所述发光控制单元,导通所述第一晶体管和所述显示发光单元。
10.一种显示面板,其特征在于,包括:
如权利要求1~8任意一项所述的显示驱动电路;
显示发光单元,与所述显示驱动电路的发光控制单元连接。
CN202310655155.8A 2023-06-05 2023-06-05 显示驱动电路、显示驱动方法及显示面板 Active CN116386541B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310655155.8A CN116386541B (zh) 2023-06-05 2023-06-05 显示驱动电路、显示驱动方法及显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310655155.8A CN116386541B (zh) 2023-06-05 2023-06-05 显示驱动电路、显示驱动方法及显示面板

Publications (2)

Publication Number Publication Date
CN116386541A true CN116386541A (zh) 2023-07-04
CN116386541B CN116386541B (zh) 2023-08-04

Family

ID=86963789

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310655155.8A Active CN116386541B (zh) 2023-06-05 2023-06-05 显示驱动电路、显示驱动方法及显示面板

Country Status (1)

Country Link
CN (1) CN116386541B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117079597A (zh) * 2023-08-31 2023-11-17 惠科股份有限公司 显示驱动电路、显示驱动方法及显示面板
CN117079597B (zh) * 2023-08-31 2024-06-21 惠科股份有限公司 显示驱动电路、显示驱动方法及显示面板

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070024544A1 (en) * 2005-08-01 2007-02-01 Chung Bo Y Data driving circuits and driving methods of organic light emitting displays using the same
CN103247660A (zh) * 2012-02-10 2013-08-14 三星显示有限公司 有机发光二极管显示器
CN105427803A (zh) * 2016-01-04 2016-03-23 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
CN107424564A (zh) * 2017-08-07 2017-12-01 北京大学深圳研究生院 像素装置、用于像素装置的驱动方法和显示设备
CN110010072A (zh) * 2018-01-05 2019-07-12 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN110335565A (zh) * 2019-05-09 2019-10-15 京东方科技集团股份有限公司 像素电路及其驱动方法、和显示装置
CN110751923A (zh) * 2019-11-28 2020-02-04 北京加益科技有限公司 混合老化补偿方法、装置、电子设备及可读存储介质
CN111179820A (zh) * 2020-03-12 2020-05-19 武汉华星光电半导体显示技术有限公司 一种像素电路及显示面板
CN114898694A (zh) * 2022-05-19 2022-08-12 惠科股份有限公司 像素驱动电路及显示设备
CN115527492A (zh) * 2022-08-16 2022-12-27 合肥京东方卓印科技有限公司 显示面板及其显示方法、显示装置
CN115705823A (zh) * 2021-08-05 2023-02-17 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示基板和显示装置

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070024544A1 (en) * 2005-08-01 2007-02-01 Chung Bo Y Data driving circuits and driving methods of organic light emitting displays using the same
CN103247660A (zh) * 2012-02-10 2013-08-14 三星显示有限公司 有机发光二极管显示器
CN105427803A (zh) * 2016-01-04 2016-03-23 京东方科技集团股份有限公司 像素驱动电路、方法、显示面板和显示装置
CN107424564A (zh) * 2017-08-07 2017-12-01 北京大学深圳研究生院 像素装置、用于像素装置的驱动方法和显示设备
CN110010072A (zh) * 2018-01-05 2019-07-12 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN110335565A (zh) * 2019-05-09 2019-10-15 京东方科技集团股份有限公司 像素电路及其驱动方法、和显示装置
CN110751923A (zh) * 2019-11-28 2020-02-04 北京加益科技有限公司 混合老化补偿方法、装置、电子设备及可读存储介质
CN111179820A (zh) * 2020-03-12 2020-05-19 武汉华星光电半导体显示技术有限公司 一种像素电路及显示面板
CN115705823A (zh) * 2021-08-05 2023-02-17 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示基板和显示装置
CN114898694A (zh) * 2022-05-19 2022-08-12 惠科股份有限公司 像素驱动电路及显示设备
CN115527492A (zh) * 2022-08-16 2022-12-27 合肥京东方卓印科技有限公司 显示面板及其显示方法、显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117079597A (zh) * 2023-08-31 2023-11-17 惠科股份有限公司 显示驱动电路、显示驱动方法及显示面板
CN117079597B (zh) * 2023-08-31 2024-06-21 惠科股份有限公司 显示驱动电路、显示驱动方法及显示面板

Also Published As

Publication number Publication date
CN116386541B (zh) 2023-08-04

Similar Documents

Publication Publication Date Title
CN107424563B (zh) 有机发光二极管显示装置
US10002569B2 (en) Organic light emitting display device
KR101760090B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
CN103778889B (zh) 有机发光二极管电路及其驱动方法
US8446344B2 (en) Pixel and organic light emitting display device using the same
US10692427B2 (en) Pixel and organic light emitting display device using the pixel
WO2018188390A1 (zh) 像素电路及其驱动方法、显示装置
CN111613180A (zh) Amoled像素补偿驱动电路、方法及显示面板
CN113192460A (zh) 一种显示面板和显示装置
US20110193855A1 (en) Pixel, display device, and driving method thereof
US20090167648A1 (en) Luminescence display and driving method thereof
CN112102778B (zh) 像素电路及其驱动方法、显示基板和显示装置
CN112509523B (zh) 一种显示面板、驱动方法及显示装置
CN104409047A (zh) 像素驱动电路、像素驱动方法和显示装置
US20120139890A1 (en) Organic light emitting display device
KR20140137504A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR20080032072A (ko) 발광 디바이스 디스플레이 구동 방법 및 시스템
TW201322223A (zh) 像素電路及其驅動方法
KR20140076904A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
CN104167167A (zh) 像素电路及其驱动方法、显示装置
KR101689323B1 (ko) 유기 전계발광 표시장치 및 그의 구동방법
CN108470541B (zh) 像素电路及其驱动方法、显示面板及显示装置
KR20230001618A (ko) 화소 및 표시 장치
US20230215381A1 (en) Gate driver circuit, display panel and display device including the same
CN115565493B (zh) 一种像素驱动电路及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant