CN115311996A - 显示装置和刷新驱动方法 - Google Patents
显示装置和刷新驱动方法 Download PDFInfo
- Publication number
- CN115311996A CN115311996A CN202211040233.5A CN202211040233A CN115311996A CN 115311996 A CN115311996 A CN 115311996A CN 202211040233 A CN202211040233 A CN 202211040233A CN 115311996 A CN115311996 A CN 115311996A
- Authority
- CN
- China
- Prior art keywords
- display area
- refresh
- frequency
- goa
- refresh frequency
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明提供一种显示装置和刷新驱动方法。显示装置包括显示面板和驱动模组;所述显示面板包括第一显示区域、第二显示区域和多行多列像素电路;所述驱动模组用于控制设置于第一显示区域中的像素电路的刷新频率为第一刷新频率,控制设置于第二显示区域中的像素电路的刷新频率与所述第一刷新频率不同。本发明能够在正常显示画面的同时降低功耗。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种显示装置和刷新驱动方法。
背景技术
在相关的OLED(有机发光二极管)显示屏工作时,在显示画面更新时,会全屏更新,驱动功耗较高。
发明内容
本发明的主要目的在于提供一种显示装置和刷新驱动方法,解决现有技术中不能在正常显示画面的同时降低功耗的问题。
在一个方面中,本发明实施例提供了一种显示装置,包括显示面板和驱动模组;所述显示面板包括第一显示区域、第二显示区域和多行多列像素电路;
所述驱动模组用于控制设置于第一显示区域中的像素电路的刷新频率为第一刷新频率,控制设置于第二显示区域中的像素电路的刷新频率与所述第一刷新频率不同。
可选的,所述驱动模组用于当判断到显示面板包括的部分显示区域显示的画面变化,所述显示面板包括的另一部分显示区域显示的画面不变化时,控制所述部分显示区域中的像素电路的刷新频率为第一刷新频率,控制所述另一部分显示区域的刷新频率小于所述第一刷新频率;所述部分显示区域为更新显示区域,所述的另一部分显示区域为未更新显示区域;所述更新显示区域为所述第一显示区域,所述未更新显示区域为所述第二显示区域。
可选的,所述驱动模组还用于当所述更新显示区域中设置有至少一行像素电路时,通过控制第一起始信号的频率和第二起始信号的频率来调节所述更新显示区域中的至少一行像素电路的刷新频率。
可选的,所述驱动模组包括第一更新GOA模组和第二更新GOA模组;
所述第一更新GOA模组用于为所述至少一行像素电路提供N型扫描信号;
所述第二更新GOA模组用于为所述至少一行像素电路提供P型扫描信号;
所述第一更新GOA模组包括多级第一更新GOA电路,所述第二更新GOA模组包括多组第二更新GOA电路;
所述第一更新GOA模组包括的第一级第一更新GOA电路接入所述第一起始信号,所述第二更新GOA模组包括的第一级第二更新GOA电路接入所述第二起始信号。
可选的,所述未更新显示区域中设置有与所述更新显示区域中的至少一行像素电路相邻的两个相邻像素电路组;所述相邻像素电路组包括至少一行过渡像素电路;
所述驱动模组用于控制所述至少一行过渡像素电路的刷新频率为第二刷新频率,所述第二刷新频率小于所述第一刷新频率,所述第二刷新频率大于所述另一部分显示区域的刷新频率。
可选的,所述未更新显示区域中还设置有除了所述相邻像素电路组之外的不相邻像素电路组;所述不相邻像素电路组包括至少一行像素电路;
所述驱动模组用于控制所述不相邻像素电路组包括的像素电路的刷新频率为第三刷新频率;所述第三刷新频率小于所述第二刷新频率。
可选的,当所述更新显示区域中设置有M行N列像素电路,并N小于所述显示面板包括的像素电路的总列数时,所述像素电路包括写入控制电路;M和N为正整数;
所述写入控制电路的控制端与写入控制线电连接,所述写入控制电路的第一端与数据线电连接,所述写入控制电路的第二端与数据写入节点电连接;所述写入控制电路用于在所述写入控制线提供的写入控制信号的控制下,控制所述数据线与所述数据写入节点之间连通;
所述驱动模组用于通过控制与所述M行N列像素电路位于同一行不同列的像素电路包括的写入控制电路的控制端接入的写入控制信号的频率,以使得与所述M行N列像素电路位于同一行不同列的像素电路的刷新频率小于所述第一刷新频率。
可选的,所述驱动模组还用于通过控制所述M行N列像素电路包括的写入控制电路的控制端接入的写入控制信号的频率,以使得所述M行N列像素电路的刷新频率为所述第一刷新频率。
在第二个方面中,本发明实施例提供一种刷新驱动方法,应用于显示装置,所述显示装置包括显示面板和驱动模组;所述显示面板包括第一显示区域、第二显示区域和多行多列像素电路;所述刷新驱动方法包括:
所述驱动模组控制设置于第一显示区域中的像素电路的刷新频率为第一刷新频率,所述驱动模组控制设置于第二显示区域中的像素电路的刷新频率与所述第一刷新频率不同。
可选的,本发明至少一实施例所述的刷新驱动方法包括:
当判断到显示面板包括的部分显示区域显示的画面变化,所述显示面板包括的另一部分显示区域显示的画面不变化时,控制所述部分显示区域中的像素电路的刷新频率为第一刷新频率,控制所述另一部分显示区域的刷新频率小于所述第一刷新频率;
所述部分显示区域为更新显示区域,所述的另一部分显示区域为未更新显示区域;所述更新显示区域为所述第一显示区域,所述未更新显示区域为所述第二显示区域。
可选的,本发明至少一实施例包括:当所述更新显示区域中设置有至少一行像素电路时,通过控制第一起始信号的频率和第二起始信号的频率来调节所述更新显示区域中的至少一行像素电路的刷新频率。
可选的,所述显示面板还包括第一更新GOA模组和第二更新GOA模组,所述第一更新GOA模组用于为所述至少一行像素电路提供N型扫描信号,所述第二更新GOA模组用于为所述至少一行像素电路提供P型扫描信号;所述第一更新GOA模组包括多级第一更新GOA电路,所述第二更新GOA模组包括多组第二更新GOA电路;所述第一更新GOA模组包括的第一级第一更新GOA电路接入所述第一起始信号,所述第二更新GOA模组包括的第一级第二更新GOA电路接入所述第二起始信号。
可选的,所述未更新显示区域中设置有与所述更新显示区域中的至少一行像素电路相邻的两个相邻像素电路组;所述相邻像素电路组包括至少一行过渡像素电路;
所述刷新驱动方法还包括:控制所述至少一行过渡像素电路的刷新频率为第二刷新频率,所述第二刷新频率小于所述第一刷新频率。
可选的,所述未更新显示区域中还设置有除了所述相邻像素电路组之外的不相邻像素电路组;所述不相邻像素电路组包括不相邻像素电路;
所述刷新驱动方法还包括:控制所述不相邻像素电路的刷新频率为第三刷新频率;所述第三刷新频率小于所述第二刷新频率。
可选的,当所述更新显示区域中设置有M行N列像素电路,并N小于所述显示面板包括的像素电路的总列数时,所述像素电路包括写入控制电路;所述写入控制电路的控制端与写入控制线电连接,所述写入控制电路的第一端与数据线电连接,所述写入控制电路的第二端与数据写入节点电连接;所述写入控制电路用于在所述写入控制线提供的写入控制信号的控制下,控制所述数据线与所述数据写入节点之间连通;M和N为正整数;所述刷新驱动方法包括:
通过控制与所述M行N列像素电路位于同一行不同列的像素电路包括的写入控制电路的控制端接入的写入控制信号的频率,以使得与所述M行N列像素电路位于同一行不同列的像素电路的刷新频率小于所述第一刷新频率。
可选的,本发明至少一实施例所述的刷新驱动方法还包括:
通过控制所述M行N列像素电路包括的写入控制电路的控制端接入的写入控制信号的频率,以使得所述M行N列像素电路的刷新频率为所述第一刷新频率。
本发明实施例所述的显示装置和刷新驱动方法能够在正常显示画面的同时降低功耗。
附图说明
图1是本发明所述的显示装置的显示面板的分区示意图;
图2是本发明所述的显示装置的至少一实施例的结构图;
图3是图2所示的显示装置的至少一实施例的工作时序图;
图4是本发明所述的显示装置的至少一实施例的结构图;
图5是图4所示的显示装置的至少一实施例的工作时序图;
图6是本发明所述的显示装置的显示面板的分区示意图;
图7是图4所示的显示装置的至少一实施例的另一工作时序图;
图8是本发明所述的显示装置中的像素电路的至少一实施例的电路图;
图9是所述像素电路的至少一实施例的电路图;
图10是所述显示面板的分区示意图;
图11是本发明所述的显示装置中的第一GOA电路的至少一实施例的电路图;
图12是本发明所述的显示装置中的第二GOA电路的至少一实施例的电路图。
具体实施方式
下面将结合本公开实施例中的附图,对本公开实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本公开一部分实施例,而不是全部的实施例。基于本公开中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。
本发明实施例所述的显示装置包括显示面板和驱动模组;所述显示面板包括第一显示区域、第二显示区域和多行多列像素电路;
所述驱动模组用于控制设置于第一显示区域中的像素电路的刷新频率为第一刷新频率,控制设置于第二显示区域中的像素电路的刷新频率与所述第一刷新频率不同。
本发明实施例所述的显示装置可以针对不同的显示区域设定相应的刷新频率,以能够在正常显示画面的同时降低功耗。
在具体实施时,在所述第一显示区域中设置有至少一行至少一列像素电路,在第二显示区域中设置有至少一行至少一列像素电路。
本发明实施例所述的显示装置包括显示面板和驱动模组;
所述显示面板包括多行多列像素电路;
所述驱动模组用于当判断到显示面板包括的部分显示区域显示的画面变化,所述显示面板包括的另一部分显示区域显示的画面不变化时,控制所述部分显示区域中的像素电路的刷新频率为第一刷新频率,控制所述另一部分显示区域的刷新频率小于所述第一刷新频率;
所述部分显示区域为更新显示区域,所述的另一部分显示区域为未更新显示区域;所述更新显示区域为所述第一显示区域,所述未更新显示区域为所述第二显示区域。
可以理解的是,本专利中更新显示区域和未更新显示区域是相对而言,例如:未更新显示区域指的是更新频率较低的显示区域,该区域的更新频率较更新显示区域的更新频率低。例如:未更新显示区域的更新频率比更新显示区域的更新频率低30HZ-45HZ;或者,未更新显示区域,人眼看起来似乎画面基本没有变化或变化很慢,例如0HZ~30HZ。(0HZ可以是指画面静止状态)。
本发明实施例所述的显示装置在工作时,当驱动模组判断到显示面板包括的部分显示区域显示的画面变化,而所述显示面板包括的另一部分显示区域显示的画面不变化时,所述驱动模组控制画面更新的显示区域中的像素电路的刷新频率为第一刷新频率,控制所述画面不更新的显示区域中的像素电路的刷新频率小于所述第一刷新频率,以能够在正常显示画面的同时降低功耗。
在相关的OLED(有机发光二极管)显示屏工作时,在显示画面更新时,会全屏更新,驱动功耗较高。采用LTPO(低温多晶氧化物)等低频技术的显示面板,可以长时间保持显示亮度不变,则可以选择本发明实施例中提出的局部刷新驱动方式。本发明实施例中提出的局部刷新驱动方式通过显示画面局部数据更新时,显示面板也只高频刷新画面数据更新的部分,其他部分保持低频刷新,从而最大限度降低驱动功耗。
在本发明至少一实施例中,所述驱动模组还用于当所述更新显示区域中设置有至少一行像素电路时,通过控制第一起始信号的频率和第二起始信号的频率来调节所述更新显示区域中的至少一行像素电路的刷新频率。
在具体实施时,所述驱动模组可以通过控制第一起始信号的频率和第二起始信号的频率来调节更新显示区域中的像素电路的刷新频率。
可选的,所述驱动模组包括第一更新GOA(Gate On Array,阵列基板行驱动)模组和第二更新GOA模组;
所述第一更新GOA模组用于为所述至少一行像素电路提供N型扫描信号;
所述第二更新GOA模组用于为所述至少一行像素电路提供P型扫描信号;
所述第一更新GOA模组包括多级第一更新GOA电路,所述第二更新GOA模组包括多组第二更新GOA电路;
所述第一更新GOA模组包括的第一级第一更新GOA电路接入所述第一起始信号,所述第二更新GOA模组包括的第一级第二更新GOA电路接入所述第二起始信号。
在具体实施时,第一更新GOA模组用于为更新显示区域中的像素电路提供N型扫描信号,第二更新GOA模组用于为更新显示区域中的像素电路提供P型扫描信号,所述驱动模组还可以包括驱动控制单元,本发明至少一实施例可以通过所述驱动控制单元控制所述第一级第一更新GOA电路接入的第一起始信号,以及,所述第一级第二更新GOA电路接入的第二起始信号,以控制调节更新显示区域中的像素电路的刷新频率。
在本发明至少一实施例中,所述未更新显示区域中设置有与所述更新显示区域中的至少一行像素电路相邻的两个相邻像素电路组;所述相邻像素电路组包括至少一行过渡像素电路;
所述驱动模组用于控制所述至少一行过渡像素电路的刷新频率为第二刷新频率,所述第二刷新频率小于所述第一刷新频率,所述第二刷新频率大于所述另一部分显示区域的刷新频率。
在具体实施时,可以将与更新显示区域相邻的显示区域设置为过渡显示区域,过渡显示区域的刷新频率为第二刷新频率,所述第二刷新频率介于低频刷新频率与第一刷新频率之间,从而减小显示差异,防止人眼发觉,减小相邻显示区域显示差异可能带来的闪烁、Mura(显示不均匀)问题。其中,所述低频显示频率为所述另一部分显示区域的刷新频率。
可选的,所述未更新显示区域中还设置有除了所述相邻像素电路组之外的不相邻像素电路组;所述不相邻像素电路组包括不相邻像素电路;
所述驱动模组用于控制所述不相邻像素电路的刷新频率为第三刷新频率;所述第三刷新频率小于所述第二刷新频率。
在本发明至少一实施例中,所述第三刷新频率即为所述低频显示频率。
在本发明至少一实施例中,所述第三刷新频率可以小于等于60Hz,例如,所述第三刷新频率可以为1Hz、10Hz、20Hz、30Hz、40Hz或60Hz,但不以此为限。
可选的,当所述更新显示区域中设置有M行N列像素电路,并N小于所述显示面板包括的像素电路的总列数时,所述像素电路包括写入控制电路;M和N为正整数;
所述写入控制电路的控制端与写入控制线电连接,所述写入控制电路的第一端与数据线电连接,所述写入控制电路的第二端与数据写入节点电连接;所述写入控制电路用于在所述写入控制线提供的写入控制信号的控制下,控制所述数据线与所述数据写入节点之间连通;
所述驱动模组用于通过控制与所述M行N列像素电路位于同一行不同列的像素电路包括的写入控制电路的控制端接入的写入控制信号的频率,以使得与所述M行N列像素电路位于同一行不同列的像素电路的刷新频率小于所述第一刷新频率。
在本发明至少一实施例中,当所述更新显示区域中的像素电路的列数小于所述显示面板包括的像素电路的总列数时,可以通过控制所述写入控制信号的频率,以控制与所述M行N列像素电路位于同一行不同列的像素电路的刷新频率小于第一刷新频率。
在本发明至少一实施例中,所述驱动模组还用于通过控制所述M行N列像素电路包括的写入控制电路的控制端接入的写入控制信号的频率,以使得所述M行N列像素电路的刷新频率为所述第一刷新频率。
如图1所示,可以将显示面板10的有效显示区域划分为A个显示区域;
在图1中,标号为P1的第一预设显示区域,标号为P2的为第二预设显示区域,标号为Pa的为第a预设显示区域,标号为PA的为第A预设显示区域;
A为正整数,a为小于A的正整数。
在实际操作时,可以根据显示面板的显示画面的更新情况自动匹配刷新对应的显示区域,从而最大限度降低功耗。例如,当第a预设显示区域Pa的显示画面有更新时,而除了第a预设显示区域Pa之外的其他显示区域的显示画面无更新时,所述驱动模组控制第a预设显示区域Pa中的像素电路的刷新频率为第一刷新频率;所述驱动模组控制除了第a预设显示区域Pa之外的其他显示区域中的像素电路的刷新频率小于所述第一刷新频率,例如,所述第一刷新频率可以为120Hz,所述除了第a预设显示区域Pa之外的其他显示区域中的像素电路的刷新频率可以为1Hz;但不以此为限。
在本发明至少一实施例中,可以将所述有效显示区域平均分为A个显示区域;或者,可以根据显示规律不等分分区。例如,办公电脑桌面任务栏可以单独分一个显示区域,显示视频时的中心显示区域可以单独分一个显示区域,文字办公的菜单区、编辑区可以分别单独分一个显示区域;折叠显示面板的对折或多折的区域可以分别单独分一个显示区域;等等。
并且,当所述显示面板上的某一显示区域出现局部视频、图标闪烁、文字输入等场景时,会出现该显示区域的刷新频率需要切换的问题。
在具体实施时,在对显示区域分区的同时,可以对像素电路和驱动模组中的GOA电路进行分区;
当所述有效显示区域被划分为A个显示区域时,所述驱动模组可以包括A个第一GOA模组和A个第二GOA模组;第a个第一GOA模组对应于第a预设显示区域,第a个第二GOA模组对应于第a预设显示区域;
第a个第一GOA模组用于为设置于所述第a预设显示区域中的像素电路提供相应的N型扫描信号;
第a个第二GOA模组用于为设置于所述第a预设显示区域中的像素电路提供相应的P型扫描信号;
当第a预设显示区域为刷新显示区域时,所述第一更新GOA模组为所述第a个第一GOA模组,所述第二更新GOA模组为第a个第二GOA模组。
在本发明至少一实施例中,当所述有效显示区域被划分为A个显示区域时,所述驱动模组可以包括A个第一左侧GOA模组、A个第一右侧GOA模组、A个第二左侧GOA模组和A个第二右侧GOA模组;
第a个第一左侧GOA模组和第a个第一右侧GOA模组为设置于所述第a预设显示区域中的像素电路提供相应的N型扫描信号;
第a个第二左侧GOA模组和第a个第二右侧GOA模组为设置于所述第a预设显示区域中的像素电路提供相应的P型扫描信号;
当第a预设显示区域为刷新显示区域时,所述第一更新GOA模组包括所述第a个第一左侧GOA模组和所述第a个第一右侧GOA模组,所述第二更新GOA模组包括所述第a个第二左侧GOA模组和所述第a个第二右侧GOA模组。
在本发明至少一实施例中,各GOA模组可以包括相互级联的至少一级GOA电路;第一GOA模组可以包括至少一级第一GOA电路,第二GOA模组可以包括至少一级第二GOA电路;
一级第一GOA电路可以为两行像素电路提供相应的N型扫描信号,一级第二GOA电路可以为一行像素电路提供相应的P型扫描信号;但不以此为限。
如图2所示,标号为X1的为第一预设显示区域中的所有行像素电路;标号为Xa-1的为第a-1预设显示区域中的所有行像素电路,标号为Xa的为第a预设显示区域中的所有行像素电路,标号为Xa+1的为第a+1预设显示区域中的所有行像素电路,标号为XA-1的为第A-1预设显示区域中的所有行像素电路,标号为XA为第A预设显示区域中的所有行显示电路;
标号为GN11的为第一个第一左侧GOA模组,标号为GNa-11的为第a-1个第一左侧GOA模组,标号为GNa1的为第a个第一左侧GOA模组,标号为GNa+11的为第a+1个第一左侧GOA模组,标号为GNA1的为第A个第一左侧GOA模组;
标号为GN12的为第一个第一右侧GOA模组,标号为GNa-12的为第a-1个第一右侧GOA模组,标号为GNa2的为第a个第一右侧GOA模组,标号为GNa+12的为第a+1个第一右侧GOA模组,标号为GNA2的为第A个第一右侧GOA模组;
标号为GP11的为第一个第二左侧GOA模组,标号为GPa-11的为第a-1个第二左侧GOA模组,标号为GPa1的为第a个第二左侧GOA模组,标号为GPa+11的为第a+1个第二左侧GOA模组,标号为GPA1的为第A个第二左侧GOA模组;
标号为GP12的为第一个第二右侧GOA模组,标号为GPa-12的为第a-1个第二右侧GOA模组,标号为GPa2的为第a个第二右侧GOA模组,标号为GPa+12的为第a+1个第二右侧GOA模组,标号为GPA2的为第A个第二右侧GOA模组。
如图2所示,所述驱动模组还可以包括驱动控制单元20;
所述驱动控制单元20用于为GN11和GN12提供第一个第一起始信号NSTV1,为GNa-11和GNa-12提供第a-1个第一起始信号NSTVa-1,为GNa1和GNa2提供第a个第一起始信号NSTVa,为GNa+11和GNa+12提供第a+1个第一起始信号NSTVa+1,为GNA1和GNA2提供第A个第一起始信号NSTVA;
所述驱动控制单元20用于为GP11和GP12提供第一个第二起始信号GSTV1,为GPa-11和GPa-12提供第a-1个第二起始信号GSTVa-1,为GPa1和GPa2提供第a个第二起始信号GSTVa,为GPa+11和GPa+12提供第a+1个第二起始信号GSTVa+1,为GPA1和GPA2提供第A个第二起始信号GSTVA。
当第a预设显示区域为更新显示区域,所述有效显示区域包括的其他显示区域为未更新显示区域时,可以通过提升NSTV2a-1的频率、NSTV2a的频率、GSTV2a-1的频率和GSTV2a的频率,以提升位于所述第a预设显示区域中的像素电路的刷新频率。
在本发明至少一实施例中,例如,当图8所示的像素电路的至少一实施例在工作时,像素电路包括的第八晶体管T8的栅极与第一扫描线GN电连接,像素电路包括的第二晶体管T2的栅极与像素电路包括的第四晶体管的栅极与第二扫描线GP电连接,因此,所述像素电路的刷新频率与提供第一扫描信号的第一GOA模组接入的第一起始信号的频率和提供第二扫描信号的第二GOA模组接入的第二起始信号的频率相关。
在具体实施时,所述第一GOA模组接入的第一起始信号的频率与所述第一GOA模组输出的第一扫描信号的频率相同,所述第二GOA模组接入的第二起始信号的频率与所述第二GOA模组输出的第二扫描信号的频率相同,但不以此为限。
图3是图2所示的至少一实施例的工作时序图。
在图3中,Vsync为同步信号,DE为数据使能信号,Vd为数据电压。
如图3所示,NSTVa的频率大于NSTV1的频率,NSTVa的频率大于NSTVA的频率;GSTVa的频率大于GSTV1的频率,GSTVa的频率大于GSTVA的频率;以使得位于第a预设显示区域中的像素电路的刷新频率大于位于其他显示区域中的像素的刷新频率。
在本发明至少一实施例中,当第一显示区域中的像素电路的刷新频率都为120Hz时,为第一显示区域中的像素电路提供第一扫描信号的第一GOA模组接入的第一起始信号的频率,以及,为第一显示区域中的像素电路提供第二扫描信号的第二GOA模组接入的第二起始信号的频率可以都为120Hz;
也即,当显示区域中的像素电路的刷新频率都为预定频率时,为第一显示区域中的像素电路提供第一扫描信号的第一GOA模组接入的第一起始信号的频率,以及,为第一显示区域中的像素电路提供第二扫描信号的第二GOA模组接入的第二起始信号的频率可以都为所述预定频率。
例如,当第一显示区域中的像素电路的刷新频率与第二显示区域中的像素电路的刷新频率的比值为4时,则为第一显示区域中的像素电路提供第一扫描信号的第一GOA模组接入的第一起始信号的频率,与为第二显示区域中的像素电路提供第一扫描信号的第一GOA模组接入的第一起始信号的频率的比值可以为4,为第一显示区域中的像素电路提供第二扫描信号的第二GOA模组接入的第二起始信号的频率,与为第二显示区域中的像素电路提供第二扫描信号的第二GOA模组接入的第二起始信号的频率的比值可以为4。
如图4所示,在图2所示的显示面板的至少一实施例的基础上,所述驱动模组还可以包括A个发光控制模组和A个第三GOA模组;
标号为ES1的为第一发光控制模组,标号为ESa-1的为第a-1发光控制模组,标号为ESa的为第a发光控制模组,标号为ESa+1的为第a+1发光控制模组,标号为ESA的为第A发光控制模组;各发光控制模组用于为设置于相应的显示区域中的像素电路提供发光控制信号;
标号为S1的为第一个第三GOA模组,标号为Sa-1的为第a-1个第三GOA模组,标号为Sa的为第a个第三GOA模组,标号为Sa+1的为第a+1个第三GOA模组,标号为SA的为第A个第三GOA模组;各第三GOA模组用于为设置于相应的显示区域中的像素电路提供第三扫描信号。
如图4所示,所述驱动模组包括的A个发光控制模组可以相互级联,第一发光控制模组接入发光控制起始信号ESTV;
所述驱动模组包括的A个第三GOA模组可以相互级联,第一个第三GOA模组接入第三起始信号STV3。
在具体实施时,ESTV的频率可以与STV3的频率相等,或者,STV3的频率可以小于ESTV的频率。
在本发明至少一实施例中,ESTV的频率可以大于等于120Hz,STV3的频率可以大于等于120Hz;例如,ESTV的频率可以为480Hz,STV3的频率可以为240Hz,但不以此为限。
可选的,数据使能信号DE的频率可以与显示面板包括的各显示区域中的像素电路的最大刷新频率相等,但不以此为限。
在具体实施时,Vd的频率与相应的显示区域的刷新频率有关,在当前扫描到的显示区域中的像素电路对应的刷新频率高时,Vd的频率高,在当前扫描到的显示区域中的像素电路对应的刷新频率低时,Vd的频率低。
在本发明至少一实施例中,各个不同的预设显示区域对应的发光控制模组可以分别对应于一个发光起始信号,此时,对应于相同的预设显示区域的发光控制模组相互级联,对应于不同的预设显示区域的发光控制模组不相互级联;
各个不同的预设显示区域对应的第三GOA模组可以分别对应于一个第三起始信号,此时,对应于相同的预设显示区域的第三GOA模组相互级联,对应于不同的预设显示区域的第三GOA模组不相互级联。
图5是图4所示的至少一实施例的工作时序图。
图5在图3所示的工作时序图的基础上,增加了发光控制起始信号ESTV,ESTV被提供至各发光控制模组。
如图5所示,ESTV的频率高。
在本发明至少一实施例中,为了解决低频flicker(闪烁)的问题,各发光控制模组和各第三GOA模组进行高频刷新。
如图6所示,可以将显示面板10的有效显示区域划分为A个显示区域;
在图6中,标号为P1的第一预设显示区域,标号为P2的为第二预设显示区域,标号为Pa-1的为第a-1预设显示区域,标号为Pa的为第a预设显示区域,标号为Pa+1的为第a+1预设显示区域,标号为PA的为第A预设显示区域;
A为正整数,a为小于A的正整数。
在具体实施时,可以将显示面板划分为A个显示区域,为了减小相邻区域差异可能带来的闪烁、Mura问题,可以将与更新显示区域的相邻区域作为过渡显示区域。
在本发明至少一实施例中,当图6中的第a预设显示区域Pa为更新显示区域时,第a-1预设显示区域Pa-1和第a+1预设显示区域Pa+1为过渡显示区域;
所述驱动模组用于控制Pa中的像素电路的刷新频率为第一刷新频率,控制Pa-1中的像素电路的刷新频率和Pa+1中的像素电路的刷新频率中的至少一个为第二刷新频率,控制P1中的像素电路的刷新频率和PA中的像素电路的刷新频率中的至少一个为第三刷新频率;
第一刷新频率大于第二刷新频率,第二刷新频率大于第三刷新频率。
在具体实施时,第一刷新频率例如可以为120Hz,第二刷新频率例如可以为60Hz,第三刷新频率例如可以为1Hz,但不以此为限。
图7是图4所示的至少一实施例的另一工作时序图。
在具体实施时,当第a预设显示区域Pa为更新显示区域时,第a-1预设显示区域Pa-1和第a+1预设显示区域Pa+1为过渡显示区域时,各起始信号的波形如图7所示。
在图7中,标号为Vsync的为同步信号,标号为DE的为数据使能信号,标号为ESTV的为发光控制起始信号,标号为GSTV1的为第一个第二起始信号,标号为GSTVa-1的为第a-1个第二起始信号,标号为GSTVa的为第a个第二起始信号,标号为GSTVa+1的为第a+1个第二起始信号,标号为GSTVA的为第A个第二起始信号,标号为NSTV1的为第一个第一起始信号,标号为NSTVa-1的为第a-1个第一起始信号,标号为NSTVa的为第a个第一起始信号,标号为NSTVa+1的为第a+1个第一起始信号,标号为NSTVA的为第A个第一起始信号,标号为Vd的为数据电压。
如图7所示,GSTVa的频率大于GSTVa-1的频率,GSTVa的频率大于GSTVa+1的频率,GSTVa-1的频率大于GSTV1的频率,GSTVa-1的频率大于GSTVA的频率,GSTVa+1的频率大于GSTV1的频率,GSTVa+1的频率大于GSTVA的频率;
NSTVa的频率大于NSTVa-1的频率,NSTVa的频率大于NSTVa+1的频率,NSTVa-1的频率大于NSTV1的频率,NSTVa-1的频率大于NSTVA的频率,NSTVa+1的频率大于NSTV1的频率,NSTVa+1的频率大于NSTVA的频率。
如图7所示,ESTV的频率高。
在本发明至少一实施例中,为了解决低频flicker(闪烁)的问题,各发光控制模组和各第三GOA模组进行高频刷新。
在本发明至少一实施例中,所述像素电路的结构可以如图8所示。
如图8所示,所述像素电路的至少一实施例可以包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9、存储电容Cst和有机发光二极管O1;
T8的栅极与第一扫描线GN电连接;
T2的栅极和T4的栅极都与第二扫描线GP电连接;
T1的栅极、T7的栅极和T9的栅极都与第三扫描线Sc电连接;
T5的栅极和T6的栅极都与发光控制线EC电连接;
T3为驱动晶体管;
所述第一扫描线GN用于提供第一扫描信号,所述第一扫描信号为N型扫描信号;
所述第二扫描线GP用于提供第二扫描信号,所述第二扫描信号为P型扫描信号;
所述第三扫描线Sc用于提供第三扫描信号;
所述发光控制线Sc用于提供发光控制信号。
在图8中,标号为D1的为数据线,数据线D1用于提供数据电压Vd;标号为Vi1的为第一初始电压,标号为Vi2的为第二初始电压,标号为Vref的为参考电压,标号为VDD的为高电压端,标号为VSS的为低电压端。
在图8所示的至少一实施例中,T2和T4为p型晶体管,T8为n型晶体管,T1、T7和T9为p型晶体管,T5和T6为p型晶体管。
在本发明至少一实施例中,所述像素电路的结构不限于如图8所示,所述像素电路能够在第一扫描信号、第二扫描信号、第三扫描信号和发光控制信号的控制下发光即可。
如图9所示,在图8所示的像素电路的至少一实施例的基础上,所述像素电路的至少一实施例还可以包括写入控制电路90;
所述写入控制电路90的控制端与写入控制线XC电连接,所述写入控制电路90的第一端与数据线D1电连接,所述写入控制电路90的第二端与数据写入节点SX电连接;所述写入控制电路90用于在所述写入控制线XC提供的写入控制信号的控制下,控制所述数据线D1与所述数据写入节点SX之间连通。
如图9所示,在图8所示的像素电路的至少一实施例的基础上,所述像素电路的至少一实施例还可以包括辅助控制电路91;
所述辅助控制电路91的控制端与辅助控制线GC电连接,所述辅助控制电路91的第一端与第八晶体管T8的栅极电性连接,也即辅助控制电路91的第二端与第一扫描线GN连接;所述辅助控制电路91,用于在所述辅助控制线GC提供的辅助控制信号的控制下,控制所述第一扫描线GN与第八晶体管T8的栅极之间连通。
在图9所示的至少一实施例中,所述第一扫描线GN上的第一扫描信号可以由第一GOA模组包括的对应的第一GOA电路提供。
例如:如图10所示,所述显示面板的有效显示区域包括的未更新区域Pa1时和更新显示区域Pa0时,可以通过控制未更新区域Pa1对应的像素电路的辅助控制电路91的辅助控制线GC,使得第八晶体管保持不工作状态(例如:关闭状态)。这样可以保证即使未更新区域Pa1的像素电路的其他晶体管工作,也不会影响未更新区域Pa1的数据信号被复位掉。同时,可以通过控制更新区域Pa0对应的像素电路中的辅助控制电路91的辅助控制线GC,使得更新区域Pa0的像素电路的第八晶体管保持正常工作状态,更新相应画面。
可选地,写入控制电路90和辅助控制电路91均可以采用场效应晶体管实现(例如可以与像素电路其他晶体管结构相同,可以为P型或N型)。在此不再赘述。如图10所示,所述显示面板的有效显示区域包括的刷新显示区域为第a预设显示区域包括的位于中间的显示区域Pa0;
第a预设显示区域包括的位于所述刷新显示区域As左侧的显示区域标示为Pa1,第a预设显示区域包括的位于所述刷新显示区域As右侧的显示区域标示为Pa2。
在图10中,标号为P1的为第一预设显示区域,标号为PA的为第A预设显示区域。
当所述刷新显示区域为第a预设显示区域包括的位于中间的显示区域Pa0时,第a预设显示区域中的像素电路的结构可以如图9所示,该像素电路包括写入控制电路;所述显示面板在工作时,可以通过控制所述写入控制信号的频率,以控制Pa0中的像素电路的刷新频率为第一频率,控制Pa1中的像素电路的刷新频率和Pa2中的像素电路的刷新频率小于第一频率。
可以理解的是,图9的写入控制电路90和辅助控制电路91可以位于显示面板的显示区域,还可以位于显示面板的非显示区。例如:写入控制电路90集成在驱动模组中,或者写入控制电路9集成在数据信号驱动芯片中。
可以理解的是,在一些实施例中,驱动模组可以单独通过控制第一更新GOA模组和第二更新GOA模组等来控制像素电路的更新频率实现横向分区(例如:P1。。。PA);当然通过辅助控制电路91和/或写入控制电路90以实现纵向分区(例如:Pa1。。。Pa2)。当然驱动模组也可以结合辅助控制电路91和/或写入控制电路90,以实现横向和纵向混合分区(如图10所示):例如:驱动模组既通过控制第一更新GOA模组和第二更新GOA模组等来控制像素电路的更新频率,结合通过写入控制电路90控制像素电路的数据线D1的写入控制信号的频率和辅助控制电路90控制像素电路的第八晶体管的工作频率,实现横向和纵向混合分区(如图10所示);当然,不限于此,还可以其他多个实施例的组合使用。
图11是在本发明至少一实施例中,第一GOA电路的至少一实施例的电路图,所述第一GOA电路用于提供N型扫描信号。
如图11所示,所述第一GOA电路的至少一实施例可以包括第一显示控制晶体管M1、第二显示控制晶体管M2、第三显示控制晶体管M3、第四显示控制晶体管M4、第五显示控制晶体管M5、第六显示控制晶体管M6、第七显示控制晶体管M7、第八显示控制晶体管M8、第九显示控制晶体管M9、第十显示控制晶体管M10、第十一显示控制晶体管M11、第十二显示控制晶体管M12、第十三显示控制晶体管M13、第十四显示控制晶体管M14、第一电容C1、第二电容C2和第三电容C3;
在图11中,标号为CK的为第一时钟信号端,标号为I1的为第一输入端,标号为CB的为第二时钟信号端,标号为VGL的为低电压端,标号为VGH的为高电压端,标号为PD1的为第一下拉节点,标号为PU1的为第一上拉节点,标号为SO1的为第一扫描信号输出端,标号为R1的为复位端。
在图11所示的第一GOA电路的至少一实施例中,M11的第二极与M8的第一极可以都与高电压端VGH电连接。
在具体实施时,所述第一极可以为源极或漏极,所述第二极可以为漏极或源极。
当所述第一GOA电路的至少一实施例用于提供N型扫描信号时,各第一GOA模组包括的第一级第一GOA电路的第一输入端接入第一起始信号。例如,第一个第一左侧GOA模组和第一个第一右侧GOA模组都可以接入第一个第一起始信号,第a-1个第一左侧GOA模组和第a-1个第一右侧GOA模组都可以接入第a-1个第一起始信号,第a个第一左侧GOA模组和第a个第一右侧GOA模组都可以接入第a个第一起始信号,第a+1个第一左侧GOA模组和第a+1个第一右侧GOA模组都可以接入第a+1个第一起始信号,第A个第一左侧GOA模组和第A个第一右侧GOA模组都可以接入第A个第一起始信号。
图11所示的电路的至少一实施例也可以用于提供发光控制信号,此时,该电路可以为各发光控制模组包括的发光控制信号生成电路;第一发光控制模组包括的第一级发光控制信号生成电路的输入端可以接入发光控制起始信号。
图11所示的电路的至少一实施例也可以用于提供第三扫描信号,此时,该该电路可以为第三GOA模组包括的第三GOA电路;第一个第三GOA模组包括的第一级第三GOA电路的输入端接入第三起始信号。
图11所示的电路的至少一实施例可以用于提供N型扫描信号、发光控制信号或第三扫描信号,当图11所示的电路的至少一实施例提供不同的信号时,第一时钟信号端CK提供的第一时钟信号可以互不相同,第二时钟信号端CB提供的二时钟信号可以互不相同。
图12是在本发明至少一实施例中,第二GOA电路的至少一实施例的电路图,所述第二GOA电路用于提供P型扫描信号。
如图12所示,所述第二GOA电路的至少一实施例可以包括第十五显示控制晶体管M15、第十六显示控制晶体管M16、第十七显示控制晶体管M17、第十八显示控制晶体管M18、第十九显示控制晶体管M19、第二十显示控制晶体管M20、第二十一显示控制晶体管M21、第二十二显示控制晶体管M22、第二十三显示控制晶体管M23、第二十四显示控制晶体管M24、第四电容C4和第五电容C5。
在图12中,标号为I2的为第二输入端,标号为R2的为第二复位端,标号为VGL的为低电压端,标号为VGH的为高电压端,标号为SO2的为第二扫描信号输出端,标号为GCK1的为第一输出时钟信号线,标号为GCK2的为第二输出时钟信号线,标号为GCK3的为第三输出时钟信号线;
所述第二扫描信号输出端用于提供第二扫描信号。
在本发明至少一实施例中,第一输出时钟信号线GCK1用于提供第一输出时钟信号,第二输出时钟信号线GCK2用于提供第二输出时钟信号,第三输出时钟信号线GCK3用于提供第三输出时钟信号。
当所述第二GOA电路的至少一实施例用于提供P型扫描信号时,第二GOA模组包括的第一级第二GOA电路的第二输入端接入第二起始信号。
在本发明至少一实施例中,第一GOA电路的至少一实施例可以用于为第一扫描线GN提供N型扫描信号,第二GOA电路的至少一实施例可以用于为第二扫描线GP提供P型扫描信号,发光控制信号生成电路的至少一实施例可以用于为发光控制线EC提供发光控制电路,第三GOA电路的至少一实施例可以用于为第三扫描线Sc提供第三扫描信号;
第一GOA电路的至少一实施例的结构、发光控制信号生成电路的至少一实施例的结构,以及,第三GOA电路的至少一实施例的结构可以如图11所示,所述第二GOA电路的至少一实施例的结构可以如图12所示。
本发明如图4所示的显示装置的至少一实施例在工作时,各第一左侧GOA模组和各第一右侧GOA模组可以都为图8中的T8的栅极提供N型扫描信号,各第二左侧GOA电路和各第二右侧GOA电路可以都为图8中的T2的栅极和图8中的T4的栅极提供P型扫描信号,各发光控制模组可以为图8中的T5的栅极和图8中的T6的栅极提供发光控制信号,各第三GOA模组可以为图8中的T7的栅极和图8中的T9的栅极提供第三扫描信号;或者,
各第一左侧GOA模组和各第一右侧GOA模组可以都为图8中的T8的栅极提供N型扫描信号,各第二左侧GOA电路可以用于为图8中的T2的栅极提供P型扫描信号,各第二右侧GOA电路可以用于为图8中的T4的栅极提供P型扫描信号,各发光控制模组可以为图8中的T5的栅极和图8中的T6的栅极提供发光控制信号,各第三GOA模组可以为图8中的T7的栅极和图8中的T9的栅极提供第三扫描信号。
本发明实施例所述的刷新驱动方法,应用于显示装置,所述显示装置包括显示面板,所述显示面板包括多行多列像素电路,所述刷新频率方法包括:
当判断到显示面板包括的部分显示区域显示的画面变化,所述显示面板包括的另一部分显示区域显示的画面不变化时,控制所述部分显示区域中的像素电路的刷新频率为第一刷新频率,控制所述另一部分显示区域的刷新频率小于所述第一刷新频率;所述部分显示区域为更新显示区域,所述的另一部分显示区域为未更新显示区域。
在本发明实施例所述的刷新驱动方法中,当驱动模组判断到显示面板包括的部分显示区域显示的画面变化,而所述显示面板包括的另一部分显示区域显示的画面不变化时,所述驱动模组控制画面更新的显示区域中的像素电路的刷新频率为第一刷新频率,控制所述画面不更新的显示区域中的像素电路的刷新频率小于所述第一刷新频率,以能够在正常显示画面的同时降低功耗。
本发明至少一实施例所述的刷新驱动方法包括:当所述更新显示区域中设置有至少一行像素电路时,通过控制第一起始信号的频率和第二起始信号的频率来调节所述更新显示区域中的至少一行像素电路的刷新频率。
可选的,所述显示面板还包括第一GOA模组和第二GOA模组,所述第一GOA模组用于为所述至少一行像素电路提供N型扫描信号,所述第二GOA模组用于为所述至少一行像素电路提供P型扫描信号;所述第一GOA模组包括多级第一GOA电路,所述第二GOA模组包括多组第二GOA电路;所述第一GOA模组包括的第一级第一GOA电路接入所述第一起始信号,所述第二GOA模组包括的第一级第二GOA电路接入所述第二起始信号。
在本发明至少一实施例中,所述未更新显示区域中设置有与所述更新显示区域中的至少一行像素电路相邻的两个相邻像素电路组;所述相邻像素电路组包括至少一行过渡像素电路;
所述刷新驱动方法还包括:控制所述至少一行过渡像素电路的刷新频率为第二刷新频率,所述第二刷新频率小于所述第一刷新频率。
可选的,所述未更新显示区域中还设置有除了所述相邻像素电路组之外的不相邻像素电路组;所述不相邻像素电路组包括不相邻像素电路;
所述刷新驱动方法还包括:控制所述不相邻像素电路的刷新频率为第三刷新频率;所述第三刷新频率小于所述第二刷新频率。
在本发明至少一实施例中,当所述更新显示区域中设置有M行N列像素电路,并N小于所述显示面板包括的像素电路的总列数时,所述像素电路包括写入控制电路;所述写入控制电路的控制端与写入控制线电连接,所述写入控制电路的第一端与数据线电连接,所述写入控制电路的第二端与数据写入节点电连接;所述写入控制电路用于在所述写入控制线提供的写入控制信号的控制下,控制所述数据线与所述数据写入节点之间连通;M和N为正整数;所述刷新驱动方法包括:
控制与所述M行N列像素电路位于同一行不同列的像素电路包括的写入控制电路的控制端接入的写入控制信号的频率小于所述第一刷新频率。
本发明实施例所提供的显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上所述是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明所述原理的前提下,还可以作出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
Claims (16)
1.一种显示装置,其特征在于,包括显示面板和驱动模组;所述显示面板包括第一显示区域、第二显示区域和多行多列像素电路;
所述驱动模组用于控制设置于第一显示区域中的像素电路的刷新频率为第一刷新频率,控制设置于第二显示区域中的像素电路的刷新频率与所述第一刷新频率不同。
2.如权利要求1所述的显示装置,其特征在于,所述驱动模组用于当判断到显示面板包括的部分显示区域显示的画面变化,所述显示面板包括的另一部分显示区域显示的画面不变化时,控制所述部分显示区域中的像素电路的刷新频率为第一刷新频率,控制所述另一部分显示区域的刷新频率小于所述第一刷新频率;所述部分显示区域为更新显示区域,所述的另一部分显示区域为未更新显示区域;所述更新显示区域为所述第一显示区域,所述未更新显示区域为所述第二显示区域。
3.如权利要求2所述的显示装置,其特征在于,
所述驱动模组还用于当所述更新显示区域中设置有至少一行像素电路时,通过控制第一起始信号的频率和第二起始信号的频率来调节所述更新显示区域中的至少一行像素电路的刷新频率。
4.如权利要求3所述的显示装置,其特征在于,所述驱动模组包括第一更新GOA模组和第二更新GOA模组;
所述第一更新GOA模组用于为所述至少一行像素电路提供N型扫描信号;
所述第二更新GOA模组用于为所述至少一行像素电路提供P型扫描信号;
所述第一更新GOA模组包括多级第一更新GOA电路,所述第二更新GOA模组包括多组第二更新GOA电路;
所述第一更新GOA模组包括的第一级第一更新GOA电路接入所述第一起始信号,所述第二更新GOA模组包括的第一级第二更新GOA电路接入所述第二起始信号。
5.如权利要求3所述的显示装置,其特征在于,所述未更新显示区域中设置有与所述更新显示区域中的至少一行像素电路相邻的两个相邻像素电路组;所述相邻像素电路组包括至少一行过渡像素电路;
所述驱动模组用于控制所述至少一行过渡像素电路的刷新频率为第二刷新频率,所述第二刷新频率小于所述第一刷新频率,所述第二刷新频率大于所述另一部分显示区域的刷新频率。
6.如权利要求5所述的显示装置,其特征在于,所述未更新显示区域中还设置有除了所述相邻像素电路组之外的不相邻像素电路组;所述不相邻像素电路组包括至少一行像素电路;
所述驱动模组用于控制所述不相邻像素电路组包括的像素电路的刷新频率为第三刷新频率;所述第三刷新频率小于所述第二刷新频率。
7.如权利要求2或3所述的显示装置,其特征在于,当所述更新显示区域中设置有M行N列像素电路,并N小于所述显示面板包括的像素电路的总列数时,所述像素电路包括写入控制电路;M和N为正整数;
所述写入控制电路的控制端与写入控制线电连接,所述写入控制电路的第一端与数据线电连接,所述写入控制电路的第二端与数据写入节点电连接;所述写入控制电路用于在所述写入控制线提供的写入控制信号的控制下,控制所述数据线与所述数据写入节点之间连通;
所述驱动模组用于通过控制与所述M行N列像素电路位于同一行不同列的像素电路包括的写入控制电路的控制端接入的写入控制信号的频率,以使得与所述M行N列像素电路位于同一行不同列的像素电路的刷新频率小于所述第一刷新频率。
8.如权利要求7所述的显示装置,其特征在于,所述驱动模组还用于通过控制所述M行N列像素电路包括的写入控制电路的控制端接入的写入控制信号的频率,以使得所述M行N列像素电路的刷新频率为所述第一刷新频率。
9.一种刷新驱动方法,应用于显示装置,所述显示装置包括显示面板和驱动模组;所述显示面板包括第一显示区域、第二显示区域和多行多列像素电路;其特征在于,所述刷新驱动方法包括:
所述驱动模组控制设置于第一显示区域中的像素电路的刷新频率为第一刷新频率,所述驱动模组控制设置于第二显示区域中的像素电路的刷新频率与所述第一刷新频率不同。
10.如权利要求9所述的刷新驱动方法,其特征在于,包括:
当判断到显示面板包括的部分显示区域显示的画面变化,所述显示面板包括的另一部分显示区域显示的画面不变化时,控制所述部分显示区域中的像素电路的刷新频率为第一刷新频率,控制所述另一部分显示区域的刷新频率小于所述第一刷新频率;
所述部分显示区域为更新显示区域,所述的另一部分显示区域为未更新显示区域;所述更新显示区域为所述第一显示区域,所述未更新显示区域为所述第二显示区域。
11.如权利要求10所述的刷新驱动方法,其特征在于,包括:当所述更新显示区域中设置有至少一行像素电路时,通过控制第一起始信号的频率和第二起始信号的频率来调节所述更新显示区域中的至少一行像素电路的刷新频率。
12.如权利要求11所述的刷新驱动方法,其特征在于,所述显示面板还包括第一更新GOA模组和第二更新GOA模组,所述第一更新GOA模组用于为所述至少一行像素电路提供N型扫描信号,所述第二更新GOA模组用于为所述至少一行像素电路提供P型扫描信号;所述第一更新GOA模组包括多级第一更新GOA电路,所述第二更新GOA模组包括多组第二更新GOA电路;所述第一更新GOA模组包括的第一级第一更新GOA电路接入所述第一起始信号,所述第二更新GOA模组包括的第一级第二更新GOA电路接入所述第二起始信号。
13.如权利要求11所述的刷新驱动方法,其特征在于,所述未更新显示区域中设置有与所述更新显示区域中的至少一行像素电路相邻的两个相邻像素电路组;所述相邻像素电路组包括至少一行过渡像素电路;
所述刷新驱动方法还包括:控制所述至少一行过渡像素电路的刷新频率为第二刷新频率,所述第二刷新频率小于所述第一刷新频率。
14.如权利要求13所述的刷新驱动方法,其特征在于,所述未更新显示区域中还设置有除了所述相邻像素电路组之外的不相邻像素电路组;所述不相邻像素电路组包括不相邻像素电路;
所述刷新驱动方法还包括:控制所述不相邻像素电路的刷新频率为第三刷新频率;所述第三刷新频率小于所述第二刷新频率。
15.如权利要求10或11所述的刷新驱动方法,其特征在于,当所述更新显示区域中设置有M行N列像素电路,并N小于所述显示面板包括的像素电路的总列数时,所述像素电路包括写入控制电路;所述写入控制电路的控制端与写入控制线电连接,所述写入控制电路的第一端与数据线电连接,所述写入控制电路的第二端与数据写入节点电连接;所述写入控制电路用于在所述写入控制线提供的写入控制信号的控制下,控制所述数据线与所述数据写入节点之间连通;M和N为正整数;所述刷新驱动方法包括:
通过控制与所述M行N列像素电路位于同一行不同列的像素电路包括的写入控制电路的控制端接入的写入控制信号的频率,以使得与所述M行N列像素电路位于同一行不同列的像素电路的刷新频率小于所述第一刷新频率。
16.如权利要求15所述的刷新驱动方法,其特征在于,还包括:
通过控制所述M行N列像素电路包括的写入控制电路的控制端接入的写入控制信号的频率,以使得所述M行N列像素电路的刷新频率为所述第一刷新频率。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211040233.5A CN115311996A (zh) | 2022-08-29 | 2022-08-29 | 显示装置和刷新驱动方法 |
PCT/CN2023/111902 WO2024046063A1 (zh) | 2022-08-29 | 2023-08-09 | 显示装置和刷新驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211040233.5A CN115311996A (zh) | 2022-08-29 | 2022-08-29 | 显示装置和刷新驱动方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115311996A true CN115311996A (zh) | 2022-11-08 |
Family
ID=83864425
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211040233.5A Pending CN115311996A (zh) | 2022-08-29 | 2022-08-29 | 显示装置和刷新驱动方法 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN115311996A (zh) |
WO (1) | WO2024046063A1 (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024046063A1 (zh) * | 2022-08-29 | 2024-03-07 | 京东方科技集团股份有限公司 | 显示装置和刷新驱动方法 |
WO2024099127A1 (zh) * | 2022-11-11 | 2024-05-16 | 华为技术有限公司 | 一种屏幕刷新率的调节装置及相关设备 |
Family Cites Families (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102581307B1 (ko) * | 2018-01-03 | 2023-09-22 | 삼성디스플레이 주식회사 | 표시 장치 및 이를 포함하는 전자 기기 |
KR102672517B1 (ko) * | 2019-07-26 | 2024-06-07 | 삼성디스플레이 주식회사 | 다중 주파수 구동을 수행하는 표시 장치 |
CN112002276B (zh) * | 2020-08-06 | 2022-05-31 | 武汉华星光电半导体显示技术有限公司 | 用于显示面板的控制方法 |
KR20220033615A (ko) * | 2020-09-08 | 2022-03-17 | 삼성디스플레이 주식회사 | 표시 장치 및 그것의 구동 방법 |
CN113643664B (zh) * | 2021-08-16 | 2022-12-02 | 成都京东方光电科技有限公司 | 驱动模组和显示装置 |
CN113689825A (zh) * | 2021-08-20 | 2021-11-23 | 京东方科技集团股份有限公司 | 一种驱动电路及驱动方法、显示装置 |
CN115311996A (zh) * | 2022-08-29 | 2022-11-08 | 京东方科技集团股份有限公司 | 显示装置和刷新驱动方法 |
-
2022
- 2022-08-29 CN CN202211040233.5A patent/CN115311996A/zh active Pending
-
2023
- 2023-08-09 WO PCT/CN2023/111902 patent/WO2024046063A1/zh unknown
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2024046063A1 (zh) * | 2022-08-29 | 2024-03-07 | 京东方科技集团股份有限公司 | 显示装置和刷新驱动方法 |
WO2024099127A1 (zh) * | 2022-11-11 | 2024-05-16 | 华为技术有限公司 | 一种屏幕刷新率的调节装置及相关设备 |
Also Published As
Publication number | Publication date |
---|---|
WO2024046063A1 (zh) | 2024-03-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4560275B2 (ja) | アクティブマトリクス型表示装置とその駆動方法 | |
CN111583866B (zh) | 输出控制单元、输出控制电路、显示面板和显示装置 | |
KR100201429B1 (ko) | 액정 표시 장치 | |
US7425937B2 (en) | Device and driving method thereof | |
CN115311996A (zh) | 显示装置和刷新驱动方法 | |
US7746302B2 (en) | Reference voltage generating circuit and liquid display device using the same | |
US7106351B2 (en) | Method of driving electro-optical device, electro-optical device, and electronic apparatus | |
US20060221033A1 (en) | Display device | |
US11721277B2 (en) | Display panel and display device having a driving circuit | |
KR20040090470A (ko) | 전기 광학 장치의 구동 방법, 전기 광학 장치 및 전자 기기 | |
CN109545137B (zh) | 子像素单元、显示面板、显示装置及其驱动方法 | |
KR100755599B1 (ko) | 전기 광학 장치, 전기 광학 장치의 구동 방법 및 전자기기 | |
JP2005043418A (ja) | 電気光学装置、電気光学装置の駆動方法および電子機器 | |
KR20010113486A (ko) | 엑티브 매트릭형 표시장치 및 액정표시장치 | |
CN112687227A (zh) | 显示面板和显示装置 | |
US20210335314A1 (en) | Pixel circuit, driving method thereof, display panel, and display apparatus | |
US7728805B2 (en) | Liquid crystal display capable of making flicker difficult to be observed and reducing power consumption | |
CN115311982A (zh) | 显示面板及其驱动方法和显示装置 | |
KR101350622B1 (ko) | 전계 발광 화소, 그를 포함한 전계 발광 패널, 그 전계발광 패널을 구동하는 구동 장치 및 방법 | |
KR20220061332A (ko) | 표시 장치 및 그것의 구동 방법 | |
CN115985225A (zh) | 显示面板和显示装置 | |
CN117456929B (zh) | 显示面板的驱动方法和显示面板 | |
CN214624389U (zh) | 显示面板和显示装置 | |
US20240005846A1 (en) | Display device and method for driving the same | |
US20230419904A1 (en) | Display panel, method for driving a display panel and display apparatus |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |