CN114967411B - 一种具备自动复位机制的多级时间数字转换器 - Google Patents
一种具备自动复位机制的多级时间数字转换器 Download PDFInfo
- Publication number
- CN114967411B CN114967411B CN202210714558.0A CN202210714558A CN114967411B CN 114967411 B CN114967411 B CN 114967411B CN 202210714558 A CN202210714558 A CN 202210714558A CN 114967411 B CN114967411 B CN 114967411B
- Authority
- CN
- China
- Prior art keywords
- circuit
- input
- reset
- rising edge
- edge detection
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 230000007246 mechanism Effects 0.000 title claims abstract description 25
- 238000013139 quantization Methods 0.000 claims abstract description 77
- 230000000630 rising effect Effects 0.000 claims abstract description 62
- 238000003708 edge detection Methods 0.000 claims abstract description 41
- 238000005070 sampling Methods 0.000 claims abstract description 11
- 230000001360 synchronised effect Effects 0.000 claims abstract description 7
- 230000003111 delayed effect Effects 0.000 claims description 17
- 239000000872 buffer Substances 0.000 claims description 8
- 230000001934 delay Effects 0.000 claims description 8
- 238000005259 measurement Methods 0.000 description 21
- 238000000034 method Methods 0.000 description 15
- 230000008569 process Effects 0.000 description 13
- 238000010586 diagram Methods 0.000 description 9
- 230000008859 change Effects 0.000 description 3
- 238000003384 imaging method Methods 0.000 description 2
- 238000013459 approach Methods 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 230000005855 radiation Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000004904 shortening Methods 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G04—HOROLOGY
- G04F—TIME-INTERVAL MEASURING
- G04F10/00—Apparatus for measuring unknown time intervals by electric means
- G04F10/005—Time-to-digital converters [TDC]
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Analogue/Digital Conversion (AREA)
- Measurement Of Unknown Time Intervals (AREA)
- Manipulation Of Pulses (AREA)
Abstract
本发明公开了一种具备自动复位机制的多级时间数字转换器,涉及时间数字转换器技术领域,包括依次级联的第一级量化结构、第二级量化结构和第三级量化结构;第一级量化结构包括:一个n位二进制计数器;第二级量化结构包括:并行的多相时钟插值采样电路和同步电路;第三级量化结构包括:加入自动复位电路的游标延迟环;加入自动复位电路的游标延迟环包括:第一输入上升沿检测电路和第二输入上升沿检测电路、第一脉冲展宽电路和第二脉冲展宽电路、自动复位电路。
Description
技术领域
本发明涉及时间数字转换器技术领域,具体为一种具备自动复位机制的多级时间数字转换器。
背景技术
时间数字转换器(Time-to-Digital Converter,TDC)可以将一个或多个触发事件之间的时间间隔转化为数字信号,以方便进行量化处理,其已经被广泛应用于高能物理实验、生物医学成像以及3D成像中的激光测距等科研和工业生产领域。
文献[1](Markovic B,Tisa S,Villa F A,et al.A High-Linearity,17psPrecision Time-to-Digital Converter Based on a Single-Stage Vernier DelayLoop Fine Interpolation[J].IEEE Transactions on Circuits and Systems I:Regular Papers)提出的基于延迟锁相环的多级量化结构是目前比较流行的一种时间数字转换器的实现方式,可以在得到较高的时间分辨率的同时,还能实现较大的动态范围。然而,此类方式所采用的复位方式只能对宽度较大的触发信号进行连续地测量,必须要提出一种新的复位机制,来满足TDC对各种宽度信号的测量需求。
发明内容
本发明针对现有方案存在的问题,提供了一种具备自动复位机制的多级时间数字转换器,具体包括:依次级联的第一级量化结构、第二级量化结构和第三级量化结构。
所述第一级量化结构包括:一个n位二进制计数器。
所述第二级量化结构包括:并行的多相时钟插值采样电路和同步电路。
所述第三级量化结构包括:加入自动复位电路的游标延迟环。
所述加入自动复位电路的游标延迟环包括:
第一输入上升沿检测电路和第二输入上升沿检测电路,第一输入上升沿检测电路的输入端与外部触发信号Asyn相连,第二输入上升沿检测电路的输入端与外部触发信号到来之后的第一个多相时钟信号Syn相连,第一输入上升沿检测电路和第二输入上升沿检测电路的输出端均与异或门的一个输入端相连。
第一脉冲展宽电路和第二脉冲展宽电路,第一脉冲展宽电路的输入端与和第一输入上升沿检测电路连接的异或门的输出端相连,第二脉冲展宽电路的输入端与和第二输入上升沿检测电路连接的异或门的输出端相连。
自动复位电路,其输入端分别与第一脉冲展宽电路和第二脉冲展宽电路的输出端相连。
进一步的,所述第一输入上升沿检测电路和第二输入上升沿检测电路均包括:
第一反相器,其输入端即为对应的输入上升沿检测电路的输入端。
第一与门,其一个输入端与第一反相器的输出端相连,其另一个输入端与对应的输入上升沿检测电路的输入信号相连,其输出端即为对应的输入上升沿检测电路的输出端。
进一步的,所述第一脉冲展宽电路和第二脉冲展宽电路均包括:
SR锁存器,其R端即为对应的脉冲展宽电路的输入端,其S端通过两个延迟为τ2的延迟单元与对应的脉冲展宽电路的输入信号相连,其Q端即为对应的脉冲展宽电路的输出端。
进一步的,所述自动复位电路包括:
D触发器,其Clk端与第一脉冲展宽电路的输出端相连,其D端与第二脉冲展宽电路的输出端相连,其D端还与第一缓冲器相连。
多路选择器,其I0端与全局复位信号Reset相连,其I1端通过第二反相器与D触发器的Q端相连,其I1端还与第一脉冲展宽电路内的SR锁存器的Reset端和第二脉冲展宽电路内的SR锁存器的Reset端同时相连,其S端通过一个延迟为τ2的延迟单元与全局复位信号Reset相连。
D触发器的复位端通过两个延迟为τ2的延迟单元与多路选择器M的输出端相连。
进一步的,所述加入自动复位电路的游标延迟环还包括:
第二与门,其一个输入端与全局复位信号Reset相连,其另一个输入端通过四个延迟为τ2的延迟单元与第一脉冲展宽电路内的SR锁存器的Q端相连,其输出端与和第一输入上升沿检测电路连接的异或门的另一个输入端相连。
第三与门,其一个输入端与全局复位信号Reset相连,其另一个输入端通过一个延迟为τ1和三个延迟为τ2的延迟单元与第二脉冲展宽电路内的SR锁存器的Q端相连,其输出端与和第二输入上升沿检测电路连接的异或门的另一个输入端相连。
脉冲计数器,其输入端通过第二缓冲器与D触发器的Clk端相连,其复位端与全局复位信号Reset相连,其输出端为加入自动复位电路的游标延迟环的输出端。
进一步的,所述第一级量化结构中的n位二进制计数器利用寄存器组对数据进行自动复位。
进一步的,所述第二级量化结构中的多相时钟插值采样电路利用寄存器组对数据进行自动复位。
与现有技术相比,本发明提供了一种具备自动复位机制的多级时间数字转换器,其有益效果是:
本发明针对现有的基于延迟锁相环的多级量化结构进行了改进,加入了一种自动复位机制,使其对不同宽度的、连续到来的外部触发信号都能正确地完成量化;本发明提出的具有自动复位机制的时间量化结构不仅保证了较好的分辨率、线性度等性能指标,还增加了对连续脉冲到达时间的进行测量的功能,适合应用于辐射探测器前端读出***等各种时间测量领域。
附图说明
图1为文献[1]提出的多级时间数字转换器的结构图;
图2为文献[1]提出的多级时间数字转换器的时间测量时序图;
图3为文献[1]采用的传统游标延迟环的结构图;
图4为文献[1]采用的传统游标延迟环的关键节点时序图;
图5为本发明提出的加入自动复位机制的游标延迟环结构示意图;
图6为本发明提出的自动复位电路的关键节点示意图;
图7为本发明提出的具有自动复位机制的游标延迟环关键节点时序图;
图8为本发明提出的具有连续时间测量功能的计数器时序图;
图9为本发明提出的具有连续测量功能的多级TDC的第二级量化电路结构图;
图10为本发明提出的具有连续测量功能的多级TDC的第二级量化电路测量时序图;
图11为本发明提出的具有自动复位机制的游标延迟环测量时序图。
具体实施方式
下面结合附图1至图11,对本发明的具体实施方式作进一步描述。以下实施例仅用于更加清楚地说明本发明的技术方案,而不能以此来限制本发明的保护范围。
实施例1:本发明提供的一种具备自动复位机制的多级时间数字转换器,具体包括:依次级联的第一级量化结构、第二级量化结构和第三级量化结构。
所述第一级量化结构包括:一个n位二进制计数器。
所述第二级量化结构包括:并行的多相时钟插值采样电路和同步电路。
所述第三级量化结构包括:加入自动复位电路的游标延迟环。
所述加入自动复位电路的游标延迟环包括:
第一输入上升沿检测电路和第二输入上升沿检测电路,第一输入上升沿检测电路的输入端与外部触发信号Asyn相连,第二输入上升沿检测电路的输入端与外部触发信号到来之后的第一个多相时钟信号Syn相连,第一输入上升沿检测电路和第二输入上升沿检测电路的输出端均与异或门的一个输入端相连。
第一脉冲展宽电路和第二脉冲展宽电路,第一脉冲展宽电路的输入端与和第一输入上升沿检测电路连接的异或门的输出端相连,第二脉冲展宽电路的输入端与和第二输入上升沿检测电路连接的异或门的输出端相连。
自动复位电路,其输入端分别与第一脉冲展宽电路和第二脉冲展宽电路的输出端相连。
进一步的,所述第一输入上升沿检测电路和第二输入上升沿检测电路均包括:
第一反相器,其输入端即为对应的输入上升沿检测电路的输入端。
第一与门,其一个输入端与第一反相器的输出端相连,其另一个输入端与对应的输入上升沿检测电路的输入信号相连,其输出端即为对应的输入上升沿检测电路的输出端。
进一步的,所述第一脉冲展宽电路和第二脉冲展宽电路均包括:
SR锁存器,其R端即为对应的脉冲展宽电路的输入端,其S端通过两个延迟为τ2的延迟单元与对应的脉冲展宽电路的输入信号相连,其Q端即为对应的脉冲展宽电路的输出端。
进一步的,所述自动复位电路包括:
D触发器,其Clk端与第一脉冲展宽电路的输出端相连,其D端与第二脉冲展宽电路的输出端相连,其D端还与第一缓冲器相连。
多路选择器,其I0端与全局复位信号Reset相连,其I1端通过第二反相器与D触发器的Q端相连,其I1端还与第一脉冲展宽电路内的SR锁存器的Reset端和第二脉冲展宽电路内的SR锁存器的Reset端同时相连,其S端通过一个延迟为τ2的延迟单元与全局复位信号Reset相连。
D触发器的复位端通过两个延迟为τ2的延迟单元与多路选择器M的输出端相连。
进一步的,所述加入自动复位电路的游标延迟环还包括:
第二与门,其一个输入端与全局复位信号Reset相连,其另一个输入端通过四个延迟为τ2的延迟单元与第一脉冲展宽电路内的SR锁存器的Q端相连,其输出端与和第一输入上升沿检测电路连接的异或门的另一个输入端相连。
第三与门,其一个输入端与全局复位信号Reset相连,其另一个输入端通过一个延迟为τ1和三个延迟为τ2的延迟单元与第二脉冲展宽电路内的SR锁存器的Q端相连,其输出端与和第二输入上升沿检测电路连接的异或门的另一个输入端相连。
脉冲计数器,其输入端通过第二缓冲器与D触发器的Clk端相连,其复位端与全局复位信号Reset相连,其输出端为加入自动复位电路的游标延迟环的输出端。
进一步的,所述第一级量化结构中的n位二进制计数器利用寄存器组对数据进行自动复位。
所述第二级量化结构中的多相时钟插值采样电路利用寄存器组对数据进行自动复位。
文献[1]提出的基于延迟锁相环的多级量化结构,是目前比较流行的一种时间数字转换器的实现方式,在得到较高的时间分辨率的同时,还能实现较大的动态范围。该结构的时间量化机制共分为三级:第一级量化结构为一个二进制计数器,它计算有效窗口内的时钟周期数量来得到量化结果;第二级量化结构为多相时钟插值器,它利用延迟锁相环产生的多相时钟对第一级量化的剩余时间进行测量;第三级量化结构为游标延迟环,它利用不同延迟锁相环的单位延迟之差对第二级量化的剩余时间进行测量。该多级时间数字转换器的结构如附图1所示,量化时序如附图2所示。
总体的量化结果可以表示为:
TIN=TCONT+TSTART-TSTOP
=nTClk+(TC1-TC2)+(TF1-TF2)+(Te31-Te32)
其中,n代表第一级量化的计数器的输出值,TClk代表参考时钟的周期,TC1、TC2分别代表Start和Stop通道第二级量化的结果,TF1、TF2分别代表Start和Stop通道第三级量化的结果,Te31、Te32分别代表Start和Stop通道的量化误差。
该多级TDC主要组成模块有计数器、多相时钟插值器、同步电路、游标延迟环以及延迟锁相环。TDC的动态范围由第一级的计数器决定,最高分辨率则由第三级的游标延迟环的Bin Size决定。延迟锁相环1为第二级量化的多相时钟插值器提供分布均匀、低抖动的多相时钟;延迟锁相环1和延迟锁相环2分别产生的控制电压VC1和VC2传送到游标延迟环中,用来实现小于门延迟的分辨率,同时也可以减轻PVT等非理想因素造成的延迟单元的延迟不均匀问题。
该结构的第三级细量化部分采用游标延迟环来得到较高的时间分辨率,该测量方法是通过建立两种不同的传输路径,将输入延迟不断地缩短并采样来实现的。TDC中使用了两个延迟锁相环,二者的延迟链长度不同,因此能产生的多相时钟数和单个延迟单元的延迟大小也就不同,其中延迟锁相环1能产生16相时钟而延迟锁相环2中只有15相时钟。因此,延迟锁相环1提供的单位延迟τ1=TClk/16,延迟锁相环2提供的单位延迟τ2=TClk/15。该游标延迟环就是利用了这两种不同的单位延迟τ1、τ2来实现的。游标延迟环作为第三级时间量化结构,其测量时间是第二级量化的剩余时间,即第二级量化误差,其结构如附图3所示。输入信号Asyn代表外部触发信号,Syn代表触发之后的第一个多相时钟,两个信号之间的延迟Tf就代表游标延迟环的测量时间。但是由于上面环路的信号传输路径延迟比下面环路的大τ2-τ1,每当两个环路完成一次循环,A1和A2两个节点之间的延迟减少τ2-τ1;假设A1和A2之间的初始延迟Tf大于(n-1)*(τ2-τ1)且小于n*(τ2-τ1),当完成n次循环后,A1和A2所连接的D触发器输出一个复位电平,将上下环路中的SR触发器复位,此时游标延迟环的量化过程结束。循环次数n即为游标延迟环的量化结果,可以通过一个脉冲计数器得到n的数值;(τ2-τ1)即为游标延迟环的测量分辨率。
游标延迟环主要节点的工作时序如附图4所示。可以观察到Asyn和Syn信号的上升沿之间存在大小为Tf的延迟,而A1节点信号的变化周期(即上环路的路径延迟)为6τ2,而A2节点信号的变化周期(即下环路的路径延迟)为5τ2+τ1。这样若干次循环,两节点信号的上升沿重合或A2上升沿超过A1上升沿时,D触发器采样到高电平,经过反相器产生B节点的低电平,从而上下两个环路中的SR触发器复位,循环结束。正确的复位操作是游标延迟环的循环过程能够成功运行的关键,图3所示结构中有两个复位信号,其中Reset代表全局复位信号,Rstn代表内部复位信号。整个TDC***开始运行之前,Reset信号先拉到低电平再拉到高电平,完成全局复位操作。Rstn在游标延迟环每次开始量化之前需要保持一段时间的低电平,将D触发器输出清零,从而将B节点的电平拉高,打开两个环路中的SR触发器;从触发信号开始后直到量化过程结束前,Rstn必须保持高电平,这样才能检测到A2上升沿对齐或者超过A1上升沿(D触发器输出高电平)。
在传统的游标延迟环中Rstn信号是由外部提供的,一般是由全局复位信号Reset将Rstn拉低以对内部节点进行初始化,在触发信号Asyn上升沿到来之后立刻将Rstn拉高,由于Asyn信号到达A1节点的路径延迟较大(约为2τ1),可以保证SR触发器开始工作时Rstn已经变为高电平,可以开始循环;当Asyn下降沿到来后将Rstn拉低,对D触发器进行复位以保证下一次量化可以正常进行。当Asyn的下一个上升沿和下降沿到来时,Rstn也是像上面描述的情形一样变化,从而游标延迟环的量化可以不断地进行下去。然而,每次量化过程中游标延迟环都要完成若干次循环,死区时间最大为60ns,对于高电平保持时间较短(小于60ns)的Asyn信号,Rstn可能在循环结束之前就被Asyn的下降沿拉高,循环结束之后被拉低,之后一直保持低电平,这样就无法进行下一次量化。因此,采用这种复位方式的游标延迟环只能对宽度较大的触发信号进行连续地测量,必须要提出一种新的复位机制,来满足TDC对各种宽度信号的测量需求。
本发明提出的具有自动复位机制的时间数字转换器具有三级量化结构,第一级的计数器和第二级的多相时钟插值采样电路可以利用寄存器组对数据进行自动复位,重点对第三级游标延迟环的复位机制进行说明。该游标延迟环与附图3所示的传统结构具有类似功能和原理,都是用作多级TDC的第三级细量化部分,对TDC第二级量化部分的剩余时间进行测量。其输入信号Asyn对应外部触发信号,输入信号Syn对应触发信号到来之后的第一个多相时钟(由第二级量化采集到),Reset代表全局复位信号。正常情况下Asyn信号的上升沿比Syn信号的上升沿靠前,所以将Asyn信号输入到延迟较大的环路中,将Syn信号输入到延迟较小的环路中,两个环路的延迟差为τ2-τ1。经过若干次循环后,A2节点信号的上升沿对齐或者超前于A1节点信号的上升沿,触发自动复位电路产生复位信号,结束循环并将电路自动恢复到可进行下一次测量的过程。该游标延迟环在一次测量过程中的循环次数就代表测量结果,两个环路的延迟差τ2-τ1代表测量分辨率。
附图5所示为改进后的游标延迟环结构图,其具有上下两个几乎完全对称的环路结构,图中标注的第1部分由一个反相器和一个二输入与门组成,可以将输入信号Asyn(或Syn)的上升沿转化为一个较窄的脉冲,其宽度为一个反相器的传播延迟。第1部分后面连接的是二输入异或门,其输入端之一连接的是后面的与门的输出P1(或P2),而该与门的一端输入连接的是全局复位信号(在电路正常工作时保持高电平,因此P1节点信号与S1节点信号保持一致。这样,第一部分产生的窄脉冲就能顺利地传送到第2部分。第2部分由两个延迟单元和一个带异步复位端的SR锁存器构成,可以将第1部分产生的窄脉冲转化为高电平持续时间为2τ2(τ2为延迟单元的延迟大小)的脉冲信号。第2部分后面连接的四个延迟单元是为了将脉冲信号的周期控制为其高电平持续时间的两倍,以保证循环能够正常进行;为了实现游标测量,上面环路放置了4个延迟为τ2的延迟单元,下面环路的则是3个延迟为τ2的延迟单元和1个延迟为τ1的延迟单元。第2部分的输出同时还连接到本文提出的自动复位电路(第3部分),主要由1个带异步复位端的D触发器、1个多路选择器(2输入)、3个延迟为τ2的压控延迟单元和1个反相器构成;其功能是实现游标延迟环电路测量结束后的自动复位,详细的工作原理会在下面进行说明。上下环路中的第2部分电路的输出端都添加了缓冲器进行负载匹配和驱动能力的增强,其中一端连接到脉冲计数器,通过统计所产生脉冲的数目来得到循环的次数,此即为游标延迟环的数字输出。
本发明提出的具有自动复位机制的游标延迟环相比于传统结构具有较强的连续测量能力,在每次测量结束后由结束标志信号自动将电路复位,无需外部干预。自动复位电路的各关键节点如附图6所示。改进后游标延迟环的工作过程共分为两个阶段,第一阶段为从全局复位有效开始到触发信号到来之前(即T1时刻之前,如图7所示),第二阶段为触发信号到来之后(即T1时刻之后)。第一阶段电路的工作过程为:全局复位信号Reset连接到多路选择器的I0输入端,其首先为低电平,结束复位后变为高电平;C为Reset经过τ2延迟之后的信号,连接到多路选择器的选择控制端,其初始为低电平将多路选择器的I0路径打开,随后又变为高电平将I1路径打开,之后就一直保持高电平;因此多路选择器的输出点D在初始时呈现图7所示的电平变化;Rstn为D经过2τ2延迟之后的信号,其初始时的低电平将D触发器的输出节点清零(B点为高电平),随后在触发信号到来之前变为高电平,游标延迟环可以正常工作。第二阶段电路的工作过程为:触发信号到来之后,游标延迟环开始进行时间量化,当A1点信号的上升沿对齐或超前于A2点信号的上升沿时,量化过程结束,D触发器采样到高电平,将B点信号拉低;由于多路选择器的I1路径一直打开,D点信号被拉低,Rstn在经过2τ2的延迟之后也被拉低,将D触发器复位,B、D、Rstn信号依次被变为高电平,这样就完成了游标延迟环一次量化过程结束之后的复位操作,并自动跳转到可以进行下一次量化的状态。
本发明提出的具有自动复位机制的时间数字转换器具有三级量化结构,具体实施过程为:
第一级量化结构由一个n位的二进制计数器实现,如附图1所示,计数器在全局复位之后开始在参考时钟频率下进行工作,当每个触发信号(Start或Stop)的上升沿到来时,取出当前计数器的数据,并存放到该触发所在通道的一组寄存器中。图8为该计数器的工作时序图,其中Data代表计数器的计数值,Start_reg和Stop_reg分别代表触发信号Start和Stop对应的寄存器中存放的数据。可以看到这种计数方式能够满足连续时间测量的需求。
第二级量化结构由多相时钟插值采样电路和同步电路构成,如附图9所示,该结构测量触发信号Hit上升沿和参考时钟上升沿之间的时间间隔,得到的n位独热码经过编码器转换为m位的二进制码,并且可以将Hit和其后第一个多相时钟经过同步电路提取出来,输出到下一级中继续进行更高精度的量化,其中Hit对应的是Asyn,提取到的多相时钟对应的是Syn。第二级量化的时序如附图10所示,这种测量结构的输出数据在每次触发信号到来时更新一次,可以对连续触发信号进行测量。
第三级量化结构由附图5所示的具有自动复位机制的游标延迟环构成,该结构的测量过程时序如附图11所示,其中Out为脉冲计数器的直接输出值,Out_reg为脉冲计数器连接的寄存器的输出值。每次量化完成后,Rstn信号被拉低,经过2τ2的延迟后由自动复位电路将Rstn拉高。由于在Rstn上升沿的时刻,脉冲计数器已经完成测量并保持稳定的输出,所以每当Rstn上升沿到来时更新Out_reg。Rstn上升沿也可以作为多级TDC的整体数据采样信号,触发数据处理电路将三级量化的结果整理打包,存入片内存储结构或发送到片外。
以上所述实施例仅为本发明较佳的具体实施方式,本发明的保护范围不限于此,任何熟悉本领域的技术人员在本发明披露的技术范围内,可显而易见地得到的技术方案的简单变化或等效替换,均属于本发明的保护范围。
Claims (5)
1.一种具备自动复位机制的多级时间数字转换器,其特征在于,包括:
依次级联的第一级量化结构、第二级量化结构和第三级量化结构;
所述第一级量化结构包括:一个n位二进制计数器;
所述第二级量化结构包括:并行的多相时钟插值采样电路和同步电路;
所述第三级量化结构包括:加入自动复位电路的游标延迟环;
所述加入自动复位电路的游标延迟环包括:
第一输入上升沿检测电路和第二输入上升沿检测电路,第一输入上升沿检测电路的输入端与外部触发信号Asyn相连,第二输入上升沿检测电路的输入端与外部触发信号到来之后的第一个多相时钟信号Syn相连,第一输入上升沿检测电路和第二输入上升沿检测电路的输出端均与异或门的一个输入端相连;
第一脉冲展宽电路和第二脉冲展宽电路,第一脉冲展宽电路的输入端与和第一输入上升沿检测电路连接的异或门的输出端相连,第二脉冲展宽电路的输入端与和第二输入上升沿检测电路连接的异或门的输出端相连;
自动复位电路,其输入端分别与第一脉冲展宽电路和第二脉冲展宽电路的输出端相连;
其中,所述自动复位电路包括:
D触发器,其Clk端与第一脉冲展宽电路的输出端相连,其D端与第二脉冲展宽电路的输出端相连,其D端还与第一缓冲器相连;
多路选择器,其I0端与全局复位信号Reset相连,其I1端通过第二反相器与D触发器的Q端相连,其I1端还与第一脉冲展宽电路内的SR锁存器的Reset端和第二脉冲展宽电路内的SR锁存器的Reset端同时相连,其S端通过一个延迟为τ2的延迟单元与全局复位信号Reset相连;
D触发器的复位端通过两个延迟为τ2的延迟单元与多路选择器M的输出端相连;
所述加入自动复位电路的游标延迟环还包括:
第二与门,其一个输入端与全局复位信号Reset相连,其另一个输入端通过四个延迟为τ2的延迟单元与第一脉冲展宽电路内的SR锁存器的Q端相连,其输出端与和第一输入上升沿检测电路连接的异或门的另一个输入端相连;
第三与门,其一个输入端与全局复位信号Reset相连,其另一个输入端通过一个延迟为τ1和三个延迟为τ2的延迟单元与第二脉冲展宽电路内的SR锁存器的Q端相连,其输出端与和第二输入上升沿检测电路连接的异或门的另一个输入端相连;
脉冲计数器,其输入端通过第二缓冲器与D触发器的Clk端相连,其复位端与全局复位信号Reset相连,其输出端为加入自动复位电路的游标延迟环的输出端。
2.如权利要求1所述的一种具备自动复位机制的多级时间数字转换器,其特征在于,所述第一输入上升沿检测电路和第二输入上升沿检测电路均包括:
第一反相器,其输入端即为对应的输入上升沿检测电路的输入端;
第一与门,其一个输入端与第一反相器的输出端相连,其另一个输入端与对应的输入上升沿检测电路的输入信号相连,其输出端即为对应的输入上升沿检测电路的输出端。
3.如权利要求2所述的一种具备自动复位机制的多级时间数字转换器,其特征在于,所述第一脉冲展宽电路和第二脉冲展宽电路均包括:
SR锁存器,其R端即为对应的脉冲展宽电路的输入端,其S端通过两个延迟为τ2的延迟单元与对应的脉冲展宽电路的输入信号相连,其Q端即为对应的脉冲展宽电路的输出端。
4.如权利要求1所述的一种具备自动复位机制的多级时间数字转换器,其特征在于:
所述第一级量化结构中的n位二进制计数器利用寄存器组对数据进行自动复位。
5.如权利要求1所述的一种具备自动复位机制的多级时间数字转换器,其特征在于:
所述第二级量化结构中的多相时钟插值采样电路利用寄存器组对数据进行自动复位。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210714558.0A CN114967411B (zh) | 2022-06-23 | 2022-06-23 | 一种具备自动复位机制的多级时间数字转换器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210714558.0A CN114967411B (zh) | 2022-06-23 | 2022-06-23 | 一种具备自动复位机制的多级时间数字转换器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114967411A CN114967411A (zh) | 2022-08-30 |
CN114967411B true CN114967411B (zh) | 2024-01-16 |
Family
ID=82965906
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210714558.0A Active CN114967411B (zh) | 2022-06-23 | 2022-06-23 | 一种具备自动复位机制的多级时间数字转换器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114967411B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117439609B (zh) * | 2023-12-21 | 2024-03-08 | 杭州万高科技股份有限公司 | 基于脉冲展宽及斩波pll的时间数字转换电路 |
Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0711036A2 (en) * | 1994-11-07 | 1996-05-08 | Mitsubishi Denki Kabushiki Kaisha | Variable delay circuit |
DE102008015791A1 (de) * | 2007-03-26 | 2008-10-02 | Infineon Technologies Ag | Zeitverzögerungsschaltung und Zeit/Digital-Wandler |
JP2012049660A (ja) * | 2010-08-25 | 2012-03-08 | Renesas Electronics Corp | 位相同期ループ回路 |
JP2012049659A (ja) * | 2010-08-25 | 2012-03-08 | Renesas Electronics Corp | デジタル位相同期ループ回路 |
CN103795406A (zh) * | 2014-01-23 | 2014-05-14 | 复旦大学 | 一种高性能门控游标型时间数字转换器 |
CN106338908A (zh) * | 2016-08-31 | 2017-01-18 | 中国科学院上海高等研究院 | 边沿提取电路及时间数字转换器 |
CN106354001A (zh) * | 2016-08-31 | 2017-01-25 | 中国科学院上海高等研究院 | 时间数字转换电路 |
CN113179100A (zh) * | 2021-04-25 | 2021-07-27 | 东南大学 | 一种测量全数字锁相环小数相位误差的时间数字转换器 |
CN114153136A (zh) * | 2021-12-09 | 2022-03-08 | 北京大学 | 一种基于时钟校准技术的全周期数字时间转换器 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP3059857B1 (en) * | 2015-02-17 | 2021-11-03 | Nxp B.V. | Time to digital converter and phase locked loop |
US10108148B1 (en) * | 2017-04-14 | 2018-10-23 | Innophase Inc. | Time to digital converter with increased range and sensitivity |
-
2022
- 2022-06-23 CN CN202210714558.0A patent/CN114967411B/zh active Active
Patent Citations (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0711036A2 (en) * | 1994-11-07 | 1996-05-08 | Mitsubishi Denki Kabushiki Kaisha | Variable delay circuit |
DE102008015791A1 (de) * | 2007-03-26 | 2008-10-02 | Infineon Technologies Ag | Zeitverzögerungsschaltung und Zeit/Digital-Wandler |
JP2012049660A (ja) * | 2010-08-25 | 2012-03-08 | Renesas Electronics Corp | 位相同期ループ回路 |
JP2012049659A (ja) * | 2010-08-25 | 2012-03-08 | Renesas Electronics Corp | デジタル位相同期ループ回路 |
CN103795406A (zh) * | 2014-01-23 | 2014-05-14 | 复旦大学 | 一种高性能门控游标型时间数字转换器 |
CN106338908A (zh) * | 2016-08-31 | 2017-01-18 | 中国科学院上海高等研究院 | 边沿提取电路及时间数字转换器 |
CN106354001A (zh) * | 2016-08-31 | 2017-01-25 | 中国科学院上海高等研究院 | 时间数字转换电路 |
CN113179100A (zh) * | 2021-04-25 | 2021-07-27 | 东南大学 | 一种测量全数字锁相环小数相位误差的时间数字转换器 |
CN114153136A (zh) * | 2021-12-09 | 2022-03-08 | 北京大学 | 一种基于时钟校准技术的全周期数字时间转换器 |
Non-Patent Citations (3)
Title |
---|
一种应用于全数字锁相环的时间数字转换器设计;高源培;李巍;;复旦学报(自然科学版)(第02期);全文 * |
基于最小门延迟的时间数字转换器设计;苟欣;杨鸣;;时间频率学报(第02期);全文 * |
用于超快光计时的时间数字转换器;田颖;王爽;任科;;半导体光电(第03期);全文 * |
Also Published As
Publication number | Publication date |
---|---|
CN114967411A (zh) | 2022-08-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10007235B2 (en) | Time-to-digital converter with phase-scaled course-fine resolution | |
US9092013B2 (en) | Time-to-digital converter | |
US7791525B2 (en) | Time-to-digital conversion with calibration pulse injection | |
CN107643674B (zh) | 一种基于FPGA进位链的Vernier型TDC电路 | |
KR101082415B1 (ko) | 계층구조 위상 디지털 변환기 | |
EP1985019B1 (en) | Time-to-digital conversion with delay contribution determination of delay elements | |
KR20190139950A (ko) | 레인지 및 감도가 상승한 시간-디지털 컨버터 | |
EP1488244A1 (en) | Timing measurement system and method using a component-invariant vernier delay line | |
US11782393B2 (en) | Time to digital conversion | |
CN112838851A (zh) | 一种基于差分采样的剩余时间采样电路和时间数字转换器 | |
CN114967411B (zh) | 一种具备自动复位机制的多级时间数字转换器 | |
GB2359706A (en) | Synchronising data and clock signals using a programmable delay circuit | |
CN113917830B (zh) | 循环游标延时链电路、时间数字转换器和信号选取方法 | |
CN109274376B (zh) | 一种可压缩最大转换耗时的游标环型时间数字转换器 | |
CN110824889B (zh) | 一种基于新型时间放大器的时间数字转换器 | |
JP7408981B2 (ja) | 状態遷移器、時間デジタル変換器及びa/d変換回路 | |
US6950375B2 (en) | Multi-phase clock time stamping | |
Függer et al. | Metastability-aware memory-efficient time-to-digital converters | |
CN113835333B (zh) | 时间数字转换装置、时间数字转换方法 | |
CN214480526U (zh) | 一种基于差分采样的剩余时间采样电路和时间数字转换器 | |
US10965294B1 (en) | Storage cell ring-based time-to-digital converter | |
US6661862B1 (en) | Digital delay line-based phase detector | |
CN114204937B (zh) | 一种分频器电路及频率合成器 | |
Yuan | 3 Fundamentals of | |
JP2524495B2 (ja) | カウンタ回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |