CN114822362A - 像素驱动电路及其驱动方法、显示面板、显示装置 - Google Patents
像素驱动电路及其驱动方法、显示面板、显示装置 Download PDFInfo
- Publication number
- CN114822362A CN114822362A CN202210505922.2A CN202210505922A CN114822362A CN 114822362 A CN114822362 A CN 114822362A CN 202210505922 A CN202210505922 A CN 202210505922A CN 114822362 A CN114822362 A CN 114822362A
- Authority
- CN
- China
- Prior art keywords
- node
- transistor
- driving
- electrode
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本公开涉及显示技术领域,提出一种像素驱动电路及其驱动方法、显示面板、显示装置。像素驱动电路包括:驱动电路、复位电路、数据写入电路、第一存储电路、第二存储电路,驱动电路用于根据第一节点和第三节点的电压差利用第二节点向第三节点输入驱动电流;复位电路用于响应复位信号端的信号将初始信号端的信号传输到第三节点,以及用于响应第一栅极驱动信号端的信号以连接第三节点和第四节点;数据写入电路用于响应第二栅极驱动信号端的信号以将数据信号端的信号传输到第四节点;第一存储电路连接于第一节点和第四节点之间;第二存储电路连接于第三节点和第四节点之间。该显示面板能够改善显示不均的技术问题。
Description
技术领域
本公开涉及显示技术领域,尤其涉及一种像素驱动电路及其驱动方法、显示面板、显示装置。
背景技术
显示面板中的像素驱动电路通常包括有驱动晶体管,驱动晶体管的阈值电压会影响其输出电流的大小。由于工艺问题,显示面板中驱动晶体管的阈值电压很难做到完全一致,因此,显示面板会在同一灰阶下产生显示亮度不均的问题。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
根据本公开的一个方面,提供一种像素驱动电路,所述像素驱动电路包括:驱动电路、复位电路、数据写入电路、第一存储电路、第二存储电路。驱动电路连接第一节点、第二节点、第三节点,用于根据所述第一节点和第三节点的电压差利用所述第二节点向所述第三节点输入驱动电流;复位电路连接所述第三节点、初始信号端、复位信号端、第四节点、第一栅极驱动信号端,用于响应所述复位信号端的信号将所述初始信号端的信号传输到所述第三节点,以及用于响应所述第一栅极驱动信号端的信号以连接所述第三节点和第四节点;数据写入电路连接所述第四节点、数据信号端、第二栅极驱动信号端,用于响应所述第二栅极驱动信号端的信号以将所述数据信号端的信号传输到所述第四节点;第一存储电路连接于所述第一节点和所述第四节点之间;第二存储电路连接于所述第三节点和所述第四节点之间。
本公开一种示例性实施例中,所述像素驱动电路还包括:补偿电路、发光控制电路,补偿电路连接所述第一节点、第二节点、第三栅极驱动信号端,用于响应所述第三栅极驱动信号端的信号以连接所述第一节点和所述第二节点;发光控制电路连接第一电源端、第二节点、使能信号端,用于响应所述使能信号端的信号将所述第一电源端的信号传输到所述第二节点。
本公开一种示例性实施例中,所述驱动电路包括:驱动晶体管,驱动晶体管的第一极连接所述第二节点,第二极连接所述第三节点,栅极连接所述第一节点,其中,所述驱动晶体管为N型晶体管。
本公开一种示例性实施例中,所述补偿电路包括:第二晶体管,第二晶体管的第一极连接所述第一节点,第二极连接所述第二节点,栅极连接所述第三栅极驱动信号端。
本公开一种示例性实施例中,所述复位电路包括:第三晶体管、第四晶体管,第三晶体管的第一极连接所述初始信号端,第二极连接所述第三节点,栅极连接所述复位信号端;第四晶体管的第一极连接所述第三节点,第二极连接所述第四节点,栅极连接所述第一栅极驱动信号端。
本公开一种示例性实施例中,所述数据写入电路包括:第五晶体管,第五晶体管的第一极连接数据信号端,第二极连接所述第四节点,栅极连接所述第二栅极驱动信号端。
本公开一种示例性实施例中,所述第一存储电路包括:第一电容,所述第一电容的第一电极连接所述第一节点,第二电极连接所述第四节点;所述第二存储电路包括:第二电容,所述第二电容的第一电极连接所述第三节点,第二电极连接所述第四节点。
本公开一种示例性实施例中,所述发光控制电路包括:第六晶体管,第六晶体管的第一极连接所述第一电源端,第二极连接所述第二节点,栅极连接所述使能信号端。
本公开一种示例性实施例中,所述驱动电路包括:驱动晶体管,驱动晶体管的第一极连接所述第二节点,第二极连接所述第三节点,栅极连接所述第一节点。所述补偿电路包括:第二晶体管,第二晶体管的第一极连接所述第一节点,第二极连接所述第二节点,栅极连接所述第三栅极驱动信号端。所述复位电路包括:第三晶体管、第四晶体管,第三晶体管的第一极连接所述初始信号端,第二极连接所述第三节点,栅极连接所述复位信号端;第四晶体管的第一极连接所述第三节点,第二极连接所述第四节点,栅极连接所述第一栅极驱动信号端。所述数据写入电路包括:第五晶体管,第五晶体管的第一极连接数据信号端,第二极连接所述第四节点,栅极连接所述第二栅极驱动信号端。所述第一存储电路包括:第一电容,所述第一电容的第一电极连接所述第一节点,第二电极连接所述第四节点。所述第二存储电路包括:第二电容,所述第二电容的第一电极连接所述第三节点,第二电极连接所述第四节点。所述发光控制电路包括:第六晶体管,第六晶体管的第一极连接所述第一电源端,第二极连接所述第二节点,栅极连接所述使能信号端。所述驱动晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管为N型晶体管。
根据本公开的一个方面,提供一种像素驱动电路驱动方法,所述像素驱动电路驱动方法用于驱动上述的像素驱动电路,所述像素驱动电路驱动方法包括:
在复位阶段,向所述复位信号端、第一栅极驱动信号端输入有效电平,向所述第二栅极驱动信号端输入无效电平;
在数据写入阶段,向所述第二栅极驱动信号端、复位信号端输入有效电平,向所述第一栅极驱动信号端输入无效电平;
在发光阶段,向所述第一栅极驱动信号端、第二栅极驱动信号端、复位信号端输入无效电平。
根据本公开的一个方面,提供一种显示面板,该显示面板包括上述的像素驱动电路。
根据本公开的一个方面,提供一种显示装置,该显示装置包括上述的显示面板。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本公开像素驱动电路一种示例性实施例的结构示意图;
图2为本公开像素驱动电路另一种示例性实施例的结构示意图;
图3为图2所示像素驱动电路一种驱动方法中各个控制信号的时序图;
图4为图2所示像素驱动电路在复位阶段的状态图;
图5为图2所示像素驱动电路在阈值补偿阶段的状态图;
图6为图2所示像素驱动电路在数据写入阶段的状态图;
图7为图2所示像素驱动电路在发光阶段的状态图。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施例使得本公开将更加全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。
用语“一个”、“一”、“所述”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。
本示例性实施例首先提供一种像素驱动电路,如图1所示,为本公开像素驱动电路一种示例性实施例的结构示意图。所述像素驱动电路可以包括:驱动电路1、复位电路2、数据写入电路3、第一存储电路41、第二存储电路42。驱动电路1连接第一节点N1、第二节点N2、第三节点N3,用于根据所述第一节点N1和第三节点N3的电压差利用所述第二节点N2向所述第三节点N3输入驱动电流;复位电路2连接所述第三节点N3、初始信号端Vinit、复位信号端Re、第四节点N4、第一栅极驱动信号端G1,用于响应所述复位信号端Re的信号将所述初始信号端Vinit的信号传输到所述第三节点N3,以及用于响应所述第一栅极驱动信号端G1的信号以连接所述第三节点N3和第四节点N4;数据写入电路3连接所述第四节点N4、数据信号端Da、第二栅极驱动信号端G2,用于响应所述第二栅极驱动信号端G2的信号以将所述数据信号端Da的信号传输到所述第四节点N4;第一存储电路41连接于所述第一节点N1和所述第四节点N4之间;第二存储电路42连接于所述第三节点N3和所述第四节点N4之间。其中,如图1所示,第三节点N3可以用于连接一发光单元OLED的第一电极,该发光单元OLED的第二电极可以连接第二电源端VSS,该像素驱动电路可以用于驱动该发光单元OLED发光。
本示例性实施例中,驱动电路1可以包括驱动晶体管T1,该像素驱动电路的驱动方法可以包括:复位阶段、阈值补偿阶段、数据写入阶段、发光阶段。在复位阶段,可以向所述复位信号端Re、第一栅极驱动信号端G1输入有效电平,向所述第二栅极驱动信号端G2输入无效电平,复位电路2将初始信号端Vinit的信号传输到第三节点N3和第四节点N4,第三节点N3和第四节点N4的电压为Vini,其中,Vini为初始信号端Vinit的电压。在阈值补偿阶段,可以向第一节点N1输入阈值补偿电压Vth+Vx,其中,Vth为驱动晶体管T1的阈值电压,Vx为一参考电压,Vx的值可以根据实际情况调节。在数据写入阶段,可以向所述第二栅极驱动信号端G2、复位信号端Re输入有效电平,向所述第一栅极驱动信号端G1输入无效电平,数据写入电路3将数据信号端Da的数据信号传输到第四节点N4,第四节点N4的电压由Vini变为Vdata,其中,Vdata为数据信号的电压,在第一存储电路41耦合作用下,第一节点N1的电压变为Vth+Vx+Vdata-Vini,同时,复位电路2将初始信号端Vinit的信号传输到第三节点N3,第三节点N3的电压为Vini。在发光阶段,可以向所述第一栅极驱动信号端G1、第二栅极驱动信号端G2、复位信号端Re输入无效电平,驱动晶体管T1在第一节点N1的电压作用下导通,以向第三节点N3输入驱动电流,第三节点N3的电压变为V3,在第一存储电路41和第二存储电路42的耦合作用下,第一节点N1的电压变为Vth+Vx+Vdata-Vini+V3-Vini,根据驱动晶体管的输出电流公式I=(μWCox/2L)(Vgs-Vth)2,其中,I为驱动晶体管的输出电流;μ为载流子迁移率;Cox为单位面积栅极电容量,W为驱动晶体管沟道的宽度,L驱动晶体管沟道的长度,Vgs为驱动晶体管栅源电压差,Vth为驱动晶体管阈值电压。本示例性实施例中,驱动晶体管T1向第三节点N3的输出电流I=(μWCox/2L)(Vth+Vx+Vdata-Vini+V3-Vini-V3-Vth)2=(μWCox/2L)(Vx+Vdata-2Vini)2。根据驱动晶体管T1的输出电流公式可以看出,本示例性实施例中,像素驱动电路的输出电流与驱动晶体管阈值电压无关,该像素驱动电路能够改善由于驱动晶体管阈值电压不一致导致的显示面板显示不均匀问题。
需要说明的是,本示例性实施例中,有效电平指能够驱动目标电路工作的电平,无效电平指不能驱动目标电路工作的电平,例如,当目标电路为N型晶体管时,有效电平为高电平,无效电平为低电平。
本示例性实施例中,如图2所示,为本公开像素驱动电路另一种示例性实施例的结构示意图。该像素驱动电路还可以包括:补偿电路5、发光控制电路6,补偿电路5连接所述第一节点N1、第二节点N2、第三栅极驱动信号端G3,用于响应所述第三栅极驱动信号端G3的信号以连接所述第一节点N1和所述第二节点N2;发光控制电路6连接第一电源端VDD、第二节点N2、使能信号端EM,用于响应所述使能信号端EM的信号将所述第一电源端VDD的信号传输到所述第二节点N2。
本示例性实施例中,在复位阶段,可以向使能信号端EM、第三栅极驱动信号端G3输入有效电平,补偿电路5可以导通第一节点N1和第二节点N2,同时发光控制电路6可以将第一电源端VDD的信号传输到第一节点N1,以对第一节点N1进行复位。在阈值补偿阶段,可以向使能信号端EM、第二栅极驱动信号端G2输入无效电平,向复位信号端Re、第一栅极驱动信号端G1、第三栅极驱动信号端G3输入有效电平,复位电路2可以将初始信号端的信号传输到第三节点N3,第三节点N3可以向第一节点N1输入阈值补偿电压Vini+Vth,其中,Vini为初始信号端Vinit的电压,Vth为驱动晶体管T1的阈值电压。本示例性实施例中,像素驱动电路利用补偿电路5在阈值补偿阶段向第一节点N1输入包括有驱动晶体管阈值电压的阈值补偿电压。应该理解的是,在其他示例性实施例中,该像素驱动电路还可以利用外部电路在阈值补偿阶段向第一节点N1输入阈值补偿电压。
本示例性实施例中,如图2所示,所述驱动电路1可以包括:驱动晶体管T1,驱动晶体管T1的第一极连接所述第二节点N2,第二极连接所述第三节点N3,栅极连接所述第一节点N1,其中,所述驱动晶体管T1可以为N型晶体管。
本示例性实施例中,如图2所示,所述补偿电路5可以包括:第二晶体管T2,第二晶体管T2的第一极连接所述第一节点N1,第二极连接所述第二节点N2,栅极连接所述第三栅极驱动信号端G3。
本示例性实施例中,如图2所示,所述复位电路2可以包括:第三晶体管T3、第四晶体管T4,第三晶体管T3的第一极连接所述初始信号端Vinit,第二极连接所述第三节点N3,栅极连接所述复位信号端Re;第四晶体管T4的第一极连接所述第三节点N3,第二极连接所述第四节点N4,栅极连接所述第一栅极驱动信号端G1。
本示例性实施例中,如图2所示,所述数据写入电路3可以包括:第五晶体管T5,第五晶体管T5的第一极连接数据信号端Da,第二极连接所述第四节点N4,栅极连接所述第二栅极驱动信号端G2。
本示例性实施例中,如图2所示,所述第一存储电路41可以包括:第一电容C1,所述第一电容C1的第一电极连接所述第一节点N1,第二电极连接所述第四节点N4;所述第二存储电路42可以包括:第二电容C2,所述第二电容C2的第一电极连接所述第三节点N3,第二电极连接所述第四节点N4。
本示例性实施例中,如图2所示,所述发光控制电路6可以包括:第六晶体管T6,第六晶体管T6的第一极连接所述第一电源端VDD,第二极连接所述第二节点N2,栅极连接所述使能信号端EM。
本示例性实施例中,如图2所示,第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6为N型晶体管。N型晶体管具有较小的关断漏电流,从而该像素驱动电路可以降低各节点通过晶体管的漏电流,进而改善显示效果。此外,第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和驱动晶体管T1同为N型晶体管,第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和驱动晶体管T1的沟道区可以制造在同一有源层上,从而该设置可以简化显示面板的制作工艺和结构。应该理解的是,在其他示例性实施例中,第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6还可以为P型晶体管。
如图3所示,为图2所示像素驱动电路一种驱动方法中各个控制信号的时序图。其中,G1表示第一栅极驱动信号端上信号的时序图,G2表示第二栅极驱动信号端上信号的时序图,G3表示第三栅极驱动信号端上信号的时序图,EM为使能信号端上信号的时序图,Re为复位信号端上信号的时序图,Da为数据信号端上信号的时序图。本示例性实施例中,第一电源端VDD可以为高电平信号端,第二电源端VSS可以为低电平信号端。
如图3所示,该像素驱动电路的驱动方法可以包括四个阶段:复位阶段t1、阈值补偿阶段t2、数据写入阶段t3、发光阶段t4。
在复位阶段t1,可以向第一栅极驱动信号端G1、复位信号端Re、第三栅极驱动信号端G3、使能信号端EM输入高电平,向第二栅极驱动信号端G2输入低电平。如图4所示,为图2所示像素驱动电路在复位阶段的状态图。其中,被打叉的晶体管为关断状态,未被打叉的晶体管为导通状态。在复位阶段t1,初始信号端Vinit向第三节点N3、第四节点N4输入初始电压Vini以对第三节点N3和第四节点N4进行复位。同时,第一电源端VDD向第二节点N2、第一节点N1输入第一电源端VDD的电源电压Vdd,以对第二节点N2和第一节点N1进行复位。
在阈值补偿阶段t2,可以向第一栅极驱动信号端G1、复位信号端Re、第三栅极驱动信号端G3输入高电平,向第二栅极驱动信号端G2、使能信号端EM输入低电平。如图5所示,为图2所示像素驱动电路在阈值补偿阶段的状态图。其中,被打叉的晶体管为关断状态,未被打叉的晶体管为导通状态。在阈值补偿阶段t2,初始信号端Vinit向第三节点N3、第四节点N4输入初始电压Vini,驱动晶体管T1形成二极管连接结构,驱动晶体管T1导通,第一节点N1的电压逐渐降低,直至降低为Vini+Vth,其中,Vth为驱动晶体管T1的阈值电压。
在数据写入阶段t3,可以向复位信号端Re、第二栅极驱动信号端G2输入高电平,向第一栅极驱动信号端G1、第三栅极驱动信号端G3、使能信号端EM输入低电平,同时向数据信号端Da输入数据信号。如图6所示,为图2所示像素驱动电路在数据写入阶段的状态图。其中,被打叉的晶体管为关断状态,未被打叉的晶体管为导通状态。在数据写入阶段t3,数据信号端Da向第四节点N4写入数据信号,第四节点N4的电压由Vini变为Vdata,其中,Vdata为数据信号的电压。在第一电容C1耦合作用下,第一节点N1的电压变为Vini+Vth+Vdata-Vini。同时,初始信号端Vinit向第三节点N3输入初始电压Vini。
在发光阶段t4,可以向使能信号端EM输入高电平,向第一栅极驱动信号端G1、第二栅极驱动信号端G2、第三栅极驱动信号端G3、复位信号端Re输入低电平。如图7所示,为图2所示像素驱动电路在发光阶段的状态图。其中,被打叉的晶体管为关断状态,未被打叉的晶体管为导通状态。在发光阶段t4,驱动晶体管T1导通,第三节点的电压由Vini变为V3,在第一电容C1和第二电容C2耦合作用下,第一节点N1的电压变为Vini+Vth+Vdata-Vini+V3-Vini。本示例性实施例中,驱动晶体管T1向第三节点N3的输出电流I=(μWCox/2L)(Vini+Vth+Vdata-Vini+V3-Vini-V3-Vth)2=(μWCox/2L)(Vdata-Vini)2。根据驱动晶体管T1输出电流公式可以看出,本示例性实施例中像素驱动电路的输出电流与驱动晶体管阈值电压无关,该像素驱动电路能够改善由于驱动晶体管阈值电压不一致导致的显示面板显示不均匀问题。
本示例性实施例还提供一种像素驱动电路驱动方法,所述像素驱动电路驱动方法用于驱动上述的像素驱动电路,所述像素驱动电路驱动方法包括:
在复位阶段,向所述复位信号端Re、第一栅极驱动信号端G1输入有效电平,向所述第二栅极驱动信号端G2输入无效电平;
在数据写入阶段,向所述第二栅极驱动信号端G2、复位信号端Re输入有效电平,向所述第一栅极驱动信号端G1输入无效电平;
在发光阶段,向所述第一栅极驱动信号端G1、第二栅极驱动信号端G2、复位信号端Re输入无效电平。
该像素驱动电路驱动方法在上述内容中已经作出详细说明,此处不再赘述。
本示例性实施例还提供一种显示面板,该显示面板可以包括上述的像素驱动电路。
本示例性实施例还提供一种显示装置,该显示装置可以包括上述的显示面板。该显示装置可以为手机、平板电脑、电视等显示装置。
本领域技术人员在考虑说明书及实践这里公开的内容后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限定。
Claims (12)
1.一种像素驱动电路,其特征在于,所述像素驱动电路包括:
驱动电路,连接第一节点、第二节点、第三节点,用于根据所述第一节点和第三节点的电压差利用所述第二节点向所述第三节点输入驱动电流;
复位电路,连接所述第三节点、初始信号端、复位信号端、第四节点、第一栅极驱动信号端,用于响应所述复位信号端的信号将所述初始信号端的信号传输到所述第三节点,以及用于响应所述第一栅极驱动信号端的信号以连接所述第三节点和第四节点;
数据写入电路,连接所述第四节点、数据信号端、第二栅极驱动信号端,用于响应所述第二栅极驱动信号端的信号以将所述数据信号端的信号传输到所述第四节点;
第一存储电路,连接于所述第一节点和所述第四节点之间;
第二存储电路,连接于所述第三节点和所述第四节点之间。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
补偿电路,连接所述第一节点、第二节点、第三栅极驱动信号端,用于响应所述第三栅极驱动信号端的信号以连接所述第一节点和所述第二节点;
发光控制电路,连接第一电源端、第二节点、使能信号端,用于响应所述使能信号端的信号以将所述第一电源端的信号传输到所述第二节点。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动电路包括:
驱动晶体管,第一极连接所述第二节点,第二极连接所述第三节点,栅极连接所述第一节点,其中,所述驱动晶体管为N型晶体管。
4.根据权利要求2所述的像素驱动电路,其特征在于,所述补偿电路包括:
第二晶体管,第一极连接所述第一节点,第二极连接所述第二节点,栅极连接所述第三栅极驱动信号端。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述复位电路包括:
第三晶体管,第一极连接所述初始信号端,第二极连接所述第三节点,栅极连接所述复位信号端;
第四晶体管,第一极连接所述第三节点,第二极连接所述第四节点,栅极连接所述第一栅极驱动信号端。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述数据写入电路包括:
第五晶体管,第一极连接所述数据信号端,第二极连接所述第四节点,栅极连接所述第二栅极驱动信号端。
7.根据权利要求1所述的像素驱动电路,其特征在于,所述第一存储电路包括:
第一电容,所述第一电容的第一电极连接所述第一节点,第二电极连接所述第四节点;
所述第二存储电路包括:
第二电容,所述第二电容的第一电极连接所述第三节点,第二电极连接所述第四节点。
8.根据权利要求2所述的像素驱动电路,其特征在于,所述发光控制电路包括:
第六晶体管,第一极连接所述第一电源端,第二极连接所述第二节点,栅极连接所述使能信号端。
9.根据权利要求2所述的像素驱动电路,其特征在于,所述驱动电路包括:
驱动晶体管,第一极连接所述第二节点,第二极连接所述第三节点,栅极连接所述第一节点;
所述补偿电路包括:
第二晶体管,第一极连接所述第一节点,第二极连接所述第二节点,栅极连接所述第三栅极驱动信号端;
所述复位电路包括:
第三晶体管,第一极连接所述初始信号端,第二极连接所述第三节点,栅极连接所述复位信号端;
第四晶体管,第一极连接所述第三节点,第二极连接所述第四节点,栅极连接所述第一栅极驱动信号端;
所述数据写入电路包括:
第五晶体管,第一极连接所述数据信号端,第二极连接所述第四节点,栅极连接所述第二栅极驱动信号端;
所述第一存储电路包括:
第一电容,所述第一电容的第一电极连接所述第一节点,第二电极连接所述第四节点;
所述第二存储电路包括:
第二电容,所述第二电容的第一电极连接所述第三节点,第二电极连接所述第四节点;
所述发光控制电路包括:
第六晶体管,第一极连接所述第一电源端,第二极连接所述第二节点,栅极连接所述使能信号端;
所述驱动晶体管、第二晶体管、第三晶体管、第四晶体管、第五晶体管、第六晶体管为N型晶体管。
10.一种像素驱动电路驱动方法,其特征在于,所述像素驱动电路驱动方法用于驱动权利要求1-9任一项所述的像素驱动电路,所述像素驱动电路驱动方法包括:
在复位阶段,向所述复位信号端、第一栅极驱动信号端输入有效电平,向所述第二栅极驱动信号端输入无效电平;
在数据写入阶段,向所述第二栅极驱动信号端、复位信号端输入有效电平,向所述第一栅极驱动信号端输入无效电平;
在发光阶段,向所述第一栅极驱动信号端、第二栅极驱动信号端、复位信号端输入无效电平。
11.一种显示面板,其特征在于,包括权利要求1-9任一项所述的像素驱动电路。
12.一种显示装置,其特征在于,包括权利要求11所述的显示面板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210505922.2A CN114822362A (zh) | 2022-05-10 | 2022-05-10 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
PCT/CN2023/089141 WO2023216823A1 (zh) | 2022-05-10 | 2023-04-19 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210505922.2A CN114822362A (zh) | 2022-05-10 | 2022-05-10 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114822362A true CN114822362A (zh) | 2022-07-29 |
Family
ID=82513160
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210505922.2A Pending CN114822362A (zh) | 2022-05-10 | 2022-05-10 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN114822362A (zh) |
WO (1) | WO2023216823A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023216823A1 (zh) * | 2022-05-10 | 2023-11-16 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103247262B (zh) * | 2013-04-28 | 2015-09-02 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
KR102246295B1 (ko) * | 2014-11-03 | 2021-04-30 | 삼성디스플레이 주식회사 | 유기발광표시장치 및 그의 구동방법 |
CN106205495A (zh) * | 2016-09-09 | 2016-12-07 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
KR102411045B1 (ko) * | 2017-08-16 | 2022-06-17 | 엘지디스플레이 주식회사 | 게이트 구동회로를 이용한 표시패널 |
CN113436581B (zh) * | 2021-06-23 | 2022-11-08 | 京东方科技集团股份有限公司 | 像素驱动电路、驱动方法及显示面板 |
CN114822362A (zh) * | 2022-05-10 | 2022-07-29 | 北京京东方技术开发有限公司 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
-
2022
- 2022-05-10 CN CN202210505922.2A patent/CN114822362A/zh active Pending
-
2023
- 2023-04-19 WO PCT/CN2023/089141 patent/WO2023216823A1/zh unknown
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023216823A1 (zh) * | 2022-05-10 | 2023-11-16 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2023216823A1 (zh) | 2023-11-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110223636B (zh) | 像素驱动电路及其驱动方法、显示装置 | |
CN110136650B (zh) | 像素电路、其驱动方法、阵列基板及显示装置 | |
WO2020001635A1 (zh) | 驱动电路及其驱动方法、显示装置 | |
WO2018188390A1 (zh) | 像素电路及其驱动方法、显示装置 | |
CN109887466B (zh) | 像素驱动电路及方法、显示面板 | |
KR20230017283A (ko) | 픽셀 회로 및 이의 디스플레이 패널 | |
CN110322842B (zh) | 一种像素驱动电路及显示装置 | |
CN113487996B (zh) | 像素驱动电路、显示面板及显示设备 | |
CN110599964A (zh) | 像素驱动电路及显示装置 | |
CN113744683B (zh) | 像素电路、驱动方法和显示装置 | |
WO2019237756A1 (zh) | 像素电路及其驱动方法、显示面板和显示装置 | |
CN111710297B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN114582287B (zh) | 显示面板及显示装置 | |
CN113851082B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN113436581A (zh) | 像素驱动电路、驱动方法及显示面板 | |
CN114038419A (zh) | 像素驱动电路及其驱动方法、显示面板 | |
KR102484380B1 (ko) | 화소 및 이를 포함하는 유기 발광 표시 장치 | |
CN109509434B (zh) | 一种像素驱动电路、显示装置及驱动方法 | |
CN114822362A (zh) | 像素驱动电路及其驱动方法、显示面板、显示装置 | |
KR101375040B1 (ko) | 화소회로 및 이를 구비한 표시패널 | |
CN113012642A (zh) | 像素电路、显示面板以及驱动方法 | |
CN114842790A (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN111951716B (zh) | 像素电路、驱动方法及显示器 | |
US11798477B1 (en) | Pixel circuit, display panel, and display apparatus | |
CN109036288B (zh) | 像素电路及其控制方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |