CN114822230B - 显示面板 - Google Patents

显示面板 Download PDF

Info

Publication number
CN114822230B
CN114822230B CN202110129024.7A CN202110129024A CN114822230B CN 114822230 B CN114822230 B CN 114822230B CN 202110129024 A CN202110129024 A CN 202110129024A CN 114822230 B CN114822230 B CN 114822230B
Authority
CN
China
Prior art keywords
pixel
pixel circuit
display panel
units
arrangement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110129024.7A
Other languages
English (en)
Other versions
CN114822230A (zh
Inventor
李洪瑞
刘如胜
冯宏庆
盖翠丽
张兵
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yungu Guan Technology Co Ltd
Original Assignee
Yungu Guan Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Yungu Guan Technology Co Ltd filed Critical Yungu Guan Technology Co Ltd
Priority to CN202110129024.7A priority Critical patent/CN114822230B/zh
Priority to PCT/CN2021/122922 priority patent/WO2022160775A1/zh
Priority to KR1020237018160A priority patent/KR20230087606A/ko
Publication of CN114822230A publication Critical patent/CN114822230A/zh
Priority to US18/324,402 priority patent/US20230300976A1/en
Application granted granted Critical
Publication of CN114822230B publication Critical patent/CN114822230B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0296Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/302Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements characterised by the form or geometrical disposition of the individual elements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/09Shape and layout
    • H05K2201/09209Shape and layout details of conductors
    • H05K2201/09218Conductive traces
    • H05K2201/09227Layout details of a plurality of traces, e.g. escape layout for Ball Grid Array [BGA] mounting

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明公开了一种显示面板。显示面板包括:衬底;多个像素单元,沿彼此相交的第一方向和第二方向阵列排布于衬底上,每个像素单元包括N个子像素,N为大于或等于3的整数;以及多个像素电路单元,排布于衬底上,每个像素电路单元包括N个像素电路,每个像素电路与对应子像素电连接,每个像素电路单元设有至少一个排布单元,排布单元中,M个像素电路依次相邻排布,M为大于或等于2且小于或等于N的整数,排布单元中的像素电路的排布方向包括第一倾斜方向,第一倾斜方向相对于第一方向以及第二方向均倾斜设置。根据本发明实施例的显示面板,降低显示面板对光线的衍射,提高集成于显示面板非显示面侧的感光组件的感光效果。

Description

显示面板
技术领域
本发明涉及显示领域,具体涉及一种显示面板。
背景技术
随着电子设备的快速发展,用户对屏占比的要求越来越高,使得电子设备的全面屏显示受到业界越来越多的关注。
传统的电子设备如手机、平板电脑等,需要集成诸如前置摄像头、听筒以及红外感应元件等。现有技术中,将显示面板的显示区配置为至少部分可透光,从而能在显示面板的背面集成感光组件,实现电子设备的全面屏显示。然而,上述显示面板对透过光线产生较严重的衍射效果,影响感光组件的光线采集效果。
发明内容
本发明提供一种显示面板,改善显示面板对光线的衍射效果。
本发明实施例提供一种显示面板,其包括:衬底;多个像素单元,沿彼此相交的第一方向和第二方向阵列排布于衬底上,每个像素单元包括N个子像素,N为大于或等于3的整数;以及多个像素电路单元,排布于衬底上,每个像素电路单元包括N个像素电路,每个像素电路与对应子像素电连接,每个像素电路单元设有至少一个排布单元,排布单元中,M个像素电路依次相邻排布,M为大于或等于2且小于或等于N的整数,排布单元中的像素电路的排布方向包括第一倾斜方向,第一倾斜方向相对于第一方向以及第二方向均倾斜设置。
根据本发明一方面的前述实施方式,每个像素电路单元设有的所有排布单元在衬底上的正投影,与对应像素单元中的P个子像素在衬底上的正投影交叠,P为大于或等于1且小于N的整数。
根据本发明一方面的前述任一实施方式,第一倾斜方向相对第一方向、第二方向中的至少一者所成的倾斜角度为4度至60度。
根据本发明一方面的前述任一实施方式,每个像素电路单元设有至少两个排布单元;或者每个像素电路单元设有一个排布单元,并且排布单元中,N个像素电路沿第一倾斜方向依次相邻排布。
根据本发明一方面的前述任一实施方式,排布单元中的像素电路的排布方向还包括第二倾斜方向,第二倾斜方向与第一倾斜方向相交,第二倾斜方向相对于第一方向以及第二方向均倾斜设置。
根据本发明一方面的前述任一实施方式,多个像素电路单元排布为多行及多列,每行像素电路单元中,多个像素电路单元沿第一方向排列,每列像素电路单元中,多个像素电路单元沿第二方向排列,显示面板还包括:多条第一信号线,每条第一信号线连接一行像素电路单元,第一信号线包括第一线段和第二线段,第一线段在衬底上的正投影位于像素电路在衬底上的正投影内,第二线段连接于相邻像素电路单元之间,至少一个第二线段的延伸方向相对于第一线段的延伸方向倾斜设置。
根据本发明一方面的前述任一实施方式,每个像素电路单元设有至少两个排布单元,第一信号线还包括第三线段,第三线段在像素电路单元中连接于相邻排布单元之间,至少一个第三线段的延伸方向相对于第二线段的延伸方向倾斜设置。
根据本发明一方面的前述任一实施方式,多个像素电路单元排布为多行及多列,每行像素电路单元中,多个像素电路单元沿第一方向排列,每列像素电路单元中,多个像素电路单元沿第二方向排列,显示面板还包括:第二信号线组,每组第二信号线组连接一列像素电路单元,每组第二信号线组包括多条第二信号线,每条第二信号线包括第四线段和第五线段,第四线段在衬底上的正投影位于像素电路在衬底上的正投影内,第五线段连接于相邻像素电路单元之间,至少两条第二信号线在第五线段处相对在第四线段处彼此靠拢。
根据本发明一方面的前述任一实施方式,每个像素单元的子像素包括第一颜色子像素、第二颜色子像素以及第三颜色子像素,每个第三颜色子像素的发光面积小于每个第一颜色子像素的发光面积,且小于每个第二颜色子像素的发光面积,排布单元在衬底上的正投影与第一颜色子像素和/或第二颜色子像素的正投影交叠。
根据本发明实施例的显示面板,重新设计了每个像素电路单元中的像素电路排布方式,每个排布单元中M个像素电路紧邻排布即相聚在一起。排布单元中的像素电路的排布方向包括第一倾斜方向,第一倾斜方向相对于第一方向以及第二方向均倾斜设置,即排布单元中的像素电路的排布方向相对像素单元的排布方向倾斜,从而在显示面板可透光时,降低显示面板对光线的衍射,提高集成于显示面板非显示面侧的感光组件的感光效果。
在一些可选的实施例中,每个像素电路单元设有的所有排布单元在衬底上的正投影,与对应像素单元中的P个子像素在衬底上的正投影交叠,P为大于或等于1且小于N的整数,使得像素电路紧凑排布于P个子像素的朝向衬底的一侧,降低像素电路和子像素在平行于衬底平面上的遮挡面积,便于将未被像素电路及子像素遮挡的更大区域配置为可透光区域,提高显示面板整体的透光率,在实现感光组件屏下集成的同时,能够实现全面屏显示以及全面屏均一性显示。
在一些可选的实施方式中,多条第一信号线中,至少一个第二线段的延伸方向相对于第一线段的延伸方向倾斜设置,从而降低显示面板对透过光线的衍射,提高与显示面板集成的感光组件的感光效果。
在一些可选的实施例中,每条第二信号线包括第四线段和第五线段,第四线段在衬底上的正投影位于像素电路在衬底上的正投影内,第五线段连接于相邻像素电路单元之间,至少两条第二信号线在第五线段处相对在第四线段处彼此靠拢,使得相邻像素电路单元之间的信号线集中化,能够优化显示面板对透过光线的衍射效果。
在一些可选的实施方式中,每个第三颜色子像素的发光面积小于每个第一颜色子像素以及每个第二颜色子像素的发光面积,排布单元在衬底上的正投影与第一颜色子像素和/或第二颜色子像素的正投影交叠,即将多个像素单元尽量与尺寸较大的子像素相重叠,提高多个像素电路与子像素的交叠面积,同时在较小尺寸的第三子像素周边空余出更多的未被遮挡区域,提高了可透光区域的面积,从而提高显示面板的透光性能。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1是根据本发明第一实施例提供的显示面板的俯视示意图;
图2是根据本发明一种替代实施例提供的显示面板的导线的横截面示意图;
图3是根据本发明第二实施例提供的显示面板的俯视示意图;
图4是根据本发明第三实施例提供的显示面板的俯视示意图;
图5是根据本发明第四实施例提供的显示面板的俯视示意图;
图6是根据本发明第四实施例提供的显示面板隐去像素单元的俯视示意图;
图7是根据本发明第五实施例提供的显示面板的俯视示意图;
图8示出根据本发明一种实施例的显示装置的俯视示意图;
图9示出图8中A-A向的剖面图。
具体实施方式
下面将详细描述本发明的各个方面的特征和示例性实施例,为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本发明进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本发明,并不被配置为限定本发明。对于本领域技术人员来说,本发明可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本发明的示例来提供对本发明更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
图1是根据本发明第一实施例提供的显示面板的俯视示意图。显示面板100包括衬底110、多个像素单元120以及多个像素电路单元130。衬底110包括显示区DA以及围绕于至少部分显示区DA外周的非显示区NA。
多个像素单元120沿彼此相交的第一方向X和第二方向Y阵列排布于衬底110上,具体地,多个像素单元120阵列排布于显示区DA。每个像素单元120包括N个子像素121,N为大于或等于3的整数。本实施例中,以像素单元120包括四个子像素121为例进行说明。
多个像素电路单元130排布于衬底110上。每个像素电路单元130包括N个像素电路131,每个像素电路131与对应子像素121电连接。每个像素电路单元130设有至少一个排布单元AU。排布单元AU中,M个像素电路131依次相邻排布,M为大于或等于2且小于或等于N的整数。排布单元AU中的像素电路131的排布方向包括第一倾斜方向T1,第一倾斜方向T1相对于第一方向X以及第二方向Y均倾斜设置。
根据本发明实施例的显示面板,重新设计了每个像素电路单元130中的像素电路131排布方式,每个排布单元AU中M个像素电路131紧邻排布即相聚在一起。排布单元AU中的像素电路131的排布方向包括第一倾斜方向T1,第一倾斜方向T1相对于第一方向X以及第二方向Y均倾斜设置,即排布单元AU中的像素电路131的排布方向相对像素单元120的排布方向倾斜,从而在显示面板100可透光时,降低显示面板100对光线的衍射,提高集成于显示面板100非显示面侧的感光组件的感光效果。
可选地,第一倾斜方向T1相对第一方向X、第二方向Y中的至少一者所成的倾斜角度为4度至60度。例如,第一倾斜方向T1相对第一方向X所成的倾斜角度为5度,通过控制第一倾斜方向T1的倾斜角度在上述范围,能够更大程度优化显示面板对透过光线的衍射效果。
可选地,像素单元120与像素电路单元130对应电连接,每个像素电路单元130设有的所有排布单元AU在衬底110上的正投影,与对应像素单元120中的P个子像素121在衬底110上的正投影交叠,P为大于或等于1且小于N的整数。例如本实施例中,排布单元AU中,四个像素电路131依次相邻排布,每个像素电路单元130设有的所有排布单元AU在衬底110上的正投影,与对应像素单元120中的两个子像素121在衬底110上的正投影交叠,存在两个另外两个子像素121及其周边区域未被像素电路131遮挡。本实施例中,像素电路131紧凑排布于P个子像素121的朝向衬底110的一侧,降低像素电路131和子像素121在平行于衬底110平面上的遮挡面积,便于将未被像素电路131及子像素121遮挡的更大区域配置为可透光区域,提高显示面板整体的透光率,在实现感光组件屏下集成的同时,能够实现全面屏显示以及全面屏均一性显示。
在本实施例中,排布单元AU在衬底110上的正投影与子像素121在衬底110上的正投影彼此部分交叠,在一些可选的实施例中,通过缩小像素电路131的尺寸,可以缩小排布单元AU的尺寸,使得P个子像素121在衬底110上的正投影完全覆盖每个像素电路单元130设有的所有排布单元AU在衬底110上的正投影,从而进一步提高显示面板100的透光率。
每个像素单元120的子像素121包括第一颜色子像素121a、第二颜色子像素121b以及第三颜色子像素121c,每个第三颜色子像素121c的发光面积小于每个第一颜色子像素121a的发光面积,且小于每个第二颜色子像素121b的发光面积,排布单元AU在衬底110上的正投影与第一颜色子像素121a和/或第二颜色子像素121b的正投影交叠。将排布单元AU尽量与尺寸较大的子像素121相重叠,提高多个像素电路131与子像素121的交叠面积,同时在较小尺寸的第三子像素121周边空余出更多的未被遮挡区域,提高了可透光区域的面积,从而提高显示面板100的透光性能。
如图1,至少部分相邻排布单元AU之间连接有导线CL。可选地,导线CL的至少部分可透光,以提高相邻排布单元AU之间的区域的可透光能力。例如在一些实施例中,导线CL为透光导线CL,导线CL的材质例如是氧化铟锡(Indiumtin oxide,ITO)、氧化铟锌(IndiumZinc Oxide,IZO)等,能够进一步提高相邻排布单元AU之间区域的透光能力。
图2是根据本发明一种替代实施例提供的显示面板的导线的横截面示意图,该横截面垂直于导线CL的延伸方向。在一种替代实施例中,导线CL包括在垂直于衬底110方向上层叠的第一导体层SC1和第二导体层SC2。第一导体层SC1的电阻率低于第二导体层SC2的电阻率,第二导体层SC2的透光率大于第一导体层SC1的透光率。例如,第一导体层SC1为金属层,第二导体层SC2为诸如ITO、IZO的透光导电层。第一导体层SC1在衬底110上的正投影位于第二导体层SC2在衬底110上的正投影以内,在保证相邻排布单元AU之间的导线CL具有一定透光率的同时,能够降低导线CL的负载,提高各区域的子像素121的显示均一性。
请继续参考图1,在一些实施例中,每个像素电路单元130设有一个排布单元AU,并且排布单元AU中,N个像素电路131沿第一倾斜方向T1依次相邻排布。例如本实施例中,四个像素电路131沿第一倾斜方向T1依次相邻排布。
每个像素电路单元130设有的排布单元AU的数量、以及每个排布单元AU中像素电路131的数量以及排布方式可以不限于上述示例,也可以是其它情形。
图3是根据本发明第二实施例提供的显示面板的俯视示意图,第二实施例的部分结构与第一实施例相同,以下将对两者不同之处进行说明,相同之处不再详述。
在一些实施例中,排布单元AU中的像素电路131的排布方向还包括第二倾斜方向T2,第二倾斜方向T2与第一倾斜方向T1相交,第二倾斜方向T2相对于第一方向X以及第二方向Y均倾斜设置。
例如,在第二实施例中,每个像素电路单元130设有一个排布单元AU,并且排布单元AU中,N个像素电路131沿第一倾斜方向T1和第二倾斜方向T2阵列相邻排布,第二倾斜方向T2与第一倾斜方向T1可以垂直。例如,每个像素电路单元130包括四个像素电路131,排布单元AU中,四个像素电路131呈2×2的布局排布。因此,每个排布单元AU中,像素电路131可以沿预设方向依次排列,也可以在交叉的两个方向上阵列排布,还可以是其它依次相邻的排布方式。
图4是根据本发明第三实施例提供的显示面板的俯视示意图,其中图4将像素单元隐去绘示。第三实施例的部分结构与第一实施例相同,以下将对两者不同之处进行说明,相同之处不再详述。
在一些实施例中,多个像素电路单元130排布为多行及多列。每行像素电路单元UR中,多个像素电路单元130沿第一方向X排列。每列像素电路单元UC中,多个像素电路单元130沿第二方向Y排列。
可选地,显示面板还包括多条第一信号线140,每条第一信号线140连接一行像素电路单元UR。第一信号线140包括第一线段141和第二线段142,第一线段141在衬底110上的正投影位于像素电路131在衬底110上的正投影内,第二线段142连接于相邻像素电路单元130之间,至少一个第二线段142的延伸方向相对于第一线段141的延伸方向倾斜设置,从而提高第一信号线140延伸方向的多样性,降低显示面板100对透过光线的衍射,提高与显示面板100集成的感光组件的感光效果。
尽管每条第一信号线140连接一行像素电路单元UR,但每行像素电路单元UR对应连接的第一信号线140的数量不限于一条,可以是两条、三条等其它数量。第一信号线140例如包括扫描信号线、发光信号线中的至少一种,并且每种信号线的数量也不限于是一条。在一个示例中,每行像素电路单元UR对应连接有三条第一信号线140,三条第一信号线140例如分别包括两条扫描信号线和一条发光信号线。
图5和图6是根据本发明第四实施例提供的显示面板的俯视示意图,其中图6将像素单元隐去绘示。第四实施例的部分结构与第一实施例相同,以下将对两者不同之处进行说明,相同之处不再详述。
在第四实施例中,每个像素电路单元130设有至少两个排布单元AU。例如,每个像素单元120包括一个第一颜色子像素121a、一个第二颜色子像素121b以及两个第三颜色子像素121c。每个像素电路单元130包括四个像素电路131。其中,每个像素电路单元130设有两个排布单元AU,每个排布单元AU中,两个像素电路131沿第一倾斜方向T1相邻排布。每个像素电路单元130包括的两个排布单元AU中,其中一个排布单元AU在衬底110上的正投影与第一颜色子像素121a交叠,另一个排布单元AU在衬底110上的正投影与第二颜色子像素121b交叠。可以理解的是,每个像素电路单元130包括至少两个排布单元AU时,排布单元AU的数量不限于是上述示例,也可以是三个、四个等。每个排布单元AU中,像素电路131的数量和排布方式也可以不限于上述示例。
请继续参考图6,可选地,每个像素电路单元130设有至少两个排布单元AU,例如本实施例中,每个像素电路单元130设有两个排布单元AU。第一信号线140还包括第三线段143,第三线段143在像素电路单元130中连接于相邻排布单元AU之间。至少一个第三线段143的延伸方向相对于第二线段142的延伸方向倾斜设置,从而进一步降低显示面板100对透过光线的衍射,提高与显示面板100集成的感光组件的感光效果。
请继续参考图6,在一些实施例中,相邻第一信号线140的第二线段142的延伸方向彼此相交,以降低第一信号线140的延伸一致性,从而降低显示面板100对透过光线的衍射。可选地,相邻第一信号线140的第三线段143的延伸方向彼此相交,从而进一步提高第一信号线140延伸方向的多样性,进一步降低显示面板100对透过光线的衍射。
在其它一些实施例中,相邻第一信号线140的第二线段142的延伸方向可以彼此平行。可选地,每个像素电路单元130设有至少两个排布单元AU,第一信号线140还包括第三线段143,第三线段143在像素电路131中连接于相邻排布单元AU之间。可选地,相邻第一信号线140的第三线段143的延伸方向可以彼此平行。
图7是根据本发明第五实施例提供的显示面板的俯视示意图,其中图7将像素单元隐去绘示。第五实施例的部分结构与第一实施例相同,以下将对两者不同之处进行说明,相同之处不再详述。
在第五实施例中,多个像素电路单元130排布为多行及多列,每行像素电路单元UR中,多个像素电路单元130沿第一方向X排列,每列像素电路单元UC中,多个像素电路单元130沿第二方向Y排列。
显示面板100还可以包括第二信号线组LG2,每组第二信号线组LG2连接一列像素电路单元UC。每组第二信号线组LG2包括多条第二信号线150。每条第二信号线150包括第四线段151和第五线段152。第四线段151在衬底110上的正投影位于像素电路131在衬底110上的正投影内。第五线段152连接于相邻像素电路单元130之间。可选地,至少两条第二信号线150在第五线段152处相对在第四线段151处彼此靠拢,使得相邻像素电路单元130之间的信号线集中化,能够优化显示面板100对透过光线的衍射效果。
第二信号线组LG2包括的第二信号线150的数量可以根据显示面板100的布线结构设计调整变化。第二信号线150例如包括数据信号线、供电信号线中的至少一种。
本发明实施例还提供一种显示装置,该显示装置可以包括上述任一实施方式的显示面板100。以下将以一种实施例的显示装置为例进行说明,该实施例中,显示装置包括上述实施例的显示面板100。
图8示出根据本发明一种实施例的显示装置的俯视示意图,图9示出图8中A-A向的剖面图。本实施例的显示装置中,显示面板100可以是上述其中一个实施例的显示面板100。
显示面板100包括相对的第一表面S1和第二表面S2,其中第一表面S1为显示面。显示装置还包括至少一个感光组件200,该至少一个感光组件200位于显示面板100的第二表面S2侧。
例如,感光组件200的数量为两个,其中一个可以是图像采集装置,用于采集外部图像信息,另一个可以是光学指纹识别装置。本实施例中,图像采集装置为互补金属氧化物半导体(Complementary Metal Oxide Semiconductor,CMOS)图像采集装置,在其它一些实施例中,图像采集装置也可以是电荷耦合器件(Charge-coupled Device,CCD)图像采集装置等其它形式的图像采集装置。可以理解的是,感光组件200的数量和种类可以不限于上述示例,例如在一些实施例中,感光组件200也可以是红外传感器、接近传感器、红外镜头、泛光感应元件、环境光传感器以及点阵投影器等光传感器。此外,显示装置在显示面板100的第二表面S2还可以集成其它部件,例如是听筒、扬声器等。
显示面板100包括衬底110、多个像素单元120以及多个像素电路单元130。衬底110包括显示区DA以及围绕于至少部分显示区DA外周的非显示区NA。多个像素单元120沿彼此相交的第一方向X和第二方向Y阵列排布于衬底110上,每个像素单元120包括N个子像素121,N为大于或等于3的整数。多个像素电路单元130排布于衬底110上。每个像素电路单元130包括N个像素电路131,每个像素电路131与对应子像素121电连接。每个像素电路单元130设有至少一个排布单元AU,排布单元AU中,M个像素电路131依次相邻排布,M为大于或等于2且小于或等于N的整数。排布单元AU中的像素电路131的排布方向包括第一倾斜方向T1,第一倾斜方向T1相对于第一方向X以及第二方向Y均倾斜设置。
根据本发明实施例的显示装置,重新设计了显示面板100中每个像素电路单元130中的像素电路131排布方式,每个排布单元AU中M个像素电路131紧邻排布即相聚在一起。排布单元AU中的像素电路131的排布方向包括第一倾斜方向T1,第一倾斜方向T1相对于第一方向X以及第二方向Y均倾斜设置,即排布单元AU中的像素电路131的排布方向相对像素单元120的排布方向倾斜,从而在显示面板100可透光时,降低显示面板100对光线的衍射,提高集成于显示面板100非显示面侧的感光组件的感光效果。
可选地,像素单元120与像素电路单元130对应电连接,每个像素电路单元130设有的所有排布单元AU在衬底110上的正投影,与对应像素单元120中的P个子像素121在衬底110上的正投影交叠,P为大于或等于1且小于N的整数,降低像素电路131和子像素121在平行于衬底110平面上的遮挡面积,便于将未被像素电路131及子像素121遮挡的更大区域配置为可透光区域,提高显示面板整体的透光率。在本实施例中,显示面板100的整个显示区DA均可以应用上述像素电路131的排布设计,使得整个显示面板100的显示区DA均能透光,一方面提高显示面板100的可透光面积,另一方面,整个显示面板100的子像素121排布结构和像素电路131排布结构较为均一,避免了设置透光率不同的至少两个子显示区产生的显示不均现象。本发明实施例的显示面板100能实现感光组件200屏下集成的同时,能够实现全面屏显示以及全面屏均一性显示。
依照本发明如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该发明仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本发明的原理和实际应用,从而使所属技术领域技术人员能很好地利用本发明以及在本发明基础上的修改使用。本发明仅受权利要求书及其全部范围和等效物的限制。

Claims (9)

1.一种显示面板,其特征在于,包括:
衬底;
多个像素单元,沿彼此相交的第一方向和第二方向阵列排布于所述衬底上,每个所述像素单元包括N个子像素,N为大于或等于3的整数;以及
多个像素电路单元,排布于所述衬底上,每个所述像素电路单元包括N个像素电路,每个像素电路与对应所述子像素电连接,每个所述像素电路单元设有至少一个排布单元,所述排布单元中,M个所述像素电路依次相邻排布,M为大于或等于2且小于或等于N的整数,所述排布单元中的所述像素电路的排布方向包括第一倾斜方向,所述第一倾斜方向相对于所述第一方向以及所述第二方向均倾斜设置;
所述多个像素电路单元排布为多行及多列,每行所述像素电路单元中,多个所述像素电路单元沿所述第一方向排列,每列所述像素电路单元中,多个所述像素电路单元沿所述第二方向排列,所述显示面板还包括:
多条第一信号线,每条所述第一信号线连接一行所述像素电路单元,所述第一信号线包括第一线段和第二线段,所述第一线段在所述衬底上的正投影位于所述像素电路在所述衬底上的正投影内,所述第二线段连接于相邻所述像素电路单元之间,至少一个所述第二线段的延伸方向相对于所述第一线段的延伸方向倾斜设置。
2.根据权利要求1所述的显示面板,其特征在于,每个所述像素电路单元设有的所有所述排布单元在所述衬底上的正投影,与对应所述像素单元中的P个所述子像素在所述衬底上的正投影交叠,P为大于或等于1且小于N的整数。
3.根据权利要求1所述的显示面板,其特征在于,所述第一倾斜方向相对所述第一方向、所述第二方向中的至少一者所成的倾斜角度为4度至60度。
4.根据权利要求1所述的显示面板,其特征在于,每个所述像素电路单元设有至少两个所述排布单元;或者
每个所述像素电路单元设有一个所述排布单元,并且所述排布单元中,N个所述像素电路沿所述第一倾斜方向依次相邻排布。
5.根据权利要求1所述的显示面板,其特征在于,所述排布单元中的所述像素电路的所述排布方向还包括第二倾斜方向,所述第二倾斜方向与所述第一倾斜方向相交,所述第二倾斜方向相对于所述第一方向以及所述第二方向均倾斜设置。
6.根据权利要求1所述的显示面板,其特征在于,每个所述像素电路单元设有至少两个所述排布单元,所述第一信号线还包括第三线段,所述第三线段在所述像素电路单元中连接于相邻所述排布单元之间,至少一个所述第三线段的延伸方向相对于所述第二线段的延伸方向倾斜设置。
7.根据权利要求1所述的显示面板,其特征在于,所述多个像素电路单元排布为多行及多列,每行所述像素电路单元中,多个所述像素电路单元沿所述第一方向排列,每列所述像素电路单元中,多个所述像素电路单元沿所述第二方向排列,所述显示面板还包括:
第二信号线组,每组所述第二信号线组连接一列所述像素电路单元,每组所述第二信号线组包括多条所述第二信号线,每条所述第二信号线包括第四线段和第五线段,所述第四线段在所述衬底上的正投影位于所述像素电路在所述衬底上的正投影内,所述第五线段连接于相邻所述像素电路单元之间,至少两条所述第二信号线在所述第五线段处相对在所述第四线段处彼此靠拢。
8.根据权利要求2所述的显示面板,其特征在于,每个所述像素单元的所述子像素包括第一颜色子像素、第二颜色子像素以及第三颜色子像素,每个所述第三颜色子像素的发光面积小于每个所述第一颜色子像素的发光面积,且小于每个所述第二颜色子像素的发光面积,所述排布单元在所述衬底上的正投影与所述第一颜色子像素和/或所述第二颜色子像素的正投影交叠。
9.根据权利要求1所述的显示面板,其特征在于,至少部分相邻所述排布单元之间连接有导线,
其中,所述导线为透光导线;或者
所述导线包括在垂直于所述衬底方向上层叠的第一导体层和第二导体层,所述第一导体层的电阻率低于所述第二导体层的电阻率,所述第二导体层的透光率大于所述第一导体层的透光率,所述第一导体层在所述衬底上的正投影位于所述第二导体层在所述衬底上的正投影以内。
CN202110129024.7A 2021-01-29 2021-01-29 显示面板 Active CN114822230B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN202110129024.7A CN114822230B (zh) 2021-01-29 2021-01-29 显示面板
PCT/CN2021/122922 WO2022160775A1 (zh) 2021-01-29 2021-10-09 显示面板
KR1020237018160A KR20230087606A (ko) 2021-01-29 2021-10-09 표시 패널
US18/324,402 US20230300976A1 (en) 2021-01-29 2023-05-26 Display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110129024.7A CN114822230B (zh) 2021-01-29 2021-01-29 显示面板

Publications (2)

Publication Number Publication Date
CN114822230A CN114822230A (zh) 2022-07-29
CN114822230B true CN114822230B (zh) 2023-09-19

Family

ID=82526983

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110129024.7A Active CN114822230B (zh) 2021-01-29 2021-01-29 显示面板

Country Status (4)

Country Link
US (1) US20230300976A1 (zh)
KR (1) KR20230087606A (zh)
CN (1) CN114822230B (zh)
WO (1) WO2022160775A1 (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000258769A (ja) * 1999-03-10 2000-09-22 Sharp Corp 液晶表示装置
JP2003140127A (ja) * 2001-10-31 2003-05-14 Seiko Epson Corp 電気光学装置及びその製造方法並びに電子機器
JP2004071638A (ja) * 2002-08-01 2004-03-04 Canon Inc 放射線撮像装置及びそれを用いた放射線撮像システム
JP2004126326A (ja) * 2002-10-04 2004-04-22 Toppan Printing Co Ltd ブレーズド回折格子パターンを有する回折格子アレイ
WO2006134792A1 (ja) * 2005-06-16 2006-12-21 Osaka Titanium Technologies Co., Ltd. 一酸化珪素系蒸着材料及びその製造方法
KR20110076641A (ko) * 2009-12-29 2011-07-06 엘지디스플레이 주식회사 유기전계발광표시장치
JP2012123286A (ja) * 2010-12-10 2012-06-28 Canon Inc 発光装置
CN103278960A (zh) * 2012-12-31 2013-09-04 上海天马微电子有限公司 一种三色像素结构、彩膜基板及液晶显示器
CN104269417A (zh) * 2014-07-04 2015-01-07 友达光电股份有限公司 像素阵列基板与面板
WO2016090751A1 (zh) * 2014-12-08 2016-06-16 深圳市华星光电技术有限公司 液晶显示面板
CN110364557A (zh) * 2019-07-10 2019-10-22 云谷(固安)科技有限公司 像素排布结构及显示面板

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5422362B2 (ja) * 2009-12-15 2014-02-19 株式会社東芝 固体撮像装置
JP2019074553A (ja) * 2017-10-12 2019-05-16 株式会社ジャパンディスプレイ 表示装置
CN111708230B (zh) * 2020-06-30 2022-09-30 厦门天马微电子有限公司 一种显示面板及显示装置
CN111968516A (zh) * 2020-08-28 2020-11-20 云谷(固安)科技有限公司 一种显示面板及显示装置
CN112071886B (zh) * 2020-09-17 2022-09-20 云谷(固安)科技有限公司 显示面板及显示装置

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000258769A (ja) * 1999-03-10 2000-09-22 Sharp Corp 液晶表示装置
JP2003140127A (ja) * 2001-10-31 2003-05-14 Seiko Epson Corp 電気光学装置及びその製造方法並びに電子機器
JP2004071638A (ja) * 2002-08-01 2004-03-04 Canon Inc 放射線撮像装置及びそれを用いた放射線撮像システム
JP2004126326A (ja) * 2002-10-04 2004-04-22 Toppan Printing Co Ltd ブレーズド回折格子パターンを有する回折格子アレイ
WO2006134792A1 (ja) * 2005-06-16 2006-12-21 Osaka Titanium Technologies Co., Ltd. 一酸化珪素系蒸着材料及びその製造方法
KR20110076641A (ko) * 2009-12-29 2011-07-06 엘지디스플레이 주식회사 유기전계발광표시장치
JP2012123286A (ja) * 2010-12-10 2012-06-28 Canon Inc 発光装置
CN103278960A (zh) * 2012-12-31 2013-09-04 上海天马微电子有限公司 一种三色像素结构、彩膜基板及液晶显示器
CN104269417A (zh) * 2014-07-04 2015-01-07 友达光电股份有限公司 像素阵列基板与面板
WO2016090751A1 (zh) * 2014-12-08 2016-06-16 深圳市华星光电技术有限公司 液晶显示面板
CN110364557A (zh) * 2019-07-10 2019-10-22 云谷(固安)科技有限公司 像素排布结构及显示面板

Also Published As

Publication number Publication date
WO2022160775A1 (zh) 2022-08-04
KR20230087606A (ko) 2023-06-16
US20230300976A1 (en) 2023-09-21
CN114822230A (zh) 2022-07-29

Similar Documents

Publication Publication Date Title
EP3605207B1 (en) Array substrate, display screen, and electronic device
CN111048005B (zh) 显示面板及显示装置
CN116959327A (zh) 一种显示面板及显示装置
CN112186021B (zh) 显示面板及显示装置
CN111129100B (zh) 一种显示面板及显示装置
CN110288945A (zh) 显示面板及显示装置
CN112201683B (zh) 显示面板以及显示装置
CN113410257B (zh) 阵列基板、显示面板及显示装置
KR20230098683A (ko) 어레이 기판, 표시 패널 및 표시 장치
US20240038153A1 (en) Display panel and electronic device
US20230337494A1 (en) Display panel and display apparatus
CN112864216A (zh) 显示面板和电子设备
CN114242759B (zh) 显示面板及显示装置
US11561634B2 (en) Display module, fabrication method thereof and display device
CN113241031B (zh) 显示面板及显示装置
CN113380830B (zh) 阵列基板、显示面板及显示装置
CN113178473A (zh) 显示面板及显示装置
WO2021042679A1 (zh) 指纹图像传感器与电子装置
CN114822230B (zh) 显示面板
CN114822232B (zh) 显示面板
US20210408164A1 (en) Display device
CN113066847A (zh) 显示面板及显示装置
US20230418402A1 (en) Display device
KR20230049191A (ko) 디스플레이 장치 및 그 제조방법
CN114283701A (zh) 显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant