CN114783376A - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN114783376A
CN114783376A CN202210347158.0A CN202210347158A CN114783376A CN 114783376 A CN114783376 A CN 114783376A CN 202210347158 A CN202210347158 A CN 202210347158A CN 114783376 A CN114783376 A CN 114783376A
Authority
CN
China
Prior art keywords
transistor
node
display panel
light
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210347158.0A
Other languages
English (en)
Inventor
申郑
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202210347158.0A priority Critical patent/CN114783376A/zh
Priority to US17/756,652 priority patent/US20240161690A1/en
Priority to PCT/CN2022/086884 priority patent/WO2023184588A1/zh
Publication of CN114783376A publication Critical patent/CN114783376A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请公开了一种显示面板及显示装置,该显示面板包括多个呈阵列排布的像素单元,像素单元包括驱动电路,驱动电路包括:发光器件、驱动晶体管、写入补偿模块、电流检测模块以及发光控制模块,发光器件串接于发光回路;驱动晶体管的源极和漏极串接于发光回路,驱动晶体管的栅极电性连接于第一节点;写入补偿模块用于在扫描信号的控制下将数据信号传输至第一节点;电流检测模块用于检测流经驱动晶体管的实际电流,并将实际电流与预设电流比较,以生成驱动晶体管的补偿电压;其中,写入补偿模块还用于根据补偿电压对驱动晶体管的阈值电压进行补偿;发光控制模块用于在第二控制信号的控制下控制第二节点与发光器件之间导通或者断开。

Description

显示面板及显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板及显示装置。
背景技术
有机发光二极管是主动发光器件,与液晶显示方式相比,有机发光二极管无需提供背光源,且有机发光二极管显示装置具有超薄、亮度高、驱动电压低等优点,被认为是下一代显示装置。
在现有大尺寸有机发光二极管显示中,在扫描到同一行像素时,写入控制信号和读取控制信号会同时打开,然后加入不同的数据电压和检测电压,用于控制驱动晶体管的开启大小,从而控制流经有机发光二极管器件的电流,用于实现不同亮度的显示,其中相邻的像素与同一检测信号线连接,也即施加相同的检测电压。
由于有机发光二极管器件的电流-电压特性并不是理想的二极管特性,其跨压会随着电流的增大(亮度升高)而有少量的增大。这就使得在写入控制信号和读取控制信号同时开启,并且在数据信号和检测信号写入电压的过程中产生偏差,其偏差来源于更高亮度的二极管的跨压更高,使得其检测端电压更高,这样在同一行像素开启写入检测电压的过程中,较高的检测电压的像素会分压给较低的检测电压像素,从而造成数据电压-检测电压跨压的失真,进而导致灰阶电压的失真造成横向串扰等显示异常现象。
发明内容
本申请提供一种显示面板及显示装置,通过在像素电压写入的过程中使发光器件断开连接,以解决现有的显示面板因同一行像素之间发光器件跨压不同引起分压导致的显示异常问题。
第一方面,本申请实施例提供一种显示面板,包括多个呈阵列排布的像素单元,所述像素单元包括驱动电路,所述驱动电路包括:发光器件、驱动晶体管、写入补偿模块、电流检测模块以及发光控制模块,所述发光器件串接于发光回路;所述驱动晶体管的源极和漏极串接于所述发光回路,所述驱动晶体管的栅极电性连接于第一节点;所述写入补偿模块接入数据信号以及扫描信号,并电性连接于所述第一节点以及第二节点,所述写入补偿模块用于在所述扫描信号的控制下将所述数据信号传输至所述第一节点;所述电流检测模块接入第一控制信号以及检测信号,并电性连接于所述第二节点,所述电流检测模块用于检测流经所述驱动晶体管的实际电流,并将所述实际电流与预设电流比较,以生成所述驱动晶体管的补偿电压;其中,所述写入补偿模块还用于根据所述补偿电压对所述驱动晶体管的阈值电压进行补偿;所述发光控制模块接入第二控制信号,并串接于所述发光回路,所述发光控制模块用于在所述第二控制信号的控制下控制所述第二节点与所述发光器件之间导通或者断开。
可选地,在本申请的一些实施例中,所述写入补偿模块包括第一晶体管以及存储电容;所述第一晶体管的栅极接入所述扫描信号,所述第一晶体管的源级和漏极中的一者接入所述数据信号,所述第一晶体管的源级和漏极中的另一者电性连接于所述第一节点;所述存储电容的第一端电性连接于所述第一节点,所述存储电容的第二端电性连接于所述第二节点。
可选地,在本申请的一些实施例中,电流检测模块包括第二晶体管,所述第二晶体管的栅极接入所述第一控制信号,所述第二晶体管的源级和漏极中的一者接入所述检测信号,所述第二晶体管的源级和漏极中的另一者电性连接于所述第二节点。
可选地,在本申请的一些实施例中,所述发光控制模块包括第三晶体管,所述第三晶体管的栅极接入所述第二控制信号,所述第三晶体管的源级和漏极中的一者接入所述第二节点,所述第三晶体管的源级和漏极中的另一者电性连接于所述发光器件的阳极。
可选地,在本申请的一些实施例中,所述扫描信号、所述第一控制信号以及所述第二控制信号为同一信号。
可选地,在本申请的一些实施例中,所述驱动晶体管、所述第一晶体管以及所述第二晶体管均为N型晶体管,所述第三晶体管为P型晶体管。
可选地,在本申请的一些实施例中,所述第一晶体管和所述第二晶体管为P型晶体管,所述第三晶体管和所述驱动晶体管为N型晶体管。
可选地,在本申请的一些实施例中,所述发光控制模块还包括反相器,所述反相器的输入端接入所述扫描信号,所述反相器的输出端电性连接于所述第三晶体管的栅极。
可选地,在本申请的一些实施例中,所述驱动晶体管、所述第一晶体管、所述第二晶体管以及所述第三晶体管为同类型晶体管。
另一方面,本申请提供一种显示装置,包括驱动芯片以及上述的显示面板,所述驱动芯片与所述显示面板电连接。
本申请提供一种显示面板及显示装置,该显示面板包括多个呈阵列排布的像素单元,所述像素单元包括驱动电路,所述驱动电路包括发光器件、驱动晶体管、写入补偿模块、电流检测模块以及发光控制模块,发光器件串接于发光回路;驱动晶体管的源极和漏极串接于发光回路,驱动晶体管的栅极电性连接于第一节点;写入补偿模块用于在扫描信号的控制下将数据信号传输至第一节点;电流检测模块用于检测流经驱动晶体管的实际电流,并将实际电流与预设电流比较,以生成驱动晶体管的补偿电压;其中,写入补偿模块还用于根据补偿电压对驱动晶体管的阈值电压进行补偿;发光控制模块用于在第二控制信号的控制下控制第二节点与发光器件之间导通或者断开。通过在像素电压写入的过程中使发光器件断开连接,以解决因同一行像素之间发光器件跨压不同引起分压导致的显示异常问题。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的显示面板的结构示意图;
图2为本申请实施例提供的驱动电路的结构示意图;
图3是本申请第一实施例提供的显示面板中驱动电路的电路图;
图4是本申请第一实施例提供的显示面板中驱动电路的时序图;
图5是本申请第二实施例提供的显示面板中驱动电路的电路图;
图6是本申请第三实施例提供的显示面板中驱动电路的电路图;
图7是本申请第四实施例提供的显示面板中驱动电路的电路图;
图8是本申请第四实施例提供的显示面板中驱动电路的时序图;
图9是本申请实施例提供的背光模组的结构示意图;
图10是本申请实施例提供的显示装置的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供一种显示面板及显示装置,可以解决现有的显示面板因同一行像素之间发光器件跨压不同引起分压导致的显示异常问题。以下分别进行详细说明。需说明的是,以下实施例的描述顺序不作为对实施例优选顺序的限定。另外,在本申请的描述中,术语“包括”是指“包括但不限于”。术语“第一”、“第二”、“第三”等仅仅作为标示使用,其用于区别不同对象,而不是用于描述特定顺序。
本申请所有实施例中采用的晶体管可以为薄膜晶体管或场效应管或其他特性相同的器件,由于这里采用的晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本申请实施例中,为区分晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。按附图中的形态规定开关晶体管的中间端为栅极、信号输入端为源极、输出端为漏极。此外本申请实施例所采用的晶体管为N型晶体管或P型晶体管,其中,N型晶体管为在栅极为高电位时导通,在栅极为低电位时截止;P型晶体管为在栅极为低电位时导通,在栅极为高电位时截止。在本申请实施例中,发光器件D可以是迷你发光二极管(Mini Light EmittingDiode,简称Mini LED),或者,可以是微型发光二极管(Micro Light Emitting Diode,简称Micro LED),也可以是有机发光二极管(Organic Light Emitting Diode,简称OLED)。
请参阅图1和图2,图1为本申请实施例提供的显示面板的结构示意图;图2为本申请实施例提供的驱动电路的结构示意图。如图1和图2所示,本申请实施例提供的显示面板100包括多个呈阵列排布的像素单元110,像素单元110包括驱动电路10,驱动电路10包括发光器件D、驱动晶体管T0、写入补偿模块101、电流检测模块102、发光控制模块103。
其中,发光器件D串接于第一电源端VDD与第二电源端VSS构成的发光回路;驱动晶体管T0的源极电性连接于第一电源端VDD,驱动晶体管T0的漏极电性连接于第二节点VS,驱动晶体管T0的栅极电性连接于第一节点VG;写入补偿模块接入数据信号DATA以及扫描信号SCAN,并电性连接于第一节点VG以及第二节点VS,写入补偿模块用于在扫描信号SCAN的控制下将数据信号DATA传输至第一节点VG;电流检测模块接入第一控制信号RD以及检测信号SENSE,并电性连接于第二节点VS,电流检测模块用于检测流经驱动晶体管T0的实际电流,并将实际电流与预设电流比较,以生成驱动晶体管T0的补偿电压;其中,写入补偿模块还用于根据补偿电压对驱动晶体管T0的阈值电压进行补偿;发光控制模块接入第二控制信号WR,并串接于发光回路,发光控制模块用于在第二控制信号WR的控制下控制第二节点VS与发光器件D之间导通或者断开。
在本申请实施例中,扫描信号SCAN、第一控制信号RD以及第二控制信号WR为不同信号;优选地,扫描信号SCAN、第一控制信号RD以及第二控制信号WR可以为同一信号,这样的设计,有利于简化电路,节约成本提升产品市场竞争力。
本申请提供的显示面板,通过电流检测模块检测流经驱动晶体管T0的实际电流,并将实际电流与预设电流比较,以生成驱动晶体管T0的补偿电压;写入补偿模块根据补偿电压对驱动晶体管T0的阈值电压进行补偿;发光控制模块在第二控制信号WR的控制下控制第二节点VS与发光器件D之间导通或者断开,其中,在像素电压写入的过程中使发光器件D断开连接,可以解决因同一行像素之间发光器件D跨压不同引起分压导致的显示异常问题。
请继续参阅图1并参阅图3和图4,图3是本申请第一实施例提供的显示面板中驱动电路的电路图;图4是本申请第一实施例提供的显示面板中驱动电路的时序图。如图1和图3所示,本申请实施例提供的显示面板100包括多个呈阵列排布的像素单元110,像素单元110包括驱动电路10,驱动电路10包括:发光器件D、驱动晶体管T0、第一晶体管T1、存储电容Cst、第二晶体管T2、第三晶体管T3。其中,驱动晶体管T0用于控制流经驱动电路10的电流,驱动晶体管T0的源极电性连接于第一电源端VDD,驱动晶体管T0的漏极电性连接于第二节点VS,驱动晶体管T0的栅极电性连接于第一节点VG;第一晶体管T1的栅极接入扫描信号SCAN,第一晶体管T1的源级接入数据信号DATA,第一晶体管T1的漏极电性连接于第一节点VG;存储电容Cst的第一端电性连接于第一节点VG,存储电容Cst的第二端电性连接于第二节点VS,存储电容Cst为驱动晶体管T0的栅极电压保持电容;第二晶体管T2,第二晶体管T2的栅极接入第一控制信号RD,第二晶体管T2的源级接入检测信号SENSE,第二晶体管T2的漏极电性连接于第二节点VS;第三晶体管T3,第三晶体管T3的栅极接入扫描信号SCAN,第三晶体管T3的源级接入第二节点VS,第三晶体管T3的漏极电性连接于发光器件D的阳极;发光器件D的阳极与第三晶体管T3的漏极电性连接,发光器件D的阴极与第二电源端VSS电性连接。
需要说明的是,第一电源端VDD和第二电源端VSS均用于输出一预设电压值。此外,在本申请实施例中,第一电源端VDD的电位大于第二电源端VSS的电位。具体的,第二电源端VSS的电位可以为接地端的电位。当然,可以理解地,第二电源端VSS的电位还可以为其它。
在本申请实施例中,驱动电路10还包括反相器104,反相器104的输入端接入扫描信号SCAN,反相器104的输出端电性连接于第三晶体管T3的栅极。
在本申请实施例中,驱动晶体管T0、第一晶体管T1、第二晶体管T2以及第三晶体管T3为同类型晶体管,具体地,驱动晶体管T0、第一晶体管T1、第二晶体管T2以及第三晶体管T3均为P型晶体管或N型晶体管。
需要说明的是,驱动晶体管T0、第一晶体管T1、第二晶体管T2以及第三晶体管T3可以为低温多晶硅薄膜晶体管、氧化物半导体薄膜晶体管或非晶硅薄膜晶体管、场效应晶体管中的一种或者多种。
本申请实施例提供的驱动电路10,通过在第一晶体管T1的栅极与第三晶体管T3的栅极之间设置反相器104,反相器104的输入端接入第一晶体管T1栅极端的扫描信号SCAN,反相器104的输出端电性连接于第三晶体管T3的栅极,在扫描信号SCAN的控制下控制第三晶体管T3的打开或者关闭,其中,在像素电压写入的过程中使第三晶体管T3关闭,也即使电流不流经发光器件D,可以解决因同一行像素之间发光器件D跨压不同引起分压导致的显示异常问题。
如图4所示,扫描信号SCAN、第一控制信号RD以及在反相器104作用下的扫描信号SCAN’相组合先后对应于数据写入阶段t1及发光阶段t2;也即,在一帧时间内,本申请实施例提供的驱动电路10的驱动控制时序包括数据写入阶段t1及发光阶段t2。需要说明的是,发光器件D在发光阶段t2发光。
具体的,如图3和图4所示,在数据写入阶段t1,扫描信号SCAN为高电位,扫描信号SCAN’为低电位,第一控制信号RD为高电位。
第一晶体管T1在扫描信号SCAN的高电位控制下打开。第一控制信号RD为高电位,第二晶体管T2在第一控制信号RD的高电位控制下打开,从而将检测信号SENSE传输至第二节点VS,检测流经驱动晶体管T0的实际电流,并将实际电流与预设电流比较,以生成驱动晶体管T0的补偿电压。
另外,在反相器104的作用下,第三晶体管T3接入的扫描信号SCAN’为低电位,第三晶体管T3在扫描信号SCAN’的控制下关闭。
在发光阶段t2,扫描信号SCAN为低电位,第一控制信号RD为低电位,扫描信号SCAN’为高电位。
具体的,第一电源端VDD和第二电源端VSS均为直流电压源。
作为本申请的一个具体实施方式,请继续参阅图1并参阅图5,图5是本申请第二实施例提供的显示面板中驱动电路的电路图。如图5所示,第三晶体管T3为P型晶体管,第一晶体管T1、驱动晶体管T0、第二晶体管T2均为N型晶体管。由于在本实施例中P型晶体管具有反相器104相同的效果,故本实施例的时序与上一实施例相同。
如图1和图5所示,本申请实施例提供的显示面板100包括多个呈阵列排布的像素单元110,像素单元110包括驱动电路10,驱动电路10包括具体包括:发光器件D、驱动晶体管T0、第一晶体管T1、存储电容Cst、第二晶体管T2、第三晶体管T3。其中,驱动晶体管T0用于控制流经驱动电路10的电流,驱动晶体管T0的源极电性连接于第一电源端VDD,驱动晶体管T0的漏极电性连接于第二节点VS,驱动晶体管T0的栅极电性连接于第一节点VG;第一晶体管T1的栅极接入扫描信号SCAN,第一晶体管T1的源级接入数据信号DATA,第一晶体管T1的漏极电性连接于第一节点VG;存储电容Cst的第一端电性连接于第一节点VG,存储电容Cst的第二端电性连接于第二节点VS,存储电容Cst为驱动晶体管T0的栅极电压保持电容;第二晶体管T2,第二晶体管T2的栅极接入第一控制信号RD,第二晶体管T2的源级接入检测信号SENSE,第二晶体管T2的漏极电性连接于第二节点VS;第三晶体管T3,第三晶体管T3的栅极接入扫描信号SCAN,第三晶体管T3的源级接入第二节点VS,第三晶体管T3的漏极电性连接于发光器件D的阳极;发光器件D的阳极与第三晶体管T3的漏极电性连接,发光器件D的阴极与第二电源端VSS电性连接。
本申请实施例提供的显示面板100,通过使用P型晶体管作为第三晶体管T3,在扫描信号SCAN为高电位时控制第三晶体管T3关闭,在扫描信号SCAN为低电位时控制第三晶体管T3打开,其中,在像素电压写入的过程中使第三晶体管T3关闭,也即使电流不流经发光器件D,可以解决因同一行像素之间发光器件D跨压不同引起分压导致的显示异常问题。
作为本申请的一个具体实施方式,请继续参阅图1并参阅图6,图6是本申请第三实施例提供的显示面板中驱动电路的电路图。如图6所示,第一晶体管T1和第二晶体管T2为P型晶体管,第三晶体管T3和驱动晶体管T0为N型晶体管。
如图1和图6所示,本申请实施例提供的显示面板100包括多个呈阵列排布的像素单元110,像素单元110包括驱动电路10,驱动电路10包括:发光器件D、驱动晶体管T0、第一晶体管T1、存储电容Cst、第二晶体管T2、第三晶体管T3。其中,驱动晶体管T0用于控制流经驱动电路10的电流,驱动晶体管T0的源极电性连接于第一电源端VDD,驱动晶体管T0的漏极电性连接于第二节点VS,驱动晶体管T0的栅极电性连接于第一节点VG;第一晶体管T1的栅极接入扫描信号SCAN,第一晶体管T1的源级接入数据信号DATA,第一晶体管T1的漏极电性连接于第一节点VG;存储电容Cst的第一端电性连接于第一节点VG,存储电容Cst的第二端电性连接于第二节点VS,存储电容Cst为驱动晶体管T0的栅极电压保持电容;第二晶体管T2,第二晶体管T2的栅极接入第一控制信号RD,第二晶体管T2的源级接入检测信号SENSE,第二晶体管T2的漏极电性连接于第二节点VS;第三晶体管T3,第三晶体管T3的栅极接入扫描信号SCAN,第三晶体管T3的源级接入第二节点VS,第三晶体管T3的漏极电性连接于发光器件D的阳极;发光器件D的阳极与第三晶体管T3的漏极电性连接,发光器件D的阴极与第二电源端VSS电性连接。
本申请实施例提供的显示面板100,通过将第一晶体管T1和第二晶体管T2选用P型晶体管,第三晶体管T3和驱动晶体管T0选用N型晶体管,其中,在像素电压写入的过程中使第三晶体管T3关闭,也即使电流不流经发光器件D,可以解决因同一行像素之间发光器件D跨压不同引起分压导致的显示异常问题。
作为本申请的一个具体实施方式,请继续参阅图1并参阅图7和图8,图7是本申请第四实施例提供的显示面板中驱动电路的电路图;图8是本申请第四实施例提供的显示面板中驱动电路的时序图。如图7所示,第三晶体管T3的栅极接入第二控制信号WR,且驱动晶体管T0、第一晶体管T1、第二晶体管T2以及第三晶体管T3为同类型晶体管。具体地,驱动晶体管T0、第一晶体管T1、第二晶体管T2以及第三晶体管T3均为P型晶体管或N型晶体管。
如图1和图7所示,本申请实施例提供的显示面板100包括多个呈阵列排布的像素单元110,像素单元110包括驱动电路10,驱动电路10包括:发光器件D、驱动晶体管T0、第一晶体管T1、存储电容Cst、第二晶体管T2、第三晶体管T3。其中,驱动晶体管T0用于控制流经驱动电路10的电流,驱动晶体管T0的源极电性连接于第一电源端VDD,驱动晶体管T0的漏极电性连接于第二节点VS,驱动晶体管T0的栅极电性连接于第一节点VG;第一晶体管T1的栅极接入扫描信号SCAN,第一晶体管T1的源级接入数据信号DATA,第一晶体管T1的漏极电性连接于第一节点VG;存储电容Cst的第一端电性连接于第一节点VG,存储电容Cst的第二端电性连接于第二节点VS,存储电容Cst为驱动晶体管T0的栅极电压保持电容;第二晶体管T2,第二晶体管T2的栅极接入第一控制信号RD,第二晶体管T2的源级接入检测信号SENSE,第二晶体管T2的漏极电性连接于第二节点VS;第三晶体管T3,第三晶体管T3的栅极接入第二控制信号WR,第三晶体管T3的源级接入第二节点VS,第三晶体管T3的漏极电性连接于发光器件D的阳极;发光器件D的阳极与第三晶体管T3的漏极电性连接,发光器件D的阴极与第二电源端VSS电性连接。
如图8所示,在数据写入阶段t1,扫描信号SCAN为高电位,第二控制信号WR为低电位,第一控制信号RD为高电位。
第一晶体管T1在扫描信号SCAN的高电位控制下打开。第一控制信号RD为高电位,第二晶体管T2在第一控制信号RD的高电位控制下打开,从而将检测信号SENSE传输至第二节点VS,检测流经驱动晶体管T0的实际电流,并将实际电流与预设电流比较,以生成驱动晶体管T0的补偿电压。
第三晶体管T3接入的第二控制信号WR为低电位,第三晶体管T3在第二控制信号WR的控制下关闭。
在发光阶段t2,扫描信号SCAN为低电位,第一控制信号RD为低电位,第二控制信号WR为高电位。
具体的,第一电源端VDD和第二电源端VSS均为直流电压源。
本申请实施例提供的显示面板100,通过第三晶体管T3的栅极接入第二控制信号WR,且驱动晶体管T0、第一晶体管T1、第二晶体管T2以及第三晶体管T3为同类型晶体管,其中,在像素电压写入的过程中使第三晶体管T3关闭,也即使电流不流经发光器件D,可以解决因同一行像素之间发光器件D跨压不同引起分压导致的显示异常问题。
请参阅图9,图9为本申请实施例提供的背光模组的结构示意图。本申请实施例还提供一种背光模组200,其包括数据线20、第一控制信号RD线30、第二控制信号WR线40、扫描线50、检测线60以及以上的驱动电路10。其中,数据线20用于提供数据信号DATA。第一控制信号RD线30用于提供第一控制信号RD。第二控制信号WR线40用于提供第二控制信号WR。检测线60提供检测信号SENSE。扫描线50用于提供扫描信号SCAN。驱动电路10与数据线20、第一控制信号RD线30、第二控制信号WR线40、扫描线50、检测线60均连接。其中,发光器件D可以是Mini-LED、Micro-LED。驱动电路10具体可参照以上对该驱动电路10的描述,在此不做赘述。
请参阅图10,图10为本申请实施例提供的显示装置的结构示意图。本申请实施例还提供一种显示装置300,包括驱动芯片310和显示面板100,驱动芯片310与显示面板100电连接。
该显示面板可以为:电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
以上对本申请实施例所提供的一种显示面板及显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想;同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上,本说明书内容不应理解为对本申请的限制。

Claims (10)

1.一种显示面板,其特征在于,包括多个呈阵列排布的像素单元,所述像素单元包括驱动电路,所述驱动电路包括:
发光器件,所述发光器件串接于发光回路;
驱动晶体管,所述驱动晶体管的源极和漏极串接于所述发光回路,所述驱动晶体管的栅极电性连接于第一节点;
写入补偿模块,所述写入补偿模块接入数据信号以及扫描信号,并电性连接于所述第一节点以及第二节点,所述写入补偿模块用于在所述扫描信号的控制下将所述数据信号传输至所述第一节点;
电流检测模块,所述电流检测模块接入第一控制信号以及检测信号,并电性连接于所述第二节点,所述电流检测模块用于检测流经所述驱动晶体管的实际电流,并将所述实际电流与预设电流比较,以生成所述驱动晶体管的补偿电压;其中,所述写入补偿模块还用于根据所述补偿电压对所述驱动晶体管的阈值电压进行补偿;以及
发光控制模块,所述发光控制模块接入第二控制信号,并串接于所述发光回路,所述发光控制模块用于在所述第二控制信号的控制下控制所述第二节点与所述发光器件之间导通或者断开。
2.根据权利要求1所述的显示面板,其特征在于,所述写入补偿模块包括第一晶体管以及存储电容;
所述第一晶体管的栅极接入所述扫描信号,所述第一晶体管的源级和漏极中的一者接入所述数据信号,所述第一晶体管的源级和漏极中的另一者电性连接于所述第一节点;
所述存储电容的第一端电性连接于所述第一节点,所述存储电容的第二端电性连接于所述第二节点。
3.根据权利要求2所述的显示面板,其特征在于,电流检测模块包括第二晶体管,所述第二晶体管的栅极接入所述第一控制信号,所述第二晶体管的源级和漏极中的一者接入所述检测信号,所述第二晶体管的源级和漏极中的另一者电性连接于所述第二节点。
4.根据权利要求3所述的显示面板,其特征在于,所述发光控制模块包括第三晶体管,所述第三晶体管的栅极接入所述第二控制信号,所述第三晶体管的源级和漏极中的一者接入所述第二节点,所述第三晶体管的源级和漏极中的另一者电性连接于所述发光器件的阳极。
5.根据权利要求4所述的显示面板,其特征在于,所述扫描信号、所述第一控制信号以及所述第二控制信号为同一信号。
6.根据权利要求5所述的显示面板,其特征在于,所述驱动晶体管、所述第一晶体管以及所述第二晶体管均为N型晶体管,所述第三晶体管为P型晶体管。
7.根据权利要求5所述的显示面板,其特征在于,所述第一晶体管和所述第二晶体管为P型晶体管,所述第三晶体管和所述驱动晶体管为N型晶体管。
8.根据权利要求5所述的显示面板,其特征在于,所述发光控制模块还包括反相器,所述反相器的输入端接入所述扫描信号,所述反相器的输出端电性连接于所述第三晶体管的栅极。
9.根据权利要求8所述的显示面板,其特征在于,所述驱动晶体管、所述第一晶体管、所述第二晶体管以及所述第三晶体管为同类型晶体管。
10.一种显示装置,其特征在于,包括驱动芯片以及如权利要求1-9任一项所述的显示面板,所述驱动芯片与所述显示面板电连接。
CN202210347158.0A 2022-04-01 2022-04-01 显示面板及显示装置 Pending CN114783376A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210347158.0A CN114783376A (zh) 2022-04-01 2022-04-01 显示面板及显示装置
US17/756,652 US20240161690A1 (en) 2022-04-01 2022-04-14 Display panel and display device
PCT/CN2022/086884 WO2023184588A1 (zh) 2022-04-01 2022-04-14 显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210347158.0A CN114783376A (zh) 2022-04-01 2022-04-01 显示面板及显示装置

Publications (1)

Publication Number Publication Date
CN114783376A true CN114783376A (zh) 2022-07-22

Family

ID=82427751

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210347158.0A Pending CN114783376A (zh) 2022-04-01 2022-04-01 显示面板及显示装置

Country Status (3)

Country Link
US (1) US20240161690A1 (zh)
CN (1) CN114783376A (zh)
WO (1) WO2023184588A1 (zh)

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101354864A (zh) * 2007-07-27 2009-01-28 三星Sdi株式会社 有机发光显示器及其驱动方法
CN102163402A (zh) * 2010-02-23 2011-08-24 三星移动显示器株式会社 有机发光显示器及其驱动方法
CN104867442A (zh) * 2014-02-20 2015-08-26 北京大学深圳研究生院 一种像素电路及显示装置
CN105702206A (zh) * 2016-03-04 2016-06-22 北京大学深圳研究生院 一种像素矩阵的***补偿***及其方法、显示***
CN107342052A (zh) * 2017-08-18 2017-11-10 深圳市华星光电半导体显示技术有限公司 用于oled显示设备的像素驱动电路
US20180286310A1 (en) * 2016-08-19 2018-10-04 Boe Technology Group Co., Ltd. Display Substrate, Display Equipment and Regional Compensation Method
CN110660360A (zh) * 2019-10-12 2020-01-07 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN111369947A (zh) * 2020-04-09 2020-07-03 深圳市华星光电半导体显示技术有限公司 像素补偿驱动电路及其驱动方法、显示装置
CN113066434A (zh) * 2021-03-24 2021-07-02 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN113971935A (zh) * 2020-07-22 2022-01-25 武汉天马微电子有限公司 显示装置和终端设备

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100624137B1 (ko) * 2005-08-22 2006-09-13 삼성에스디아이 주식회사 유기 전계 발광 표시장치의 화소회로 및 그의 구동방법
KR101951665B1 (ko) * 2012-01-27 2019-02-26 삼성디스플레이 주식회사 화소 회로, 그 구동 방법, 및 이를 포함하는 유기 발광 표시 장치
CN106910468B (zh) * 2017-04-28 2019-05-10 上海天马有机发光显示技术有限公司 显示面板、显示装置及像素电路的驱动方法
CN107464526B (zh) * 2017-09-28 2020-02-18 京东方科技集团股份有限公司 一种像素补偿电路、其驱动方法及显示装置
CN113571009B (zh) * 2021-07-22 2023-03-21 深圳市华星光电半导体显示技术有限公司 发光器件驱动电路、背光模组以及显示面板
WO2023004818A1 (zh) * 2021-07-30 2023-02-02 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板
CN114120874B (zh) * 2021-11-24 2024-06-04 Tcl华星光电技术有限公司 发光器件驱动电路、背光模组以及显示面板

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101354864A (zh) * 2007-07-27 2009-01-28 三星Sdi株式会社 有机发光显示器及其驱动方法
CN102163402A (zh) * 2010-02-23 2011-08-24 三星移动显示器株式会社 有机发光显示器及其驱动方法
CN104867442A (zh) * 2014-02-20 2015-08-26 北京大学深圳研究生院 一种像素电路及显示装置
CN105702206A (zh) * 2016-03-04 2016-06-22 北京大学深圳研究生院 一种像素矩阵的***补偿***及其方法、显示***
US20180286310A1 (en) * 2016-08-19 2018-10-04 Boe Technology Group Co., Ltd. Display Substrate, Display Equipment and Regional Compensation Method
CN107342052A (zh) * 2017-08-18 2017-11-10 深圳市华星光电半导体显示技术有限公司 用于oled显示设备的像素驱动电路
CN110660360A (zh) * 2019-10-12 2020-01-07 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
CN111369947A (zh) * 2020-04-09 2020-07-03 深圳市华星光电半导体显示技术有限公司 像素补偿驱动电路及其驱动方法、显示装置
CN113971935A (zh) * 2020-07-22 2022-01-25 武汉天马微电子有限公司 显示装置和终端设备
CN113066434A (zh) * 2021-03-24 2021-07-02 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示面板

Also Published As

Publication number Publication date
WO2023184588A1 (zh) 2023-10-05
US20240161690A1 (en) 2024-05-16

Similar Documents

Publication Publication Date Title
US10991303B2 (en) Pixel circuit and driving method thereof, display device
US11631369B2 (en) Pixel circuit and driving method thereof, display panel
CN110660360B (zh) 像素电路及其驱动方法、显示面板
US11620942B2 (en) Pixel circuit, driving method thereof and display device
US11830427B2 (en) Pixel circuit, display apparatus and driving method
US20210327347A1 (en) Pixel circuit and driving method thereof, and display panel
CN110021273B (zh) 像素电路及其驱动方法、显示面板
US11069291B2 (en) Pixel circuit and driving method thereof, and display panel
US11164522B2 (en) Display panel, brightness compensation method, and display device
CN113593470B (zh) 发光器件驱动电路、背光模组以及显示面板
US20220059025A1 (en) Display device and an inspection method thereof
US11967288B2 (en) Backlight driving circuit and liquid crystal display device
US20210256910A1 (en) Pixel circuit and driving method therefor, display substrate and display device
CN114078430A (zh) 像素电路及显示面板
US20230397459A1 (en) Display module and display device
CN113168809B (zh) 像素驱动电路、像素驱动方法、显示装置及其控制方法
CN111613178A (zh) 像素电路及其驱动方法、显示基板和显示装置
CN112365842A (zh) 像素电路及其驱动方法和显示装置
CN111312170A (zh) 像素驱动电路及显示装置
US20240046863A1 (en) Light-emitting driving circuit, backlight module and display panel
CN114783376A (zh) 显示面板及显示装置
CN113707093A (zh) 显示像素电路结构及显示面板
CN113994416A (zh) 阵列基板、显示面板以及阵列基板的驱动方法
US20240169892A1 (en) Driving circuit, display panel, and driving method thereof
CN113257187B (zh) 一种像素电路及其驱动方法、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination