CN114002884A - 阵列基板、显示面板及显示器 - Google Patents

阵列基板、显示面板及显示器 Download PDF

Info

Publication number
CN114002884A
CN114002884A CN202111169003.4A CN202111169003A CN114002884A CN 114002884 A CN114002884 A CN 114002884A CN 202111169003 A CN202111169003 A CN 202111169003A CN 114002884 A CN114002884 A CN 114002884A
Authority
CN
China
Prior art keywords
pixel
sub
thin film
film transistor
pixel capacitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202111169003.4A
Other languages
English (en)
Other versions
CN114002884B (zh
Inventor
徐辽
李荣荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202111169003.4A priority Critical patent/CN114002884B/zh
Publication of CN114002884A publication Critical patent/CN114002884A/zh
Application granted granted Critical
Publication of CN114002884B publication Critical patent/CN114002884B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明公开了一种阵列基板、显示面板及显示器,涉及液晶显示技术领域。阵列基板包括多条扫描线、多条数据线以及呈阵列分布的多个子像素,每个子像素与对应的扫描线及数据线连接,每个子像素包括主像素区和次像素区,主像素区和次像素区均包括若干个像素电容,每个像素电容均与对应子像素连接的扫描线及数据线连接,其中,每个子像素至少包括三个像素电容;各像素电容在基于对应的数据线充电后的充电电压不同。本发明通过对每个子像素中的主像素区和次像素进一步进行分割,各分割后的区域对应一像素电容,且各像素电容在基于对应的数据线充电后的充电电压不同,从而使每个子像素获得更多的分压区间,提高了显示面板的视角广度。

Description

阵列基板、显示面板及显示器
技术领域
本发明涉及液晶显示技术领域,尤其涉及一种阵列基板、显示面板及显示器。
背景技术
目前,为提高在大尺寸的显示设备中的视角,主要采用VA((Vertical Alignment或Vertically Aligned,垂直配向)显示模式,通过多畴技术,实现液晶的广视角。然而,在目前的多畴技术中,显示面板中液晶分子的取向有限,显示面板的视角较窄。
发明内容
本发明的主要目的在于提供一种阵列基板、显示面板及显示器,旨在解决现有技术中显示面板的视角较窄的技术问题。
为实现上述目的,本发明提出一种阵列基板,阵列基板包括多条扫描线、多条数据线以及呈阵列分布的多个子像素,每个子像素与对应的扫描线及数据线连接,每个子像素包括主像素区和次像素区,主像素区和次像素区均包括若干个像素电容,每个像素电容均与对应子像素连接的扫描线及数据线连接,其中,每个子像素至少包括三个像素电容;
各像素电容在基于对应的数据线充电后的充电电压不同。
可选的,各子像素中的各像素电容的正对面积不同。
可选的,阵列基板还包括多个薄膜晶体管,各像素电容与一薄膜晶体管电连接,各子像素中的各像素电容对应的薄膜晶体管的沟道长宽比不同。
可选的,薄膜晶体管的源极金属部分与漏极金属部分之间设置有过渡金属部分,过渡金属部分与源极金属部分以及漏极金属部分互不接触,过渡金属部分与源极金属部分以及漏极金属部分同层设置。
可选的,主像素区包括第一像素电容和第二像素电容,次像素区包括第三像素电容和第四像素电容,第一像素电容、第二像素电容、第三像素电容和第四像素电容的正对面积互不相同。
可选的,第一像素电容和第二像素电容相对主像素区的列向中心线对称设置,第三像素电容和第四像素电容相对次像素区的列向中心线对称设置。
可选的,第一像素电容电连接第一薄膜晶体管,第二像素电容电连接第二薄膜晶体管,第三像素电容电连接第三薄膜晶体管,第四像素电容电连接第四薄膜晶体管,第一薄膜晶体管、第二薄膜晶体管、第三薄膜晶体管和第四薄膜晶体管的沟道长宽比互不相同。
可选的,各像素电容对应的取向电极具有多个方向。
为实现上述目的,本发明还提出一种显示面板,显示面板包括数据驱动电路、扫描驱动电路以及如上述的阵列基板,阵列基板与数据驱动电路和扫描驱动电路连接。
为实现上述目的,本发明还提出一种显示器,显示器包括如上述的显示面板及背光模组,背光模组设于显示面板的背面,背光模组用于向显示面板提供背光光源。
本发明中,阵列基板包括多条扫描线、多条数据线以及呈阵列分布的多个子像素,每个子像素与对应的扫描线及数据线连接,每个子像素包括主像素区和次像素区,主像素区和次像素区均包括若干个像素电容,每个像素电容均与对应子像素连接的扫描线及数据线连接,其中,每个子像素至少包括三个像素电容;各像素电容在基于对应的数据线充电后的充电电压不同。本发明通过对每个子像素中的主像素区和次像素进一步进行分割,各分割后的区域对应一像素电容,且各像素电容在基于对应的数据线充电后的充电电压不同,从而使每个子像素获得更多的分压区间,提高了显示面板的视角广度。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
图1为本发明阵列基板第一实施例的像素结构等效示意图;
图2为液晶分子相对人眼示意图;
图3为本发明阵列基板第二实施例的像素结构平面示意图;
图4为本发明薄膜晶体管一实施例的平面示意图;
图5为本发明薄膜晶体管另一实施例的平面示意图;
图6为本发明显示面板一实施方式的结构示意图;
图7为本发明显示面板一实施方式的结构示意图。
附图标号说明:
标号 名称 标号 名称
10 扫描线 100 栅极金属部分
20 数据线 110 过渡金属部分
30 主像素区 120 数据驱动电路
40 次像素区 130 扫描驱动电路
50 像素电容 140 阵列基板
60 薄膜晶体管 150 显示面板
70 液晶分子 160 背光模组
80 源极金属部分 T1~T4 第一至第四薄膜晶体管
90 漏极金属部分 C1~C4 第一至第四液晶电容
本发明目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
需要说明,本发明实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
另外,在本发明中涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当人认为这种技术方案的结合不存在,也不在本发明要求的保护范围之内。
参照图1,图1为本发明阵列基板第一实施例的像素结构等效示意图。本发明提出阵列基板的第一实施例。
在第一实施例中,阵列基板包括多条扫描线10、多条数据线20以及呈阵列分布的多个子像素,每个子像素与对应的扫描线10及数据线20连接,每个子像素包括主像素区30和次像素区40,主像素区30和次像素区40均包括若干个像素电容50,每个像素电容50均与对应子像素连接的扫描线10及数据线20连接,其中,每个子像素至少包括三个像素电容50;各像素电容50在基于对应的数据线20充电后的充电电压不同。
可以理解的是,子像素可以为红色像素、绿色像素和蓝色像素,各子像素呈阵列分布,每一行中相邻的三个像素为不同颜色的像素;其中,每一行的像素由一条扫描线10驱动,每一列的像素由一条数据线20驱动。当然,子像素还可以包括其他颜色的像素,如黄色像素等,本实施方式对此不加以限制。
在本实施方式中,每个子像素包括主像素区30和次像素区40,主像素区30和次像素区40又包括若干个像素电容50,且每个子像素中至少包括三个像素电容50。例如,主像素区30可以包括一个像素电容50,次像素区40包括两个或两个以上像素电容50;或者主像素区30可以包括两个或两个以上像素电容50,次像素区40包括一个像素电容50;或者主像素区30和次像素区40均包括两个或两个以上像素电容50。其中,像素电容50通过薄膜晶体管60与对应的扫描线10及数据线20连接,具体的,各像素电容50与薄膜晶体管60的漏极连接,薄膜晶体管60的栅极与扫描线10连接,薄膜晶体管60的源极与数据线20连接,每个子像素内的各像素电容50共用同一扫描线10及同一数据线20。
可以理解的是,在进行像素驱动时,薄膜晶体管60的栅极接收到扫描线10上的高电平信号处于导通状态,像素电容50经由薄膜晶体管60接收数据线20上的数据电压。在薄膜晶体管60的导通时间内,像素电容50进入充电过程,其电压逐渐升高,直至薄膜晶体管60关断。在导通时间足够的情况下,像素电容50的电压幅值稳定在数据电压的幅值。在本实施方式中,充电电压是指在薄膜晶体管60关断时,像素电容50的电压,其通常等于数据电压。
参照图2,图2为液晶分子相对人眼示意图。液晶分子70的短轴光线透过率最高,在显示面板中存在不同偏转角度的液晶分子70时,用户即使从不同角度看向显示面板,也能使人眼正对部分液晶分子70的短轴。当人眼正视显示面板时,位于中间的液晶分子70的短轴正对人眼,当人眼从侧面看向显示面板时,位于两侧的液晶分子70的短轴正对人眼,从而实现广视角。因此,在显示面板中液晶分子70的偏转角度越多,则显示面板的视角越广。
通常,为使液晶分子70具有不同的偏转方向,可以为液晶分子70设置不同的初始取向,使像素形成多畴结构,在像素电容50两端的充电电压的影响下,液晶分子70进行偏转,从而得到不同偏转方向。例如,以常规的八畴结构为例,主像素区30和次像素区40对应的取向电极具有4种取向方向,在次像素区40额外设置共享晶体管及共享电极,次像素区40通过该共享晶体管与共享电极连接,从而实现分压,使主像素区30和次像素区40具有不同的充电电压,从而使子像素具有8种不同偏转方向的液晶分子。然而,上述方式增设了共享电极,该共享电极通常设置在开口区,降低了像素的开口率,降低了光线透过显示面板的穿透率,不利于显示面板的画面表现。
在本实施方式中,取消了共享晶体管及共享电极,通过使各像素电容50的充电电压不同,从而使液晶分子实现不同的偏转方向,在实现显示面板的广视角的同时,还提高了开口率。
在具体实现时,像素电容50的充电电压主要受到数据线20上的数据电压、充电速率、充电时间、电容参数等因素的影响。其中,数据电压为根据视频数据转换后的电压,充电时间与扫描线10上的扫描信号对应的扫描时间相关。由于各像素电容50共用同一扫描线10和同一数据线20,因此各像素电容50对应的数据电压以及充电时间相同,故可以同调整充电速率和/或电容参数,从而使各像素电容50在充电后的充电电压不同。
可以理解的是,依据电容公式为:C=εS/D;其中,ε为介电常数,D为电极距离,S为面积;在显示面板中,各像素电容50的电极距离D相等,因此,可以通过调整面积S从而获得不同电容值C。同时,根据电容公式V=Q/C,可知,在电压相同的情况下,电荷量Q与电容值C成反比。在具体实现时,可以通过将各像素电容50的正对面积设置为不同值,可以使各像素电容50具有不同的电容值C,从而使各像素电容50在基于对应的数据线20充电后的充电电压不同。
需要说明的是,像素电容50的充电速率主要与对应的薄膜晶体管60的性能相关。因此,同样可以通过调整薄膜晶体管60的性能从而使各像素电容50的充电速率不同,在同等充电时间下,各像素电容50在基于对应的数据线20充电后的充电电压也不同。其中,薄膜晶体管60的性能主要与沟道长宽比相关,因此可以使各像素电容50对应的薄膜晶体管60的沟道长宽比不同,从而使各薄膜晶体管60具有不同的充电速率。
在本实施方式中,为进一步提高显示面板的视角,各像素电容50对应的取向电极具有多个方向;例如,像素电容50对应的取向电极可以为二畴结构、四畴结构或者二畴结构中的一种。若每个子像素中的像素电容50的数量为三个,且各像素电容50对应的取向电极均为四个方向,则显示面板中液晶分子的偏转方向具有12种。因此,本实施方式还可以在现有的多畴结构的基础上,进一步提高显示面板的视角。
在第一实施例中,阵列基板包括多条扫描线10、多条数据线20以及呈阵列分布的多个子像素,每个子像素与对应的扫描线10及数据线20连接,每个子像素包括主像素区30和次像素区40,主像素区30和次像素区40均包括若干个像素电容50,每个像素电容50均与对应子像素连接的扫描线10及数据线20连接,其中,每个子像素至少包括三个像素电容50;各像素电容50在基于对应的数据线20充电后的充电电压不同。本实施方式中,通过对每个子像素中的主像素区30和次像素区40进一步进行分割,各分割后的区域对应一像素电容50,且各像素电容50在基于对应的数据线20充电后的充电电压不同,从而使每个子像素获得更多的分压区间,提高了显示面板的视角广度。
参照图3,图3为本发明阵列基板第二实施例的像素结构平面示意图。基于上述第一实施例,本发明提出阵列基板的第二实施例。
在第二实施例中,主像素区30和次像素区40内的像素电容50的数量均为两个。主像素区30包括第一像素电容C1和第二像素电容C2,次像素区40包括第三像素电容C3和第四像素电容C4。第一像素电容C1电连接第一薄膜晶体管T1,第二像素电容C2电连接第二薄膜晶体管T2,第三像素电容C3电连接第三薄膜晶体管T3,第四像素电容C4电连接第四薄膜晶体管T4。
需要说明的是,图3中的像素结构平面示意图仅示出了像素电容50的取向电极一侧。即第一像素电容C1的取向电极与第一薄膜晶体管T1的漏极金属连接,第二像素电容C2的取向电极与第二薄膜晶体管T2的漏极金属连接,第三像素电容C3的取向电极与第三薄膜晶体管T3的漏极金属连接,第四像素电容C4的取向电极与第四薄膜晶体管T4的漏极金属连接。第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3以及第四薄膜晶体管T4的栅极与扫描线10连接,第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3以及第四薄膜晶体管T4的源极极与数据线20连接。
在本实施方式中,第一像素电容C1、第二像素电容C2、第三像素电容C3和第四像素电容C4的正对面积互不相同;其中,正对面积为取向电极与公共电极之间投影重叠的面积。通过对第一像素电容C1、第二像素电容C2、第三像素电容C3和第四像素电容C4的取向电极的面积进行划分,从而获得不同的正对面积。其中,各取向电极均具有4种取向方向,当然取向电极的取向方向可以根据需求设置,本实施方式不加以限制。
例如,第一像素电容C1、第二像素电容C2、第三像素电容C3和第四像素电容C4的正对面积比例为2:3:4:5。根据电容公式为:C=εS/D,则第一像素电容C1、第二像素电容C2、第三像素电容C3和第四像素电容C4的电容比为2:3:4:5。根据电容公式V=Q/C,在数据电压一定的情况,单位时间内能够给每个像素冲进去的电荷Q,则第一像素电容C1、第二像素电容C2、第三像素电容C3和第四像素电容C4能够分到的电压比为30:20:15:12。由此,第一像素电容C1、第二像素电容C2、第三像素电容C3和第四像素电容C4可以驱动对应的液晶分子偏转到不同的角度,进而实现在不同角度视角增强的效果;具体的,在取向电极均具有4种取向方向时,本实施方式能够使液晶分子70的偏转方向具有16种。
在本实施方式中,为进一步提高液晶偏转角度之间的差异,还可以使第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3和第四薄膜晶体管T4的沟道长宽比互不相同。沟道长宽比越大,晶体管的充电性能越高,因此,可以使第一薄膜晶体管T1的沟道长宽比大于第二薄膜晶体管T2的沟道长宽比,第二薄膜晶体管T2的沟道长宽比大于第三薄膜晶体管T3的沟道长宽比,第三薄膜晶体管T3的沟道长宽比大于第四薄膜晶体管T4的沟道长宽比,从而进一步放大第一像素电容C1、第二像素电容C2、第三像素电容C3和第四像素电容C4之间充电电压的差距。
在本实施方式中,为保证显示效果,第一像素电容C1和第二像素电容C2相对主像素区30的列向中心线对称设置,第三像素电容C3和第四像素电容C4相对次像素区40的列向中心线对称设置。
需要说明的是,第一像素电容C1、第二像素电容C2、第三像素电容C3和第四像素电容C4呈横向对称,能够使不同偏转角度的液晶分子70对称分布。由于第一像素电容C1和第二像素电容C2需要共用扫描线10以及数据线20,故两者的取向电极均需要看靠近扫描线10以及数据线20的金属,因此可以使第一像素电容C1的取向电极半包围第二像素电容C2的取向电极,从而使主像素区30内的不同偏转角度的液晶分子70分布更均匀,次像素区40同理。
在第二实施例中,主像素区30包括第一像素电容C1和第二像素电容C2,次像素区40包括第三像素电容C3和第四像素电容C4。第一像素电容C1电连接第一薄膜晶体管T1,第二像素电容C2电连接第二薄膜晶体管T2,第三像素电容C3电连接第三薄膜晶体管T3,第四像素电容C4电连接第四薄膜晶体管T4。第一像素电容C1、第二像素电容C2、第三像素电容C3和第四像素电容C4的正对面积互不相同;第一薄膜晶体管T1、第二薄膜晶体管T2、第三薄膜晶体管T3和第四薄膜晶体管T4的沟道长宽比互不相同。本实施方式中主像素区30和次像素区40均能够实现不同的分压区别,从而使液晶分子70具有更多的偏转方向,提高了视角广度。
参照图4,图4为本发明薄膜晶体管一实施例的平面示意图。基于上述第一实施例和第二实施例,本发明提出阵列基板的第三实施例。
在第三实施例中,阵列基板上的薄膜晶体管50包括源极金属部分80、漏极金属部分90和栅极金属部分100;其中,源极金属部分80与漏极金属部分90之间设置有过渡金属部分110,过渡金属部分110与源极金属部分80以及漏极金属部分90互不接触,过渡金属部分110与源极金属部分80以及漏极金属部分90同层设置。
需要说明的是,薄膜晶体管50沟道长宽比是指薄膜晶体管50的沟道的长度与宽度的比值;其中,薄膜晶体管50的沟道是指源极金属部分80与漏极金属部分90之间相对的部分。薄膜晶体管50在进行导电时,有源层中的电子在源极金属部分80与漏极金属部分90之间的沟道流动。因此薄膜晶体管50的沟道长宽比越大,则薄膜晶体管50的导电性能越高,相应的像素电容50的充电速度更快。
在具体实现时,可以通过调整薄膜晶体管50的源极金属部分80与漏极金属部分90之间的相对的长度(即沟道长度),或者源极金属部分80与漏极金属部分90之间的距离(即沟道宽度)可以调整薄膜晶体管50的性能。
在本实施方式中,源极金属部分80与漏极金属部分90之间设置有过渡金属部分110,过渡金属部分110的材料可以与源极金属部分80及漏极金属部分相同,如铜或者铝等。过渡金属部分110可以起到导电的作用,因此提高薄膜晶体管50的导电性能。
可以理解的是,在增加过渡金属部分110后,源极金属部分80与漏极金属部分90使得沟道被分为两个部分,两个部分的沟道的宽度小于不存在过渡金属部分110时沟道一半,而长度变化不大。因此,增加过渡金属部分110相当于增加了薄膜晶体管50整体的沟道长宽比。
参照图5,图5为本发明薄膜晶体管另一实施例的平面示意图。在图5中,整薄膜晶体管50的源极金属部分80与漏极金属部分90为平行的两条金属,源极金属部分80与漏极金属部分90之间设置有过渡金属部分110,过渡金属部分110与源极金属部分80及漏极金属部分90为平行。
需要说明的是,图5所示的薄膜晶体管结构相比于图4所示的薄膜晶体管结构占用的空间面积更少,适用于小尺寸的薄膜晶体管50的设计。然而,在图5所示的薄膜晶体管结构相比于图4所示的薄膜晶体管结构的沟道长宽比更小,也即导电性能较低。因此,在图5所示的薄膜晶体管结构中设置过渡金属部分110,可以大幅提升导电性能,提高了薄膜晶体管50的应用。
需要说明的是,由于过渡金属部分110可以调整薄膜晶体管50的沟道长宽比,因此还可以通过调整过渡金属部分110的长度和/或宽度使各薄膜晶体管50具有不同的导电性能。在具体实现时,子像素中的各像素电容50对应的各薄膜晶体管50可以具有相同的源极金属部分80、漏极金属部分90以及栅极金属部分100的尺寸参数,而具有不同的过渡金属部分110的尺寸参数,从而使各薄膜晶体管50具有不同的导电性能,进而调整各像素电容50在充电后的充电电压。
在第三实施例中,薄膜晶体管50包括源极金属部分80、漏极金属部分90和栅极金属部分100;其中,源极金属部分80与漏极金属部分90之间设置有过渡金属部分110,过渡金属部分110与源极金属部分80以及漏极金属部分90互不接触,过渡金属部分110与源极金属部分80以及漏极金属部分90同层设置。本实施方式通过在源极金属部分80与漏极金属部分90之间设置有过渡金属部分110以提高薄膜晶体管50的导电性能,同时可以在各薄膜晶体管50中设置不同的过渡金属部分110的尺寸参数,使各薄膜晶体管50具有不同的导电性能,有利于为像素电容50实现更大区间的分压,提高显示面板的视角广度。
为实现上述目的,本发明还提出一种显示面板。参照图6,图6为本发明显示面板一实施方式的结构示意图。显示面板包括数据驱动电路120、扫描驱动电路130以及如上述的阵列基板140,阵列基板140与数据驱动电路120和扫描驱动电路130连接。该阵列基板140的具体结构参照上述实施例,由于本显示面板可以采用上述所有实施例的技术方案,因此至少具有上述实施例的技术方案所带来的有益效果,在此不再一一赘述。
为实现上述目的,本发明还提出一种显示器。参照图7,图7为本发明显示器一实施方式的结构示意图。显示器包括如上述的显示面板150及背光模组160,背光模组160设于显示面板150的背面,背光模组160用于向显示面板150提供背光光源。该显示面板150的具体结构参照上述实施例,由于本显示器可以采用上述所有实施例的技术方案,因此至少具有上述实施例的技术方案所带来的有益效果,在此不再一一赘述。
以上仅为本发明的优选实施例,并非因此限制本发明的专利范围,凡是利用本发明说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本发明的专利保护范围内。

Claims (10)

1.一种阵列基板,所述阵列基板包括多条扫描线、多条数据线以及呈阵列分布的多个子像素,每个子像素与对应的扫描线及数据线连接,每个子像素包括主像素区和次像素区,其特征在于,所述主像素区和所述次像素区均包括若干个像素电容,每个像素电容均与对应子像素连接的扫描线及数据线连接,其中,每个子像素至少包括三个像素电容;
各像素电容在基于对应的数据线充电后的充电电压不同。
2.如权利要求1所述的阵列基板,其特征在于,各子像素中的各像素电容的正对面积不同。
3.如权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括多个薄膜晶体管,各像素电容与一薄膜晶体管电连接,各子像素中的各像素电容对应的薄膜晶体管的沟道长宽比不同。
4.如权利要求3所述的阵列基板,其特征在于,所述薄膜晶体管的源极金属部分与漏极金属部分之间设置有过渡金属部分,所述过渡金属部分与所述源极金属部分以及所述漏极金属部分互不接触,所述过渡金属部分与所述源极金属部分以及所述漏极金属部分同层设置。
5.如权利要求1所述的阵列基板,其特征在于,所述主像素区包括第一像素电容和第二像素电容,所述次像素区包括第三像素电容和第四像素电容,所述第一像素电容、所述第二像素电容、所述第三像素电容和第四像素电容的正对面积互不相同。
6.如权利要求5所述的阵列基板,其特征在于,所述第一像素电容和所述第二像素电容相对所述主像素区的列向中心线对称设置,所述第三像素电容和所述第四像素电容相对所述次像素区的列向中心线对称设置。
7.如权利要求5所述的阵列基板,其特征在于,所述第一像素电容电连接第一薄膜晶体管,所述第二像素电容电连接第二薄膜晶体管,所述第三像素电容电连接第三薄膜晶体管,所述第四像素电容电连接第四薄膜晶体管,所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管和所述第四薄膜晶体管的沟道长宽比互不相同。
8.如权利要求1-7中任一项所述的阵列基板,其特征在于,各像素电容对应的取向电极具有多个方向。
9.一种显示面板,其特征在于,所述显示面板包括数据驱动电路、扫描驱动电路以及如权利要求1-8中任一项所述的阵列基板,所述阵列基板与所述数据驱动电路和所述扫描驱动电路连接。
10.一种显示器,其特征在于,所述显示器包括如权利要求9所述的显示面板及背光模组,所述背光模组设于所述显示面板的背面,所述背光模组用于向所述显示面板提供背光光源。
CN202111169003.4A 2021-09-30 2021-09-30 阵列基板、显示面板及显示器 Active CN114002884B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111169003.4A CN114002884B (zh) 2021-09-30 2021-09-30 阵列基板、显示面板及显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111169003.4A CN114002884B (zh) 2021-09-30 2021-09-30 阵列基板、显示面板及显示器

Publications (2)

Publication Number Publication Date
CN114002884A true CN114002884A (zh) 2022-02-01
CN114002884B CN114002884B (zh) 2022-10-21

Family

ID=79922500

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111169003.4A Active CN114002884B (zh) 2021-09-30 2021-09-30 阵列基板、显示面板及显示器

Country Status (1)

Country Link
CN (1) CN114002884B (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102508386A (zh) * 2011-11-28 2012-06-20 深圳市华星光电技术有限公司 液晶显示器
CN203983289U (zh) * 2014-06-17 2014-12-03 京东方科技集团股份有限公司 薄膜晶体管、阵列基板及显示装置
KR20150058609A (ko) * 2013-11-18 2015-05-29 삼성디스플레이 주식회사 표시 장치
CN105372892A (zh) * 2015-12-17 2016-03-02 深圳市华星光电技术有限公司 阵列基板及液晶显示面板
CN206002819U (zh) * 2016-09-18 2017-03-08 京东方科技集团股份有限公司 阵列基板及显示器件
CN106773413A (zh) * 2017-01-03 2017-05-31 深圳市华星光电技术有限公司 一种阵列基板及显示装置
CN108983517A (zh) * 2018-07-17 2018-12-11 深圳市华星光电技术有限公司 像素电路及液晶显示面板
CN109164623A (zh) * 2018-09-21 2019-01-08 深圳市华星光电技术有限公司 一种阵列基板、显示面板及显示装置
CN110930959A (zh) * 2019-11-28 2020-03-27 武汉华星光电半导体显示技术有限公司 像素驱动电路和液晶显示面板
CN111308802A (zh) * 2020-03-12 2020-06-19 Tcl华星光电技术有限公司 一种阵列基板、显示面板
CN113311624A (zh) * 2021-04-06 2021-08-27 Tcl华星光电技术有限公司 一种阵列基板及显示面板

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102508386A (zh) * 2011-11-28 2012-06-20 深圳市华星光电技术有限公司 液晶显示器
KR20150058609A (ko) * 2013-11-18 2015-05-29 삼성디스플레이 주식회사 표시 장치
CN203983289U (zh) * 2014-06-17 2014-12-03 京东方科技集团股份有限公司 薄膜晶体管、阵列基板及显示装置
CN105372892A (zh) * 2015-12-17 2016-03-02 深圳市华星光电技术有限公司 阵列基板及液晶显示面板
CN206002819U (zh) * 2016-09-18 2017-03-08 京东方科技集团股份有限公司 阵列基板及显示器件
CN106773413A (zh) * 2017-01-03 2017-05-31 深圳市华星光电技术有限公司 一种阵列基板及显示装置
CN108983517A (zh) * 2018-07-17 2018-12-11 深圳市华星光电技术有限公司 像素电路及液晶显示面板
CN109164623A (zh) * 2018-09-21 2019-01-08 深圳市华星光电技术有限公司 一种阵列基板、显示面板及显示装置
CN110930959A (zh) * 2019-11-28 2020-03-27 武汉华星光电半导体显示技术有限公司 像素驱动电路和液晶显示面板
CN111308802A (zh) * 2020-03-12 2020-06-19 Tcl华星光电技术有限公司 一种阵列基板、显示面板
CN113311624A (zh) * 2021-04-06 2021-08-27 Tcl华星光电技术有限公司 一种阵列基板及显示面板

Also Published As

Publication number Publication date
CN114002884B (zh) 2022-10-21

Similar Documents

Publication Publication Date Title
JP4550379B2 (ja) 液晶表示装置及びそれに用いられる薄膜トランジスタ基板
US8614658B2 (en) Liquid crystal display
US9239503B2 (en) Array substrate and display device including pixel units with multiple display regions
US6646706B2 (en) Fringe field switching mode liquid crystal display having structure for preventing shorts between two electrodes
US10146097B2 (en) Liquid crystal display
JP2003186038A (ja) 液晶表示装置用薄膜トランジスタ基板
US7973899B2 (en) Thin film transistor array panel with capacitive coupling between adjacent pixel areas
US10488714B2 (en) Array substrate and display device
US20060114397A1 (en) Vertical-alignment liquid crystal display device
US9632376B2 (en) Liquid crystal display device including switching element with floating terminal
US20110310075A1 (en) Liquid crystal display and driving method thereof
JPH08179341A (ja) 液晶表示装置およびその駆動方法
KR20010066365A (ko) 격벽 상에 전극을 가지는 액정표시소자
CN111025807A (zh) 阵列基板及液晶显示装置
US8144294B2 (en) Liquid crystal display having a cutout in a pixel electrode and a cutout in a common electrode
US20240192534A1 (en) Display Device
US8045079B2 (en) Display device
JPH08160455A (ja) 液晶表示装置
US9373647B2 (en) Thin film transistor array panel and liquid crystal display including the same
CN114002884B (zh) 阵列基板、显示面板及显示器
US10229935B2 (en) Curved display device having plurality of subpixel electrodes formed in plurality of columns
US9007289B2 (en) Thin film transistor array panel and liquid crystal display
US11768412B2 (en) Display substrate, display panel and display device
US9818354B2 (en) Liquid crystal display including connector overlapping common electrode cutout
KR101025126B1 (ko) 액정표시소자

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant