CN113724635A - 阵列基板行驱动电路、阵列基板以及显示面板 - Google Patents
阵列基板行驱动电路、阵列基板以及显示面板 Download PDFInfo
- Publication number
- CN113724635A CN113724635A CN202110947408.XA CN202110947408A CN113724635A CN 113724635 A CN113724635 A CN 113724635A CN 202110947408 A CN202110947408 A CN 202110947408A CN 113724635 A CN113724635 A CN 113724635A
- Authority
- CN
- China
- Prior art keywords
- array substrate
- row driving
- layer
- substrate row
- module
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 160
- 239000010410 layer Substances 0.000 claims abstract description 191
- 229910052751 metal Inorganic materials 0.000 claims abstract description 85
- 239000002184 metal Substances 0.000 claims abstract description 85
- 239000010409 thin film Substances 0.000 claims abstract description 75
- 239000003990 capacitor Substances 0.000 claims abstract description 49
- 239000011241 protective layer Substances 0.000 claims abstract description 7
- 239000011521 glass Substances 0.000 claims description 9
- 239000004973 liquid crystal related substance Substances 0.000 claims description 7
- 239000010408 film Substances 0.000 claims description 6
- 230000000149 penetrating effect Effects 0.000 claims description 6
- 239000004065 semiconductor Substances 0.000 claims description 3
- 230000001808 coupling effect Effects 0.000 description 7
- 238000004519 manufacturing process Methods 0.000 description 7
- 238000010586 diagram Methods 0.000 description 6
- 230000008859 change Effects 0.000 description 5
- 101100112673 Rattus norvegicus Ccnd2 gene Proteins 0.000 description 3
- 239000004020 conductor Substances 0.000 description 3
- 230000006872 improvement Effects 0.000 description 3
- 208000014259 low grade vulvar intraepithelial neoplasia Diseases 0.000 description 3
- 208000018777 Vulvar intraepithelial neoplasia Diseases 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 2
- 239000002346 layers by function Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000002161 passivation Methods 0.000 description 2
- 230000008094 contradictory effect Effects 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本申请公开一种阵列基板行驱动电路、阵列基板和显示面板,其中,所述阵列基板行驱动电路包括充电模块和输出模块。输出模块包括第一薄膜晶体管。第一薄膜晶体管包括衬底基板以及叠设于衬底基板上的第一金属层、栅极绝缘层、第二金属层、绝缘保护层导电层依次层叠设于衬底基板上,第一金属与第二金属层形成第一电容,导电层与第二金属层形成第二电容;薄膜晶体管还包括导电结构,电连接导电层与第一金属层,以使第一电容和第二电容并联连接。本申请提高了输出模块的驱动能力。
Description
技术领域
本申请涉及显示技术领域,特别涉及一种阵列基板行驱动电路、阵列基板以及显示面板。
背景技术
阵列基板行驱动电路包括充电模块和输出模块,充电模块的输入端接入输入信号,充电模块的输出端与输出模块的受控端连接,输出模块的输入端接入时序控制信号,输出模块的输出端输出栅极驱动信号。
在阵列基板行驱动单元工作时,输入信号为高电平,充电模块将输出模块的受控端的电位进行第一次上拉,使得输出模块开启,但是由于此时输出模块的受控端的电压不够大,导致输出模块的开态电流不够大,不能很好的输出栅极驱动信号去驱动像素工作,也即输出模块的驱动能力较差。
申请内容
本申请的主要目的是提供一种阵列基板行驱动电路、阵列基板以及显示面板,旨在解决现有的阵列基板行驱动电路的输出模块驱动能力较差的问题。
为实现上述目的,本申请提出一种阵列基板行驱动电路,所述阵列基板行驱动电路包括多行阵列基板行驱动单元,每一所述阵列基板行驱动单元包括输出模块以及用于拉高所述输出模块受控端电位的充电模块,所述输出模块包括第一薄膜晶体管,所述第一薄膜晶体管包括:
衬底基板、第一金属层、栅极绝缘层、第二金属层、绝缘保护层、导电层以及导电结构;
所述第一金属层、所述栅极绝缘层、所述第二金属层、所述绝缘保护层及所述导电层依次层叠设于所述衬底基板上,所述第一金属与所述第二金属层形成第一电容,所述导电层与所述第二金属层形成第二电容;
所述导电结构电连接所述导电层与所述第一金属层,以使所述第一电容和所述第二电容并联连接。
通过在输出模块的受控端和输出端之间设置双层电容,从而在时序控制信号被输出模块作为栅极驱动信号输出时,由于双层电容的耦合作用,可以对输出模块的受控端的电位进行第二次上拉,有效的提高输出模块的开态电流,提高输出模块的驱动能力。
在一实施例中,所述导电结构为穿设所述绝缘保护层和栅极绝缘层的导电孔,所述导电层与所述第一金属层通过所述导电孔电连接。
在一实施例中,所述导电结构为穿设所述绝缘保护层和栅极绝缘层的连接孔,所述连接孔内设置有导电玻璃,所述导电层与所述第一金属层通过所述导电玻璃电连接。
在一实施例中,所述绝缘保护层背离所述衬底基板的一侧设置有减薄槽,所述导电层设置在所述减薄槽的槽底。
在一实施例中,所述导电层对应所述减薄槽位置的层厚厚度小于1.5微米。
在一实施例中,所述输出模块的数量为两个,分别为第一输出模块和第二输出模块;
所述第一输出模块的受控端与所述充电模块连接,所述第一输出模块的输入端用于接入第一时序控制信号,所述第一输出模块的输出端与像素阵列连接;
所述第二输出模块的受控端与所述充电模块连接,所述第二输出模块的输入端用于接入第二时序控制信号,所述第二输出模块的输出端与像素阵列连接。
在一实施例中,每一所述阵列基板行驱动单元还包括:
第一复位模块,所述第一复位模块的输入端与用于接入低压直流信号,所述第一复位模块的输出端与所述阵列基板行驱动单元的输出模块连接;
复位信号接收模块,用于在接收到复位信号时,上拉所述第一复位模块的受控端的电位。
在一实施例中,相邻的两行阵列基板行驱动单元为一组,每一组中的两个所述阵列基板行驱动单元定义为第一所述阵列基板行驱动单元和第二所述阵列基板行驱动单元,所述第一所述阵列基板行驱动单元和第二所述阵列基板行驱动单元用于依次驱动相邻两像素组;所述阵列基板行驱动单元还包括:
第二复位模块,所述第二复位模块的输入端与用于接入低压直流信号,所述第二复位模块的输出端与所述阵列基板行驱动单元的输出模块连接;
所述第一阵列基板行驱动单元的第二复位模块的受控端与所述第二阵列基板行驱动单元的复位信号接收模块连接;
所述第二阵列基板行驱动单元的第二复位模块的受控端与所述第一阵列基板行驱动单元的复位信号接收模块连接。
本申请还提出一种阵列基板,所述阵列基板包括有效显示区和非有效显示区,所述非有效显示区环绕在有效显示区的***,上述的阵列基板行驱动电路设于所述阵列基板的非有效显示区。
本申请还提出一种显示面板,所述显示面板包括:彩膜基板、液晶层和上述的阵列基板,所述液晶层设于所述阵列基板和所述彩膜基板之间。
本申请的技术方案通过在输出模块的第一薄膜晶体管的栅极和源极之间形成双层电容,使得输出模块的受控端和输出端之间具备较大的电容值,进而可以通过双层电容的耦合作用,有效的对第一薄膜晶体管的栅极的电位进行第二次上拉,也即可以对输出模块的受控端的电位进行第二次上拉,有效的提高输出模块的开态电流,提高输出模块的驱动能力。具体地,通过设置第一薄膜晶体管的第一金属层与所述第二金属层相对设置,使得第一金属层和第二金属层之间形成第一电容。再通过导电层与第二金属层相对设置,使得导电层和第二金属层之间形成第二电容。最后通过导电结构电连接所述导电层与所述第一金属层,以使所述第一电容和所述第二电容并联连接,形成双层电容。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。
图1为本申请实施例一的阵列基板行驱动电路的电路框图;
图2为本申请实施例一的阵列基板行驱动单元的具体电路图;
图3为本申请实施例一的第一薄膜晶体管的一种结构示意图;
图4为本申请实施例一的第一薄膜晶体管的另一种结构示意图;
图5为本申请实施例二的阵列基板的结构图;
图6为本申请实施例三的显示面板的结构图。
附图标号说明:
标号 | 名称 | 标号 | 名称 |
10 | 导电层 | 102 | 显示面板的驱动电路 |
20 | 绝缘保护层 | 811 | 充电模块 |
30 | 钝化层 | 812 | 输出模块 |
40 | 第二金属层 | QB1、QB2 | 下拉节点 |
50 | 栅极绝缘层 | VIN、VIN-1 | 输入信号端 |
60 | 第一金属层 | T1~T9 | 第一~第九薄膜晶体管 |
70 | 衬底基板 | Cgs | 栅源电容 |
80 | 导电结构 | CK1~CK4 | 第一~第四时序控制信号 |
100 | 阵列基板 | VSS | 直流电源 |
200 | 彩膜基板 | Q1、Q2 | 上拉节点 |
300 | 液晶层 | 1021 | 第一阵列基板行驱动单元 |
101 | 有效显示区 | 1022 | 第二阵列基板行驱动单元 |
本申请目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
需要说明,本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。
在本申请中,除非另有明确的规定和限定,术语“连接”、“固定”等应做广义理解,例如,“固定”可以是固定连接,也可以是可拆卸连接,或成一体;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
另外,在本申请中如涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。另外,各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。
本申请提出一种阵列基板行驱动电路,所述阵列基板行驱动电路包括多行阵列基板行驱动单元,每一所述阵列基板行驱动单元包括输出模块以及用于拉高所述输出模块受控端电位的充电模块,所述输出模块包括第一薄膜晶体管,所述第一薄膜晶体管包括:衬底基板、第一金属层、栅极绝缘层、第二金属层、绝缘保护层、导电层以及导电结构;所述第一金属层、所述栅极绝缘层、所述第二金属层、所述绝缘保护层及所述导电层依次层叠设于所述衬底基板上,所述第一金属与所述第二金属层形成第一电容,所述导电层与所述第二金属层形成第二电容;所述导电结构电连接所述导电层与所述第一金属层,以使所述第一电容和所述第二电容并联连接。本申请通过在输出模块的受控端和输出端之间设置双层电容,从而在时序控制信号被输出模块作为栅极驱动信号输出时,由于双层电容的耦合作用,可以对输出模块的受控端的电位进行第二次上拉,有效的提高输出模块的开态电流,提高输出模块的驱动能力。
实施例一:
一种阵列基板行驱动电路,所述阵列基板行驱动电路包括多行阵列基板行驱动单元。参照图1,每一阵列基板行驱动单元包括输出模块812和充电模块811,所述输出模块可以为多个,也可以为单个。充电模块在接收到输入信号时开启,将输入信号输出至上拉节点Q1,以将上拉节点Q1的电位拉高。输出模块的受控端与上拉节点Q1连接。参照图2,输出模块812包括第一薄膜晶体管(T1_1、T1_2),参照图3,所述第一薄膜晶体管(T1_1、T1_2)包括:
所述第一薄膜晶体管包括衬底基板70、第一金属层60、栅极绝缘层50、第二金属层40、绝缘保护层30、导电层10以及导电结构80;
第一金属层60、栅极绝缘层50、第二金属层40、绝缘保护层30及所述导电层10依次层叠设于所述衬底基板70上,所述第一金属层60与所述第二金属层40形成第一电容,所述导电层10与所述第二金属层40形成第二电容;
所述导电结构80电连接所述导电层10与所述第一金属层40,以使所述第一电容和所述第二电容并联连接。从而形成双层电容,使得第一薄膜晶体管的栅极和源极之间具备较大的电容值,也即薄膜晶体管具备较大的的栅源电容Cgs,进而可以通过栅源电容Cgs的耦合作用,有效的对第一薄膜晶体管的栅极的电位进行第二次上拉。
此外,在一些实施例中,所述薄膜晶体管还可以包括钝化层30,设置于所述绝缘保护层20和第二金属层40之间。
其中,第一金属层60可以是薄膜晶体管的栅极金属层,第二金属层40可以为薄膜晶体管的源极金属层。所述第一金属层60与所述第二金属层40相对设置,且部分重叠或者全部重叠,使得第一金属层60和第二金属层40之间形成第一电容。
所述导电层10,可以是氧化铟锡(ITO,Indium Tin Oxide)、氧化铟锌(IZO)或者也可以是其他类型的导电材料。所述导电层10与所述第二金属层40相对设置,且部分重叠或者全部重叠,使得导电层10和第二金属层40之间形成第二电容。
需要说明的是,在阵列基板制作过程中,在绝缘保护层20之上设置有例如氧化铟锡(ITO,Indium Tin Oxide)等导电玻璃作为像素电极,也即作为子像素单元的存储电容的一个电极。在本实施例中,第二电容的实现,可以是通过对该像素电极的形状进行设计,使得像素电极与第二金属层产生重叠部分而形成。如此设置,只需对像素电极的形状进行设计制作,这本就是显示面板的制作步骤之一。因此本实施例无需额外增设导电层10的制作步骤或者制作材料,即可形成第二电容。不需要增加阵列基板的厚度的基础上,增加了第二电容。
导电结构70可以是任意类型的导电结构70,此处不做限定,只要满足在阵列基板上,实现第一金属层60与导电层10之间的电连接即可。
本申请的技术方案通过在输出模块的第一薄膜晶体管T1_1的栅极和源极之间形成双层电容,使得输出模块的受控端和输出端之间具备较大的电容值,进而可以通过双层电容的耦合作用,有效的对第一薄膜晶体管的栅极的电位进行第二次上拉。具体地,通过设置第一薄膜晶体管的第一金属层60与所述第二金属层40相对设置,使得第一金属层60和第二金属层40之间形成第一电容。再通过导电层10与第二金属层40相对设置,使得导电层10和第二金属层40之间形成第二电容。最后通过导电结构70电连接所述导电层10与所述第一金属层60,以使所述第一电容和所述第二电容并联连接,形成双层电容。
相比较通过增加第一金属层和第二金属层的面积之间的重叠面积的,进而增加电容值的方案,本申请的双层电容在增加电容值的同时,不会增加薄膜晶体管对于阵列基板的占用空间。双层电容的设置,提高了第一薄膜晶体管的栅源电容Cgs,提高了第一薄膜晶体管的开态电流,提高了第一薄膜晶体管的工作性能。
下面结合理论公式,给出本申请的薄膜晶体管的一个应用实施例。
参照图2,在输出模块812中的第一薄膜晶体管(T1_1、T1_2)的工作过程中,时序控制信号变为高电平时,由于该薄膜晶体管的栅极和漏极之间的耦合电容的耦合作用,从而将该薄膜晶体管的栅极电位上拉,但是栅极电位的变化,需要通过栅源电容Cgs的电压存储作用才能实现上拉节点Q1的电位变化。具体说,上拉节点的电位变化量与所述栅源电容的大小有关,具体的上拉节点的电位变化量可以通过以下公式获得:
其中,△V(Q)是上拉节点的电位变化值,Cgs是栅源电容的电容值,C_Q(all)是上拉节点的总电容,△V(Gate)为该薄膜晶体管的栅极电压的变化量。通过上述公式,可以看出,栅源电容的电容值Cgs越大,上拉节点的电位变化量△V(Q)越大。而上拉节点的电位变化量△V(Q)越大,表示薄膜晶体管的栅极和源极之间的电压值的绝对值越大。
综上所述,栅源电容越大,上拉节点的电位变化量△V(Q)越大,该薄膜晶体管的开态电流越大、关态电流越小。
参照图3,所述导电结构70为穿设所述绝缘保护层20和栅极绝缘层50的导电孔,所述导电层10与所述第一金属层60通过所述导电孔电连接。
本实施例中,所述导电结构70穿设绝缘保护层20、栅极绝缘层50。在其他实施例中,若导电层10和第一金属层60之间还具有其他的功能层,所述导电结构70可以穿设该功能层,此处不做限定。只要满足导电结构70电连接导电层10和第一金属层60即可。所述导电孔可以是设置有导电金属或者其他导电材料,例如,所述导电孔电镀有导电金属,以实现电连接导电层10和第一金属层60。
参照图3,所述导电结构70为穿设所述绝缘保护层20和栅极绝缘层50的连接孔,所述连接孔内设置有导电玻璃,所述导电层10与所述第一金属层60通过所述导电玻璃电连接。
本实施例中,所述导电玻璃与所述导电层10为同一材质。本实施例可以在阵列基板的制作过程中,在第一金属层60和导电层10之间设置连接孔。在设计和制作像素电极时,将制作像素电极的导电玻璃填充至所述连接孔,也即对像素电极的形状进行设计,即可实现了像素电极(导电层10)与第一金属层60的直接电连接。
也就是说,本实施例中,只需更改一下薄膜晶体管的制作工艺,即可实现第二电容,且第二电容与第一电容并联。既不额外设置导电材料,也无需增加制作步骤,即可实现增设薄膜晶体管的栅源电容Cgs,且栅源电容Cgs的电容值可以做的很大。有利于在不增加或者少增加成本的前提下,增设并提高栅源电容Cgs的电容值。
参照图4,所述绝缘保护层20背离所述衬底基板的一侧设置有减薄槽,所述导电层10设置在所述减薄槽的槽底。在本实施例中,所述减薄槽的实现方法不做限定。
在一些实施例中,可以通过HTM或者GTM技术,也即半色调(HTM)或者灰色调(GTM)掩膜板对绝缘保护层20进行曝光、显影;将绝缘保护层20中,与第二金属层40相对的部分进行蚀刻,形成所述减薄槽,再将所述导电层10设置在所述减薄槽的槽底。如此设计,可以有效的缩小导电层10与第二金属层40之间的间距。由电容的计算公式可知,此时导电层10与第二金属层40之间形成的第二电容的电容值增大,进而增大了薄膜晶体管的栅源电容Cgs的电容值。
进一步地,所述导电层10对应所述减薄槽位置的层厚厚度小于1.5微米。也即,导电层10与所述第二金属层40之间的距离小于1.5微米。
本实施例将导电层10对应减薄槽位置的层厚厚度小于1.5微米,可以使得第二电容的电容值足够大,进而使得薄膜晶体管的栅源电容Cgs的电容值足够大,以满足应用需求。在实际应用中,该厚度的设置可以根据实际需求进行设置,此处不做限定,只要满足薄膜晶体管的栅源电容Cgs的电容值要求,以及绝缘保护层20的绝缘和保护功能的要求即可。
参照图1,所述输出模块812的数量为两个,分别为第一输出模块和第二输出模块;所述时序控制信号输入端为两个,分别为用于接入第一时序控制信号的第一时序控制信号输入端CK1和用于接入第二时序控制信号的第二时序控制信号输入端CK2;
所述第一输出模块的受控端与所述充电模块连接,所述第一输出模块的输入端用于接入第一时序控制信号,所述第一输出模块的输出端与像素阵列连接;所述第一输出模块在所述第一时序控制信号CK1的控制下,输出第一栅极驱动信号;
所述第二输出模块的受控端与所述充电模块连接,所述第二输出模块的输入端用于接入第二时序控制信号,所述第二输出模块的输出端与像素阵列连接。所述第二输出模块在所述第二时序控制信号CK2的控制下,输出第二栅极驱动信号。
本实施例中,第一输出模块和第二输出模块共用一个充电模块811,节省了一个充电模块811的薄膜晶体管,从而有效的减少阵列基板行驱动单元的薄膜晶体管数量,实现阵列基板行驱动电路体积的减小。从而可以占用更少的阵列基板的面积,减少阵列基板的无效显示区域,使得使用本实施例的阵列基板行驱动电路的显示装置的边框可以做的更加窄。
参照图2,所述阵列基板行驱动单元还包括第一复位模块,所述第一复位模块的输入端与用于接入低压直流信号,所述第一复位模块的输出端与所述阵列基板行驱动单元的输出模块连接;
复位信号接收模块,用于在接收到复位信号时,上拉所述第一复位模块的受控端的电位。使得第一复位模块开启,降低压直流信号输出至输出模块812的受控端、输出端,实现输出模块812的复位。
继续参照图2,所述第一复位模块包括第五薄膜晶体管T5、第六薄膜晶体管T6以及第七薄膜晶体管T7;第五薄膜晶体管T5、第六薄膜晶体管T6以及第七薄膜晶体管T7均与下拉节点连接。所述第五薄膜晶体管T5的输出端与所述上拉节点Q1连接,所述第五薄膜晶体管T5的输入端与所述直流信号输入端VSS连接;所述第六薄膜晶体管T6的输出端与所述输出模块812的受控端连接,所述第六薄膜晶体管T6的输入端与所述直流信号输入端VSS连接;所述第七薄膜晶体管T7的输出端与所述输出模块812的输出端连接,所述第七薄膜晶体管T7的输入端与所述直流信号输入端VSS连接。
进一步地,相邻的两行阵列基板行驱动单元为一组,每一组中的两个所述阵列基板行驱动单元定义为第一阵列基板行驱动单元1021和第二阵列基板行驱动单元1022,所述第一阵列基板行驱动单元1021和第二阵列基板行驱动单元1022用于依次驱动相邻两像素组;所述阵列基板行驱动单元还包括:
第二复位模块,所述第二复位模块的输入端与用于接入低压直流信号,所述第二复位模块的输出端与所述阵列基板行驱动单元的输出模块连接;参照图2,所述第二复位模块的结构与第一复位模块一致。
每一阵列基板行驱动单元的下拉节点也为两个,分别为第一下拉节点QB1和第二下拉节点QB2。第一复位信号接收模块和第二复位信号接收模块分别下拉第一下拉节点和第二下拉节点的电位。
所述第一阵列基板行驱动单元1021的第二复位模块的受控端与所述第二阵列基板行驱动单元1022的复位信号接收模块连接;
所述第二阵列基板行驱动单元1022的第二复位模块的受控端与所述第一阵列基板行驱动单元1021的复位信号接收模块连接。
本实施例中,所述第一阵列基板行驱动单元1021的复位信号接收模块,用于在接收到复位信号时,控制其第一复位模块进行工作,并控制第二阵列基板行驱动单元1022的第二复位模块进行工作,从而实现第一阵列基板行驱动单元1021和第二阵列基板行驱动单元1022的输出模块同时复位。同理,所述第二阵列基板行驱动单元1022的复位信号接收模块,用于在接收到复位信号时,控制其第一复位模块进行工作,并控制第一阵列基板行驱动单元1021的第二复位模块进行工作,从而实现第一阵列基板行驱动单元1021和第二阵列基板行驱动单元1022的输出模块同时复位。本实施例实现了一组阵列基板行驱动单元的稳定可靠复位。
下面结合图2以及上述实施例,对本申请的电路原理进行说明。
本申请的阵列基板行驱动电路包括充电模块、输出模块;充电模块811包括第三薄膜晶体管T3,两个输出模块812,两个输出模块812分别包括第一薄膜晶体管T1_1和第一薄膜晶体管T1_2。
参照图2,当第一阵列基板行驱动单元1021的输入信号端VIN接入的输入信号为高电平时,第一阵列基板行驱动单元1021的第三薄膜晶体管T3开启,将第一阵列基板行驱动单元1021的上拉节点Q1的电位上拉,使得第一阵列基板行驱动单元1021的第一薄膜晶体管T1_1和第一薄膜晶体管T1_2开启;直至第一时序控制信号CK1为高电平时,第一阵列基板行驱动单元1021的第一薄膜晶体管T1_1输出第一栅极驱动信号,由于第一阵列基板行驱动单元1021的第一薄膜晶体管T1_1的栅漏电容Cgs的耦合作用,使得第一阵列基板行驱动单元1021的第一薄膜晶体管T1_1的栅极电位上升,又由于第一阵列基板行驱动单元1021的第三薄膜晶体管具备足够大的栅源电容Cgs,使得第一阵列基板行驱动单元1021的上拉节点Q1的电位再一次上升。第一阵列基板行驱动单元1021的第一薄膜晶体管T1_2继续开启,并在第二时序控制信号CK2为高电平时输出栅极驱动信号。
随后,当输入信号VIN-1为高电平时,第二阵列基板行驱动单元1022的第三薄膜晶体T3管开启,将第二阵列基板行驱动单元1022的上拉节点Q2的电位上拉。使得第二阵列基板行驱动单元1022的第一薄膜晶体管T1_1和第一薄膜晶体管T1_2开启;再由于第二阵列基板行驱动单元1022的第一薄膜晶体管T1_1和第一薄膜晶体管T1_2具备足够大的栅源电容Cgs,在第三时序控制信号CK3和第四时序控制信号CK4依次呈现高电平时,第二阵列基板行驱动单元1022的第三薄膜晶体管T3和第四薄膜晶体管T4依次输出栅极驱动信号。
当第二阵列基板行驱动单元1022的输入信号端VIN-1的输入信号为低电平,第三时序控制信号CK3和第四时序控制信号CK4为低电平时,第二阵列基板行驱动单元1022的上拉节点Q2的电位将为低电平。第八薄膜晶体管T8和第九薄膜晶体管T9开启。使得下拉节点QB1和QB2均下拉。使得第一阵列基板行驱动单元1021和第二阵列基板行驱动单元1022复位。
实施例二:
参照图5,公开了一种阵列基板,所述阵列基板包括有效显示区101和非有效显示区,所述非有效显示区环绕在有效显示区101的***,上述的显示面板的驱动电路102设于阵列基板的非有效显示区。该显示面板的驱动电路的具体结构参照上述实施例,由于本阵列基板采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。
实施例三:
参照图6,公开了一种显示面板,显示面板包括阵列基板100、彩膜基板200和液晶层300,所述液晶层300设于所述阵列基板100和所述彩膜基板200之间;该阵列基板100的具体结构参照上述实施例,由于本显示面板采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。
以上所述仅为本申请的可选实施例,并非因此限制本申请的专利范围,凡是在本申请的申请构思下,利用本申请说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的技术领域均包括在本申请的专利保护范围内。
Claims (10)
1.一种阵列基板行驱动电路,所述阵列基板行驱动电路包括多行阵列基板行驱动单元,每一所述阵列基板行驱动单元包括输出模块以及用于拉高所述输出模块受控端电位的充电模块,其特征在于,所述输出模块包括第一薄膜晶体管,所述第一薄膜晶体管包括:
衬底基板、第一金属层、栅极绝缘层、第二金属层、绝缘保护层、导电层以及导电结构;
所述第一金属层、所述栅极绝缘层、所述第二金属层、所述绝缘保护层及所述导电层依次层叠设于所述衬底基板上,所述第一金属与所述第二金属层形成第一电容,所述导电层与所述第二金属层形成第二电容;
所述导电结构电连接所述导电层与所述第一金属层,以使所述第一电容和所述第二电容并联连接。
2.如权利要求1所述的阵列基板行驱动电路,其特征在于,所述导电结构为穿设所述绝缘保护层和栅极绝缘层的导电孔,所述导电层与所述第一金属层通过所述导电孔电连接。
3.如权利要求1所述的阵列基板行驱动电路,其特征在于,所述导电结构为穿设所述绝缘保护层和栅极绝缘层的连接孔,所述连接孔内设置有导电玻璃,所述导电层与所述第一金属层通过所述导电玻璃电连接。
4.如权利要求1所述的阵列基板行驱动电路,其特征在于,所述绝缘保护层背离所述衬底基板的一侧设置有减薄槽,所述导电层设置在所述减薄槽的槽底。
5.如权利要求4所述的阵列基板行驱动电路,其特征在于,所述导电层对应所述减薄槽位置的层厚厚度小于1.5微米。
6.如权利要求1所述的阵列基板行驱动电路,其特征在于,所述输出模块的数量为两个,分别为第一输出模块和第二输出模块;
所述第一输出模块的受控端与所述充电模块连接,所述第一输出模块的输入端用于接入第一时序控制信号,所述第一输出模块的输出端与像素阵列连接;
所述第二输出模块的受控端与所述充电模块连接,所述第二输出模块的输入端用于接入第二时序控制信号,所述第二输出模块的输出端与像素阵列连接。
7.如权利要求1所述的阵列基板行驱动电路,其特征在于,每一所述阵列基板行驱动单元还包括:
第一复位模块,所述第一复位模块的输入端与用于接入低压直流信号,所述第一复位模块的输出端与所述阵列基板行驱动单元的输出模块连接;
复位信号接收模块,用于在接收到复位信号时,上拉所述第一复位模块的受控端的电位。
8.如权利要求7所述的阵列基板行驱动电路,其特征在于,相邻的两行阵列基板行驱动单元为一组,每一组中的两个所述阵列基板行驱动单元定义为第一所述阵列基板行驱动单元和第二所述阵列基板行驱动单元,所述第一所述阵列基板行驱动单元和第二所述阵列基板行驱动单元用于依次驱动相邻两像素组;所述阵列基板行驱动单元还包括:
第二复位模块,所述第二复位模块的输入端与用于接入低压直流信号,所述第二复位模块的输出端与所述阵列基板行驱动单元的输出模块连接;
所述第一阵列基板行驱动单元的第二复位模块的受控端与所述第二阵列基板行驱动单元的复位信号接收模块连接;
所述第二阵列基板行驱动单元的第二复位模块的受控端与所述第一阵列基板行驱动单元的复位信号接收模块连接。
9.一种阵列基板,其特征在于,所述阵列基板包括有效显示区和非有效显示区,所述非有效显示区环绕在有效显示区的***,如权利要求1-8任意一项所述的阵列基板行驱动电路设于所述阵列基板的非有效显示区。
10.一种显示面板,其特征在于,所述显示面板包括:彩膜基板、液晶层和权利要求9所述的阵列基板,所述液晶层设于所述阵列基板和所述彩膜基板之间。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110947408.XA CN113724635A (zh) | 2021-08-18 | 2021-08-18 | 阵列基板行驱动电路、阵列基板以及显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110947408.XA CN113724635A (zh) | 2021-08-18 | 2021-08-18 | 阵列基板行驱动电路、阵列基板以及显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113724635A true CN113724635A (zh) | 2021-11-30 |
Family
ID=78676203
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110947408.XA Pending CN113724635A (zh) | 2021-08-18 | 2021-08-18 | 阵列基板行驱动电路、阵列基板以及显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113724635A (zh) |
Citations (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090256985A1 (en) * | 2008-04-14 | 2009-10-15 | Kwang-Chul Jung | Liquid crystal display |
CN101995713A (zh) * | 2009-08-21 | 2011-03-30 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板及其制造方法 |
US20110250713A1 (en) * | 2008-12-19 | 2011-10-13 | Sharp Kabushiki Kaisha | Active matrix substrate manufacturing method and liquid crystal display device manufacturing method |
KR20160017390A (ko) * | 2014-08-05 | 2016-02-16 | 엘지디스플레이 주식회사 | 디스플레이 장치의 게이트 드라이버 |
CN105719613A (zh) * | 2016-04-22 | 2016-06-29 | 上海天马微电子有限公司 | 阵列基板、显示面板及显示装置 |
CN106206618A (zh) * | 2016-08-30 | 2016-12-07 | 深圳市华星光电技术有限公司 | 阵列基板及其制作方法和液晶显示装置 |
CN106448607A (zh) * | 2016-11-28 | 2017-02-22 | 深圳市华星光电技术有限公司 | Goa驱动电路及液晶显示装置 |
CN107452352A (zh) * | 2017-08-30 | 2017-12-08 | 深圳市华星光电半导体显示技术有限公司 | Goa阵列基板及显示面板 |
CN207650508U (zh) * | 2018-01-03 | 2018-07-24 | 合肥京东方光电科技有限公司 | 一种阵列基板及显示装置 |
CN109103204A (zh) * | 2018-08-01 | 2018-12-28 | 武汉华星光电半导体显示技术有限公司 | 一种阵列基板及其制作方法 |
CN109659310A (zh) * | 2017-10-10 | 2019-04-19 | 瀚宇彩晶股份有限公司 | 像素结构以及像素结构的制作方法 |
CN208861649U (zh) * | 2018-11-08 | 2019-05-14 | 惠科股份有限公司 | 阵列基板、显示面板以及显示装置 |
CN110061035A (zh) * | 2019-04-24 | 2019-07-26 | 合肥京东方卓印科技有限公司 | 阵列基板及显示装置 |
CN110221492A (zh) * | 2019-06-10 | 2019-09-10 | 北海惠科光电技术有限公司 | 阵列基板及其修复方法、显示装置 |
US20200258464A1 (en) * | 2017-03-30 | 2020-08-13 | Boe Technology Group Co., Ltd. | Shift register, goa circuit, display device and driving method |
WO2021105828A1 (ja) * | 2019-11-29 | 2021-06-03 | 株式会社半導体エネルギー研究所 | 半導体装置、表示装置、及び電子機器 |
-
2021
- 2021-08-18 CN CN202110947408.XA patent/CN113724635A/zh active Pending
Patent Citations (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20090256985A1 (en) * | 2008-04-14 | 2009-10-15 | Kwang-Chul Jung | Liquid crystal display |
US20110250713A1 (en) * | 2008-12-19 | 2011-10-13 | Sharp Kabushiki Kaisha | Active matrix substrate manufacturing method and liquid crystal display device manufacturing method |
CN101995713A (zh) * | 2009-08-21 | 2011-03-30 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板及其制造方法 |
KR20160017390A (ko) * | 2014-08-05 | 2016-02-16 | 엘지디스플레이 주식회사 | 디스플레이 장치의 게이트 드라이버 |
CN105719613A (zh) * | 2016-04-22 | 2016-06-29 | 上海天马微电子有限公司 | 阵列基板、显示面板及显示装置 |
CN106206618A (zh) * | 2016-08-30 | 2016-12-07 | 深圳市华星光电技术有限公司 | 阵列基板及其制作方法和液晶显示装置 |
CN106448607A (zh) * | 2016-11-28 | 2017-02-22 | 深圳市华星光电技术有限公司 | Goa驱动电路及液晶显示装置 |
US20200258464A1 (en) * | 2017-03-30 | 2020-08-13 | Boe Technology Group Co., Ltd. | Shift register, goa circuit, display device and driving method |
CN107452352A (zh) * | 2017-08-30 | 2017-12-08 | 深圳市华星光电半导体显示技术有限公司 | Goa阵列基板及显示面板 |
CN109659310A (zh) * | 2017-10-10 | 2019-04-19 | 瀚宇彩晶股份有限公司 | 像素结构以及像素结构的制作方法 |
CN207650508U (zh) * | 2018-01-03 | 2018-07-24 | 合肥京东方光电科技有限公司 | 一种阵列基板及显示装置 |
CN109103204A (zh) * | 2018-08-01 | 2018-12-28 | 武汉华星光电半导体显示技术有限公司 | 一种阵列基板及其制作方法 |
CN208861649U (zh) * | 2018-11-08 | 2019-05-14 | 惠科股份有限公司 | 阵列基板、显示面板以及显示装置 |
CN110061035A (zh) * | 2019-04-24 | 2019-07-26 | 合肥京东方卓印科技有限公司 | 阵列基板及显示装置 |
CN110221492A (zh) * | 2019-06-10 | 2019-09-10 | 北海惠科光电技术有限公司 | 阵列基板及其修复方法、显示装置 |
WO2021105828A1 (ja) * | 2019-11-29 | 2021-06-03 | 株式会社半導体エネルギー研究所 | 半導体装置、表示装置、及び電子機器 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11373599B1 (en) | Array substrate, display panel and display device | |
US10168593B2 (en) | Liquid crystal display panel having dual capacitors connected in parallel to shift register unit and array substrate thereof | |
US10985185B2 (en) | Display panel and display device | |
CN104297970B (zh) | Goa 单元、阵列基板、显示装置及制作方法 | |
CN104280951A (zh) | 阵列基板及其制造方法、显示装置 | |
US11830882B2 (en) | Display panel and display device | |
US9638974B2 (en) | Array substrate, manufacture method thereof, and display device | |
US12034079B2 (en) | Double-gate transistor array substrate and fabrication method of the same | |
WO2021088824A1 (zh) | 阵列基板、显示装置和静电保护单元 | |
US20210272523A1 (en) | Array substrate, display panel and display apparatus | |
US20170373095A1 (en) | Array Substrate and Manufacturing Method Thereof, Display Panel and Display Device | |
CN104950540A (zh) | 阵列基板及其制作方法和显示装置 | |
CN111474790A (zh) | 阵列基板和液晶显示面板 | |
CN112993041B (zh) | 一种液晶显示面板、薄膜晶体管及其制作方法 | |
US11538395B2 (en) | Shift register unit and driving method thereof, gate drive circuit, and display device | |
CN108986747A (zh) | 一种阵列基板、有机电致发光显示面板及显示装置 | |
CN104733478A (zh) | 一种阵列基板及其制作方法、显示装置 | |
CN113724635A (zh) | 阵列基板行驱动电路、阵列基板以及显示面板 | |
CN105572981B (zh) | 阵列基板、显示面板以及液晶显示装置 | |
CN111724736A (zh) | 一种阵列基板、oled显示面板及显示装置 | |
US20220301476A1 (en) | Display panel and display device | |
US20230026444A1 (en) | Display device and driving method therefor | |
CN204946899U (zh) | 阵列基板及显示装置 | |
CN112909027A (zh) | 一种具有高容量电容结构的阵列基板及其制备方法 | |
CN113744701B (zh) | 显示面板的驱动电路、阵列基板及显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20211130 |
|
RJ01 | Rejection of invention patent application after publication |