CN113487998A - 像素电路及其驱动方法、显示面板 - Google Patents
像素电路及其驱动方法、显示面板 Download PDFInfo
- Publication number
- CN113487998A CN113487998A CN202110832704.5A CN202110832704A CN113487998A CN 113487998 A CN113487998 A CN 113487998A CN 202110832704 A CN202110832704 A CN 202110832704A CN 113487998 A CN113487998 A CN 113487998A
- Authority
- CN
- China
- Prior art keywords
- module
- control
- driving
- light
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000000034 method Methods 0.000 title claims abstract description 39
- 230000004044 response Effects 0.000 claims abstract description 13
- 239000003990 capacitor Substances 0.000 claims description 18
- 238000010586 diagram Methods 0.000 description 10
- 230000000694 effects Effects 0.000 description 5
- 238000005516 engineering process Methods 0.000 description 3
- 238000002834 transmittance Methods 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 238000002347 injection Methods 0.000 description 2
- 239000007924 injection Substances 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 239000000243 solution Substances 0.000 description 2
- 230000005525 hole transport Effects 0.000 description 1
- 230000008707 rearrangement Effects 0.000 description 1
- 238000006467 substitution reaction Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明公开了一种像素电路及其驱动方法、显示面板。像素电路包括:第一驱动模块,用于产生第一驱动电流;第一发光模块,用于响应所述第一驱动电流发光;第二驱动模块,用于产生第二驱动电流;第二发光模块,用于响应所述第二驱动电流发光;第一存储模块,用于维持第一驱动模块控制端的电位;第二存储模块,用于维持第二驱动模块控制端的电位;数据写入模块,用于将第一数据电压写入所述第一驱动模块的控制端,以及将第二数据电压写入所述第二驱动模块的控制端;阈值补偿模块,用于在数据写入阶段对所述第二驱动模块、所述第一驱动模块的阈值电压进行补偿。本发明能够提高显示时的均匀性。
Description
技术领域
本发明实施例涉及显示技术,尤其涉及一种像素电路及其驱动方法、显示面板。
背景技术
随着显示技术的发展,显示面板的应用也越来越广泛,相应地对显示技术的要求也越来越高。
像素电路作为显示面板中的重要组成部分,能够驱动其中的发光模块发光,进而实现显示面板的显示功能,然而,现有的显示面板在显示时容易出现显示不均的问题,严重影响显示效果。
发明内容
本发明提供一种像素电路及其驱动方法、显示面板,以提高显示面板显示的均匀性。
第一方面,本发明实施例提供了一种像素电路,所述像素电路包括:
第一驱动模块,用于产生第一驱动电流;第一发光模块,用于响应所述第一驱动电流发光;第二驱动模块,用于产生第二驱动电流;第二发光模块,用于响应所述第二驱动电流发光;第一存储模块,用于维持所述第一驱动模块控制端的电位;第二存储模块,用于维持所述第二驱动模块控制端的电位;
数据写入模块,用于将第一数据电压写入所述第一驱动模块的控制端,以及将第二数据电压写入所述第二驱动模块的控制端;
阈值补偿模块,用于在数据写入阶段对所述第二驱动模块、所述第一驱动模块的阈值电压进行补偿。阈值补偿模块抓取所述第一驱动模块的阈值电压至所述第一驱动模块的控制端,以及抓取所述第二驱动模块的阈值电压至所述第二驱动模块的控制端。
可选地,所述像素电路还包括:
第一初始化模块,所述第一初始化模块的第一端与所述像素电路的初始化信号输入端电连接,所述第一初始化模块的第二端与所述第一驱动模块的控制端及所述第二驱动模块的控制端电连接,所述第一初始化模块的控制端与所述像素电路的第一扫描信号输入端电连接;
第二初始化模块,所述第二初始化模块的第一端与所述初始化信号输入端电连接,所述第二初始化模块的第二端与所述第一发光模块的第一端及所述第二发光模块的第一端电连接,所述第二初始化模块的控制端与所述第一扫描信号输入端电连接。
可选地,所述像素电路还包括:第一发光控制模块、第二发光控制模块、第三发光控制模块和第四发光控制模块;
所述数据写入模块的第一端与所述像素电路的数据信号输入端电连接,所述数据写入模块的第二端与所述第一驱动模块的第一端及所述第二驱动模块的第一端电连接,所述数据写入模块的控制端与所述像素电路的第二扫描信号输入端电连接;
所述阈值补偿模块的第一端与所述第一驱动模块的控制端及所述第二驱动模块的控制端电连接,所述阈值补偿模块的第二端与所述第一驱动模块的第二端及所述第二驱动模块的第二端电连接,所述阈值补偿模块的控制端与所述第二扫描信号输入端电连接;
所述第一发光控制模块的第一端与所述像素电路的第一电源端电连接,所述第一发光控制模块的第二端与所述第一驱动模块的第一端电连接,所述第一发光控制模块的控制端与所述像素电路的第一使能信号输入端电连接;
所述第二发光控制模块的第一端与所述第一驱动模块的第二端电连接,所述第二发光控制模块的第二端与所述第一发光模块的第一端电连接,所述第二发光控制模块的控制端与所述第一使能信号输入端电连接;
所述第三发光控制模块的第一端与所述第一电源端电连接,所述第三发光控制模块的第二端与所述第二驱动模块的第一端电连接,所述第三发光控制模块的控制端与所述像素电路的第二使能信号输入端电连接;
所述第四发光控制模块的第一端与所述第二驱动模块的第二端电连接,所述第四发光控制模块的第二端与所述第二发光模块的第一端电连接;
所述第一存储模块的第一端与所述第一电源端电连接,所述第一存储模块的第二端与所述第一驱动模块的控制端电连接;
所述第二存储模块的第一端与所述第一电源端电连接,所述第二存储模块的第二端与所述第二驱动模块的控制端电连接。
可选地,所述数据写入模块包括第一晶体管,所述第一晶体管的第一端作为所述数据写入模块的第一端,所述第一晶体管的第二端作为所述数据写入模块的第二端,所述第一晶体管的控制端作为所述数据写入模块的控制端;
所述第一驱动模块包括第二晶体管,所述第二晶体管的第一端作为所述第一驱动模块的第一端,所述第二晶体管的第二端作为所述第一驱动模块的第二端,所述第二晶体管的控制端作为所述第一驱动模块的控制端;
所述第二驱动模块包括第三晶体管,所述第三晶体管的第一端作为所述第二驱动模块的第一端,所述第三晶体管的第二端作为所述第二驱动模块的第二端,所述第三晶体管的控制端作为所述第二驱动模块的控制端;
所述阈值补偿模块包括第四晶体管,所述第四晶体管的第一端作为所述阈值补偿模块的第一端,所述第四晶体管的第二端作为所述阈值补偿模块的第二端,所述第四晶体管的控制端作为所述阈值补偿模块的控制端;
所述第一发光控制模块包括第五晶体管,所述第五晶体管的第一端作为所述第一发光控制模块的第一端,所述第五晶体管的第二端作为所述第一发光控制模块的第二端,所述第五晶体管的控制端作为所述第一发光控制模块的控制端;
所述第二发光控制模块包括第六晶体管,所述第六晶体管的第一端作为所述第二发光控制模块的第一端,所述第六晶体管的第二端作为所述第二发光控制模块的第二端,所述第六晶体管的控制端作为所述第二发光控制模块的控制端;
所述第三发光控制模块包括第七晶体管,所述第七晶体管的第一端作为所述第三发光控制模块的第一端,所述第七晶体管的第二端作为所述第三发光控制模块的第二端,所述第七晶体管的控制端作为所述第三发光控制模块的控制端;
所述第四发光控制模块包括第八晶体管,所述第八晶体管的第一端作为所述第四发光控制模块的第一端,所述第八晶体管的第二端作为所第四发光控制模块的第二端,所述第八晶体管的控制端作为所述第四发光控制模块的控制端;
所述第一初始化模块包括第九晶体管,所述第九晶体管的第一端作为所述第四发光控制模块的第一端,所述第九晶体管的第二端作为所述第一初始化模块的第二端,所述第九晶体管的控制端作为所述第一初始化模块的控制端;
所述第二初始化模块包括第十晶体管,所述第十晶体管的第一端作为所述第二初始化模块的第一端,所述第十晶体管的第二端作为所述第二初始化模块的第二端,所述第十晶体管的控制端作为所述第二初始化模块的控制端;
所述第一存储模块包括第一电容,所述第一电容的第一端作为所述第一存储模块的第一端,所述第一电容的第二端作为所述第一存储模块的第二端;
所述第二存储模块包括第二电容,所述第二电容的第一端作为所述第二存储模块的第一端,所述第二电容的第二端作为所述第二存储模块的第二端。
第二方面,本发明实施例还提供了一种像素电路的驱动方法,所述像素电路包括:第一驱动模块,用于产生第一驱动电流;第一发光模块,用于响应所述第一驱动电流发光;第二驱动模块,用于产生第二驱动电流;第二发光模块,用于响应所述第二驱动电流发光;第一存储模块,用于维持所述第一驱动模块控制端的电位;第二存储模块,用于维持所述第二驱动模块控制端的电位;数据写入模块,用于将第一数据电压写入所述第一驱动模块的控制端,以及将第二数据电压写入所述第二驱动模块的控制端;阈值补偿模块,用于抓取所述第一驱动模块的阈值电压至所述第一驱动模块的控制端,以及抓取所述第二驱动模块的阈值电压至所述第二驱动模块的控制端;
所述驱动方法包括:
在第一数据写入阶段,控制所述数据写入模块将第一数据电压写入所述第一驱动模块的控制端;
在第一发光阶段,控制所述第一发光模块发光;
在第二数据写入阶段,控制所述数据写入模块将第二数据电压写入所述第二驱动模块的控制端;
在第二发光阶段,控制所述第二发光模块发光。
可选地,所述像素电路还包括:第一初始化模块,所述第一初始化模块的第一端与所述像素电路的初始化信号输入端电连接,所述第一初始化模块的第二端与所述第一驱动模块的控制端及所述第二驱动模块的控制端电连接,所述第一初始化模块的控制端与所述像素电路的第一扫描信号输入端电连接;第二初始化模块,所述第二初始化模块的第一端与所述初始化信号输入端电连接,所述第二初始化模块的第二端与所述第一发光模块的第一端及所述第二发光模块的第一端电连接,所述第二初始化模块的控制端与所述第一扫描信号输入端电连接;
在所述第一数据写入阶段之前还包括:
第一初始化阶段,控制所述第一初始化模块对所述第一驱动模块进行初始化,并同时控制所述第二初始化模块对所述第一发光模块进行初始化;
在所述第二数据写入阶段之前还包括:
第二初始化阶段,控制所述第二初始化模块对所述第二驱动模块进行初始化,并同时控制所述第二初始化模块对所述第二发光模块进行初始化。
第三方面,本发明实施例还提供了一种像素电路的驱动方法,所述像素电路包括:第一驱动模块,用于产生第一驱动电流;第一发光模块,用于响应所述第一驱动电流发光;第二驱动模块,用于产生第二驱动电流;第二发光模块,用于响应所述第二驱动电流发光;第一存储模块,用于维持所述第一驱动模块控制端的电位;第二存储模块,用于维持所述第二驱动模块控制端的电位;数据写入模块,用于将第一数据电压写入所述第一驱动模块的控制端,以及将第二数据电压写入所述第二驱动模块的控制端;阈值补偿模块,用于抓取所述第一驱动模块的阈值电压至所述第一驱动模块的控制端,以及抓取所述第二驱动模块的阈值电压至所述第二驱动模块的控制端;
所述驱动方法包括:
在数据写入阶段,控制所述数据写入模块将第一数据电压写入所述第一驱动模块的控制端,并同时控制所述数据写入模块将第二数据电压写入所述第二驱动模块的控制端;其中,所述第一数据电压与所述第二数据电压相同;
在发光阶段,控制所述第一发光模块及所述第二发光模块同时发光。
可选地,所述像素电路还包括:第一初始化模块,所述第一初始化模块的第一端与所述像素电路的初始化信号输入端电连接,所述第一初始化模块的第二端与所述第一驱动模块的控制端及所述第二驱动模块的控制端电连接,所述第一初始化模块的控制端与所述像素电路的第一扫描信号输入端电连接;第二初始化模块,所述第二初始化模块的第一端与所述初始化信号输入端电连接,所述第二初始化模块的第二端与所述第一发光模块的第一端及所述第二发光模块的第一端电连接,所述第二初始化模块的控制端与所述第一扫描信号输入端电连接;
在所述数据写入阶段之前还包括:
初始化阶段,控制所述第一初始化模块对所述第一驱动模块及所述第二驱动模块进行初始化,并同时控制所述第二初始化模块对所述第一发光模块及所述第二发光模块进行初始化。
第四方面,本发明实施例还提供了一种显示面板,所述显示面板包括第一方面所述的像素电路,所述显示面板包括透明显示区和主显示区;所述像素电路设置于所述透明显示区。
可选地,所述第一驱动模块对应所述第一发光模块设置,所述第二驱动模块对应所述第二发光模块设置。
本发明实施例的技术方案,采用的像素电路包括:第一驱动模块,用于产生第一驱动电流;第一发光模块,用于响应第一驱动电流发光;第二驱动模块,用于产生第二驱动电流;第二发光模块,用于响应第二驱动电流发光;第一存储模块,用于维持第一驱动模块控制端的电位;第二存储模块,用于维持第二驱动模块控制端的电位;数据写入模块,用于将第一数据电压写入第一驱动模块的控制端,以及将第二数据电压写入第二驱动模块的控制端;阈值补偿模块,用于抓取第一驱动模块的阈值电压至第一驱动模块的控制端,以及抓取第二驱动模块的阈值电压至第二驱动模块的控制端。采用两个驱动模块(第一驱动模块与第二驱动模块)分别驱动主发光模块和副发光模块(第一发光模块和第二发光模块),第一驱动模块与第一发光模块之间的导线(第一发光模块的阳极走线),和第二驱动模块与第二发光模块之间的导线(第二发光模块的阳极走线)长度差异将会较少,从而避免阳极走线差异而导致的电阻差异,提升显示均匀性,提升显示效果。
附图说明
图1为本发明实施例提供的一种像素电路的电路结构示意图;
图2为本发明实施例提供的又一种像素电路的电路结构示意图;
图3为本发明实施例提供的一种像素电路的时序图;
图4为本发明实施例提供的又一种像素电路的时序图;
图5为本发明实施例提供的一种像素电路的驱动方法的流程图;
图6为本发明实施例提供的又一种像素电路的驱动方法的流程图;
图7为本发明实施例提供的一种显示面板的结构示意图;
图8为本发明实施例提供的一种显示面板的剖面图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
正如背景技术中提到的现有的显示面板容易存在显示不均的问题,申请人经过仔细研究发现,产生此技术问题的原因在于:显示面板中通常设置有主显示区和透明显示区,透明显示区例如可以对应设置屏下摄像头,透明显示区中为了提高透光率,可设置一个像素驱动电路中包含一个驱动晶体管和两个发光单元,然而,像素电路中驱动晶体管与两个发光单元之间的导线长度差异较大(发光单元阳极走线差异较大),阳极走线的电阻差异也较大,从而严重影响显示效果。
基于上述技术问题,本发明提出如下解决方案:
图1为本发明实施例提供的一种像素电路的电路结构示意图,参考图1,像素电路包括:第一驱动模块101,用于产生驱动电流;第一发光模块102,用于响应第一驱动电流发光;第二驱动模块103,用于产生第二驱动电流;第二发光模块104,用于响应第二驱动电流发光;第一存储模块105,用于维持第一驱动模块101控制端的电位;第二存储模块106,用于维持第二驱动模块103控制端的电位;数据写入模块107,用于将第一数据电压写入第一驱动模块101的控制端,以及将第二数据电压写入第二驱动模块102的控制端;阈值补偿模块108,用于抓取第一驱动模块101的阈值电压至第一驱动模块101的控制端,以及抓取第二驱动模块102的阈值电压至第二驱动模块102的控制端。
具体地,本实施例的像素电路可设置于显示面板中透明显示区的部分,其中,显示面板可包括主显示区和透明显示区,透明显示区用于对应设置屏下摄像头;第一发光模块102可以是主发光模块,第二发光模块104可以是副发光模块,需要说明的是,本实施例中主发光模块和副发光模块的结构相同,不同的是主发光模块对应的位置透光率较低,副发光模块对应的位置透光率较高;第一发光模块102和第二发光模块104均可以是OLED(OrganicLight Emitting Diode,有机发光二极管),OLED典型的可包括阳极、空穴注入层、空穴传输层、电子阻挡层、发光层、空穴阻挡层、电子传输层、电子注入层和阴极,其发光原理为本领域技术人员所熟知,在此不再赘述。第一驱动模块101可以根据第一数据电压产生相应的第一驱动电流,从而驱动第一发光模块102发光,第二驱动模块103能够根据第二数据电压产生相应的第二驱动电流,从而驱动第二发光模块104发光,第一数据电压可以复用为第二数据电压(将在后续进行说明),本实施例中采用两个驱动模块(第一驱动模块101与第二驱动模块103)分别驱动主发光模块和副发光模块(第一发光模块102和第二发光模块104),第一驱动模块101与第一发光模块102之间的导线(第一发光模块102的阳极走线),和第二驱动模块103与第二发光模块104之间的导线(第二发光模块104的阳极走线)长度差异将会较少,从而避免阳极走线差异而导致的电阻差异,提升显示效果;同时,本实施例中还可利用第一存储模块105维持第一驱动模块101控制端的电位,利用第二存储模块106维持第二驱动模块103控制端的电位,等效于增加了像素电路整体的电荷存储能力,进而能够稳定第一驱动模块101以及第二驱动模块103控制端的电位,提升显示稳定性;另外,本实施例中的数据写入模块107既能够向第一驱动模块101写入数据电压,又能够向第二驱动模块103写入数据电压,阈值补偿模块108既能够抓取第一驱动模块101的阈值电压,又能够抓取第二驱动模块103的阈值电压,换句话说,像素电路中采用的模块较少,有利于提升像素电路的透光率,从而更加适用于设置在显示面板的透明显示区。
本实施例的技术方案,采用的像素电路包括:第一驱动模块,用于产生第一驱动电流;第一发光模块,用于响应第一驱动电流发光;第二驱动模块,用于产生第二驱动电流;第二发光模块,用于响应第二驱动电流发光;第一存储模块,用于维持第一驱动模块控制端的电位;第二存储模块,用于维持第二驱动模块控制端的电位;数据写入模块,用于将第一数据电压写入第一驱动模块的控制端,以及将第二数据电压写入第二驱动模块的控制端;阈值补偿模块,用于抓取第一驱动模块的阈值电压至第一驱动模块的控制端,以及抓取第二驱动模块的阈值电压至第二驱动模块的控制端。采用两个驱动模块(第一驱动模块与第二驱动模块)分别驱动主发光模块和副发光模块(第一发光模块和第二发光模块),第一驱动模块与第一发光模块之间的导线(第一发光模块的阳极走线),和第二驱动模块与第二发光模块之间的导线(第二发光模块的阳极走线)长度差异将会较少,从而避免阳极走线差异而导致的电阻差异,提升显示均匀性,提升显示效果。
可选地,继续参考图1,像素电路还包括:第一初始化模块108,第一初始化模块108的第一端与像素电路的初始化信号输入端Vint电连接,第一初始化模块108的第二端与第一驱动模块101的控制端及第二驱动模块103的控制端电连接,第一初始化模块108的控制端与像素电路的第一扫描信号输入端S1电连接;第二初始化模块109,第二初始化模块109的第一端与初始化信号输入端Vint电连接,第二初始化模块109的第二端与第一发光模块101的第一端及第二发光模块104的第一端电连接,第二初始化模块109的控制端与第一扫描信号输入端S1电连接。
具体地,第一初始化模块108能够在其控制端控制信号的作用下将其第一端与其第二端导通,例如在控制端控制信号为低电平时,将其第一端与第二端导通,从而将初始化信号输入端Vint输入的初始化信号传输至第一驱动模块101的控制端以及第二驱动模块103的控制端,对第一驱动模块101及第二驱动模块103进行初始化,一方面防止上一帧信号对第一驱动模块101及第二驱动模块103产生影响,另一方面还能够便于在下一阶段(将在后续进行说明)第一驱动模块101以及第二驱动模块103的导通;第二初始化模块109能够在其控制端控制信号的作用下将其第一端与其第二端导通,例如在控制端控制信号为低电平时,将其第一端与第二端导通,从而将初始化信号输入端Vint输入的初始化信号传输至第一发光模块102的第一端与第二发光模块104的第一端,对第一发光模块102及第二发光模块104进行初始化,防止上一帧信号残留在第一发光模块102及第二发光模块104上,避免残影等问题。
可选地,继续参考图1,像素电路还包括:第一发光控制模块110、第二发光控制模块111、第三发光控制模块112和第四发光控制模块113;数据写入模块107的第一端与像素电路的数据信号输入端Data电连接,数据写入模块107的第二端与第一驱动模块101的第一端及第二驱动模块103的第一端电连接,数据写入模块107的控制端与像素电路的第二扫描信号输入端S2电连接;阈值补偿模块108的第一端与第一驱动模块101的控制端及第二驱动模块103的控制端电连接,阈值补偿模块108的第二端与第一驱动模块101的第二端及第二驱动模块103的第二端电连接,阈值补偿模块108的控制端与第二扫描信号S2输入端电连接;第一发光控制模块110的第一端与像素电路的第一电源端VDD电连接,第一发光控制模块110的第二端与第一驱动模块101的第一端电连接,第一发光控制模块110的控制端与像素电路的第一使能信号输入端EM1电连接;第二发光控制模块111的第一端与第一驱动模块101的第二端电连接,第二发光控制模块111的第二端与第一发光模块102的第一端电连接,第二发光控制模块111的控制端与第一使能信号输入端EM1电连接;第三发光控制模块112的第一端与第一电源端VDD电连接,第三发光控制模块112的第二端与第二驱动模块103的第一端电连接,第三发光控制模块112的控制端与像素电路的第二使能信号输入端EM2电连接;第四发光控制模块113的第一端与第二驱动模块103的第二端电连接,第四发光控制模块113的第二端与第二发光模块104的第一端电连接;第一存储模块105的第一端与第一电源端VDD电连接,第一存储模块105的第二端与第一驱动模块101的控制端电连接;第二存储模块106的第一端与第一电源端VDD电连接,第二存储模块106的第二端与第二驱动模块103的控制端电连接。
具体地,第一发光模块102的第二端以及第二发光模块104的第二端均可与像素电路的第二电源端VSS电连接,第一电源端VDD传输第一电平信号,第二电源端VSS传输第二电源信号,第一电源信号和第二电源信号高低电平不同,第一电源信号可以是高电平,第二电源信号可以是低电平;示例性地,图2为本发明实施例提供的又一种像素电路的电路结构示意图,数据写入模块107包括第一晶体管M1,第一晶体管M1的第一端作为数据写入模块107的第一端,第一晶体管M1的第二端作为数据写入模块107的第二端,第一晶体管M1的控制端作为数据写入模块107的控制端;第一驱动模块101包括第二晶体管M2,第二晶体管M2的第一端作为第一驱动模块101的第一端,第二晶体管M2的第二端作为第一驱动模块101的第二端,第二晶体管M2的控制端作为第一驱动模块101的控制端;第二驱动模块102包括第三晶体管M3,第三晶体管M3的第一端作为第二驱动模块102的第一端,第三晶体管M3的第二端作为第二驱动模块102的第二端,第三晶体管M3的控制端作为第二驱动模块102的控制端;阈值补偿模块108包括第四晶体管M4,第四晶体管M4的第一端作为阈值补偿模块108的第一端,第四晶体管M4的第二端作为阈值补偿模块108的第二端,第四晶体管M4的控制端作为阈值补偿模块108的控制端;第一发光控制模块110包括第五晶体管M5,第五晶体管M5的第一端作为第一发光控制模块110的第一端,第五晶体管M5的第二端作为第一发光控制模块110的第二端,第五晶体管M5的控制端作为第一发光控制模块110的控制端;第二发光控制模块111包括第六晶体管M6,第六晶体管M6的第一端作为第二发光控制模块111的第一端,第六晶体管M6的第二端作为第二发光控制模块111的第二端,第六晶体管M6的控制端作为第二发光控制模块111的控制端;第三发光控制模块112包括第七晶体管M7,第七晶体管M7的第一端作为第三发光控制模块112的第一端,第七晶体管M7的第二端作为第三发光控制模块112的第二端,第七晶体管M7的控制端作为第三发光控制模块112的控制端;第四发光控制模块113包括第八晶体管M8,第八晶体管M8的第一端作为第四发光控制模块113的第一端,第八晶体管M8的第二端作为所第四发光控制模块113的第二端,第八晶体管M8的控制端作为第四发光控制模块113的控制端;第一初始化模块108包括第九晶体管M9,第九晶体管M9的第一端作为第四发光控制模块113的第一端,第九晶体管M9的第二端作为第一初始化模块108的第二端,第九晶体管M9的控制端作为第一初始化模块108的控制端;第二初始化模块109包括第十晶体管M10,第十晶体管M10的第一端作为第二初始化模块109的第一端,第十晶体管M10的第二端作为第二初始化模块109的第二端,第十晶体管M10的控制端作为第二初始化模块109的控制端;第一存储模块105包括第一电容C1,第一电容C1的第一端作为第一存储模块105的第一端,第一电容C1的第二端作为第一存储模块105的第二端;第二存储模块106包括第二电容C2,第二电容C2的第一端作为第二存储模块106的第一端,第二电容C2的第二端作为第二存储模块106的第二端。
具体地,第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5、第六晶体管M6、第七晶体管M7、第八晶体管M8、第九晶体管M9及第十晶体管M10均可以是P型晶体管,当然在其它一些实施方式中,也可以是N型晶体管,本实施例以均为P型晶体管为例进行说明;其中,第四晶体管M4和第九晶体管M9可以是双栅晶体管,以降低漏电流;
图3为本发明实施例提供的一种像素电路的时序图,其可对应于图2所示的像素电路,本实施例中驱动第一发光模块102和第二发光模块104不同时发光,从而实现第一发光模块102和第二发光模块104的分时驱动,实现透明显示区的真实高PPI显示;
如图3所示,像素电路的驱动方法可包括:
第一初始化阶段T11,在此阶段中,第一扫描信号输入端S1为低电平,第二扫描信号输入端S2、第一使能信号输入端EM1及第二使能信号输入端EM2为高电平,此时第一初始化模块108及第二初始化模块109导通,初始化信号输入端Vint输入的初始化信号对第一驱动模块101的控制端以及第一发光模块102的第一端进行初始化;需要说明的是,若第一驱动模块101和第二驱动模块103的性能有较大差异,此时输入的初始化信号可对应第一驱动模块101的初始化信号,以保证在第一数据写入阶段第一驱动模块101能够导通;
第一数据写入阶段T12,在此阶段中,第二扫描信号输入端S2为低电平,第一扫描信号输入端S1、第一使能信号输入端EM1及第二使能信号输入端EM2均为高电平,数据写入模块107导通,同时第一驱动模块101及阈值补偿模块108导通,数据信号输出端Data输入的第一数据电压经过数据写入模块107、第一驱动模块101以及阈值补偿模块108后写入第一驱动模块101的控制端,当第一驱动模块101控制端的电位与其第一端的电位差值为第一驱动模块101的阈值电压时,阈值补偿模块108关闭,从而最终写入第一驱动模块101控制端的电位含有第一驱动模块101的阈值电压信息,使得最终发光时第一驱动模块101产生的驱动电流与第一驱动模块101的阈值电压无关;
第一发光阶段T13,此时第一使能信号输入端EM1为低电平,第二使能信号输入端EM2为高电平,从而控制第一发光控制模块110及第二发光控制模块111导通,为第一发光模块102提供电流通路,控制第一发光模块102发光;而此时第三发光控制模块112和第四发光控制模块113关断,第二发光模块104不发光;
第二初始化阶段T21,在此阶段中,第一扫描信号输入端S1为低电平,第二扫描信号输入端S2、第一使能信号输入端EM1及第二使能信号输入端EM2为高电平,此时第一初始化模块108及第二初始化模块109导通,初始化信号输入端Vint输入的初始化信号对第二驱动模块103的控制端以及第二发光模块104的第一端进行初始化;需要说明的是,若第一驱动模块101和第二驱动模块103的性能有较大差异,此时输入的初始化信号可对应第二驱动模块103的初始化信号,以保证在第一数据写入阶段第二驱动模块103能够导通;
第二数据写入阶段T22,在此阶段中,第二扫描信号输入端S2为低电平,第一扫描信号输入端S1、第一使能信号输入端EM1及第二使能信号输入端EM2均为高电平,数据写入模块107导通,同时第二驱动模块103及阈值补偿模块108导通,数据信号输出端Data输入的第二数据电压经过数据写入模块107、第二驱动模块103以及阈值补偿模块108后写入第二驱动模块103的控制端,当第二驱动模块103控制端的电位与其第一端的电位差值为第二驱动模块103的阈值电压时,阈值补偿模块108关闭,从而最终写入第二驱动模块103控制端的电位含有第二驱动模块103的阈值电压信息,使得最终发光时第二驱动模块103产生的驱动电流与第二驱动模块103的阈值电压无关;
第二发光阶段T23,此时第二使能信号输入端EM2为低电平,第一使能信号输入端EM1为高电平,从而控制第三发光控制模块112及第四发光控制模块113导通,为第二发光模块104提供电流通路,控制第二发光模块104发光;而此时第一发光控制模块110和第二发光控制模块111关断,第一发光模块102不发光;
由此,实现了第一发光模块102和第二发光模块104的分时驱动,实现透明显示区的真实高PPI显示。
或者,图4为本发明实施例提供的又一种像素电路的时序图,其可对应于图2所示的像素电路,结合图2和图4,像素电路的驱动时序可包括:
初始化阶段T1,在此阶段中,第一扫描信号输入端S1输入低电平信号,第二扫描信号输入端S2、第一使能信号输入端EM1及第二使能信号输入端EM2均为高电平,也即此时第一初始化模块108导通,第二初始化模块109导通,其余模块关断,初始化信号输入端Vint输入的初始化信号对第一发光模块102、第二发光模块104、第一驱动模块101的控制端以及第二驱动模块103的控制端进行初始化;
数据写入阶段T2,此时第一扫描信号输入端S1输入信号为高电平,第二扫描信号输入端S2输入信号为低电平,第一使能信号输入端EM1及第二使能信号输入端EM2均输入高电平信号,此时数据写入模块107导通,且由于初始化阶段的初始化作用,此时第一驱动模块101以及第二驱动模块103均导通,数据信号输出端Data输入的数据信号经过数据写入模块107、第一驱动模块101以及阈值补偿模块108后写入第一驱动模块101的控制端,当第一驱动模块101控制端的电位与其第一端的电位差值为第一驱动模块101的阈值电压时,阈值补偿模块108关闭,从而最终写入第一驱动模块101控制端的电位含有第一驱动模块101的阈值电压信息,使得最终发光时第一驱动模块101产生的驱动电流与第一驱动模块101的阈值电压无关;同时,数据信号输出端Data输入的数据信号经过数据写入模块107、第二驱动模块103以及阈值补偿模块108后写入第二驱动模块103的控制端,当第二驱动模块103控制端的电位与其第一端的电位差值为第二驱动模块103的阈值电压时,阈值补偿模块108关闭,从而最终写入第二驱动模块103控制端的电位含有第二驱动模块103的阈值电压信息,使得最终发光时第二驱动模块103产生的驱动电流与第二驱动模块103的阈值电压无关;需要说明的是,在本实施例中,第一驱动模块101与第二驱动模块103的阈值电压近似相同,数据信号输出端Data输入的数据信号既作为第一数据电压,又作为第二数据电压。
在发光阶段T3,第一扫描信号输入端S1、第二扫描信号输入端S2均为高电平,第一使能信号输入端EM1和第二使能信号输入端EM2均为低电平,从而第一发光控制模块110、第二发光控制模块111、第三发光控制模块112和第四发光控制模块113导通,为第一发光模块102以及第二发光模块104提供电流通路,从而控制第一发光模块102和第二发光模块104同时发光。
本实施例的像素电路的驱动方法,用于驱动本发明任意实施例提供的像素电路,具有与像素电路相同的有益效果,在此不再赘述。
本发明实施例还提供了一种像素电路的驱动方法,如图5所示,图5为本发明实施例提供的一种像素电路的驱动方法的流程图,像素电路可以是本发明任意实施例提供的像素电路,该驱动方法包括:
步骤S601,在第一数据写入阶段,控制数据写入模块将第一数据电压写入第一驱动模块的控制端;
步骤S602,在第一发光阶段,控制第一发光模块发光;
步骤S603,在第二数据写入阶段,控制数据写入模块将第二数据电压写入第二驱动模块的控制端;
步骤S604,在第二发光阶段,控制第二发光模块发光;
具体地,本实施例的像素电路的驱动方法可对应图4中所示的时序图,具体工作过程可参考本发明关于图4部分的描述,在此不再赘述。优选地,在第一数据写入阶段之前还包括:第一初始化阶段,控制第一初始化模块对第一驱动模块进行初始化,并同时控制第二初始化模块对第一发光模块进行初始化;在第二数据写入阶段之前还包括:第二初始化阶段,控制第二初始化模块对第二驱动模块进行初始化,并同时控制第二初始化模块对第二发光模块进行初始化。
本实施例的像素电路的驱动方法,用于驱动本发明任意实施例提供的像素电路,具有与像素电路相同的有益效果,在此不再赘述。
本发明实施例还提供了一种像素电路的驱动方法,如图6所示,图6为本发明实施例提供的又一种像素电路的驱动方法的流程图,像素电路可以是本发明任意实施例提供的像素电路,该驱动方法包括:
步骤S501,在数据写入阶段,控制数据写入模块将第一数据电压写入第一驱动模块的控制端,并同时控制数据写入模块将第二数据电压写入第二驱动模块的控制端;其中,第一数据电压与第二数据电压相同;
步骤S502,在发光阶段,控制第一发光模块及第二发光模块同时发光。
具体地,本实施例的像素电路的驱动方法可对应图3中所示的时序图,具体工作过程可参考本发明关于图3部分的描述,在此不再赘述。优选地,在数据写入阶段之前还包括:
初始化阶段,控制第一初始化模块对第一驱动模块及第二驱动模块进行初始化,并同时控制第二初始化模块对第一发光模块及第二发光模块进行初始化。
本发明实施例还提供了一种显示面板,如图7所述,图7为本发明实施例提供的一种显示面板的结构示意图,显示面板包括本发明任意实施例提供的像素电路,显示面板包括透明显示区702和主显示区701,像素电路设置于透明显示区。
具体地,主显示区701主要用于显示画面上的主要内容,而透明显示区702除用于显示画面的部分内容外,还用于防止屏下摄像头,显示面板例如可以是手机、平板电脑、智能手表、MP3、MP4、智能头盔或者其它可穿戴设备上的显示面板,因本发明实施例提供的显示面板包括本发明任意实施例提供的像素电路,因而也具有相同的有益效果,在此不再赘述。
可选地,图8为本发明实施例提供的一种显示面板的剖面图,参考图8,第一驱动模块101对应第一发光模块102设置,第二驱动模块103对应第二发光模块104设置。
具体地,本实施例中第一驱动模块101对应第一发光模块102对应设置的含义为沿显示面板的厚度方向,第一驱动模块101的投影与第一发光单元102的投影交叠部分较大,例如第一驱动模块101的投影中80%以上的面积被第一发光单元102的投影覆盖;第二驱动模块103对应第二发光模块104对应设置的含义为沿显示面板的厚度方向,第二驱动模块103的投影与第二发光单元104的投影交叠部分较大,例如第二驱动模块103的投影中80%以上的面积被第二发光单元104的投影覆盖;这样设置,可进一步减少第一驱动模块与第一发光模块之间的导线(第一发光模块的阳极走线),和第二驱动模块与第二发光模块之间的导线(第二发光模块的阳极走线)长度差异将会较少,从而避免阳极走线差异而导致的电阻差异,提升显示效果。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (10)
1.一种像素电路,其特征在于,所述像素电路包括:
第一驱动模块,用于产生第一驱动电流;第一发光模块,用于响应所述第一驱动电流发光;第二驱动模块,用于产生第二驱动电流;第二发光模块,用于响应所述第二驱动电流发光;第一存储模块,用于维持所述第一驱动模块控制端的电位;第二存储模块,用于维持所述第二驱动模块控制端的电位;
数据写入模块,用于将第一数据电压写入所述第一驱动模块的控制端,以及将第二数据电压写入所述第二驱动模块的控制端;
阈值补偿模块,用于在数据写入阶段对所述第二驱动模块、所述第一驱动模块的阈值电压进行补偿。
2.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括:
第一初始化模块,所述第一初始化模块的第一端与所述像素电路的初始化信号输入端电连接,所述第一初始化模块的第二端与所述第一驱动模块的控制端及所述第二驱动模块的控制端电连接,所述第一初始化模块的控制端与所述像素电路的第一扫描信号输入端电连接;
第二初始化模块,所述第二初始化模块的第一端与所述初始化信号输入端电连接,所述第二初始化模块的第二端与所述第一发光模块的第一端及所述第二发光模块的第一端电连接,所述第二初始化模块的控制端与所述第一扫描信号输入端电连接。
3.根据权利要求2所述的像素电路,其特征在于,所述像素电路还包括:第一发光控制模块、第二发光控制模块、第三发光控制模块和第四发光控制模块;
所述数据写入模块的第一端与所述像素电路的数据信号输入端电连接,所述数据写入模块的第二端与所述第一驱动模块的第一端及所述第二驱动模块的第一端电连接,所述数据写入模块的控制端与所述像素电路的第二扫描信号输入端电连接;
所述阈值补偿模块的第一端与所述第一驱动模块的控制端及所述第二驱动模块的控制端电连接,所述阈值补偿模块的第二端与所述第一驱动模块的第二端及所述第二驱动模块的第二端电连接,所述阈值补偿模块的控制端与所述第二扫描信号输入端电连接;
所述第一发光控制模块的第一端与所述像素电路的第一电源端电连接,所述第一发光控制模块的第二端与所述第一驱动模块的第一端电连接,所述第一发光控制模块的控制端与所述像素电路的第一使能信号输入端电连接;
所述第二发光控制模块的第一端与所述第一驱动模块的第二端电连接,所述第二发光控制模块的第二端与所述第一发光模块的第一端电连接,所述第二发光控制模块的控制端与所述第一使能信号输入端电连接;
所述第三发光控制模块的第一端与所述第一电源端电连接,所述第三发光控制模块的第二端与所述第二驱动模块的第一端电连接,所述第三发光控制模块的控制端与所述像素电路的第二使能信号输入端电连接;
所述第四发光控制模块的第一端与所述第二驱动模块的第二端电连接,所述第四发光控制模块的第二端与所述第二发光模块的第一端电连接;
所述第一存储模块的第一端与所述第一电源端电连接,所述第一存储模块的第二端与所述第一驱动模块的控制端电连接;
所述第二存储模块的第一端与所述第一电源端电连接,所述第二存储模块的第二端与所述第二驱动模块的控制端电连接。
4.根据权利要求3所述的像素电路,其特征在于,所述数据写入模块包括第一晶体管,所述第一晶体管的第一端作为所述数据写入模块的第一端,所述第一晶体管的第二端作为所述数据写入模块的第二端,所述第一晶体管的控制端作为所述数据写入模块的控制端;
所述第一驱动模块包括第二晶体管,所述第二晶体管的第一端作为所述第一驱动模块的第一端,所述第二晶体管的第二端作为所述第一驱动模块的第二端,所述第二晶体管的控制端作为所述第一驱动模块的控制端;
所述第二驱动模块包括第三晶体管,所述第三晶体管的第一端作为所述第二驱动模块的第一端,所述第三晶体管的第二端作为所述第二驱动模块的第二端,所述第三晶体管的控制端作为所述第二驱动模块的控制端;
所述阈值补偿模块包括第四晶体管,所述第四晶体管的第一端作为所述阈值补偿模块的第一端,所述第四晶体管的第二端作为所述阈值补偿模块的第二端,所述第四晶体管的控制端作为所述阈值补偿模块的控制端;
所述第一发光控制模块包括第五晶体管,所述第五晶体管的第一端作为所述第一发光控制模块的第一端,所述第五晶体管的第二端作为所述第一发光控制模块的第二端,所述第五晶体管的控制端作为所述第一发光控制模块的控制端;
所述第二发光控制模块包括第六晶体管,所述第六晶体管的第一端作为所述第二发光控制模块的第一端,所述第六晶体管的第二端作为所述第二发光控制模块的第二端,所述第六晶体管的控制端作为所述第二发光控制模块的控制端;
所述第三发光控制模块包括第七晶体管,所述第七晶体管的第一端作为所述第三发光控制模块的第一端,所述第七晶体管的第二端作为所述第三发光控制模块的第二端,所述第七晶体管的控制端作为所述第三发光控制模块的控制端;
所述第四发光控制模块包括第八晶体管,所述第八晶体管的第一端作为所述第四发光控制模块的第一端,所述第八晶体管的第二端作为所第四发光控制模块的第二端,所述第八晶体管的控制端作为所述第四发光控制模块的控制端;
所述第一初始化模块包括第九晶体管,所述第九晶体管的第一端作为所述第四发光控制模块的第一端,所述第九晶体管的第二端作为所述第一初始化模块的第二端,所述第九晶体管的控制端作为所述第一初始化模块的控制端;
所述第二初始化模块包括第十晶体管,所述第十晶体管的第一端作为所述第二初始化模块的第一端,所述第十晶体管的第二端作为所述第二初始化模块的第二端,所述第十晶体管的控制端作为所述第二初始化模块的控制端;
所述第一存储模块包括第一电容,所述第一电容的第一端作为所述第一存储模块的第一端,所述第一电容的第二端作为所述第一存储模块的第二端;
所述第二存储模块包括第二电容,所述第二电容的第一端作为所述第二存储模块的第一端,所述第二电容的第二端作为所述第二存储模块的第二端。
5.一种像素电路的驱动方法,其特征在于,所述像素电路包括:第一驱动模块,用于产生第一驱动电流;第一发光模块,用于响应所述第一驱动电流发光;第二驱动模块,用于产生第二驱动电流;第二发光模块,用于响应所述第二驱动电流发光;第一存储模块,用于维持所述第一驱动模块控制端的电位;第二存储模块,用于维持所述第二驱动模块控制端的电位;数据写入模块,用于将第一数据电压写入所述第一驱动模块的控制端,以及将第二数据电压写入所述第二驱动模块的控制端;阈值补偿模块,用于抓取所述第一驱动模块的阈值电压至所述第一驱动模块的控制端,以及抓取所述第二驱动模块的阈值电压至所述第二驱动模块的控制端;
所述驱动方法包括:
在第一数据写入阶段,控制所述数据写入模块将第一数据电压写入所述第一驱动模块的控制端;
在第一发光阶段,控制所述第一发光模块发光;
在第二数据写入阶段,控制所述数据写入模块将第二数据电压写入所述第二驱动模块的控制端;
在第二发光阶段,控制所述第二发光模块发光。
6.根据权利要求5所述的驱动方法,其特征在于,所述像素电路还包括:第一初始化模块,所述第一初始化模块的第一端与所述像素电路的初始化信号输入端电连接,所述第一初始化模块的第二端与所述第一驱动模块的控制端及所述第二驱动模块的控制端电连接,所述第一初始化模块的控制端与所述像素电路的第一扫描信号输入端电连接;第二初始化模块,所述第二初始化模块的第一端与所述初始化信号输入端电连接,所述第二初始化模块的第二端与所述第一发光模块的第一端及所述第二发光模块的第一端电连接,所述第二初始化模块的控制端与所述第一扫描信号输入端电连接;
在所述第一数据写入阶段之前还包括:
第一初始化阶段,控制所述第一初始化模块对所述第一驱动模块进行初始化,并同时控制所述第二初始化模块对所述第一发光模块进行初始化;
在所述第二数据写入阶段之前还包括:
第二初始化阶段,控制所述第二初始化模块对所述第二驱动模块进行初始化,并同时控制所述第二初始化模块对所述第二发光模块进行初始化。
7.一种像素电路的驱动方法,其特征在于,所述像素电路包括:第一驱动模块,用于产生第一驱动电流;第一发光模块,用于响应所述第一驱动电流发光;第二驱动模块,用于产生第二驱动电流;第二发光模块,用于响应所述第二驱动电流发光;第一存储模块,用于维持所述第一驱动模块控制端的电位;第二存储模块,用于维持所述第二驱动模块控制端的电位;数据写入模块,用于将第一数据电压写入所述第一驱动模块的控制端,以及将第二数据电压写入所述第二驱动模块的控制端;阈值补偿模块,用于抓取所述第一驱动模块的阈值电压至所述第一驱动模块的控制端,以及抓取所述第二驱动模块的阈值电压至所述第二驱动模块的控制端;
所述驱动方法包括:
在数据写入阶段,控制所述数据写入模块将第一数据电压写入所述第一驱动模块的控制端,并同时控制所述数据写入模块将第二数据电压写入所述第二驱动模块的控制端;其中,所述第一数据电压与所述第二数据电压相同;
在发光阶段,控制所述第一发光模块及所述第二发光模块同时发光。
8.根据权利要求7所述的驱动方法,其特征在于,所述像素电路还包括:第一初始化模块,所述第一初始化模块的第一端与所述像素电路的初始化信号输入端电连接,所述第一初始化模块的第二端与所述第一驱动模块的控制端及所述第二驱动模块的控制端电连接,所述第一初始化模块的控制端与所述像素电路的第一扫描信号输入端电连接;第二初始化模块,所述第二初始化模块的第一端与所述初始化信号输入端电连接,所述第二初始化模块的第二端与所述第一发光模块的第一端及所述第二发光模块的第一端电连接,所述第二初始化模块的控制端与所述第一扫描信号输入端电连接;
在所述数据写入阶段之前还包括:
初始化阶段,控制所述第一初始化模块对所述第一驱动模块及所述第二驱动模块进行初始化,并同时控制所述第二初始化模块对所述第一发光模块及所述第二发光模块进行初始化。
9.一种显示面板,其特征在于,所述显示面板包括权利要求1-4任一项所述的像素电路,所述显示面板包括透明显示区和主显示区;所述像素电路设置于所述透明显示区。
10.根据权利要求9所述的显示面板,其特征在于,所述第一驱动模块对应所述第一发光模块设置,所述第二驱动模块对应所述第二发光模块设置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110832704.5A CN113487998A (zh) | 2021-07-22 | 2021-07-22 | 像素电路及其驱动方法、显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110832704.5A CN113487998A (zh) | 2021-07-22 | 2021-07-22 | 像素电路及其驱动方法、显示面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113487998A true CN113487998A (zh) | 2021-10-08 |
Family
ID=77943101
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110832704.5A Pending CN113487998A (zh) | 2021-07-22 | 2021-07-22 | 像素电路及其驱动方法、显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113487998A (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1779767A (zh) * | 2004-11-22 | 2006-05-31 | 三星Sdi株式会社 | 像素和发光显示器 |
CN103474024A (zh) * | 2013-09-06 | 2013-12-25 | 京东方科技集团股份有限公司 | 一种像素电路及显示器 |
US20160012779A1 (en) * | 2014-07-14 | 2016-01-14 | Samsung Display Co., Ltd. | Pixel circuit and organic light emitting display including the same |
US20160019844A1 (en) * | 2014-07-18 | 2016-01-21 | Samsung Display Co., Ltd. | Organic light emitting display and driving method thereof |
CN109473061A (zh) * | 2017-09-08 | 2019-03-15 | 京东方科技集团股份有限公司 | 像素补偿电路单元、像素电路和显示装置 |
CN111063301A (zh) * | 2020-01-09 | 2020-04-24 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、阵列基板及显示装置 |
-
2021
- 2021-07-22 CN CN202110832704.5A patent/CN113487998A/zh active Pending
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1779767A (zh) * | 2004-11-22 | 2006-05-31 | 三星Sdi株式会社 | 像素和发光显示器 |
CN103474024A (zh) * | 2013-09-06 | 2013-12-25 | 京东方科技集团股份有限公司 | 一种像素电路及显示器 |
US20160012779A1 (en) * | 2014-07-14 | 2016-01-14 | Samsung Display Co., Ltd. | Pixel circuit and organic light emitting display including the same |
US20160019844A1 (en) * | 2014-07-18 | 2016-01-21 | Samsung Display Co., Ltd. | Organic light emitting display and driving method thereof |
CN109473061A (zh) * | 2017-09-08 | 2019-03-15 | 京东方科技集团股份有限公司 | 像素补偿电路单元、像素电路和显示装置 |
CN111063301A (zh) * | 2020-01-09 | 2020-04-24 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、阵列基板及显示装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107358917B (zh) | 一种像素电路、其驱动方法、显示面板及显示装置 | |
CN111462694B (zh) | 像素电路及其驱动方法、显示面板 | |
CN107342044B (zh) | 像素电路、显示面板和像素电路的驱动方法 | |
CN110660360B (zh) | 像素电路及其驱动方法、显示面板 | |
CN109493795B (zh) | 像素电路、像素驱动方法和显示装置 | |
EP3690871A1 (en) | Pixel circuit and driving method thereof, and display device | |
CN109801592B (zh) | 像素电路及其驱动方法、显示基板 | |
CN112908258B (zh) | 像素驱动电路、驱动方法、显示面板与显示装置 | |
CN114586091B (zh) | 像素驱动电路及显示面板 | |
CN112233621B (zh) | 一种像素驱动电路、显示面板及电子设备 | |
CN111627388B (zh) | 显示面板及其驱动方法、显示装置 | |
CN113327550B (zh) | 像素电路和显示面板 | |
CN114170959A (zh) | 像素驱动电路及显示面板 | |
US11893937B2 (en) | Pixel circuit, driving method thereof, array substrate, display panel, and display device | |
US12027114B2 (en) | Pixel driving circuit, method for driving the same and display device | |
CN113345366B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN111710297B (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN111489703B (zh) | 一种像素电路及其驱动方法和显示面板 | |
US11037508B1 (en) | Pixel driving circuit, display panel and methods for driving the same | |
CN114999401A (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN111916028A (zh) | 一种像素电路及其驱动方法、显示面板及电子设备 | |
US11527199B2 (en) | Pixel circuit including discharge control circuit and storage control circuit and method for driving pixel circuit, display panel and electronic device | |
CN110867162A (zh) | 像素驱动电路及其驱动方法、显示面板 | |
CN113990261B (zh) | 像素电路及其驱动方法和显示面板 | |
CN113487998A (zh) | 像素电路及其驱动方法、显示面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20211008 |