CN113410257A - 阵列基板、显示面板及显示装置 - Google Patents

阵列基板、显示面板及显示装置 Download PDF

Info

Publication number
CN113410257A
CN113410257A CN202110662054.4A CN202110662054A CN113410257A CN 113410257 A CN113410257 A CN 113410257A CN 202110662054 A CN202110662054 A CN 202110662054A CN 113410257 A CN113410257 A CN 113410257A
Authority
CN
China
Prior art keywords
array substrate
line
lines
section
display area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110662054.4A
Other languages
English (en)
Other versions
CN113410257B (zh
Inventor
李曼曼
许传志
张露
胡思明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Govisionox Optoelectronics Co Ltd
Original Assignee
Kunshan Govisionox Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Govisionox Optoelectronics Co Ltd filed Critical Kunshan Govisionox Optoelectronics Co Ltd
Priority to CN202110662054.4A priority Critical patent/CN113410257B/zh
Publication of CN113410257A publication Critical patent/CN113410257A/zh
Application granted granted Critical
Publication of CN113410257B publication Critical patent/CN113410257B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请公开了一种阵列基板、显示面板及显示装置。阵列基板具有透光区和围绕透光区的显示区;阵列基板包括多条数据线,位于显示区且多条数据线包括多条第一类数据线和多条第二类数据线,各第一类数据线均沿第一方向延伸,各第二类数据线包括被透光区分隔的且沿第一方向延伸的第一分部和第二分部;多条连接线,位于显示区,连接线包括相互连接的第一段和第二段,第一段与第二类数据线连接,相邻第一段通过第二段连接,第一段沿与第一方向相交的第二方向延伸,第二段沿第一方向延伸,在垂直于阵列基板所在平面的方向上,第二段与电连接相同颜色子像素的数据线交叠。根据本申请实施例,能够改善显示效果。

Description

阵列基板、显示面板及显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种阵列基板、显示面板及显示装置。
背景技术
随着电子设备的快速发展,用户对屏占比的要求越来越高,传统的电子设备如手机、平板电脑等,由于需要集成诸如前置摄像头、听筒以及红外感应元件等。现有技术中,可通过在显示屏上开槽(Notch)或开孔,外界光线可通过屏幕上的开槽或开孔进入位于屏幕下方的感光组件。由于开槽或开孔周围的数据线需要利用连接线一一对应连接起来,需要在开槽或开孔周围设置较大的布线空间,影响显示屏的屏占比。
发明内容
本申请实施例提供了一种阵列基板、显示面板及显示装置,能够提高显示区的屏占比,且能够改善显示效果。
第一方面,本申请实施例提供一种阵列基板,具有透光区和围绕透光区的显示区;阵列基板包括:
多条数据线,位于显示区且多条数据线包括多条第一类数据线和多条第二类数据线,各第一类数据线均沿第一方向延伸,各第二类数据线包括被透光区分隔的且沿第一方向延伸的第一分部和第二分部;
多条连接线,位于显示区,连接线包括相互连接的第一段和第二段,第一段与第二类数据线连接,相邻第一段通过第二段连接,第一段沿与第一方向相交的第二方向延伸,第二段沿第一方向延伸,在垂直于阵列基板所在平面的方向上,第二段与电连接相同颜色子像素的数据线交叠。
在第一方面一种可能的实施方式中,连接线包括交替连接的多条第一段和多条第二段,在垂直于阵列基板所在平面的方向上,同一连接线中的相邻第二段与不同数据线交叠。
在第一方面一种可能的实施方式中,连接线呈阶梯状分布。
在第一方面一种可能的实施方式中,阵列基板还包括:
多条参考信号线,各参考信号线均沿第二方向延伸,在垂直于阵列基板所在平面的方向上,至少部分第一段与参考信号线交叠。
在第一方面一种可能的实施方式中,第一段的线宽小于或等于参考信号线的线宽。
在第一方面一种可能的实施方式中,第一段和第二段位于同一膜层。
在第一方面一种可能的实施方式中,显示区包括第一显示区和第二显示区,第一显示区围绕透光区,第二显示区围绕第一显示区,连接线设置于第一显示区;
阵列基板还包括:
多条辅助线,位于第二显示区,辅助线与连接线位于同一膜层。
在第一方面一种可能的实施方式中,阵列基板还包括:
多条电源线,位于显示区且沿第一方向延伸;
各辅助线沿第一方向延伸,辅助线与数据线和电源线中的任意一者电连接;
或者,各辅助线沿与第一方向相交的第二方向延伸,辅助线与电源线电连接。
第二方面,本申请实施例提供一种显示面板,包括如第一方面任一实施例的阵列基板。
第三方面,本申请实施例提供一种显示装置,包括如第二方面所述的显示面板。
根据本申请实施例提供的阵列基板、显示面板及显示装置,而根据本申请实施例提供的阵列基板,一方面,由于将连接线也设置于显示区,可以减少在透光区的边框设置的连接线的条数,甚至可以不在透光区的边框设置连接线,因此可以减小透光区的边框面积,提高阵列基板的屏占比;另一方面,第二段不再与电源线交叠,从而避免第二段的信号变化对电源线的信号电位的影响;另一方面,通过将第二段与电连接相同颜色子像素的数据线交叠,可使相互交叠的第二段和数据线的数据信号的变化趋势是相同的,从而改善显示分屏、crosstalk等问题,提高显示均一性。
附图说明
通过阅读以下参照附图对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显,其中,相同或相似的附图标记表示相同或相似的特征,附图并未按照实际的比例绘制。
图1示出本申请实施例提供的一种阵列基板的俯视示意图;
图2示出图1中Q1区域的一种放大示意图;
图3示出图2中AA向的一种剖面示意图;
图4示出图1中Q1区域的另一种放大示意图;
图5示出图1中Q1区域的又一种放大示意图;
图6示出图1中Q1区域的又一种放大示意图;
图7示出本申请实施例提供的另一种阵列基板的俯视示意图;
图8示出图7中Q2区域的一种放大示意图;
图9示出图7中Q2区域的另一种放大示意图;
图10示出本申请实施例提供的一种显示面板的结构示意图。
具体实施方式
下面将详细描述本申请的各个方面的特征和示例性实施例,为了使本申请的目的、技术方案及优点更加清楚明白,以下结合附图及具体实施例,对本申请进行进一步详细描述。应理解,此处所描述的具体实施例仅被配置为解释本申请,并不被配置为限定本申请。对于本领域技术人员来说,本申请可以在不需要这些具体细节中的一些细节的情况下实施。下面对实施例的描述仅仅是为了通过示出本申请的示例来提供对本申请更好的理解。
需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
应当理解,在描述部件的结构时,当将一层、一个区域称为位于另一层、另一个区域“上面”或“上方”时,可以指直接位于另一层、另一个区域上面,或者在其与另一层、另一个区域之间还包含其它的层或区域。并且,如果将部件翻转,该一层、一个区域将位于另一层、另一个区域“下面”或“下方”。
图1示出本申请实施例提供的一种阵列基板的俯视示意图。图2示出图1中Q区域的一种放大示意图。如图1及图2所示,本申请实施例提供一种阵列基板100,具有透光区及围绕透光区的显示区AA。
示例性的,透光区也可以称为开孔区、开槽区、盲孔区、通孔区等,本申请对此不作限定。孔区Hole可以用于放置感光组件。感光组件可以是图像采集装置,用于采集外部图像信息。例如感光组件为摄像头等。感光组件可以不限于是图像采集装置,例如在一些实施例中,感光组件也可以是红外传感器、接近传感器、红外镜头、泛光感应元件、环境光传感器以及点阵投影器等光传感器。
透光区可以为矩形区域、圆形区域、椭圆形区域或者方形区域等,可以根据实际需求设置孔Hole的形状,本申请对此不作限定。
可以理解的是,透光区可以为非显示区,也可以为透光显示区。
显示区AA设置有用于驱动发光元件(图中未示出)的呈阵列分布的像素电路R、G、B、及与像素电路电连接的信号线。信号线可以包括数据线、扫描线、发光控制信号线、参考信号线等。
可以理解的是,子像素包括发光元件和像素电路,例如,子像素包括红色子像素、绿色子像素和蓝色子像素,红色子像素包括像素电路R和红色发光元件,绿色子像素包括像素电路G和绿色发光元件,蓝色子像素包括像素电路B和蓝色发光元件。以数据线为例,数据线与像素电路R电连接,可理解为,数据线与红色子像素电连接,数据线与像素电路G电连接,可理解为,数据线与绿色子像素电连接,数据线与像素电路B电连接,可理解为,数据线与蓝色子像素电连接。
如图1和图2所示,阵列基板100包括数据线10及连接线20。其中,多条数据线10均位于显示区AA。多条数据线10包括多条第一类数据线11和多条第二类数据线12。各第一类数据线11均沿第一方向X延伸。各第二类数据线12包括被透光区分隔的且沿第一方向X延伸的第一分部121和第二分部122。
可以理解的是,各第一类数据线11为连续性走线,各第一类数据线11未被透光区分隔开。
为了能够为同一条第二类数据线12所电连接的像素电路提供数据信号,可以利用连接线20将分隔开的第一分部121和第二分部122连接起来。
示例性的,多条连接线20位于显示区AA。连接线20包括相互连接的第一段21和第二段22,第一段21与第二类数据线12连接,相邻第一段21通过第二段22连接,第一段21沿与第一方向X相交的第二方向Y延伸,第二段22沿第一方向X延伸。示例性的,第一方向X可以为行方向,第二方向Y可以为列方向。
如图2所示,连接线20可以包括两条第一段21和一条第二段22,其中一条第一段21与第二类数据线12的第一分部121连接,另外一条第一段21与第二类数据线12的第二分部122连接。示例性的,连接线20与数据线10位于不同膜层,第一段21可以通过过孔与第二类数据线12连接。示例性的,第一段21与没有连接关系的数据线10交叉的部分可以与数据线10设置于不同膜层,而第一段21的其他部分可以与数据线10设置于同一膜层。
数据线10与像素电路电连接,如图2所示,部分数据线10与像素电路R及像素电路B电连接,可以理解的是,该部分数据线10与红色子像素及蓝色子像素电连接;另外一部分数据线10与像素电路G电连接为例,可以理解的是,该另一部分数据线10与绿色子像素电连接。
另外,如果连接线20所连接的第二类数据线12所电连接的像素电路为像素电路R及像素电路B,则该连接线20的第二段22电连接的子像素为红色子像素及蓝色子像素,如果连接线20所连接的第二类数据线12所电连接的像素电路为像素电路G,则该连接线20的第二段22电连接的子像素为绿色子像素。
在垂直于阵列基板100所在平面的方向上,第二段22与电连接相同颜色子像素的数据线10交叠。也就是说,第二段22在阵列基板100所在平面的正投影与电连接相同颜色子像素的数据线10在阵列基板100所在平面的正投影交叠。可以理解的是,如果第二段22所连接的第二类数据线电连接的是红色子像素和蓝色子像素,则该第二段22电连接的也是红色子像素和蓝色子像素,则第二段22在阵列基板100所在平面的正投影与电连接的是红色子像素和蓝色子像素的数据线10在阵列基板100所在平面的正投影交叠;如果第二段22所连接的第二类数据线电连接的是绿色子像素,则该第二段22电连接的也是绿色子像素,则第二段22在阵列基板100所在平面的正投影与电连接的是绿色子像素的数据线10在阵列基板100所在平面的正投影交叠。可以理解的是,第二段22与数据线10需要设置于不同膜层。
示例性的,如图2所示,在垂直于阵列基板100所在平面的方向上,电连接红色子像素和蓝色子像素的第二段22与电连接红色子像素和蓝色子像素的数据线10交叠,电连接绿色子像素的第二段22与电连接绿色子像素的数据线10交叠。
例如,如图3所示,阵列基板100可以包括衬底01、缓冲层02、半导体层b,栅极金属层M1、电容第一金属层与栅极金属层M1同层设置、电容第二金属层M2、源漏极金属层M3、走线金属层M4,缓冲层02位于衬底01的一侧,半导体层b位于缓冲层02背向衬底01的一侧,半导体层b与栅极金属层M1和电容第一金属层之间设置有栅绝缘层GI,栅极金属层M1和电容第一金属层与电容第二金属层M2之间设置有电容绝缘层IMD,电容第二金属层M2与源漏极金属层M3之间设置有钝化层ILD,源漏极金属层M3与走线金属层M4之间设置有第一平坦化层PLN1。阵列基板100还可以包括阳极层RE及像素定义层PDL,走线金属层M4与阳极层RE之间设置有第二平坦化层PLN2。
示例性的,连接线20的第二段22可设置于走线金属层M4,数据线10可设置于源漏极金属层M3。
申请人发现,在垂直于阵列基板所在平面的方向上,如果第二段与电连接不同颜色子像素的数据线交叠,例如,电连接红色子像素和蓝色子像素的第二段与电连接绿色子像素的数据线交叠,电连接绿色子像素的第二段与电连接红色子像素和蓝色子像素的数据线交叠,由于交叠的第二段和数据线会构成寄生电容,例如,电连接红色子像素和蓝色子像素的第二段上的数据信号由高电平变为低电平,则会导致与其交叠的电连接绿色子像素的数据线上的数据信号的电位被拉低,或者电连接红色子像素和蓝色子像素的第二段上的数据信号由低电平变为高电平,则会导致与其交叠的电连接绿色子像素的数据线上的数据信号的电位被拉高,相互交叠的电连接绿色子像素的第二段与电连接红色子像素和蓝色子像素的数据线同理,导致存在交叠关系的数据线的数据信号与不存在交叠关系的数据线的数据信号不再一致,从而导致显示分屏、crosstalk等问题,影响显示均一性。
申请人还发现,在垂直于阵列基板所在平面的方向上,如果第二段与电源线(ELVDD)交叠,其中,电源线沿第一方向X延伸,电源线可用于向子像素提供正电压,同理,由于交叠的第二段和电源线会构成寄生电容,如果第二段上的数据信号由高电平变为低电平,则会导致与其交叠的电源线的上的电位被拉低,如果第二段上的数据信号由低电平变为高电平,则会导致与其交叠的电源线的上的电位被拉高,而电源线的电压变化,也会影响子像素的显示亮度,因此会导致存在交叠关系的电源线的信号与不存在交叠关系的电源线的信号不在一致,也而导致显示分屏、crosstalk等问题,影响显示均一性。
而根据本申请实施例提供的阵列基板,一方面,由于将连接线也设置于显示区,可以减少在透光区的边框设置的连接线的条数,甚至可以不在透光区的边框设置连接线,因此可以减小透光区的边框面积,提高阵列基板的屏占比;另一方面,第二段不再与电源线交叠,从而避免第二段的信号变化对电源线的信号电位的影响;另一方面,通过将第二段与电连接相同颜色子像素的数据线交叠,可使相互交叠的第二段和数据线的数据信号的变化趋势是相同的,从而改善显示分屏、crosstalk等问题,提高显示均一性。
示例性的,第二段22的线宽可大于或等于最小工艺能力,例如,第二段22的线宽可大于或等于2微米(um)。
示例性的,图2示出了同一连接线20包括一条第二段22。
在一些可选的实施例中,同一连接线20包括交替连接的多条第一段21和多条第二段22,如图4所示,在垂直于阵列基板100所在平面的方向上,同一连接线20中相邻的第二段22与不同数据线10交叠。
示例性的,图4中示出四条连接线20,其中,两条连接线20与红色子像素及蓝色子像素电连接,另外两条连接线20与绿色子像素电连接。同一连接线20包括四条第二段22和五条第一段21。以电连接绿色子像素的连接线20为例,其相邻的两个第二段22中的一个第二段与紧邻透光区的且电连接绿色子像素的数据线10交叠,另外一个第二段与邻近透光区的且电连接绿色子像素的第二条数据线10交叠。
根据本申请实施例,可以将同一连接线20的多个第二段22分布在至少两条数据线10上,也就是说,在垂直于阵列基板100所在平面的方向上,同一连接线20的多个第二段22与电连接相同颜色子像素的至少两条数据线存在交叠,使得每条存在交叠关系的数据线受到的耦合作用减小,从而进一步改善显示分屏、crosstalk等问题,提高显示均一性。
在一些可选的实施例中,如图5所示,连接线20呈阶梯状分布。也就是说,在垂直于阵列基板100所在平面的方向上,与同一连接线20的多个第二段22存在交叠关系的数据线10至少包括三条。也就是说,根据本申请实施例,可以将同一连接线20的多个第二段22分布在更多条数据线10上,在垂直于阵列基板100所在平面的方向上,同一连接线20的多个第二段22与电连接相同颜色子像素的更多条数据线存在交叠,使得每条存在交叠关系的数据线受到的耦合作用进一步减小,从而进一步改善显示分屏、crosstalk等问题,提高显示均一性。
在一些可选的实施例中,如图6所示,阵列基板100还可以包括多条参考信号线30。各参考信号线30均沿第二方向Y延伸,在垂直于阵列基板100所在平面的方向上,至少部分第一段21与参考信号线30交叠。通过将第一段21与参考信号线30交叠,可以避免影响阵列基板的透过率。
示例性的,参考信号线30用于传输重置电压信号,以重置像素电路中的驱动管的栅极电位和/或发光元件的阳极电位。示例性的,参考信号线30可用于传输负电压信号。
示例性的,第一段21的长度可为1个像素电路在第二方向Y的长度,或者,第一段21的长度可为2个像素电路在第二方向Y的长度。第二段22的长度可为1个像素电路在第一方向X的长度,或者,第二段22的长度可为2个像素电路在第一方向X的长度。
在一些可选的实施例中,第一段21的线宽小于或等于参考信号线30的线宽。如此,可进一步避免影响阵列基板的出光质量。
示例性的,第一段21的线宽可以大于或等于2微米。
示例性的,在垂直于阵列基板100所在平面的方向上,第一段21可以和参考信号线30重合。
在一些可选的实施例中,第一段21和第二段22位于同一膜层。如此可以通过同一工艺步骤同时形成第一段21和第二段22,降低工艺成本。
示例性的,如图3所示,第一段21和第二段22可以均设置于走线金属层。
在一些可选的实施例中,如图7、图8或图9所示,显示区AA包括第一显示区AA1和第二显示区AA2,第一显示区AA1围绕透光区,第二显示区AA2围绕第一显示区AA1,连接线20设置于第一显示区AA1。
申请人发现,由于第一显示区AA1设置有额外的连接线20,因此第一显示区AA1的厚度大于第二显示区AA2的厚度,导致整个阵列基板的表面并非是一个平坦面,例如第一显示区AA1与第二显示区AA2之间存在2°~3°的差异,导致在大视角下第一显示区AA1和第二显示区AA2存在色偏。
基于上述发现,本申请实施例提供的阵列基板100还可以包括多条辅助线40,位于第二显示区AA2,辅助线40与连接线20位于同一膜层。也就是说,第一显示区AA1和第二显示区AA2的膜层数量是相同的,从而避免第一显示区AA1和第二显示区AA2的厚度不同,避免在大视角下第一显示区AA1和第二显示区AA2存在色偏。
在一些可选的实施例中,如图8所示,阵列基板100还包括多条电源线50,电源线50位于显示区AA且沿第一方向X延伸。如图8所示,辅助线40可以沿第一方向X延伸,或者如图9所示,辅助线40也可以沿第二方向Y延伸。
在辅助线40沿第一方向X延伸的情况下,辅助线40可以与数据线10和电源线50中的任意一者电连接。辅助线40与数据线10或电源线50电连接的情况下,相当于将数据线10或电源线50加粗了,从而可以降低数据线10或电源线50的压降(IR drop)。
示例性的,辅助线40与数据线10电连接的情况下,在垂直于阵列基板100所在平面的方向上,辅助线40与数据线10可以交叠,也就是说,辅助线40在阵列基板100所在平面上的正投影与数据线10在阵列基板100所在平面上的正投影可以交叠。辅助线40与电源线50电连接的情况下,在垂直于阵列基板100所在平面的方向上,辅助线40与电源线50可以交叠,也就是说,辅助线40在阵列基板100所在平面上的正投影与电源线50在阵列基板100所在平面上的正投影可以交叠。通过将辅助线40与数据线10或电源线50设置为交叠,可以避免影响第二显示区AA2的分辨率。
示例性的,数据线40、电源线50可设置于源漏极金属层M3,辅助线40可设置于走线金属层M4。辅助线40可以通过过孔与数据线10或电源线50连接。
在辅助线40沿第二方向Y延伸的情况下,辅助线40可以与电源线50电连接。由于电源线50沿第一方向X延伸,辅助线40与电源线50一起构成网状走线结构,从而可以降低电源线50的压降。
本申请实施例提供还一种显示面板,包括如上述任一实施例所述的阵列基板。图10示出本申请一种实施例提供的显示面板的结构示意图。如图10所示,该显示面板200包括上述任一实施例所述的阵列基板100及位于阵列基板100上的发光层201。示例性的,发光层201可以是有机发光层,即该显示面板200可以是有机发光二极管(Organic LightEmitting Diode,OLED)显示面板。
该显示面板解决问题的原理与前述阵列基板相似,因此该显示面板的实施可以参见前述阵列基板的实施,重复之处在此不再赘述。
本申请实施例还提供一种显示装置,包括如上述实施例所述的显示面板200。该显示装置可以是例如手机、平板计算机、笔记本电脑、电纸书或电视机等任何具有显示功能的电子设备。
依照本申请如上文所述的实施例,这些实施例并没有详尽叙述所有的细节,也不限制该申请仅为所述的具体实施例。显然,根据以上描述,可作很多的修改和变化。本说明书选取并具体描述这些实施例,是为了更好地解释本申请的原理和实际应用,从而使所属技术领域技术人员能很好地利用本申请以及在本申请基础上的修改使用。本申请仅受权利要求书及其全部范围和等效物的限制。

Claims (10)

1.一种阵列基板,其特征在于,具有透光区和围绕所述透光区的显示区;所述阵列基板包括:
多条数据线,位于所述显示区且所述多条数据线包括多条第一类数据线和多条第二类数据线,各所述第一类数据线均沿第一方向延伸,各所述第二类数据线包括被所述透光区分隔的且沿所述第一方向延伸的第一分部和第二分部;
多条连接线,位于所述显示区,所述连接线包括相互连接的第一段和第二段,所述第一段与所述第二类数据线连接,相邻所述第一段通过所述第二段连接,所述第一段沿与所述第一方向相交的第二方向延伸,所述第二段沿所述第一方向延伸,在垂直于所述阵列基板所在平面的方向上,所述第二段与电连接相同颜色子像素的所述数据线交叠。
2.根据权利要求1所述的阵列基板,其特征在于,所述连接线包括交替连接的多条所述第一段和多条所述第二段,在垂直于所述阵列基板所在平面的方向上,同一所述连接线中的相邻所述第二段与不同所述数据线交叠。
3.根据权利要求2所述的阵列基板,其特征在于,所述连接线呈阶梯状分布。
4.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括:
多条参考信号线,各所述参考信号线均沿所述第二方向延伸,在垂直于所述阵列基板所在平面的方向上,至少部分所述第一段与所述参考信号线交叠。
5.根据权利要求4所述的阵列基板,其特征在于,所述第一段的线宽小于或等于所述参考信号线的线宽。
6.根据权利要求1所述的阵列基板,其特征在于,所述第一段和所述第二段位于同一膜层。
7.根据权利要求6所述的阵列基板,其特征在于,所述显示区包括第一显示区和第二显示区,所述第一显示区围绕所述透光区,所述第二显示区围绕所述第一显示区,所述连接线设置于所述第一显示区;
所述阵列基板还包括:
多条辅助线,位于所述第二显示区,所述辅助线与所述连接线位于同一膜层。
8.根据权利要求7所述的阵列基板,其特征在于,所述阵列基板还包括:
多条电源线,位于所述显示区且沿所述第一方向延伸;
各所述辅助线沿所述第一方向延伸,所述辅助线与所述数据线和所述电源线中的任意一者电连接;
或者,各所述辅助线沿与所述第一方向相交的第二方向延伸,所述辅助线与所述电源线电连接。
9.一种显示面板,其特征在于,包括如权利要求1至8任一项所述的阵列基板。
10.一种显示装置,其特征在于,包括如权利要求9所述的显示面板。
CN202110662054.4A 2021-06-15 2021-06-15 阵列基板、显示面板及显示装置 Active CN113410257B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110662054.4A CN113410257B (zh) 2021-06-15 2021-06-15 阵列基板、显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110662054.4A CN113410257B (zh) 2021-06-15 2021-06-15 阵列基板、显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN113410257A true CN113410257A (zh) 2021-09-17
CN113410257B CN113410257B (zh) 2022-09-13

Family

ID=77683978

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110662054.4A Active CN113410257B (zh) 2021-06-15 2021-06-15 阵列基板、显示面板及显示装置

Country Status (1)

Country Link
CN (1) CN113410257B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114648921A (zh) * 2022-04-27 2022-06-21 云谷(固安)科技有限公司 阵列基板、显示面板及显示装置
CN115274813A (zh) * 2022-08-24 2022-11-01 厦门天马显示科技有限公司 显示面板以及电子设备
CN115472087A (zh) * 2022-09-06 2022-12-13 武汉天马微电子有限公司 显示面板和显示装置
CN116137119A (zh) * 2023-01-20 2023-05-19 武汉天马微电子有限公司 显示面板及显示装置
WO2023201816A1 (zh) * 2022-04-19 2023-10-26 武汉华星光电半导体显示技术有限公司 显示面板和显示装置
WO2024001430A1 (zh) * 2022-06-30 2024-01-04 武汉华星光电半导体显示技术有限公司 显示面板及显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111833738A (zh) * 2020-05-27 2020-10-27 合肥维信诺科技有限公司 阵列基板、显示面板及显示装置
CN111952343A (zh) * 2020-08-21 2020-11-17 昆山国显光电有限公司 阵列基板及显示面板

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111833738A (zh) * 2020-05-27 2020-10-27 合肥维信诺科技有限公司 阵列基板、显示面板及显示装置
CN111952343A (zh) * 2020-08-21 2020-11-17 昆山国显光电有限公司 阵列基板及显示面板

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023201816A1 (zh) * 2022-04-19 2023-10-26 武汉华星光电半导体显示技术有限公司 显示面板和显示装置
CN114648921A (zh) * 2022-04-27 2022-06-21 云谷(固安)科技有限公司 阵列基板、显示面板及显示装置
CN114648921B (zh) * 2022-04-27 2024-04-02 云谷(固安)科技有限公司 阵列基板、显示面板及显示装置
WO2024001430A1 (zh) * 2022-06-30 2024-01-04 武汉华星光电半导体显示技术有限公司 显示面板及显示装置
CN115274813A (zh) * 2022-08-24 2022-11-01 厦门天马显示科技有限公司 显示面板以及电子设备
CN115472087A (zh) * 2022-09-06 2022-12-13 武汉天马微电子有限公司 显示面板和显示装置
CN116137119A (zh) * 2023-01-20 2023-05-19 武汉天马微电子有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
CN113410257B (zh) 2022-09-13

Similar Documents

Publication Publication Date Title
CN113410257B (zh) 阵列基板、显示面板及显示装置
CN110783384B (zh) 显示面板及显示装置
CN110890026B (zh) 显示面板及显示装置
WO2021179807A1 (zh) 显示面板及显示装置
CN111048005B (zh) 显示面板及显示装置
JP7280979B2 (ja) 表示パネル及び表示装置
CN111430436B (zh) 显示面板及显示装置
US20230337492A1 (en) Array substrate, display panel and display device
KR20230098683A (ko) 어레이 기판, 표시 패널 및 표시 장치
CN111261677B (zh) 显示面板以及显示装置
CN111211150B (zh) 显示面板及显示装置
WO2023159868A1 (zh) 显示面板及显示装置
US20230345785A1 (en) Array substrate, display panel and display device
US20230337494A1 (en) Display panel and display apparatus
US20230402467A1 (en) Array substrate, display panel and display apparatus
US20240021148A1 (en) Display panel and display apparatus
CN114242759B (zh) 显示面板及显示装置
CN114400239A (zh) 显示面板、显示装置及显示面板的制备方法
CN113053979B (zh) 阵列基板、显示面板及显示装置
CN113178473B (zh) 显示面板及显示装置
CN113241031B (zh) 显示面板及显示装置
US20240029648A1 (en) Display panel and display apparatus
CN113380830B (zh) 阵列基板、显示面板及显示装置
CN113066847B (zh) 显示面板及显示装置
CN111833811B (zh) 显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant