CN112687223B - 源极驱动电路、源极驱动方法和显示装置 - Google Patents

源极驱动电路、源极驱动方法和显示装置 Download PDF

Info

Publication number
CN112687223B
CN112687223B CN202011585343.0A CN202011585343A CN112687223B CN 112687223 B CN112687223 B CN 112687223B CN 202011585343 A CN202011585343 A CN 202011585343A CN 112687223 B CN112687223 B CN 112687223B
Authority
CN
China
Prior art keywords
data
bit
latch
level shifter
values
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011585343.0A
Other languages
English (en)
Other versions
CN112687223A (zh
Inventor
祝军
南帐镇
李大浚
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hefei Yisiwei Computing Technology Co ltd
Beijing Eswin Computing Technology Co Ltd
Original Assignee
Beijing Eswin Computing Technology Co Ltd
Hefei Eswin IC Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Beijing Eswin Computing Technology Co Ltd, Hefei Eswin IC Technology Co Ltd filed Critical Beijing Eswin Computing Technology Co Ltd
Priority to CN202011585343.0A priority Critical patent/CN112687223B/zh
Publication of CN112687223A publication Critical patent/CN112687223A/zh
Application granted granted Critical
Publication of CN112687223B publication Critical patent/CN112687223B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明提供一种源极驱动电路、源极驱动方法和显示装置。源极驱动电路包括延迟控制器,用于控制第二数据的第n至m位的值在所述第二数据的第0至m‑1位的值输入电平移位器后经过延迟时间后输入所述电平移位器;使电平移位电路先将第二数据的第一部分升压作为高压数据信号,输出端根据所述高压数据信号先驱动面板至第二数据对应伽马电压的中间电压;经过延迟时间后将第二数据的其余部分升压,合成新的高压数据信号,输出端根据新的高压数据信号驱动面板至第二数据对应的伽马电压;实现分时转化高压数据,减少因电平移位电路压降和噪声,使输出端分段驱动电压,减小源极驱动电路的峰值电流,改善电路的电磁干扰性能,并有效的降低电源噪声水平。

Description

源极驱动电路、源极驱动方法和显示装置
技术领域
本发明涉及显示驱动领域,尤其涉及一种源极驱动电路、源极驱动方法和显示装置。
背景技术
随着显示技术的不断发展与进步,人们对于显示的需求也越来越高。目前高端显示市场追求越来越大的显示器尺寸以及越来越高的分辨率以及越来越快的响应时间,这些需求都要求显示驱动芯片的接口电路具有处理高数据率的能力。然而大面板负载也要求输出级驱动电路具有大驱动能力,这会带来了较大的电源噪声。并且,在电平移位器转换低压数据信号至高压数据信号时,以及输出缓冲器驱动面板负载时均会在高压电压上产生电压降,从而降低了电路的电磁干扰性能和噪声性能。
发明内容
本发明提出了一种源极驱动电路、方法和显示装置,能够减小源极驱动电路的峰值电流,从而可以改善电路的电磁干扰性能,有效的降低电源噪声水平。
为了实现上述目的,本发明采用了如下方案:
一方面,本发明实施例提供了一种源极驱动电路,包括第一锁存器、第二锁存器、电平移位电路和数模转换器,所述第一锁存器用于接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器,所述第二锁存器用于根据第二锁存使能信号存储并输出第二数据;所述电平移位电路用于对所述第二数据进行升压,并将通过升压获取的高压数据信号输入所述数模转换器;所述数模转换器用于根据所述高压数据信号选择对应的伽马电压并输出;所述电平移位电路包括:
电平移位器和延迟控制器;
所述延迟控制器用于控制在所述第二数据的第0至m-1位的值输入所述电平移位器后,经过一延迟时间,将所述第二数据的第n至m位的值输入所述电平移位器,其中,m小于或等于n;
所述电平移位器用于对所述第二数据的第0至m-1位的值进行升压,并将升压后的第二数据的第0至m-1位的值输出至所述数模转换器;
所述电平移位器还用于在经过延迟时间后,对所述第二数据的第n至m位的值进行升压,并将升压后的第二数据的第n至m位的值输出至所述数模转换器。
可选的,所述第二锁存器与所述电平移位器之间设有若干条数据线对应于所述第二数据的每一位数据,所述延迟控制器分别设置在所述第二数据的第n至m位对应的数据线上。
可选的,所述源极驱动电路还包括运算放大器以及多路复用器;
所述运算放大器,用于接收所述数模转换器输出伽马电压信号,并输出至所述多路复用器;
所述多路复用器,用于接收输出使能信号,并根据所述运算放大器的输出,驱动面板负载至所述对应的伽马电压;
所述延迟时间使得所述第二数据的第n位至第m位的值在所述输出使能信号上升沿和所述第一锁存使能信号上升沿之间更新。
可选的,所述m=n,n为所述第二数据的最高有效位。
可选的,所述m=n-1,n为所述第二数据的最高有效位。
一方面,本发明实施例提供了一种方法,应用于本发明实施例提供的所述的源极驱动电路,包括:
通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至第二锁存器;
根据第二锁存使能信号存储第二数据并输出至电平移位器;通过延迟控制器在所述第二数据的第0至m-1位的值输入所述电平移位器后,经过一延迟时间,使所述第二数据的第n至m位的值输入所述电平移位器,其中,m小于或等于n;
通过所述电平移位器接收所述第二数据的第0至m-1位的值并进行升压获取第一升压数据,并将升压后的第二数据的第0至m-1位的值输出至数模转换器;
在经过延迟时间后,通过所述电平移位器接收所述第二数据的第n至m位的值并进行升压,并将升压后的第二数据的第n至m位的值输出至所述数模转换器。
可选的,所述方法还包括:
通过所述数模转换器选择所述高压数据信号对应的伽马电压并输出至运算放大器;
通过所述运算放大器将所述模转换器输出的伽马电压信号输出至多路复用器;
向所述多路复用器输入输出使能信号,以通过所述多路复用器根据所述伽马电压信号驱动面板负载至所述对应的伽马电压;
所述延迟时间使得所述第二数据的第n位至第m位的值在所述输出使能信号上升沿和所述第一锁存信号上升沿之间更新。
可选的,所述的源极驱动方法包括,m=n,n为所述第二数据的最高有效位。
可选的,所述的源极驱动方法包括,m=n-1,n为所述第二数据的最高有效位。
一方面,本发明实施例提供了一种源极驱动装置,包括:
第一处理模块,用于通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至第二锁存器;
第二处理模块,用于根据第二锁存使能信号存储第二数据并输出至电平移位器;
第三处理模块,用于通过延迟控制器使所述第二数据的第0至m-1位的值输入所述电平移位器后,经过一延迟时间,使所述第二数据的第n至m位的值输入所述电平移位器,其中,m小于或等于n;
第四处理模块,用于通过所述电平移位器接收所述第二数据的第0至m-1位的值并进行升压并将升压后的第二数据的第0至m-1位的值输出至数模转换器;
第五处理模块,用于在经过延迟时间后,通过所述电平移位器接收所述第二数据的第n至m位的值并进行升压,并将升压后的第二数据的第n至m位的值输出至所述数模转换器。
一方面,本发明实施例提供了一种源极驱动芯片,包括本发明实施例提供的任一项所述的源极驱动电路。
一方面,本发明实施例提供了一种显示装置,包括本发明实施例提供的源极驱动芯片。
本发明实施例提供的技术方案带来的有益效果至少包括:本发明提供的源极驱动电路,通过在源极驱动电路的第二锁存器与电平移位器之间添加延迟控制器,控制所述第二数据的第n至m位的值在所述第二数据的第0至m-1位的值输入所述电平移位器后经过延迟时间后输入所述电平移位器;使得电平移位电路先将第二数据的一部分转化为高压数据信号,同时输出端根据高压数据信号先驱动至第二数据对应的伽马电压的中间电压;经过延迟时间后再将第二数据的其余部分转化,输出端根据刷新后的高压数据信号驱动至第二数据对应的伽马电压;减少了因电平移位电路和输出端产生的压降和噪声,能够减小源极驱动电路的峰值电流,从而可以改善电路的电磁干扰性能,有效的降低电源噪声水平。
附图说明
图1为本发明实施例提供的一种源极驱动电路结构示意图;
图2为本发明实施例提供的一种源极驱动电路结构示意图;
图3为本发明实施例提供的一种源极驱动电路时序示意图;
图4为本发明实施例提供的一种源极驱动电路时序示意图;
图5为本发明实施例提供的一种源极驱动电路结构示意图;
图6为本发明实施例提供的一种源极驱动电路时序示意图;
图7为本发明实施例提供的一种源极驱动电路结构示意图;
图8为本发明实施例提供的一种源极驱动电路时序示意图;
图9为本发明实施例提供的一种源极驱动电路结构示意图;
图10为本发明实施例提供的一种源极驱动电路方法流程图;
图11为本发明实施例提供的一种源极驱动装置结构示意图;
图12为本发明实施例提供的一种源极驱动装置结构示意图;
图13为本发明实施例提供的一种电子设备结构示意图;
附图标记说明:
101-第一锁存器、102-第二锁存器、103-电平移位电路、1031-电平移位器、1032-延迟控制器、104-数模转换器、105-运算放大器、106-多路复用器。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于所描述的本发明的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明的保护范围。
本发明的说明书和权利要求书中的术语“第一”、“第二”等是用于区别类似的对象,而不用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施,且“第一”、“第二”等所区分的对象通常为一类,并不限定对象的个数,例如第一对象可以是一个,也可以是多个。此外,说明书以及权利要求中“和/或”表示所连接对象的至少其中之一,字符“/”,一般表示前后关联对象是一种“或”的关系。
此外,下面所描述的本发明不同实施方式中所涉及的技术特征只要彼此之间未构成冲突就可以相互结合。
参考图1示出了本发明实施例提供的源极驱动电路示意图,所述源极驱动电路包括第一锁存器101、第二锁存器102、电平移位电路103和数模转换器104,所述第一锁存器101用于接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器102,所述第二锁存器102用于根据第二锁存使能信号存储并输出第二数据;所述电平移位电路103用于对所述第二数据进行升压,并将通过升压获取的高压数据信号输入所述数模转换器104;所述数模转换器104用于根据所述高压数据信号选择对应的伽马电压并输出;所述电平移位电路103包括:
电平移位器1031和延迟控制器1032;
所述延迟控制器1032用于控制在所述第二数据的第0至m-1位的值输入所述电平移位器1031后,经过一延迟时间,将所述第二数据的第n至m位的值输入所述电平移位器1031,其中,m小于或等于n;
所述电平移位器1031用于对所述第二数据的第0至m-1位的值进行升压,并将升压后的第二数据的第0至m-1位的值输出至所述数模转换器104;
所述电平移位器1031还用于在经过延迟时间后,对所述第二数据的第n至m位的值进行升压,并将升压后的第二数据的第n至m位的值输出至所述数模转换器104。
具体的,图1中LAT1EN为第一锁存使能信号,LAT2EN为第二锁存使能信号,第二锁存器102与数模转换器104之间通过电平移位电路103连接,通过电平移位电路对第二数据升压,电平移位电路103包括电平移位器1031和延迟控制器1032。
具体的,参考图1,输入数据DATA 0[n:0]为二进制数据信号,二进制数通常从第零位开始计算,因此DATA 0[n:0]共有0、1、2、……、n位,如DATA0[5:0],表示输入数据为6比特二进制数据的第0位到第5位的值,DATA 1[7:0]表示第一数据为8比特二进制数据的第0位至第7位,DATA 2[7]表示第二数据的第7位。图1中各个模块电路连接线上的“╱”及对应的数字表示两个模块之间的数据通道数量,如第一锁存器101与第二锁存器102之间传递输入数据DATA[n:0]的第0位到第n位共有n+1个数据通道。
延迟控制器1032实现了对第二数据第n至m位的值输入所述电平移位器的1031的时间的控制,使得第二数据第n至m位的值在经过延迟之后输入电平移位器的1031,从而实现了电平移位器先将第二数据的第0至m-1位的值进行升压并输出至所述数模转换器104,在经过延迟时间后,电平移位器再将所述第二数据的第n至m位的值进行升压并输出至所述数模转换器104;从而能够实现电平移位器先将第二数据的部分数据升压,再将第二数据的剩余数据升压,从而减小因电平移位电路产生的压降和噪声。
因此数模转换器104在延迟时间之前通过高压数据信号选择的伽马电压对应于所述第二数据的第0至m-1位,经过延迟时间后根据刷新后的高压数据信号,数模转换器104选择的伽马电压对应第二数据的0至n位,即在延迟时间之前数模转换器104先选择了对应于第二数据中间值的伽马电压,延迟时间后数模转换器104选择了对应于第二数据的伽马电压,由于数模转换器104连接于输出端,因此进而实现了输出点先驱动至第二数据对应的伽马电压的中间值,经过延迟时间后再驱动至第二数据对应的伽马电压。
例如:参考图2所示,当m=5,n=5,若第X行输入数据DATA 0[5:0]=000000(灰阶值0)时,第X+1行输入数据DATA0[5:0]=110001(灰阶值49)时,DATA 1[5:0]=110001(灰阶值49),在OEN上升沿时刻DATA 2[5:0]=010001(灰阶值17),电平移位器1031先将DATA 2[5:0]=010001转化成第一升压数据,作为高压数据信号DHV[5:0]=010001,数模转换器104接收高压数据信号并选择对应于DATA 2[5:0]=010001(灰阶值17)的灰阶电压并输出至输出端,输出端先将面板驱动至灰阶值17对应的伽马电压;经过延迟时间后,电平移位器1031接收到第X+1行的DATA 2[5]并转化成第二升压数据,在此之前DATA2[5]保持第X行的0值,经过延迟后的高压数据信号DHV[5:0]更新为110001,数模转换器104接收到新的高压数据信号并选择对应于DATA2[5:0]=110001(灰阶值49)的灰阶电压并输出至输出端。
若所需延迟的数据在前后行(如图2中示出的电路中,第X行和第X+1行的DATA 1[5]不同)发生变化,则会减小电平移位器103的压降,此时本发明提供的源极驱动电路起到了分段驱动的技术效果;若所需延迟的数据在前后行未发生变化(如第X行和第X+1行的DATA1[5]都为1),则相当于由于需要延迟的数据没有变化,前后行输入数据变化很小,不会引起明显的电压变化,此时相当于输出端直接驱动至目标电压。
因此,实现了输出端先驱动面板至DATA 2[5:0]的中间电压。经过延迟时间后,再驱动至DATA 2[5:0]对应的伽马电压,能够减少因电平移位电路产生的压降和噪声,同时减少了输出电路产生的压降和噪声,具体的参考图3所示的时序图,S1为输出电压的变化,VDDA高压电源端的变化,箭头36指出了电平移位电路造成的压降,箭头37指出的是输出端先驱动至中间电压,再驱动至目标电压时VDDA高压电源端的压降变化,相较于直接驱动至目标电压(如第二数据对应的伽马电压49),压降和噪声都会更小,参考图4,为第二锁存器102与电平移位器1031之间未添加延迟控制器时的时序图,此时VDDA高压电源端的压降变化更大,如箭头37指出。
可选的,所述第二锁存器102与所述电平移位器1031之间设有若干条数据线对应于所述第二数据的每一位数据,所述延迟控制器1032分别设置在所述第二数据的第n至m位对应的数据线上。
具体的,参考图2,当m=5,n=5,输入数据DATA 0[5:0]=110001(灰阶值49)时,第二锁存器102与所述电平移位器1031之间设有6条数据线分别对应于第二数据的0、1、2、3、4、5位,当m=5时,延迟的是第二数据的第5位,因此在第二数据的第5位所在数据线(通道)上设置延迟控制器1032,若m=4,需要延迟第二数据的第4至5位,则在第二数据的第4至5位所在数据线上设置延迟控制器。
延迟控制器能够根据预设,决定延迟时间具体数值,以便电平移位器实现对高压数据的分步升压,降低电平移位电路在升压时造成的压降和噪声影响,从而实现输出端的分段驱动,降低输出端在驱动面板负载电压时造成的压降和噪声影响,从而能够降低所述源极驱动电路的峰值电流,使运行时的性能、温度更稳定。
可选的,所述源极驱动电路还包括运算放大器105以及多路复用器106;
所述运算放大器105,用于接收所述数模转换器104输出伽马电压信号,并输出至所述多路复用器106;
所述多路复用器106,用于接收输出使能信号,并根据所述运算放大器105的输出,驱动面板负载至所述对应的伽马电压;
所述延迟时间使得所述第二数据的第n位至第m位的值在所述输出使能信号上升沿和所述第一锁存使能信号上升沿之间更新。
具体的,源极驱动电路的输出端口通常设有运算放大器用于输出缓冲,通过运算放大器将数模转换器输出的对应于高压数据信号DHV的灰阶值的伽马电压信号输入至多路复用器,最终由多路复用器输出电压,以驱动面板电压至所述对应的伽马电压。
参考图2,箭头31标注了第二锁存使能信号LAT2EN的一个上升沿、箭头32标注了输出使能信号OEN的一个上升沿、箭头33示意了第二数据第5位经过延迟时间后才进入电平移位器、箭头38标注了第一锁存使能信号LAT1EN的一个上升沿,34标注了该通道第X+1行的第一锁存器101的输入信号,35标注了该通道第X+2行的第一锁存器101的输入信号。延迟时间需要满足使得需要延迟的数据(第二数据的第n位至第m位)在介于OEN信号的上升沿和LAT1EN上升沿之间更新。
可选的,所述m=n,n为所述第二数据的最高有效位。
具体的,如n为7,m=7时,输入数据DATA 0[7:0]为8位二进制数,因此,DATA2[7:0]也为8位二进制数,共有0、1、2、3、4、5、6、7位,第二数据的第n至m位的值为DATA 2[7],是所述第二数据的最高位;同理,当n=5,m=5时,第二数据为6位二进制数DATA 2[5:0],第二数据的第n至m位的值为DATA 2[5],是所述第二数据的最高位。
可选的,所述m=n-1,所述延迟数据为所述第二数据的最高有效位和次高位数据。
具体的,如n为7,m=6时,第二数据的第n至m位的值为DATA 2[7:6],即位第二数据的第7位至第6位,为第二数据的最高有效位和次高位数据,此时第二数据的第0至m-1位的值为第0至第5位DATA 2[5:0]。
结合图2和图3对本发明提供的源极驱动电路的运行过程做进一步说明:
在行同步信号TP为高电平有效时,输出使能信号OEN会转为低电平,此时输出多路复用器106关闭,源极驱动电路输出S1并会根据其他控制信号保持悬浮状态或是做电荷分享操作。
在行同步信号TP为高电平区间,第二锁存使能信号LAT2EN有效,将第X行的第一锁存器的输出DATA 1[5:0]锁存进第二锁存器中作为第X行的第二锁存器的输出DATA 2[5:0]。
电平移位电路将第X行的第二锁存器的输出DATA2[4:0]进行升压转化为第X行的高压数据信号DHV[4:0]。
第X行的高压数据信号DHV[4:0]和第X-1行的高压数据信号DHV[5],会根据其数据值选择一个中间伽马灰阶电压作为输出运算放大器的中间输入电压信号。此处的中间电压指的是第X-1行输入数据对应的伽马电压与第X行输入数据对应的伽马电压的中间值,此时的高压数据信号DHV[5:0]的值,介于两者之间。
在行同步信号TP为低电平时,输出多路器控制信号OEN会转为高电平并打开输出多路器,输出缓冲器的输出会驱动面板负载至中间电压。
经过一定延迟之后第X行的DATA 2[5]经过电平移位器转化为第X行的高压数据信号DHV[5]并和第X行的高压数据信号DHV[4:0],组合成新的第X行的DHV[5:0],根据第X行的DHV[5:0]数据值选择目标伽马灰阶电压,并驱动面板负载至所述第X行输入数据对应的目标电压。
一段时间后,第一级锁存器的使能信号LAT1EN会将第X+1行的输入数据信号DATA0[5:0]锁存进第一级锁存器。
重复上述过程。
值得注意的是,图2中提供的示意图仅为一路输入数据,参考图9,在实际使用中会根据不同的显示设备的分辨率,设置并行多路数据驱动电路。
上述源极驱动电路带来的有益效果至少包括:通过在源极驱动电路的第二锁存器与电平移位器之间添加延迟控制器,控制所述第二数据的第n至m位的值在所述第二数据的第0至m-1位的值输入所述电平移位器后经过延迟时间后输入所述电平移位器;使得电平移位电路先将第二数据的一部分升压作为高压数据信号,同时输出端根据高压数据信号先驱动面板至第二数据对应的伽马电压的中间电压;经过延迟时间后再将第二数据的其余部分升压,刷新高压数据信号,输出端根据新的高压数据信号驱动面板至第二数据对应的伽马电压;通过添加延迟控制器,分时转化高压数据,减少了因电平移位电路和输出端产生的压降和噪声,且使得输出端分段驱动,能够减小源极驱动电路的峰值电流,从而可以改善电路的电磁干扰性能,有效的降低电源噪声水平。
示例性的,参考图5为本发明实施例提供的一种源极驱动电路,此时n=5,m=4,延迟数据为第二数据的第五位和第四位DATA2[5:4],结合图5进一步说明本发明实施例提供的源极驱动电路:
假设第X-1行的输入数据为DATA 0[5:0]=000000,第一锁存器101接收第X行的输入数据DATA 0[5:0]=111001,并根据第一锁存使能信号LAT1EN存储第一数据DATA1[5:0]并输出至所述第二锁存器102,第二锁存器102根据第二锁存信号存储并输出第二数据至电平移位器1031。
第二锁存信号包括第二锁存使能信号LAT2EN,第二锁存器102根据第二锁存使能信号LAT2EN将接收到的第一数据DATA1[5:0]的第0至5位存储为第二数据的第0位至第5位的值DATA2[5:0]=111001,其中,DATA 2[3:0]=1001与第X-1行的DATA 2[5:4]组成此时的DATA 2[5:0]=001001先进入电平移位器1031,DATA 2[5:4]的数据线上设有延迟控制器1032,需要经过延迟时间后第X行的DATA 2[5:4]=11才能进入电平移位器1031。
电平移位器1031将DATA 2[3:0]升压获得第一升压数据,并作为高压数据信号输出DHV[5:0]=001001,并与前一行(第X-1行)的最高位次高位组成DHV[5:0]=001001,数模转换器104根据所述高压数据信号DHV[5:0]=001001(灰阶值9),选择对应于灰阶值9的伽马电压输出至运算放大器105,多路复用器接收到输出使能信号后输出驱动电压,将显示面板先驱动至对应于灰阶值9的伽马电压。
经过延迟时间后,电平移位器1031再将DATA 2[5:4]升压获得第二升压数据,刷新后的高压数据信号DHV[5:0]=111001(灰阶值57)并输出至所述数模转换器104,数模转换器104根据所述高压数据信号,选择对应于灰阶值57的伽马电压输出至运算放大器105,多路复用器接收到输出使能信号后输出驱动电压,将显示面板先驱动至对应于灰阶值57的伽马电压,因此对于输入数据DATA 0[5:0]=111001,图5示出的源极驱动电路先将面板电压驱动至对应灰阶9的伽马电压,经过延迟时间后再驱动至对应57的伽马电压,图6示出了图5所示源极驱动电路的时序图。
示例性的,参考图7为本发明实施例提供的一种源极驱动电路,此时n=5,m=4,延迟数据为第二数据的第五位和第四位DATA2[5:4],与图5示出的源极驱动电路的不同之处在于,图7示出的电路第二数据的第五位和第四位不是同步延迟的,而是通过延迟控制器1032先对第二数据的第四位DATA2[4]进行延迟,再对第二数据的第五位DATA2[5]进行延迟,例如:输入数据DATA0[5:0]=111001时,DATA 2[5:0]=111001,DATA 2[3:0]=1001,DATA 2[4]=1,DATA 2[5]=1,电平移位器1031先将DATA 2[3:0]=1001升压获取第一升压数据,此时高压数据信号DHV[5:0]=001001、经过第一延迟时间后再将DATA2[4]=1升压获取第二升压数据,刷新后的高压数据信号DHV[5:0]=011001,经过第二延迟时间后再将DATA 2[5]=1升压获取第三升压数据,刷新后的高压数据信号DHV[5:0]=111001,图8示出了图7所示源极驱动电路的时序图,在输出端则实现了先将面板驱动至DHV[5:0]=001001(对应于灰阶9)的伽马电压,第一延迟时间后再驱动至DHV[5:0]=011001(对应于灰阶25)的伽马电压,第二延迟时间后再驱动至DHV[5:0]=111001(对应于灰阶57)的伽马电压。
一方面,参考图10,本发明实施例提供了一种源极驱动方法,应用于本发明实施例所述的源极驱动电路,包括:
步骤1001,通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至第二锁存器;
步骤1002,根据第二锁存使能信号存储第二数据并输出至电平移位器;
步骤1003,通过延迟控制器在所述第二数据的第0至m-1位的值输入所述电平移位器后,经过一延迟时间,使所述第二数据的第n至m位的值输入所述电平移位器,其中,m小于或等于n;
步骤1004,通过所述电平移位器接收所述第二数据的第0至m-1位的值并进行升压,并将升压后的第二数据的第0至m-1位的值输出至所述数模转换器;
步骤1005,在经过延迟时间后,通过所述电平移位器接收所述第二数据的第n至m位的值并进行升压,并将升压后的第二数据的第n至m位的值输出至所述数模转换器。
可选的,所述方法还包括:
通过所述数模转换器选择所述高压数据信号对应的伽马电压并输出至运算放大器;
通过所述运算放大器将所述模转换器输出的伽马电压信号输出至多路复用器;
向所述多路复用器输入输出使能信号,以通过所述多路复用器根据所述伽马电压信号驱动面板负载至所述对应的伽马电压;
所述延迟时间介于所述输出使能信号上升沿和所述第一锁存信号上升沿之间。
通过步骤1003能够使电平移位器先接收第二数据的部分数据进行升压,经过延迟时间后再接收第二数据的剩余数据进行升压,从而减少电平移位器升压造成的压降以及噪声影响。
通过步骤1004和步骤1005能够使得数模转换器先接收目标电压(第二数据对应的伽马电压)的部分高压数据信号选择第二数据对应的伽马电压的中间电压,延迟时间后再选择对应于第二数据的伽马电压,以便于使得输出端能够先将显示面板驱动至目标电压的中间值,再驱动至目标电压,能够避免一次性驱动至目标电压带来的过大的压降和噪声,提高电路性能。
可选的,所述的源极驱动方法包括,m=n,n为所述第二数据的最高有效位。
可选的,所述的源极驱动方法包括,m=n-1,n为所述第二数据的最高有效位。
特别的,若最高有效位MSB变化表示输出有大的改变量,会引起大的压降此时,为了源极驱动电路的稳定运行,本发明提供的方法将起到极佳的技术效果,若MSB不发生变化,则说明输出变化减小,本身引起的压降也较小。
关于m与n的值在源极驱动电路部分的实施方式中已经叙述,此处不再赘述。
一方面,参考图11,本发明实施例提供了一种源极驱动装置110,包括:
第一处理模块1101,用于通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至第二锁存器;
第二处理模块1102,用于根据第二锁存使能信号存储第二数据并输出至电平移位器;
第三处理模块1103,用于通过延迟控制器在所述第二数据的第0至m-1位的值输入所述电平移位器后,经过一延迟时间,使所述第二数据的第n至m位的值输入所述电平移位器,其中,m小于或等于n;第四处理模块1104,用于通过所述电平移位器接收所述第二数据的第0至m-1位的值并进行升压,并将升压后的第二数据的第0至m-1位的值输出至数模转换器;
第五处理模块1105,用于在经过延迟时间后,通过所述电平移位器接收所述第二数据的第n至m位的值并进行升压,并将升压后的第二数据的第n至m位的值输出至所述数模转换器。
可选的,参考图12,所述源极驱动装置110还包括:
第六处理模块1106,用于通过所述数模转换器选择所述高压数据信号对应的伽马电压并输出至运算放大器;
第七处理模块1107,用于通过所述运算放大器将所述模转换器输出的伽马电压信号输出至多路复用器;
第八处理模块1108,用于向所述多路复用器输入输出使能信号,以通过所述多路复用器根据所述伽马电压信号驱动面板负载至所述对应的伽马电压;
所述延迟时间介于所述输出使能信号上升沿和所述第一锁存信号上升沿之间。
本发明提供的源极驱动装置能够实现上述源极驱动方法的实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
一方面,本发明实施例还提供了一种源极驱动芯片,包括本发明实施例提供的任一项所述的源极驱动电路。
一方面,本发明实施例还提供了一种显示装置,包括本发明实施例提供的源极驱动芯片。
请参考图13,本发明实施例还提供一种电子设备1300,包括处理器1301,存储器1302,存储在存储器1302上并可在所述处理器1301上运行的计算机程序,该计算机程序被处理器1301执行时实现上述源极驱动方法的实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。
本发明实施例还提供一种计算机可读存储介质,所述计算机可读存储介质上存储计算机程序,所述计算机程序被处理器执行时实现上述源极驱动方法的实施例的各个过程,且能达到相同的技术效果,为避免重复,这里不再赘述。其中,所述的计算机可读存储介质,如只读存储器(Read-Only Memory,ROM)、随机存取存储器(Random Access Memory,RAM)、磁碟或者光盘等。
需要说明的是,在本文中,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者装置不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者装置所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括该要素的过程、方法、物品或者装置中还存在另外的相同要素。
通过以上的实施方式的描述,本领域的技术人员可以清楚地了解到上述实施例方法可借助软件加必需的通用硬件平台的方式来实现,当然也可以通过硬件,但很多情况下前者是更佳的实施方式。基于这样的理解,本发明的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质(如ROM/RAM、磁碟、光盘)中,包括若干指令用以使得一台终端(可以是手机,计算机,服务器,空调器,或者网络设备等)执行本发明各个实施例所述的方法。
显然,上述实施例仅仅是为清楚地说明所作的举例,而并非对实施方式的限定。对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动。这里无需也无法对所有的实施方式予以穷举。而由此所引伸出的显而易见的变化或变动仍处于本发明创造的保护范围之中。

Claims (12)

1.一种源极驱动电路,包括第一锁存器、第二锁存器、电平移位电路和数模转换器,所述第一锁存器用于接收数据信号,并根据第一锁存使能信号存储第一数据并输出至所述第二锁存器,所述第二锁存器用于根据第二锁存使能信号存储并输出第二数据;所述电平移位电路用于对所述第二数据进行升压,并将通过升压获取的高压数据信号输入所述数模转换器;所述数模转换器用于根据所述高压数据信号选择对应的伽马电压并输出;其特征在于,所述电平移位电路包括:
电平移位器和延迟控制器;
所述延迟控制器用于控制在所述第二数据的第0至m-1位的值输入所述电平移位器后,经过一延迟时间,将所述第二数据的第n至m位的值输入所述电平移位器,其中,m小于或等于n;
所述电平移位器用于对所述第二数据的第0至m-1位的值进行升压,并将升压后的第二数据的第0至m-1位的值输出至所述数模转换器;
所述电平移位器还用于在经过延迟时间后,对所述第二数据的第n至m位的值进行升压,并将升压后的第二数据的第n至m位的值输出至所述数模转换器。
2.根据权利要求1所述的源极驱动电路,其特征在于,所述第二锁存器与所述电平移位器之间设有若干条数据线对应于所述第二数据的每一位数据,所述延迟控制器分别设置在所述第二数据的第n至m位对应的数据线上。
3.根据权利要求1所述的源极驱动电路,其特征在于,还包括运算放大器以及多路复用器;
所述运算放大器,用于接收所述数模转换器输出伽马电压信号,并输出至所述多路复用器;
所述多路复用器,用于接收输出使能信号,并根据所述运算放大器的输出,驱动面板负载至所述对应的伽马电压;
所述延迟时间使得所述第二数据的第n位至第m位的值在所述输出使能信号上升沿和所述第一锁存使能信号上升沿之间更新。
4.根据权利要求1所述的源极驱动电路,其特征在于,m=n,n为所述第二数据的最高有效位。
5.根据权利要求1所述的源极驱动电路,其特征在于,m=n-1,n为所述第二数据的最高有效位。
6.一种源极驱动方法,应用于权利要求1-5任一项所述的源极驱动电路,其特征在于,包括:
通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至第二锁存器;
根据第二锁存使能信号,通过所述第二锁存器存储第二数据并输出至电平移位器;
通过延迟控制器在所述第二数据的第0至m-1位的值输入所述电平移位器后,经过一延迟时间,使所述第二数据的第n至m位的值输入所述电平移位器,其中,m小于或等于n;
通过所述电平移位器接收所述第二数据的第0至m-1位的值并进行升压,并将升压后的第二数据的第0至m-1位的值输出至所述数模转换器;
在经过延迟时间后,通过所述电平移位器接收所述第二数据的第n至m位的值并进行升压,并将升压后的第二数据的第n至m位的值输出至所述数模转换器。
7.根据权利要求6所述的源极驱动方法,其特征在于,所述方法还包括:
通过所述数模转换器选择所述高压数据信号对应的伽马电压并输出至运算放大器;
通过所述运算放大器将所述模转换器输出的伽马电压信号输出至多路复用器;
向所述多路复用器输入输出使能信号,以通过所述多路复用器根据所述伽马电压信号驱动面板负载至所述对应的伽马电压;
所述延迟时间使得所述第二数据的第n位至第m位的值在所述输出使能信号上升沿和所述第一锁存使能信号上升沿之间更新。
8.根据权利要求6所述的源极驱动方法,其特征在于,m=n,n为所述第二数据的最高有效位。
9.根据权利要求6所述的源极驱动方法,其特征在于,m=n-1,n为所述第二数据的最高有效位。
10.一种源极驱动装置,其特征在于,包括:
第一处理模块,用于通过第一锁存器接收数据信号,并根据第一锁存使能信号存储第一数据并输出至第二锁存器;
第二处理模块,用于根据第二锁存使能信号存储第二数据并输出至电平移位器;
第三处理模块,用于通过延迟控制器使在所述第二数据的第0至m-1位的值输入所述电平移位器后,经过一延迟时间,使所述第二数据的第n至m位的值输入所述电平移位器,其中,m小于或等于n;
第四处理模块,用于通过所述电平移位器接收所述第二数据的第0至m-1位的值并进行升压,并将升压后的第二数据的第0至m-1位的值输出至数模转换器;
第五处理模块,用于在经过延迟时间后,通过所述电平移位器接收所述第二数据的第n至m位的值并进行升压,并将升压后的第二数据的第n至m位的值输出至所述数模转换器。
11.一种源极驱动芯片,其特征在于,包括如权利要求1-5任一项所述的源极驱动电路。
12.一种显示装置,其特征在于,包括如权利要求11所述的源极驱动芯片。
CN202011585343.0A 2020-12-28 2020-12-28 源极驱动电路、源极驱动方法和显示装置 Active CN112687223B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011585343.0A CN112687223B (zh) 2020-12-28 2020-12-28 源极驱动电路、源极驱动方法和显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011585343.0A CN112687223B (zh) 2020-12-28 2020-12-28 源极驱动电路、源极驱动方法和显示装置

Publications (2)

Publication Number Publication Date
CN112687223A CN112687223A (zh) 2021-04-20
CN112687223B true CN112687223B (zh) 2022-06-03

Family

ID=75454558

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011585343.0A Active CN112687223B (zh) 2020-12-28 2020-12-28 源极驱动电路、源极驱动方法和显示装置

Country Status (1)

Country Link
CN (1) CN112687223B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1588526A (zh) * 2004-09-13 2005-03-02 友达光电股份有限公司 数字-模拟转换电路、主动矩阵液晶显示器及转换方法
US6970121B1 (en) * 2004-08-30 2005-11-29 Au Optronics Corp. Digital to analog converter, liquid crystal display driving circuit, method for digital to analog conversion, and LCD using the digital to analog converter
CN1904981A (zh) * 2005-06-16 2007-01-31 冲电气工业株式会社 显示驱动电路
CN101399019A (zh) * 2007-09-30 2009-04-01 奇景光电股份有限公司 源极驱动器及其噪声抑制方法
TW201211999A (en) * 2010-09-07 2012-03-16 Silicon Works Co Ltd Source driver of liquid crystal display for reducing EMI
CN102800275A (zh) * 2011-05-24 2012-11-28 联咏科技股份有限公司 显示器的驱动装置及方法
CN103151003A (zh) * 2011-12-06 2013-06-12 瑞萨电子株式会社 数据驱动器、显示面板驱动装置和显示装置
CN104009751A (zh) * 2013-02-25 2014-08-27 三星电子株式会社 电压电平转换电路和包括该电压电平转换电路的显示设备
CN104064135A (zh) * 2013-03-22 2014-09-24 精工爱普生株式会社 显示装置的锁存电路、显示装置以及电子设备

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006267999A (ja) * 2005-02-28 2006-10-05 Nec Electronics Corp 駆動回路チップ及び表示装置
TWI508054B (zh) * 2013-08-06 2015-11-11 Novatek Microelectronics Corp 源極驅動器與降低其中峰値電流的方法
KR101562899B1 (ko) * 2014-05-07 2015-10-23 주식회사 동부하이텍 데이터 드라이버 및 이를 포함하는 디스플레이 장치

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6970121B1 (en) * 2004-08-30 2005-11-29 Au Optronics Corp. Digital to analog converter, liquid crystal display driving circuit, method for digital to analog conversion, and LCD using the digital to analog converter
CN1588526A (zh) * 2004-09-13 2005-03-02 友达光电股份有限公司 数字-模拟转换电路、主动矩阵液晶显示器及转换方法
CN1904981A (zh) * 2005-06-16 2007-01-31 冲电气工业株式会社 显示驱动电路
CN101399019A (zh) * 2007-09-30 2009-04-01 奇景光电股份有限公司 源极驱动器及其噪声抑制方法
TW201211999A (en) * 2010-09-07 2012-03-16 Silicon Works Co Ltd Source driver of liquid crystal display for reducing EMI
CN102800275A (zh) * 2011-05-24 2012-11-28 联咏科技股份有限公司 显示器的驱动装置及方法
CN103151003A (zh) * 2011-12-06 2013-06-12 瑞萨电子株式会社 数据驱动器、显示面板驱动装置和显示装置
CN104009751A (zh) * 2013-02-25 2014-08-27 三星电子株式会社 电压电平转换电路和包括该电压电平转换电路的显示设备
CN104064135A (zh) * 2013-03-22 2014-09-24 精工爱普生株式会社 显示装置的锁存电路、显示装置以及电子设备

Also Published As

Publication number Publication date
CN112687223A (zh) 2021-04-20

Similar Documents

Publication Publication Date Title
CN112687224B (zh) 源极驱动电路、源极驱动方法和显示装置
JP5133585B2 (ja) ソースドライバーの消費電力を低減させる方法及び関連装置
US20040257313A1 (en) Method and apparatus for driving electro-luminescence display panel designed to perform efficient booting
CN109410822B (zh) 电压电平转换电路及显示面板驱动控制方法
US10482805B2 (en) Display controller and display driving apparatus including the same
US7719509B2 (en) Driver for liquid crystal display
KR20160148831A (ko) 표시장치 및 그의 구동방법
CN108735171B (zh) 输出电路、数据线驱动器以及显示装置
KR20100005515A (ko) 감마 전압 컨트롤러, 이를 포함하는 계조 전압 제너레이터및 디스플레이 디바이스
US20230282175A1 (en) Method for controlling switching of multiplexer of display panel according to image content and display driver circuit thereof
US11423847B2 (en) Display device and method of operating a display device
US8610657B2 (en) Source driver, common voltage driver, and method of driving display device using time division driving method
CN112216239A (zh) 源极驱动器和显示装置
JP4528759B2 (ja) 駆動回路
CN112687223B (zh) 源极驱动电路、源极驱动方法和显示装置
KR102480629B1 (ko) 디스플레이 드라이버 및 출력 버퍼
JP2001523847A (ja) ディスプレイドライバ回路のピーク電流および帯域幅要件を低減するシステムおよび方法
US11356113B2 (en) Digital-to-analog conversion circuit and data driver
CN112542125A (zh) 压摆率增强电路、源极驱动芯片和显示装置
JPH06195047A (ja) 液晶表示装置の駆動回路
JP7271348B2 (ja) 表示ドライバ及び半導体装置
CN114203084A (zh) 源极驱动电路及显示装置
CN113658535B (zh) 扫描控制驱动器与显示装置
US11527193B2 (en) Display driving apparatus
US20100110110A1 (en) Driving circuit

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
CP01 Change in the name or title of a patent holder

Address after: 100176 no.2179, 2 / F, building D, 33, 99 Kechuang 14th Street, Beijing Economic and Technological Development Zone, Beijing (centralized office area)

Patentee after: Beijing yisiwei Computing Technology Co.,Ltd.

Patentee after: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

Address before: 100176 no.2179, 2 / F, building D, 33, 99 Kechuang 14th Street, Beijing Economic and Technological Development Zone, Beijing (centralized office area)

Patentee before: Beijing yisiwei Computing Technology Co.,Ltd.

Patentee before: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

CP01 Change in the name or title of a patent holder
CP01 Change in the name or title of a patent holder

Address after: 100176 no.2179, 2 / F, building D, 33, 99 Kechuang 14th Street, Beijing Economic and Technological Development Zone, Beijing (centralized office area)

Patentee after: Beijing yisiwei Computing Technology Co.,Ltd.

Patentee after: Hefei Yisiwei Computing Technology Co.,Ltd.

Address before: 100176 no.2179, 2 / F, building D, 33, 99 Kechuang 14th Street, Beijing Economic and Technological Development Zone, Beijing (centralized office area)

Patentee before: Beijing yisiwei Computing Technology Co.,Ltd.

Patentee before: HEFEI YISIWEI INTEGRATED CIRCUIT Co.,Ltd.

CP01 Change in the name or title of a patent holder