CN112513725B - 阵列基板、显示面板、显示装置和阵列基板的制作方法 - Google Patents

阵列基板、显示面板、显示装置和阵列基板的制作方法 Download PDF

Info

Publication number
CN112513725B
CN112513725B CN201980001044.7A CN201980001044A CN112513725B CN 112513725 B CN112513725 B CN 112513725B CN 201980001044 A CN201980001044 A CN 201980001044A CN 112513725 B CN112513725 B CN 112513725B
Authority
CN
China
Prior art keywords
pixel
source
array substrate
switching element
pixel electrode
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201980001044.7A
Other languages
English (en)
Other versions
CN112513725A (zh
Inventor
李宗祥
王文超
颜京龙
吴洪江
王宝强
刘文瑞
陈曦
刘耀
林鸿涛
陶文昌
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Fuzhou BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Fuzhou BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Fuzhou BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of CN112513725A publication Critical patent/CN112513725A/zh
Application granted granted Critical
Publication of CN112513725B publication Critical patent/CN112513725B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134336Matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134318Electrodes characterised by their geometrical arrangement having a patterned common electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/40Arrangements for improving the aperture ratio
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0465Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一种阵列基板、显示面板、显示装置和阵列基板的制作方法。该阵列基板包括像素单元组。像素单元组包括在第一方向上并列紧邻布置的第一像素和第二像素;第一像素包括第一像素电极、第一开关元件以及从第一像素电极延伸突出的第一连接部,第二像素包括第二像素电极、第二开关元件以及从第二像素电极延伸突出的第二连接部;第一像素电极和第一开关元件经由第一连接部彼此电连接,第二像素电极和第二开关元件经由第二连接部彼此电连接;以及第一连接部的延伸长度不等于第二连接部的延伸长度。该阵列基板、显示面板、显示装置和阵列基板的制作方法可以提升包括该阵列基板的显示装置的性能。

Description

阵列基板、显示面板、显示装置和阵列基板的制作方法
技术领域
本公开的实施例涉及一种阵列基板、显示面板、显示装置和阵列基板的制作方法。
背景技术
随着显示科技的发展,薄膜晶体管液晶显示器件(TFT-LCD)以其具有的低功耗、轻薄、低辐射等优势而逐渐成为市场主流。随着人们生活水平的提高以及对显示器件认知的不断提升,人们对显示器件的显示性能也提出了越来越高的要求,例如,要求显示器件具有高分辨率、高对比度、高响应速度等。此外,人们对表征显示器件的画面品质(例如,残像、姆拉、漏光等)的参数也提出了更高的要求。例如,为实现低成本、高分辨率的显示器件,诸多显示器件采用了双栅设计方案。
发明内容
本公开的至少一个实施例提供了一种阵列基板,其包括:像素单元组。所述像素单元组包括在第一方向上并列紧邻布置的第一像素和第二像素;所述第一像素包括第一像素电极、第一开关元件以及从所述第一像素电极延伸突出的第一连接部,所述第二像素包括第二像素电极、第二开关元件以及从所述第二像素电极延伸突出的第二连接部;所述第一像素电极和所述第一开关元件经由所述第一连接部彼此电连接,所述第二像素电极和所述第二开关元件经由所述第二连接部彼此电连接;以及所述第一连接部的延伸长度不等于所述第二连接部的延伸长度。
例如,在所述阵列基板的至少一个示例中,所述像素单元组包括在所述第一方向上彼此相对的第一边缘和第二边缘,相对于所述第二边缘,所述第一开关元件和所述第二开关元件在所述第一方向均更靠近所述像素单元组的第一边缘。
例如,在所述阵列基板的至少一个示例中,在与所述第一方向交叉的第二方向上,所述第一像素电极位于所述第一开关元件和所述第二开关元件之间。
例如,在所述阵列基板的至少一个示例中,所述第一开关元件和所述第二开关元件相对于所述第一像素电极在所述第二方向上且沿所述第一方向延伸的中线对称设置。
例如,在所述阵列基板的至少一个示例中,所述第一连接部的延伸突出的方向为第二方向,所述第二连接部的延伸突出的方向为所述第一方向,所述第一方向和所述第二方向彼此交叉。
例如,在所述阵列基板的至少一个示例中,在与所述第一方向交叉的第二方向上,所述第二连接部与所述第一像素电极至少部分重叠。
例如,在所述阵列基板的至少一个示例中,所述第一连接部与所述第一像素电极使用相同的材料一体形成,所述第二连接部与所述第二像素电极使用相同的材料一体形成。
例如,在所述阵列基板的至少一个示例中,所述第一开关元件包括第一源漏层,所述第一源漏层包括彼此相对且间隔设置的两个第一源漏极;所述第二开关元件包括第二源漏层,所述第二源漏层包括彼此相对且间隔设置的两个第二源漏极;所述第一连接部与所述第一像素电极直接电性连接,所述第一连接部经由第一过孔与所述两个第一源漏极之一电连接;以及所述第二连接部与所述第二像素电极直接电性连接,所述第二连接部经由第二过孔与所述两个第二源漏极之一电连接。
例如,在所述阵列基板的至少一个示例中,所述两个第一源漏极之一覆盖所述第一过孔的开口区域的一部分,所述第一过孔的开口区域的另一部分位于所述第一源漏极之一的靠近所述第一像素电极的一侧;以及所述两个第二源漏极之一覆盖所述第二过孔的开口区域的一部分,所述第二过孔的开口区域的另一部分位于所述第二源漏极之一的靠近所述第一像素电极的一侧。
例如,在所述阵列基板的至少一个示例中,所述阵列基板还包括沿所述第一方向延伸的第一栅线和第二栅线;所述第一栅线和所述第二栅线在与所述第一方向交叉的第二方向上位于所述像素单元组的两侧;所述第一栅线在所述第一源漏层上的正投影与所述两个第一源漏极之一在至少两个不同的位置处交叠。
例如,在所述阵列基板的至少一个示例中,所述第一栅线包括顺次相连的第一栅极部、第一线部、第一线连接部;所述第一栅极部被配置为所述第一开关元件的栅极;所述第一栅线在所述第一源漏层上的正投影与所述两个第一源漏极之一在所述第一方向上的两侧至少部分交叠。
例如,在所述阵列基板的至少一个示例中,所述第一栅线的第一线连接部在所述两个第一源漏极之一上的正投影与所述两个第一源漏极之一至少部分交叠。
例如,在所述阵列基板的至少一个示例中,所述第一线连接部包括朝向所述第一栅极部凸出的第一凸起;以及所述第一凸起在所述两个第一源漏极之一上的正投影与所述两个第一源漏极之一至少部分交叠。
例如,在所述阵列基板的至少一个示例中,所述第一凸起在所述两个第一源漏极之一上的正投影与所述两个第一源漏极之一的交叠区域为第一交叠区域,且所述第一交叠区域具有在与所述第一方向交叉的第二方向上的第一交叠边缘;所述第一栅极部在所述两个第一源漏极之一上的正投影与所述两个第一源漏极之一的交叠区域为第二交叠区域,所述第二交叠区域具有在所述第二方向上的第二交叠边缘;所述第一交叠边缘的长度和所述第二交叠边缘的长度相等。
例如,在所述阵列基板的至少一个示例中,所述第二栅线在所述第二源漏层上的正投影与所述两个第二源漏极之一在至少两个不同的位置处交叠。
例如,在所述阵列基板的至少一个示例中,所述第二栅线包括顺次相连的第二栅极部、第二线部、第二线连接部;所述第二栅极部被配置为所述第二开关元件的栅极;所述第二栅线在所述第二源漏层上的正投影与所述两个第二源漏极之一在所述第一方向上的两侧至少部分交叠。
例如,在所述阵列基板的至少一个示例中,所述第二栅线的第二线连接部在所述两个第二源漏极之一上的正投影与所述两个第二源漏极之一至少部分交叠。
例如,在所述阵列基板的至少一个示例中,所述第二线连接部包括朝向所述第二栅极部凸出的第二凸起;所述第二凸起在所述两个第二源漏极之一上的正投影与所述两个第二源漏极之一至少部分交叠。
例如,在所述阵列基板的至少一个示例中,所述第二凸起在所述两个第二源漏极之一上的正投影与所述两个第二源漏极之一的交叠区域为第三交叠区域,所述第三交叠区域具有在所述第二方向上的第三交叠边缘;所述第二栅极部在所述两个第二源漏极之一的正投影与所述两个第二源漏极之一的交叠区域为第四交叠区域,所述第四交叠区域具有在所述第二方向上的第四交叠边缘;以及所述第三交叠边缘的长度和所述第四交叠边缘的长度相等。
例如,在所述阵列基板的至少一个示例中,所述第一栅线在所述第一源漏层上的正投影与所述两个第一源漏极之一的交叠面积为第一值;所述第二栅线在所述第二源漏层上的正投影与所述两个第二源漏极之一的交叠面积为第二值;以及所述第一值等于所述第二值。
例如,在所述阵列基板的至少一个示例中,所述第一连接部和所述第二连接部在与所述第一方向垂直的第二方向上分别位于所述第一像素电极的两侧;所述第一连接部和所第二连接部在所述第二方向上均位于所述第一栅线和所述第二栅线之间;以及所述第一栅线和所述第二栅线相对于所述像素单元组在所述第二方向上的沿所述第一方向延伸的中线对称设置。
例如,在所述阵列基板的至少一个示例中,所述阵列基板包括阵列排布的多个所述像素单元组;以及用于驱动每个所述像素单元组的第一栅线与用于驱动与所述每个像素单元组在所述第二方向上相邻的像素单元组的第二栅线在所述第一方向上部分交叠。
例如,在所述阵列基板的至少一个示例中,所述阵列基板包括阵列排布的多个所述像素单元组以及设置在相邻的所述像素单元组之间的数据线;以及每个所述像素单元组的第一开关元件和第二开关元件均与同一根数据线相连。
例如,在所述阵列基板的至少一个示例中,所述阵列基板还包括阵列排布的多个公共电极图案;所述多个公共电极图案和所述多个像素单元组一一对应;位于同一行的多个公共电极图案位于用于驱动与所述同一行的多个公共电极图案对应的像素单元组的第一栅线和第二栅线之间;在所述第一方向上相邻的所述公共电极图案通过第一公共电极连接部彼此电连接,所述第一公共电极连接部与所述公共电极图案同层;以及在所述第二方向上相邻的所述公共电极图案通过第二公共电极连接部彼此电连接,所述第二公共电极连接部与所述第一连接部同层,所述第二公共电极连接部与对应的公共电极图案通过第三过孔电连接。
例如,在所述阵列基板的至少一个示例中,每个所述公共电极图案包括主体部以及从所述主体部的第一侧伸出的第一凸出部构成;所述第一凸出部沿所述第二方向延伸;在所述第二方向上相邻的所述公共电极图案通过所述相邻的公共电极图案的第一凸出部和所述第三过孔电连接。
例如,在所述阵列基板的至少一个示例中,所述第一像素电极与驱动所述第一像素的栅线的横向间距大于五微米;所述第二像素电极与驱动所述第二像素的栅线的横向间距大于五微米。
例如,在所述阵列基板的至少一个示例中,所述第一连接部的延伸长度小于所述第二连接部的延伸长度;以及所述第二像素电极的靠近驱动所述第二像素的栅线的一侧具有凹陷部。
例如,在所述阵列基板的至少一个示例中,所述第一像素电极与驱动所述第一像素的栅线在与所述第一方向交叉的第二方向上彼此交叠,所述第二像素电极与驱动所述第二像素的栅线在与所述第一方向交叉的第二方向上彼此交叠;以及所述第一像素电极和所述第一连接部的结合结构与驱动所述第一像素的栅线的有效交叠长度等于所述第二像素电极和所述第二连接部的结合结构与驱动所述第二像素的栅线的有效交叠长度。
本公开的至少一个实施例还提供了一种显示面板,其包括本公开的实施例提供的任一阵列基板。
本公开的至少一个实施例还提供了一种显示装置,其包括本公开的实施例提供的任一阵列基板或本公开的实施例提供的任一显示面板。
本公开的至少一个实施例还提供了一种阵列基板的制作方法,其包括:形成像素单元组。所述像素单元组包括在第一方向上并列布置的第一像素和第二像素;所述第一像素包括第一像素电极、第一开关元件以及从所述第一像素电极延伸突出的第一连接部,所述第二像素包括第二像素电极、第二开关元件以及从所述第二像素电极延伸突出的第二连接部;所述第一像素电极和所述第一开关元件经由所述第一连接部彼此电连接,所述第二像素电极和所述第二开关元件经由所述第二连接部彼此电连接;以及所述第一连接部的长度不等于所述第二连接部的长度。
例如,在所述制作方法的至少一个示例中,所述形成像素单元组包括:使用同一构图工艺对相同的膜层构图形成所述第一连接部、所述第一像素电极、所述第二连接部和所述第二像素电极。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1是一种阵列基板的平面示意图;
图2A是本公开的至少一个实施例提供的一种阵列基板的平面示意图;
图2B是图2A所示的阵列基板的像素单元组的平面示意图;
图2C是显示面板的用户在没有摇头和摇头时观察到的图像的示意图;
图2D是空间频率的一种示例性的计算方法的示意图;
图2E是不同类型的显示面板的摇头纹的最佳观察距离的示意图;
图2F是摇头纹不良产生的原因的示意图;
图2G是一种显示面板的像素的充电和放电的示意图;
图2H是与一种显示面板的与像素相关的电容的示意图;
图3A是图2A所示的阵列基板的示意图;
图3B是图2A所示的阵列基板的区域RC1的放大图;
图3C是图2A所示的阵列基板的区域RC2的放大图;
图3D是图2A所示的阵列基板的位于奇数列的像素单元组的像素在源漏金属层未偏移和偏移情况下的像素电压的示意图;
图3E是图2A所示的阵列基板的位于偶数列的像素单元组的像素在源漏金属层未偏移和偏移情况下的像素电压的示意图;
图3F是图2A所示的阵列基板的像素的像素电极和连接部的结合结构与驱动该像素的栅线之间的有效交叠长度和横向间距的示意图;
图3G是图2A所示的阵列基板的短连接像素和长连接像素在正显示帧和负显示帧下的像素电压的对比的示意图;
图3H是图2A所示的阵列基板的区域RC1的示意图;
图3I是图2A所示的阵列基板的区域RC3的示意图;
图3J是图2A所示的阵列基板的像素的电容Cpg’对该像素的像素电压的影响的示意图;
图4A是本公开的至少一个实施例提供的另一种阵列基板的平面示意图;
图4B是图4A所示的阵列基板的像素单元组的平面示意图;
图4C是图4A所示的阵列基板的第一电极层的平面示意图;
图4D是图4A所示的阵列基板的第一栅线和第二栅线的平面示意图;
图4E是图4A所示的阵列基板的第一栅线和第二栅线的对应于一个像素单元组的部分的平面示意图;
图5A是图4A所示的阵列基板的半导体层和第二电极层的平面示意图;
图5B是图4A所示的阵列基板的第一开关元件的平面示意图;
图5C是沿图5B所示的AA’线剖切获得的截面示意图;
图5D是图4A所示的阵列基板的第二开关元件的平面示意图;
图5E是图2A所示的阵列基板的部分区域的平面示意图;
图5F是图5E所示的阵列基板的区域RC4的平面示意图;
图5G是图4A所示的阵列基板的栅线所在的电极层与源漏极所在的电极层在栅线所在的电极层的正投影之间的交叠区域的第一个示意图;
图5H是图4A所示的阵列基板的栅线所在的电极层与源漏极所在的电极层在栅线所在的电极层的正投影之间的交叠区域的第二个示意图;
图6是图4A所示的阵列基板的第三电极层的平面示意图;
图7是图4A所示的阵列基板的第一电极层、半导体层和第二电极层的平面示意图;
图8是图4A所示的阵列基板的第一过孔、第二过孔和第三过孔的平面示意图;
图9是图4A所示的阵列基板的像素电极与驱动该像素电极所在的像素的栅线的间距和交叠长度的示意图;
图10是图4A所示的阵列基板的多个公共电极图案的平面示意图;
图11是图4A所示的阵列基板的多个公共电极图案的一个的平面示意图;以及
图12是本公开至少一个实施例提供的显示面板和显示装置的示例性框图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另作定义,此处使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
本公开的发明人在研究中注意到,一些采用了双栅设计方案的显示面板存在摇头纹不良和/或开口率较低,尤其是对于TN(Twist Nematic,扭曲向列型)显示面板而言,下面结合图1对采用了双栅设计方案的显示面板的开口率较低问题进行示例性说明。
图1是一种阵列基板500的平面示意图。如图1所示,该阵列基板500包括阵列排布的多个像素单元组510、沿第一方向D1延伸的栅线542以及沿与第一方向D1交叉(例如,垂直)的第二方向D2延伸的数据线561;在第一方向D1上相邻的两个像素单元组510之间设置了一根数据线561,在第二方向D2上相邻的两个像素单元组510之间设置了两根栅线542;每行像素单元组510由设置在该行像素单元组510两侧的两根栅线542(位于该行像素单元组510上方的一根栅线542以及位于该行像素单元组510下方的一根栅线542)驱动。
如图1所示,每个像素单元组510包括在第一方向D1上并列紧邻布置的第一像素和第二像素;第一像素包括第一像素电极521、第一开关元件523以及第一走线522,该第一走线522用于连接第一开关元件523以及用于驱动该第一像素的数据线561;第二像素包括第二像素电极531、第二开关元件533以及第二走线532,该第二走线532用于连接第二开关元件533以及用于驱动该第二像素的数据线561。
如图1所示,第一像素电极521与第一开关元件523通过第一过孔524电连接,第二像素电极531与第二开关元件533通过第二过孔534电连接;第一过孔524在第一像素电极521上的正投影与第一像素电极521至少部分重叠;第二过孔534在第二像素电极531上的正投影与第二像素电极531至少部分重叠。
如图1所示,用于驱动同一像素单元组510的第一开关元件523和第二开关元件533在第二方向D2上并列布置,且第一开关元件523和第二开关元件533在第二方向D2上至少部分交叠,也即,第一开关元件523和第二开关元件533在垂直于第二方向D2上的平面上的正投影至少部分交叠;第一走线522和第二走线532设置在第二方向D2上相邻的两个像素单元组510之间的两根栅线542之间。
例如,包括该阵列基板500的显示面板包括黑矩阵(图中未示出),且黑矩阵在阵列基板500上的正投影覆盖栅线542、数据线561、第一走线522、第二走线532、第一开关元件523、第二开关元件533、第一过孔524和第二过孔534。例如,第一走线522、第二走线532以及数据线561使用相同的材料制成。
本公开的发明人在研究中注意到,包括图1所示的阵列基板的显示面板的开口率较小。并且,尽管通过缩小第一走线和第二走线在第二方向上的宽度可以略微提升包括图1所示的阵列基板的显示面板的开口率,但是缩小第一走线和第二走线在第二方向上的宽度可以增加第一走线和第二走线的断路风险。此外,第一走线和第二走线上的信号可能会对阵列基板的其它走线上的信号产生干扰。
本公开的至少一个实施例提供了一种阵列基板、显示面板、显示装置和阵列基板的制作方法。该阵列基板包括像素单元组。像素单元组包括在第一方向上并列紧邻布置的第一像素和第二像素;第一像素包括第一像素电极、第一开关元件以及从第一像素电极延伸突出的第一连接部,第二像素包括第二像素电极、第二开关元件以及从第二像素电极延伸突出的第二连接部;第一像素电极和第一开关元件经由第一连接部彼此电连接,第二像素电极和第二开关元件经由第二连接部彼此电连接;以及第一连接部的延伸长度不等于第二连接部的延伸长度。
在一些示例中,通过使得第一连接部的延伸长度不等于第二连接部的延伸长度(也即,使得阵列基板具有长连接像素和短连接像素),使得该阵列基板以及包括该阵列基板的显示面板和显示装置具有提升开口率的能力或提升开口率的基础。
在一些示例中,由于长连接像素的侧向电容和短连接像素的相关电容不等,此种情况下,可能导致包括具有提升开口率的能力或提升开口率的基础的阵列基板具有显示不均匀现象(例如,摇头纹现象,摇头纹不良)。摇头纹是一种显示面板的用户在摇头时才可能会观察到的明暗交替排布的条纹,摇头纹与不同像素的像素电压跳变量Δp不同相关,影响像素的像素电压跳变量Δp的因素包括:像素的侧向电容包括栅线与源漏层形成的电容Cgs,像素电极以及与该像素电极对应的栅线形成的电容Cpg,像素电极以及与该像素电极相邻的栅线(但不用于驱动该像素电极所在的像素)形成的电容Cpg’等。例如,在长连接像素的电容Cgs和短连接像素的电容Cgs更为接近和/或长连接像素的电容Cpg和短连接像素的电容Cpg更为接近的情况下,长连接像素的像素电压跳变量Δp与短连接像素的像素电压跳变量Δp更为接近,由此可以使得摇头纹现象减弱。需要说明的是,为清楚起见,摇头纹的定义、产生原因、相关因素以及观察和研究摇头纹的实验方法将在后面进行详细阐述,在此不再赘述。
在一些示例中,通过使得对应于每个像素(第一像素和第二像素)的栅线(第一栅线和第二栅线)的部分在源漏层上的正投影与该像素的两个源漏极之一在至少两个不同的位置处交叠,可以降低栅线与源漏层形成的电容Cgs的变化幅度(偏离设计值的幅度),由此可以抑制显示不均匀现象(例如,摇头纹现象,摇头纹不良)。
在一些示例中,通过使得第一栅线在源漏层上的正投影与两个第一源漏极之一的交叠面积等于,第二栅线在源漏层上的正投影与两个第二源漏极之一的交叠面积,可以使得长连接像素的电容Cgs等于短连接像素的电容Cgs,由此可以进一步地抑制(例如,摇头纹现象,摇头纹不良)。
在一些示例中,通过使得第一像素电极与驱动第一像素的栅线的横向间距大于五微米可以降低以下因素对第一像素的电容Cpg的影响:第一像素电极与驱动第一像素的栅线的横向间距(例如,因制造工艺导致的变化)的变化;第一像素电极和第一连接部的结合结构与驱动第一像素的栅线的有效交叠长度的变化;通过使得第二像素电极与驱动第二像素的栅线的横向间距大于五微米,可以降低以下因素对第二像素的电容Cpg的影响:第二像素电极与驱动第二像素的栅线的横向间距的变化;第二像素电极和第二连接部的结合结构与驱动第二像素的栅线的有效交叠长度的变化;因此,可以在不劣化显示均匀性的情况下,可以降低对制造工艺的要求。
在一些示例中,通过使得长连接像素的像素电极的靠近驱动该长连接像素的栅线的一侧具有凹陷部,可以缩短长连接像素的像素电极和连接部的结合结构与栅线的有效交叠长度lpg;此种情况下,长连接像素的像素电极和连接部的结合结构与栅线的有效交叠长度与短连接像素的像素电极和连接部的结合结构与栅线的有效交叠长度更为接近,因此,可以使得长连接像素的电容Cpg与短连接像素的电容Cpg更为接近,由此可以进一步地抑制摇头纹不良。
下面通过几个示例和实施例对根据本公开实施例提供的阵列基板进行非限制性的说明,如下面所描述的,在不相互抵触的情况下这些具体示例和实施例中不同特征可以相互组合,从而得到新的示例和实施例,这些新的示例和实施例也都属于本公开保护的范围。
图2A是本公开的至少一个实施例提供的一种阵列基板100的平面示意图,如图2A所示,该阵列基板100包括阵列排布的多个像素单元组110、多根第一栅线141、多根第二栅线142和多根数据线161;多根第一栅线141和多根第二栅线142分别大致沿第一方向D1延伸,多根数据线161大致沿与第一方向D1交叉(例如,垂直)的第二方向D2延伸。
每行像素单元组110被两根栅线驱动,上述两根栅线(一根第一栅线141和一根第二栅线142)在第二方向D2上位于该行像素单元组110两侧且与该行像素单元组110紧邻。此处,栅线与像素单元组110紧邻是指像素单元组110与上述栅线之间不包括其它栅线。在第二方向D2上相邻的两个像素单元组110之间设置了两根栅线,在第一方向D1上相邻的两个像素单元组110之间设置了一根数据线。
为清楚起见,下面针对多个像素单元组110中的一个进行示例性说明。
图2B是图2A所示的阵列基板100的像素单元组110的平面示意图,为方便描述,图2B还示出了第一栅线141、第二栅线142和数据线161。图2A所示的阵列基板100的部分或所有像素单元组110可以实现为图2B所示的像素单元组110。
如图2B所示,该像素单元组110包括在第一方向D1上并列紧邻布置的第一像素和第二像素。需要说明的是,并列紧邻布置的第一像素和第二像素是指上述第一像素和第二像素之间不包含其它像素。
如图2B所示,第一像素包括第一像素电极121、第一开关元件123以及从第一像素电极121延伸突出的第一连接部122,第二像素包括第二像素电极131、第二开关元件133以及从第二像素电极131延伸突出的第二连接部132;第一像素电极121和第一开关元件123经由第一连接部122彼此电连接,第二像素电极131和第二开关元件133经由第二连接部132彼此电连接;第一连接部122的延伸长度不等于(例如,小于)第二连接部132的延伸长度。
例如,对于第一连接部122的延伸长度小于第二连接部132的延伸长度的示例,第一像素也可以被称为短连接像素,第二像素也可以被称为长连接像素。例如,每个像素单元组中所包括的连接部的延伸长度较小的那个像素被称为短连接像素,每个像素单元组中所包括的连接部的延伸长度较长的那个像素被称为长连接像素。在一些示例中,阵列基板的所有的短连接像素均被称为第一像素,阵列基板的所有的长连接像素均被称为第二像素。
例如,通过使得第一连接部122的延伸长度不等于(例如,小于)第二连接部132的延伸长度,可以将第一开关元件123和第二开关元件133均设置在像素单元组110的在第一方向D1上的边缘,下面结合图2B进行示例性说明。
例如,如图2B所示,像素单元组110包括在第一方向D1上彼此相对的第一边缘111和第二边缘112,相对于第二边缘112,第一开关元件123和第二开关元件133在第一方向D1均更靠近像素单元组110的第一边缘111。
例如,如图2B所示,每个像素单元组110的第一开关元件123和第二开关元件133均与同一根数据线161相连。例如,每个像素单元组110的第一开关元件123和第二开关元件133与上述同一根数据线161的距离均相同,此种情况下,每个像素单元组110的第一开关元件123与驱动该像素单元组110的数据线161之间的连接线的长度(在第一方向D1上的长度)可以等于每个像素单元组110的第二开关元件133与驱动该像素单元组110的数据线161之间的连接线的长度(在第一方向D1上的长度)。
例如,如图2A所示,与同一根数据线161相连的开关元件包括位于上述同一根数据线161的第一侧(例如,左侧)的开关元件以及位于上述同一根数据线161的第二侧(例如,右侧)的开关元件,位于上述同一根数据线161的第一侧(例如,左侧)的开关元件以及位于上述同一根数据线161的第二侧(例如,右侧)的开关元件在第一方向D1上部分重叠。
例如,在本公开的至少一些实施例中,A结构与B结构在C方向上重叠(或部分重叠)是指A结构在垂直于C方向上的D平面上正投影与B结构在D平面上的正投影重叠(或部分重叠)。
例如,通过使得位于上述同一根数据线161的第一侧(例如,左侧)的开关元件以及位于上述同一根数据线161的第二侧(例如,右侧)的开关元件在第一方向D1上部分重叠,可以降低设置了开关元件(第一开关元件123和第二开关元件133)占据的区域在第二方向D2上的尺寸,因此可以降低用于遮挡开关元件的黑矩阵在第二方向D2上的尺寸,提升该阵列基板100以及包括该阵列基板100的显示面板和显示装置的开口率。
例如,如图2B所示,像素单元组110的第一连接部122和第二连接部132在第二方向D2上分别位于第一像素电极121的两侧;第一连接部122和第二连接部132在第二方向D2上均位于第一栅线141和第二栅线142之间。
例如,如图2B所示,第一连接部122的延伸突出的方向为第二方向D2,第二连接部132的延伸突出的方向为第一方向D1。在一个示例中,第一连接部122的延伸长度是指第一连接部122在第二方向D2上长度;第二连接部132的延伸长度是指第二连接部132在第一方向D1上长度,也即,连接部的延伸长度是指该连接部在其延伸方向上的长度。在另一个示例中,连接部的延伸长度还可以是该连接部的总体长度或物理长度。
例如,在第二方向D2上,第二连接部132与第一像素电极121至少部分重叠;在第二方向D2上,第一像素电极121位于第一开关元件123和第二开关元件133之间。
例如,第一连接部122与第一像素电极121使用相同的材料一体形成,第二连接部132与第二像素电极131使用相同的材料一体形成。
例如,如图2B所示,通过使得第一开关元件123和第二开关元件133在第一方向D1均更靠近像素单元组110的同一个边缘(例如,第一边缘111),第一连接部122与第一像素电极121使用相同的材料一体形成,第二连接部132与第二像素电极131使用相同的材料一体形成,可以使得第一连接部122(第一连接部122的第一端1221,还可参见下方的图6)与第一像素电极121直接电性连接,且使得第二连接部132(第二连接部132的第一端1321,还可参见下方的图6)与第二像素电极131直接电性连接,因此,相比于图1所示的阵列基板,可以避免在靠近第一像素电极121和第二像素电极131的区域设置过孔,由此可以提升第一像素的显示区域和第二像素的显示区域的面积;此外,尽管第一连接部122(第一连接部122的第二端1222)通过第一过孔1223与第一开关元件123电连接,第二连接部132(第二连接部132的第二端1322)通过第二过孔1323与第二开关元件133电连接,但是由于第一过孔1223靠近第一开关元件123,第二过孔1323靠近第二开关元件133,且靠近第一开关元件123和第二开关元件133的区域原本也对应于被黑矩阵遮挡的区域,因此,图2B所示的第一过孔1223和第二过孔1323不会降低像素单元组110以及阵列基板100的开口率。
例如,第一像素电极121和第二像素电极131均可以采用透明导电材料形成。例如,透明导电材料为氧化铟锡(ITO)或氧化铟锌(IZO)。对于第一连接部122与第一像素电极121使用相同的材料一体形成,且第二连接部132与第二像素电极131使用相同的材料一体形成的示例,第一连接部122和第二连接部132也均可以使用透明导电材料形成(例如,ITO)。例如,透明导电材料(例如,ITO)的加工精度高于金属材料的加工精度,也即,透明导电材料走线的线宽可以小于金属材料走线的线宽;此种情况下,第一连接部122和第二连接部132占据的区域的尺寸可以降低,第一像素电极121和第二像素电极131占据的区域的尺寸可以对应的增加,由此可以进一步地提升像素单元组110以及阵列基板100的开口率。
例如,如图2A和图2B所示,第一开关元件123和第二开关元件133均为U型TFT。例如,如图2A所示,位于相邻行的像素单元组的U型TFT的开口方向相反。例如,如图2A所示,位于第一行(奇数行)的像素单元组的U型TFT的开口方向为向右,位于第二行(偶数行)的像素单元组的U型TFT的开口方向为向左。对应的,位于第一行(奇数行)的像素单元组的U型TFT设置在数据线的右侧,位于第二行(偶数行)的像素单元组的U型TFT设置在数据线的左侧。
本公开的发明人在研究中注意到,虽然通过使得图2A所示的阵列基板的像素单元组包括长连接像素和短连接像素可能提升阵列基板的开口率,但是也可能导致图2A所示的阵列基板的存在亮度不均匀现象(例如,摇头纹现象,摇头纹不良)。下面结合图2C-图2H对摇头纹不良的相关问题进行具体阐述。
摇头纹是一种显示面板的用户在摇头时才可能会观察到的明暗交替排布的条纹。图2C的左图是在显示面板的用户没有摇头时观察到的图像,图2C的右图是在显示面板的用户摇头时观察到的图像(也即,存在摇头纹不良的图像),此处,显示面板被配置为显示灰度为127的图像(也即,图像的各个像素的灰度均为127)。
如图2C的右图所示,摇头纹的亮条纹和暗条纹例如分别在显示面板的列方向上延伸,并且摇头纹的亮条纹和暗条纹在显示面板的行方向上交替排布。例如,摇头纹可以使用空间频率fs进行描述,下面结合图2D进行示例性说明。图2D示出了空间频率的一种示例性的计算方法的示意图。
如图2D所示,空间频率fs是指每度视角内图像(或刺激图形)的亮暗作正弦调制的栅条周数,或者每度视角内图像亮暗分布的周期数目;空间频率fs单位为周/度,空间频率fs可由公式(1)进行表示,摇头纹现象的最佳观察距离可由公式(2)进行表示。
此处,r是观察距离,也即,用户的眼睛611至显示面板612的距离;l是显示面板的子像素宽度(在行方向上的宽度);n是一个明暗周期内像素的个数,θ是视角,dθ是每度视角。
研究表明,对于不同的空间频率,不同明暗程度的摇头纹,人眼对空间频率等于8周/度时最敏感。因此,对于一个相关参数确定的显示面板的摇头纹而言,具有一个最佳观察距离。图2E示出了不同类型的显示面板的摇头纹的最佳观察距离,如图2E所示,大多数显示面板的摇头纹的最佳观察距离位于0.2米至0.5米之间。需要说明的是,图2E所示的“r/m”表示图2E的纵坐标代表观察距离r,且观察距离r的单位为“米”;“HD”、“FHD”和“UHD”分别表示“高清”、“全高清”和“超高清”。
下面结合图2F示例性地说明摇头纹不良产生的原因。图2F示出了摇头纹不良产生的原因。如图2F所示,显示面板显示了在时间T上顺次相邻的第一帧图像F1、第二帧图像F2、第三帧图像F3、第四帧图像F4、第五帧图像F5、第六帧图像F6、第七帧图像F7和第八帧图像F8。由于人眼看到的图像是对在时间上相邻的多幅图像叠加和平均后的图像,因此,在用户的头部保持静止时,用户观察不到摇头纹现象。然而,在用户的头部运动(例如,摇头)时,由于用户可能观察不到部分帧的图像(例如,用户未观察到第四帧图像F4-第六帧图像F6),因此,用户的眼睛可能无法对观察到的图像进行较好的平均化,此种情况下,用户可能观察到摇头纹现象。例如,用户的眼睛无法通过对观察到第三帧图像F3和第七帧图像F7进行平均化而消除同一帧显示图像中不同像素之间存在的亮度差异。
如图2F所示,在显示第一帧图像F1、第三帧图像F3、第五帧图像F5和第七帧图像F7时,施加在像素电极上第一像素电压大于公共电压Vcom,在显示第二帧图像F2、第四帧图像F4、第六帧图像F6和第八帧图像F8时,施加在像素电极上第二像素电压小于公共电压Vcom,且第一像素电压和公共电压Vcom之间的电压差小于公共电压Vcom和第二像素电压之间的电压差,也即,第二帧图像F2、第四帧图像F4、第六帧图像F6和第八帧图像F8的亮度大于第一帧图像F1、第三帧图像F3、第五帧图像F5和第七帧图像F7的亮度。例如,即使通过调整图2F所示的公共电压Vcom,并使得第一像素电压和公共电压Vcom之间的电压差等于公共电压Vcom和第二像素电压之间的电压差,由于上述未观察到的第四帧图像F4-第六帧图像F6,用户的眼睛也无法对观察到第三帧图像F3和第七帧图像F7进行较好的平均化,此种情况下,用户可能依然可以观察到摇头纹现象。
例如,影响像素在正帧和负帧亮度的主要因素包括公共电极上的电压(VCOM)、像素电压的跳变量(△Vp)以及电压保持率(VHR)。图2G是显示面板的像素的充电和放电的示意图,图2G示出了显示面板的像素的漏极电压Vd、公共电压Vcom、像素电压Vp以及栅极电压Vg随时间变化的曲线。如图2G所示,像素的每个显示周期可以包括相邻的第一显示帧F1和第二显示帧F2,第二显示帧F2例如为反转显示帧,在第二显示帧F2中,阵列基板的各个像素的像素电极上的电压的极性与第一显示帧F1相反;第一显示帧F1和第二显示帧F2均包括电压写入阶段Tw和电压保持阶段Th。
如图2G所示,在电压写入阶段Tw的初期,漏极电压Vd和公共电压Vcom的差值的绝对值发生跳变,△Vp为漏极电压Vd和公共电压Vcom的差值的绝对值的跳变量,△Vp也被称为像素电压的跳变量。如图2G所示,在电压写入阶段Tw,漏极电压Vd和公共电压Vcom的差值的绝对值逐渐降低,Vh为保持电压。
对于同一个像素而言,尽管理论上可以通过调节公共电压Vcom使得正帧亮度等于负帧亮度,但是由于显示面板包括的多个像素的最佳公共电压Vcom值不同,因此,在实践中,可能难以使用调节公共电压Vcom的方法来完全消除相邻显示帧的亮度差异。
如图2G所示,本公开的发明人在研究中注意到,在不考虑电压保持率(VHR)的情况下,像素电压的跳变量△Vp对相邻显示帧的亮度差异以及同一显示帧的亮度均匀性(例如,摇头纹现象)的影响较大,尤其对于采用了双栅结构的显示面板而言,这是由于采用了双栅结构的显示面板的相邻子像素的结构可能存在差异,下面结合图2H进行示例性说明。
图2H示出了与显示面板的像素相关的电容的示意图。如图2H所示,与像素相关的电容包括电容Cgs、电容Cpg、电容Cpg’、电容Cpd、电容Cpd’、电容Cst和电容Clc,像素电压的跳变量△Vp可以使用以下的公式(3)进行表示。
此处,电容Cgs是开关元件的源漏极之一与用于驱动该开关元件的栅线(和/或栅极)之间形成的电容;电容Cpg是像素电极与用于驱动该像素电极所在的像素的栅线(和/或栅极)之间形成的横向电容;电容Cpg’是像素电极和与该像素电极相邻的栅线(不用于驱动该像素电极所在的像素)之间形成的横向电容;电容Cpd是像素电极与用于驱动该像素电极所在的像素的数据线之间形成的横向电容;电容Cpd’是像素电极和与该像素电极相邻的数据线(不用于驱动该像素电极所在的像素)之间形成的横向电容;电容Cst和电容Clc是像素的存储电容,COM是公共电极;Vgh和Vgl分别是栅线接收的栅极扫描信号的第一电平和第二电平,第一电平的电压值大于第二电平的电压值;GLn和GLn+1分别是位于n行和n+1行的栅线;DLn和DLn+1分别是位于n列和n+1列的数据线。
本公开的发明人在研究中注意到,摇头纹不良与同一帧图像的不同子像素的亮度差异(不同子像素的理论灰阶相同)相关,并且同一帧图像的不同子像素的亮度差异与不同子像素的像素电压的跳变量△Vp不同相关。
本公开的发明人在研究中注意到,由于以下原因的至少一个,图2A所示的阵列基板可能存在亮度不均匀的问题(例如,摇头纹问题):(1)阵列基板的源漏金属层相对于栅极金属层存在偏移;(2)阵列基板的长连接像素的电容Cpg不等于短连接像素的电容Cpg;(3)阵列基板的长连接像素的电容Cpg’不等于短连接像素的电容Cpg’。
下面结合图3A-图3C对阵列基板的源漏金属层相对于栅极金属层存在偏移可能导致的亮度不均匀问题进行示例性说明。
图3A是图2A所示的阵列基板的示意图;图3B是图2A所示的阵列基板的区域RC1的放大图,图3C是图2A所示的阵列基板的区域RC2的放大图。
图3A示出了多根第一栅线、多根第二栅线、多根数据线以及阵列排布的像素单元组。如图3A所示,多根第一栅线包括栅线GL1_1、栅线GL2_1、栅线GL3_1和栅线GL4_1,多根第二栅线包括栅线GL1_2、栅线GL2_2、栅线GL3_2和栅线GL4_2,多根数据线包括数据线DL1-DL7,阵列排布的像素单元组包括例如像素P11_1、像素P11_2、像素P12_1、像素P12_2、像素P21_1、像素P21_2、像素P22_1和像素P22_2。
图3B是图2A所示的阵列基板的区域RC1的放大图,也即,图3B示出了像素P11_2的开关元件的源漏极之一与用于驱动该开关元件的栅线(和/或栅极)之间的交叠区域201;图3C是图2A所示的阵列基板的区域RC2的放大图,也即,图3C示出了像素P11_1的开关元件的源漏极之一与用于驱动该开关元件的栅线(和/或栅极)之间的交叠区域202。
如图3B和图3C所示,在开关元件的源漏极相对于开关元件的栅极向右移动时(也即阵列基板的源漏金属层相对于栅极金属层向右偏移),交叠区域201和交叠区域202的面积减小,因此,像素P11_2的电容Cgs和像素P11_1的电容Cgs均减小,像素P11_2的像素电压的跳变量△Vp和像素P11_1的像素电压的跳变量△Vp均减小。
如图2A和图3A所示,由于像素P12_1和像素P12_2的开关元件的U型电极(也即,开关元件的源漏极的另一个)的开口方向与像素P11_1和像素P11_2的开关元件的U型电极的开口方向相同,因此,在开关元件的源漏极相对于开关元件的栅极向右移动时,像素P12_2和像素P12_1的电容Cgs和像素电压的跳变量△Vp也均减小。
如图2A和图3A所示,由于像素P21_1、像素P21_2、像素P22_1和像素P22_2的开关元件的U型电极的开口方向与像素P11_1和像素P11_2的开关元件的U型电极的开口方向相反,因此,在开关元件的源漏极相对于开关元件的栅极向右移动时,像素P21_1、像素P21_2、像素P22_1和像素P22_2的电容Cgs和像素电压的跳变量△Vp均增加。
如图3A所示,像素P11_1和像素P11_2均与位于第一列的数据线DL1连接,像素P12_1、像素P12_2、像素P21_1和像素P21_2均与位于第二列的数据线DL2连接,像素P22_1和像素P22_2均与位于第三列的数据线DL2连接;数据线DL1和数据线DL2上施加的电压相反,数据线DL1和数据线DL3上施加的电压相同。
如图3A所示,对于数据线DL1、数据线DL2和数据线DL3上施加的电压分别为正电压、负电压和正电压(像素P11_1、像素P11_2、像素P22_1和像素P222均处于正显示帧像素P12_1、像素P12_2、像素P21_1和像素P21_2均处于负显示帧),且像素的亮度与该像素的像素电压和公共电压的差值的绝对值负相关的示例,位于奇数列的像素单元组的像素的亮度偏暗,位于偶数列的像素单元组的像素的亮度偏暗。像素处于正显示帧是指该像素的像素电极上的电压为正电压,像素处于负显示帧是指该像素的像素电极上的电压为负电压。下面结合图3A、图3D和图3E进行示例性说明。
图3D是位于奇数列的像素单元组的像素在源漏金属层相对于栅极金属层未偏移(虚线)以及偏移(实线)情况下的像素电压的示意图,图3E是位于偶数列的像素单元组的像素在源漏金属层相对于栅极金属层未偏移(虚线)以及偏移(实线)情况下的像素电压的示意图。
如图3A和图3D所示,由于像素P11_1和像素P11_2的像素电压的跳变量△Vp均减小,且像素P11_1和像素P11_2均处于正显示帧,因此,像素P11_1和像素P11_2的像素电压Vp均增加,像素P11_1和像素P11_2的像素电压与公共电压的差值的绝对值|Vp-Vcom|均增加,像素P11_1和像素P11_2均偏暗;由于像素P21_1和像素P21_2的像素电压的跳变量△Vp均增加,且像素P21_1和像素P21_2均处于负显示帧,因此,像素P21_1和像素P21_2的像素电压Vp均降低,像素P21_1和像素P21_2的像素电压与公共电压的差值的绝对值|Vp-Vcom|均增加,像素P21_1和像素P21_2也均偏暗。
如图3A和图3E所示,由于像素P12_1和像素P12_2的像素电压的跳变量△Vp均减小,且像素P12_1和像素P12_2均处于负显示帧,因此,像素P12_1和像素P12_2的像素电压Vp均增加,像素P12_1和像素P12_2的像素电压与公共电压的差值的绝对值|Vp-Vcom|均降低,像素P12_1和像素P12_2均偏亮;由于像素P22_1和像素P22_2的像素电压的跳变量△Vp均增加,且像素P22_1和像素P22_2均处于正显示帧,因此,像素P22_1和像素P22_2的像素电压Vp均降低,像素P12_1和像素P12_2的像素电压与公共电压的差值的绝对值|Vp-Vcom|均降低,像素P12_1和像素P12_2均偏亮。
因此,在同一图像帧,包括图2A所示的阵列基板的显示面板显示的图像可能存在显示不均匀问题(例如,摇头纹问题)。
下面结合图3F和图3G对阵列基板的长连接像素的电容Cpg不等于(大于)短连接像素的电容Cpg可能导致的亮度不均匀问题进行示例性说明。影响像素的电容Cpg参数包括横向间距dpg和有效交叠长度lpg。
图3F示出了短连接像素(第一像素,P11_1)的像素电极和连接部的结合结构与驱动该短连接像素的栅线之间的有效交叠长度lpg1和横向间距dpg1,图3F还示出了长连接像素(第二像素,P11_2)的像素电极和连接部的结合结构与驱动该长连接像素的栅线的有效交叠长度lpg2和横向间距dpg2。
如图3F所示,像素的横向间距dpg是指像素的像素电极(像素电极靠近用于驱动该像素的栅线的边缘)以及用于驱动该像素的栅线(栅线的靠近像素电极的边缘)之间的间距。
如图3F所示,短连接像素(第一像素)的有效交叠长度lpg1(lpg1=lpg1_1+lpg1_2)小于长连接像素(第二像素)的有效交叠长度lpg2。例如,在短连接像素的横向间距dpg1与长连接像素的横向间距dpg2相等或接近的情况,短连接像素的电容Cpg小于长连接像素的电容Cpg,因此,短连接像素的像素电压的跳变量△Vp小于长连接像素的像素电压的跳变量△Vp。
如图2A和图3A所示,像素P21_1也是长连接像素。图3G示出了短连接像素P11_1和长连接像素P21_1在正显示帧和负显示帧下的像素电压的对比的示意图。
如图3G所示,在第一图像帧F1,短连接像素P11_1处于正显示帧,长连接像素P21_1处于负显示帧;在第二图像帧F2,短连接像素P11_1处于负显示帧,长连接像素P21_1处于正显示帧。
如图3G所示,由于短连接像素的像素电压的跳变量△Vp小于长连接像素的像素电压的跳变量△Vp,在第一图像帧F1,短连接像素P11_1和长连接像素P21_1均偏暗;在第二图像帧F2,短连接像素P11_1和长连接像素P21_1均偏亮,下面结合图3G进行示例性说明。
如图3G所示,在第一图像帧F1,处于正显示帧的短连接像素P11_1的像素电压Vp增加,像素电压Vp与公共电压Vcom的差值的绝对值|Vp-Vcom|增加;处于负显示帧的长连接像素P21_1的像素电压Vp降低,像素电压Vp与公共电压Vcom的差值的绝对值|Vp-Vcom|增加,因此,在第一图像帧F1,短连接像素P11_1和长连接像素P21_1均偏暗。基于类似的原因,在第一图像帧F1,位于短连接像素P11_1和长连接像素P21_1所在列的其它像素也均偏暗。基于类似的原因,在第一图像帧F1,位于长连接像素P11_2和短连接像素P21_2所在列的所有像素均偏亮。
如图3G所示,在第二图像帧F2,处于负显示帧的短连接像素P11_1的像素电压Vp增加,像素电压Vp与公共电压Vcom的差值的绝对值|Vp-Vcom|降低,处于正显示帧的长连接像素P21_1的像素电压Vp降低,像素电压Vp与公共电压Vcom的差值的绝对值|Vp-Vcom|降低,因此,在第一图像帧F1,短连接像素P11_1和长连接像素P21_1均偏亮。基于类似的原因,在第二图像帧F2,位于短连接像素P11_1和长连接像素P21_1所在列的其它像素也均偏亮。基于类似的原因,在第一图像帧F1,位于长连接像素P11_2和短连接像素P21_2所在列的所有像素均偏暗。
如图3G所示,在仅考虑短连接像素P11_1的情况下,应当将公共电压从Vcom增加至Vcom_S(针对短连接像素P11_1的最优的公共电压);然而,在仅考虑长连接像素P21_1的情况下,应当将公共电压从Vcom降低至Vcom_L(针对长连接像素P21_1的最优的公共电压);因此,难以通过调节公共电压消除因长连接像素的Cpg与短连接像素的Cpg不同导致的图像亮度不均匀的现象(位于同一列的像素在同一图像帧均偏亮或均偏暗)。
下面结合图3H-图3J对阵列基板的长连接像素的电容Cpg’不等于(大于)短连接像素的电容Cpg’可能导致的亮度不均匀问题进行示例性说明。例如,影响像素的电容Cpg’参数包括横向间距dpg’和有效交叠长度lpg’。
图3H示出了图2A所示的阵列基板的区域RC1的示意图(由扫描电子显微镜获得),图3I示出了图2A所示的阵列基板的区域RC3的示意图(由扫描电子显微镜获得)。
如图3H所示,第一像素电极121以及与第一像素电极121相邻的栅线(但不用于驱动该第一像素电极121所在的第一像素,也即,第二栅线142)在第二方向D2上彼此交叠;如图3I所示,第二像素电极131以及与第二像素电极131相邻的栅线(但不用于驱动该第二像素电极131所在的第二像素,也即,第二栅线142)在第二方向D2上彼此交叠。
有以下两点需要说明。(1)如图2A、图3H和图3I所示,图3I所示的第二像素电极131与图3H所示的第一像素电极121位于两个不同的像素单元组(在第二方向D2上相邻的两个像素单元组);(2)如图2A、图3H和图3I所示,与图3H所示的第一像素电极121位于同一像素单元组的第二像素电极131位于与其相邻的栅线的下方,因此,在对与图3H所示的第一像素电极121位于同一像素单元组的第二像素电极131所在的像素进行充电之前,对与上述第二像素电极131相邻的栅线的扫描已经结束,因此,与图3H所示的第一像素电极121位于同一像素单元组的第二像素电极131的充电过程不受与其相邻的栅线的影响(或影响很小)。
如图3H和图3I所示,可以将第一像素电极121以及与该第一像素电极121相邻的栅线(例如,第二栅线142)在第二方向D2上的间距作为横向间距dpg1’,可以将第二像素电极131以及与该第二像素电极131相邻的栅线(例如,第二栅线142)在第二方向D2上的间距作为横向间距dpg2’。
如图3H和图3I所示,第一像素电极121以及与该第一像素电极121相邻的栅线之间的有效交叠长度lpg1’是指与该第一像素电极121相邻的栅线的对应于横向间距小于等于预定间距(例如,小于等于横向间距dpg1’)的区域在第一方向D1上的长度;第二像素电极131以及与该第二像素电极131相邻的栅线之间的有效交叠长度lpg2’是指与该第二像素电极131相邻的栅线的对应于横向间距dpg2’小于等于预定间距(例如,小于等于横向间距dpg2’)的区域在第一方向D1上的长度。
例如,在采用GOA(阵列基板上栅驱动集成)对栅线进行驱动的阵列基板的情况下,阵列基板具有预充电功能,电容Cpg’会导致像素(例如,有奇数行栅线驱动的像素)的像素电压进一步地降低,下面将结合图3J进行示例性说明。
图3J是电容Cpg’对像素电压Vp的影响的示意图。如图3J所示,Vgate1是位于奇数行的栅线,Vgate2是位于偶数行的栅线,Vp是位于偶数行的像素的像素电压。如图3J所示,在位于奇数行的栅线的信号处于上升沿时,受到电容Cpg’的影响,该像素的像素电压Vp有一个附加的增量,但由于该像素此时处于充电阶段,因此,上述附加的增量将被去除。如图3J所示,在位于偶数行的栅线的信号处于下升沿时,受到电容Cpg’的影响,该像素的像素电压Vp有一个附加的降低量ΔVp’,并且由于该像素此时已不处于充电阶段,因此,上述附加的增量将无法被去除。
例如,本公开的发明人在研究中注意到,在长连接像素的电容Cgs和短连接像素的电容Cgs更为接近和/或长连接像素的电容Cpg和短连接像素的电容Cpg更为接近的情况下,长连接像素的像素电压跳变量ΔVp与短连接像素的像素电压跳变量ΔVp更为接近,由此可以使得显示不均匀现象(例如,摇头纹现象)减弱。下面结合图4A进行示例性说明。
图4A是本公开的至少一个实施例提供的另一种阵列基板100的平面示意图,图4A所示的阵列基板100与图2A所示的阵列基板包括以下区别:(1)图4A所示的阵列基板100具有Cgs补偿能力;(2)图4A所示的阵列基板100的长连接像素的像素电极的靠近驱动该长连接像素的栅线的一侧具有凹陷部;(3)图4A所示的阵列基板100的第一过孔和第二过孔与图2A所示的阵列基板100的第一过孔和第二过孔不同;(4)图4A所示的阵列基板100的公共电极图案与图2A所示的阵列基板100的公共电极图案不同。
需要说明的是,本公开的其它实施例提供的阵列基板与图2A所示的阵列基板的不同之处可以仅包括上述四个区别的部分(例如,一个或多个的任意组合),不再赘述。
下面结合图4A-图4E、图5A-图5H以及图6-图11对图4A所示的阵列基板100进行示例性说明。
如图4A所示,该阵列基板100包括阵列排布的多个像素单元组110、多根第一栅线141、多根第二栅线142和多根数据线161;多根第一栅线141和多根第二栅线142分别大致沿第一方向D1延伸,多根数据线161大致沿与第一方向D1交叉(例如,垂直)的第二方向D2延伸。
每行像素单元组110被两根栅线驱动,上述两根栅线(一根第一栅线141和一根第二栅线142)在第二方向D2上位于该行像素单元组110两侧且与该行像素单元组110紧邻。此处,栅线与像素单元组110紧邻是指像素单元组110与上述栅线之间不包括其它栅线。在第二方向D2上相邻的两个像素单元组110之间设置了两根栅线,在第一方向D1上相邻的两个像素单元组110之间设置了一根数据线。下面结合图4A作示例性说明。
如图4A所示,每行像素单元组110对应于多根第一栅线141的一根和多根第二栅线142的一根,上述多根第一栅线141的一根和多根第二栅线142的一根在第二方向D2上位于该行像素单元组110的两侧,且被配置为驱动该行像素单元组110。
如图4A所示,一根第一栅线141和一根第二栅线142设置在列方向(也即,第二方向D2)上相邻的像素单元组110之间,上述一根第一栅线141和一根第二栅线142分别用于驱动相邻行的像素单元组110。例如,多根第一栅线141和多根第二栅线142被配置为驱动与其相邻的像素单元组110(也即,栅线与被该栅线驱动的像素单元组110之间无其它栅线)。如图4A所示,一根数据线161设置在行方向(也即,第一方向D1)上相邻的像素单元组110之间。如图4A所示,多根第一栅线141和多根第二栅线142在第二方向D2上交替排布。
需要说明的是,多根第一栅线141和多根第二栅线142分别大致沿第一方向D1延伸仅限定了第一栅线141和第二栅线142的长度的延伸方向,而并不表示第一栅线141和第二栅线142平行于第一方向D1,也即是,根据实际应用需求,第一栅线141和第二栅线142可以平行于第一方向D1或者也可以部分不平行于第一方向D1。例如,为了更好的提升阵列基板100的开口率,多根第一栅线141和多根第二栅线142的部分区域可以设计成弯折的形式。例如,数据线161可以平行于第二方向D2或者也可以部分不平行于第二方向D2。
为清楚起见,下面针对多个像素单元组110中的一个像素单元组110进行示例性说明。
图4B是图4A所示的阵列基板100的像素单元组110的平面示意图,为方便描述,图4B还示出了第一栅线141、第二栅线142和数据线161。图4A所示的阵列基板100的部分或所有像素单元组110可以实现为图4B所示的像素单元组110。
如图4B所示,该像素单元组110包括在第一方向D1上并列紧邻布置的第一像素和第二像素。需要说明的是,并列紧邻布置的第一像素和第二像素是指上述第一像素和第二像素之间不包含其它像素。
如图4B所示,第一像素包括第一像素电极121、第一开关元件123以及从第一像素电极121延伸突出的第一连接部122,第二像素包括第二像素电极131、第二开关元件133以及从第二像素电极131延伸突出的第二连接部132;第一像素电极121和第一开关元件123经由第一连接部122彼此电连接,第二像素电极131和第二开关元件133经由第二连接部132彼此电连接;第一连接部122的延伸长度不等于(例如,小于)第二连接部132的延伸长度。
例如,通过使得第一连接部122的延伸长度不等于(例如,小于)第二连接部132的延伸长度,可以将第一开关元件123和第二开关元件133均设置在像素单元组110的在第一方向D1上的边缘,下面结合图4B进行示例性说明。
例如,如图4B所示,像素单元组110包括在第一方向D1上彼此相对的第一边缘111和第二边缘112,相对于第二边缘112,第一开关元件123和第二开关元件133在第一方向D1均更靠近像素单元组110的第一边缘111。
例如,如图4B所示,每个像素单元组110的第一开关元件123和第二开关元件133均与同一根数据线161相连。例如,每个像素单元组110的第一开关元件123和第二开关元件133与上述同一根数据线161的距离均相同,此种情况下,每个像素单元组110的第一开关元件123与驱动该像素单元组110的数据线161之间的连接线的长度(在第一方向D1上的长度)可以等于每个像素单元组110的第二开关元件133与驱动该像素单元组110的数据线161之间的连接线的长度(在第一方向D1上的长度)。
例如,如图4A所示,与同一根数据线161相连的开关元件包括位于上述同一根数据线161的第一侧(例如,左侧)的开关元件以及位于上述同一根数据线161的第二侧(例如,右侧)的开关元件,位于上述同一根数据线161的第一侧(例如,左侧)的开关元件以及位于上述同一根数据线161的第二侧(例如,右侧)的开关元件在第一方向D1上部分重叠。
例如,通过使得位于上述同一根数据线161的第一侧(例如,左侧)的开关元件以及位于上述同一根数据线161的第二侧(例如,右侧)的开关元件在第一方向D1上部分重叠,可以降低开关元件(第一开关元件123和第二开关元件133)占据的区域在第二方向D2上的尺寸,因此可以降低用于遮挡开关元件的黑矩阵在第二方向D2上的尺寸,提升该阵列基板100以及包括该阵列基板100的显示面板和显示装置的开口率。
例如,如图4B所示,像素单元组110的第一连接部122和第二连接部132在第二方向D2上分别位于第一像素电极121的两侧;第一连接部122和第二连接部132在第二方向D2上均位于第一栅线141和第二栅线142之间。
例如,如图4B所示,第一连接部122的延伸突出的方向为第二方向D2,第二连接部132的延伸突出的方向为第一方向D1;在第二方向D2上,第二连接部132与第一像素电极121至少部分重叠;在第二方向D2上,第一像素电极121位于第一开关元件123和第二开关元件133之间。
例如,如图4B所示,第一开关元件123和第二开关元件133相对于第一像素电极121(或像素单元组110的)在第二方向D2上且沿第一方向D1延伸的中线对称设置(还可参见下方的图4D)。
例如,第一连接部122与第一像素电极121使用相同的材料一体形成,第二连接部132与第二像素电极131使用相同的材料一体形成。例如,可以使用同一构图工艺对相同的膜层构图形成第一连接部122、第一像素电极121、第二连接部132和第二像素电极131。
例如,如图4B所示,通过使得第一开关元件123和第二开关元件133在第一方向D1均更靠近像素单元组110的同一个边缘(例如,第一边缘111),第一连接部122与第一像素电极121使用相同的材料一体形成,第二连接部132与第二像素电极131使用相同的材料一体形成,可以使得第一连接部122(第一连接部122的第一端1221,还可参见下方的图6)与第一像素电极121直接电性连接,且使得第二连接部132(第二连接部132的第一端1321,还可参见下方的图6)与第二像素电极131直接电性连接,因此,相比于图1所示的阵列基板,可以避免在靠近第一像素电极121和第二像素电极131的区域设置过孔,由此可以提升第一像素的显示区域和第二像素的显示区域的面积;尽管第一连接部122(第一连接部122的第二端1222)通过第一过孔1223与第一开关元件123电连接,第二连接部132(第二连接部132的第二端1322)通过第二过孔1323与第二开关元件133电连接,但是由于第一过孔1223靠近第一开关元件123,第二过孔1323靠近第二开关元件133,且靠近第一开关元件123和第二开关元件133的区域原本也对应于被黑矩阵遮挡的区域,因此,图4B所示的第一过孔1223和第二过孔1323不会降低像素单元组110以及阵列基板100的开口率。
例如,第一像素电极121和第二像素电极131均可以采用透明导电材料形成。例如,透明导电材料为氧化铟锡(ITO)或氧化铟锌(IZO)。对于第一连接部122与第一像素电极121使用相同的材料一体形成,且第二连接部132与第二像素电极131使用相同的材料一体形成的示例,第一连接部122和第二连接部132也均可以使用透明导电材料形成(例如,ITO)。例如,透明导电材料(例如,ITO)的加工精度高于金属材料的加工精度,也即,透明导电材料走线的线宽可以小于金属材料走线的线宽;此种情况下,第一连接部122和第二连接部132占据的区域的尺寸可以降低,第一像素电极121和第二像素电极131占据的区域的尺寸可以对应的增加,由此可以提升像素单元组110以及阵列基板100的开口率。
例如,如图4A所示,与同一根数据线相连的,且位于该同一根数据线右侧的开关元件均用于驱动奇数行(或偶数行)的像素单元组;与同一根数据线相连的,且位于该同一根数据线左侧的开关元件均用于驱动偶数行(或奇数行)的像素单元组。
例如,如图4A所示,用于驱动每一像素单元组的第一开关元件123和第二开关元件133均在第一方向上设置在该像素单元组的设置了短连接像素的边缘。例如,如图4A所示,位于奇数行(或偶数行)的像素单元组的第一开关元件123和第二开关元件133均设置在像素单元组的左侧,位于偶数行(或奇数行)的像素单元组的第一开关元件123和第二开关元件133均设置在像素单元组的右侧。
例如,第一开关元件123和第二开关元件133均为薄膜晶体管(TFT)。例如,如图4A和图4B所示,第一开关元件123和第二开关元件133均为U型薄膜晶体管,也即,薄膜晶体管的源极(或漏极)为U型电极,薄膜晶体管的漏极(或源极)的至少部分设置在U型电极的开口中;U型薄膜晶体管的源极和漏极在第二方向D2上至少部分重叠。例如,如图4A所示,用于驱动相邻行的U型TFT的开口方向相反。例如,如图4A所示,用于驱动第一行的U型TFT的开口方向为向右,用于驱动第二行的U型TFT的开口方向为向左。
例如,该阵列基板100可以包括第一电极层172(参见图4C)、第一绝缘层173(参见图5C)、半导体层174(参见图5A和图5C)、第二电极层175(参见图5A)、第二绝缘层176(参见图5C)和第三电极层177(参见图6),上述第一电极层172、第一绝缘层173、半导体层174、第二电极层175、第二绝缘层176和第三电极层177例如顺次设置在衬底基板171上。
图4C是图4A所示的阵列基板的第一电极层172的平面示意图。如图4C所示,第一电极层172包括多根第一栅线141、多根第二栅线142以及阵列排布的公共电极图案150;多根第一栅线141和多根第二栅线142在第二方向D2上交替排布;多个公共电极图案150和多个像素单元组110一一对应;位于同一行的多个公共电极图案150位于用于驱动与同一行的多个公共电极图案150对应的像素单元组110的第一栅线141和第二栅线142之间。需要说明的是,在一些示例中,第一电极层172还可以不包括公共电极图案。
为清楚起见,公共电极图案150的具体结构以及公共电极图案150的之间的连接方式将在后面进行具体阐述,下面将结合图4D和图4E阐述第一栅线141和第二栅线142的结构。
图4D示出了图4A所示的阵列基板的第一栅线141和第二栅线142的平面示意图。
例如,如图4A和图4D所示,用于驱动每个像素单元组110的第一栅线141与用于驱动与每个像素单元组110在第二方向D2上相邻的像素单元组110的第二栅线142在第一方向D1上部分交叠,也即,在第二方向D2上位于相邻的像素单元组110之间的第一栅线141和第二栅线142在第一方向D1上部分交叠,由此可以降低栅线所占据区域在第二方向D2上的尺寸,由此可以提升阵列基板100的开口率以及包括该阵列基板100的显示面板和显示装置的开口率。
例如,如图4D所示,第一栅线141和第二栅线142相对于像素单元组110在第二方向D2上的沿第一方向D1延伸的中线113对称设置。
图4E示出了图4A所示的阵列基板的第一栅线141和第二栅线142的对应于一个像素单元组110的部分的平面示意图。例如,如图4E所示,第一栅线141包括第一栅极部1411,第二栅线142包括第二栅极部1421。例如,第一栅极部1411被配置为第一开关元件123的栅极,第二栅极部1421被配置为第二开关元件133的栅极,也即,第一开关元件123的U型电极(源极或漏极)在第一电极层172上的正投影与第一栅极部1411至少部分重叠,第二开关元件133的U型电极(源极或漏极)在第一电极层172上的正投影与第二栅极部1421至少部分重叠。
例如,如图4E所示,用于驱动每个像素单元组110的第一栅线141的第一栅极部1411与用于驱动与每个像素单元组110在第二方向D2上相邻的像素单元组110的第二栅线142的第二栅极部1421在第一方向D1上部分交叠,由此可以降低栅线所占据区域在第二方向D2上的尺寸,由此可以提升阵列基板100的开口率以及包括该阵列基板100的显示面板和显示装置的开口率。例如,在第二方向D2上位于相邻的像素单元组110之间的两根栅线(第一栅线141和第二栅线142)的对应栅极部在第一方向D1上部分交叠。
例如,如图4E所示,第一栅线141还包括顺次相连的第一线部1412、第一线连接部1413和第三线部1414;第二栅线142还包括顺次相连的第二线部1422、第二线连接部1423和第四线部1424;第一线部1412与第一栅极部1411相连,第二线部1422与第二栅极部1421相连。例如,如图4E所示,第一线连接部1413包括朝向第一栅极部1411凸出的第一凸起143,第二线连接部1423包括朝向第二栅极部1421凸出的第二凸起144。
例如,如图4D和图4E所示,第一线部1412、第二线部1422、第三线部1414、第四线部1424分别平行于第一方向D1。
例如,如图4D和图4E所示,位于同一根栅线上的、对应于不同像素单元组且彼此相邻的栅极部和线连接部之间具有第一凹陷结构211,与上述同一根栅线相邻的栅线的线连接部设置在上述第一凹陷结构211中。
例如,如图4A和图4D所示,每根栅线可以同时驱动短连接像素和长连接像素,因此,每根栅线可以同时包括第一栅极部1411、第一线部1412、第一线连接部1413、第三线部1414、第二栅极部1421、第二线部1422、第二线连接部1423和第四线部1424。
例如,如图4A-图4D所示,栅线的对应于同一个像素单元组110的栅极部和线连接部在第一方向上并列布置并形成第二凹陷结构212,该栅线驱动的像素的过孔(例如,第一过孔或第二过孔)位于该第二凹陷结构212中。
需要说明的是,本公开的至少一个实施例提供的阵列基板100不限于多根第一栅线141和多根第二栅线142的每个均采用图4D所示的结构,根据实际应用需求,还可以使得多根第一栅线141和多根第二栅线142的部分采用采用图4D所示的结构,多根第一栅线141和多根第二栅线142的剩余的部分可以采用其它适用的栅线结构(例如,平直的栅线),此处不再赘述。
在一些示例中,第一线连接部1413可以不包括第一凸起143,第二线连接部1423可以不包括第二凸起144。
图5A是图4A所示的阵列基板的半导体层174和第二电极层175的平面示意图。如图4B和图5A所示,第二电极层175包括多根数据线161、多个并列布置的第一源漏层以及多个并列布置的第二源漏层;第一源漏层包括第一开关元件123的两个第一源漏极之一1241以及第一开关元件123的两个第一源漏极的另外一个1243(例如,U型电极);第二源漏层包括第二开关元件124的两个第二源漏极之一1341以及第二开关元件124的两个第二源漏极的另外一个1343(例如,U型电极)。
需要说明的是,第一源漏层和第二源漏层位于同一层的不同区域,第一源漏层和第二源漏层在垂直于衬底基板的方向上间隔设置,可以使用同一构图工艺对同一膜层(例如,单层膜层)进行构图形成第一源漏层和第二源漏层。
图5B是图4A所示的阵列基板的第一开关元件123的平面示意图(扫描电子显微镜图获取的图像),为描述方便,图5B还示出了部分第一栅线141、部分第一像素电极121、第一过孔1223。图5C是沿图5B所示的AA’线剖切获得的阵列基板100的截面示意图。图5D是本公开的至少一个实施例提供的第二开关元件133的平面示意图。
例如,如图5B和图5C所示,在垂直于衬底基板171的方向上,第一开关元件123包括第一栅极部1411(作为第一开关元件123的栅极、第一绝缘层173、半导体层174(第一半导体层125)以及第一源漏层;第一源漏层包括彼此相对并分立设置两个第一源漏极(也即,两个第一源漏极之一1241和两个第一源漏极的另外一个1243,例如,在第一开关元件123处于关闭状态时,两个第一源漏极彼此绝缘)。
例如,半导体层174包括第一半导体层125(半导体层174的对应于第一开关元件的区域)和第二半导体层(半导体层174的对应于第二开关元件的区域)。需要说明的是,第一半导体层125和第二半导体层位于同一层的不同区域,第一半导体层125和第二半导体层在垂直于衬底基板的方向上间隔设置,可以使用同一构图工艺对同一膜层(例如,单层膜层)进行构图形成第一半导体层125和第二半导体层。
例如,在垂直于衬底基板171的方向上,第二开关元件133包括第二栅极部1421(作为第二开关元件133的栅极、第一绝缘层173、半导体层174(第二半导体层)以及第二源漏层。如图4B所示,第二源漏层包括彼此相对并分立设置两个第二源漏极(也即,两个第二源漏极之一1341和两个第二源漏极的另外一个1343,例如,在第二开关元件133处于关闭状态时,两个第二源漏极彼此绝缘)。
例如,如图5C所示,阵列基板100还包括第二绝缘层176、第三电极层177以及设置在第二绝缘层176中的第一过孔1223和第二过孔1323。
图6是图4A所示的阵列基板100的第三电极层177的平面示意图。图7是图4A所示的阵列基板100的第一电极层172、半导体层174和第二电极层175的平面示意图,图8是图4A所示的阵列基板100的第一过孔1223、第二过孔1323和第三过孔153的平面示意图。
如图5B、图5C和图6所示,第三电极层177包括第一像素电极121、第一连接部122、第二像素电极131、第二连接部132以及第二公共电极连接部152。
如图5B、图5C和图6所示,第一连接部122包括第一端1221和第二端1222,第一连接部122的第一端1221与第一像素电极121直接电性连接,第一连接部122的第二端1222经由第一过孔1223与两个第一源漏极之一1241电连接。如5B和图5C所示,第一过孔1223是一种半过孔,也即,两个第一源漏极之一1241仅覆盖第一过孔1223的开口区域的一部分;如图5B和图5C所示,第一过孔1223的开口区域的另一部分位于两个第一源漏极之一1241的靠近第一像素电极121的一侧,且被第一像素电极121直接覆盖,也即,第一过孔1223的开口区域的另一部分的底部与第一像素电极121直接接触。
如图6和图4B所示,第二连接部132包括第一端1321和第二端1322,第二连接部132的第一端1321与第二像素电极131直接电性连接,第二连接部132的第二端1322经由第二过孔1323与第二源漏极之一1341电连接;如图5D所示,第二源漏极之一1341覆盖第二过孔1323的开口区域的一部分1324,第二过孔1323的开口区域的另一部分1325位于第二源漏极之一1341的靠近第一像素电极121的一侧,且被第二像素电极131直接覆盖,也即,第二过孔1323的开口区域的另一部分1325的底部与第二像素电极131直接接触。
需要说明的是,第一过孔1223和第二过孔1323的设置方式不限于图5B和图5C所示设置方式,根据实际应用需求,第一过孔1223和第二过孔1323还可以选用其它适用的设置方式。下面结合图2A所示的阵列基板100进行示例性说明。
图5E示出了图2A所示的阵列基板100的部分区域的平面示意图,图5F是图5E所示的阵列基板100的区域RC4的平面示意图(扫描电子显微镜获取)。
如图5E和图5F所示,图2A所示的阵列基板100的第一过孔1223和第二过孔1323也均是一种半过孔,也即,第一开关元件123的两个第一源漏极之一1241(例如,第一漏极)仅覆盖第一过孔1223的开口区域的一部分1224;第二开关元件133的两个第二源漏极之一1341(例如,第二漏极)仅覆盖第二过孔1323的开口区域的一部分1324。
如图5E和图5F所示,第一过孔1223的开口区域的另一部分1225位于两个第一源漏极之一1241的远离第一像素电极121的一侧,第二过孔1323的开口区域的另一部分1325位于第二源漏极之一1341的远离第一像素电极121的一侧。在一些示例中,图5E和图5F所示的阵列基板,第一线连接部1413也可以包括第一凸起,第二线连接部1423也可以包括第二凸起;然而,此种情况下,如果第一凸起和第二凸起的位置偏移,则该额外增加的第一凸起可能经由第一过孔与第一像素电极电连接(短路),该额外增加的第二凸起可能经由第二过孔与第二像素电极电连接(短路)。因此,相比于图5E和图5F所示的第一过孔1223的结构,通过将图5B和图5C所示的第一过孔1223的开口区域的另一部分1225设置在两个第一源漏极之一1241的远离第一像素电极121的一侧,可以降低图5B和图5C所示的阵列基板的第一凸起143与第一连接部122短路的风险,通过将图5F所示的第二过孔1323的开口区域的另一部分1325设置在第二源漏极之一1341的远离第一像素电极121的一侧,可以降低图5B和图5C所示的阵列基板的第二凸起144与第二连接部132短路的风险。
以下将结合图4B和图5B阐述图4B所示的阵列基板的Cgs补偿功能以及摇头纹抑制功能。
如图5B所示,第一栅线141在第二导电层(第一源漏层)上的正投影与两个第一源漏极之一1241在至少两个不同的位置处交叠;例如,如图5B所示,第一栅线141在第一源漏层上的正投影与两个第一源漏极之一1241在第一方向D1上的两侧至少部分交叠。
例如,通过使得第一栅线141在第一源漏层上的正投影与两个第一源漏极之一1241在第一方向D1上的两侧至少部分交叠,可以降低第一栅线和第一源漏层之间的形成的电容取值的变化幅度;由于第一栅线和第一源漏层之间的形成的电容取值的变化幅度与摇头纹正相关,因此,通过降低第一栅线和第一源漏层之间的形成的电容取值的变化幅度,可以抑制避免用于制作第二电极层175的掩膜版相对于第一电极层172偏移导致的摇头纹不良。
例如,为方便描述,以下实施例将与数据线161相连的第一源漏极和第二源漏极分别称为第一源极和第二源极,与像素电极相连的第一源漏极和第二源漏极分别称为第一漏极和第二漏极;然而,本公开的实施例不限于此;在其它一些实施例中,与数据线161相连的第一源漏极和第二源漏极可以分别称为第一漏极和第二漏极,与像素电极相连的第一源漏极和第二源漏极分别称为第一源极和第二源极。
图5G是图4A所示的阵列基板的栅线所在的电极层与源漏极所在的电极层在栅线所在的电极层的正投影之间的交叠区域的第一个示意图(对应于第一开关元件);图5H是图4A所示的阵列基板的栅线所在的电极层与源漏极所在的电极层在栅线所在的电极层的正投影之间的交叠区域的第二个示意图(对应于第二开关元件)。
例如,如图5G所示,除第一栅线141(第一栅线141的第一栅极部1411)在第一源漏层上的正投影与第一漏极的靠近第一源极一侧的区域(例如,左侧)交叠之外,第一栅线141(第一栅线141的第一线连接部1413)在第一源漏层上的正投影还与第一漏极的远离第一源极一侧的区域(例如,右侧)交叠。
例如,如图5G所示,第一凸起143在两个第一源漏极之一1241(例如,第一漏极)上的正投影与两个第一源漏极之一1241(例如,第一漏极)至少部分交叠,第一凸起143在两个第一源漏极之一1241(例如,第一漏极)上的正投影与两个第一源漏极之一1241(例如,第一漏极)的交叠区域为第一交叠区域145。例如,如图5G所示,第一栅极部1411在第一漏极上的正投影与第一漏极的交叠区域为第二交叠区域146。
如图5G所示,在第一源漏层相对于第一电极层172(例如,第一栅极部1411)向右偏移时,第一交叠区域145的尺寸增加,第二交叠区域146的尺寸降低;在第一源漏层相对于第一电极层172(例如,第一栅极部1411)向左偏移时,第一交叠区域145的尺寸降低,第二交叠区域146的尺寸增加;因此,相比于未设置第一交叠区域145的示例,通过设置第一交叠区域145,可以降低栅线和第一源漏层之间的形成的电容(Cgs1)取值的变化(因第一源漏层相对于第一电极层172偏移而导致)的幅度,由此可以抑制包含该阵列基板100的显示面板和显示装置的摇头纹不良。
如图5G所示,第一交叠区域145具有在与第一方向D1交叉的第二方向D2上的第一交叠边缘1451,第二交叠区域146具有在与第一方向D1交叉的第二方向D2上的第二交叠边缘1461,且第一交叠边缘1451的长度和第二交叠边缘1461的长度相等;此种情况下,可以进一步地可以降低栅线和第一源漏层之间的形成的电容(Cgs1)的取值的变化(因第一源漏层相对于第一电极层172偏移而导致)的幅度以及第一像素的像素电压跳变量的变化幅度。
例如,如图5H所示,第二栅线142在第二源漏层上的正投影与两个第二源漏极之一1341在至少两个不同的位置处交叠;第二栅线142在第二源漏层上的正投影与两个第二源漏极之一1341在第一方向D1上的两侧至少部分交叠。
例如,如图5H所示,除第二栅线142(第二栅线142的第二栅极部1421)在第二源漏层上的正投影与第二漏极的靠近第二源极一侧的区域交叠之外,第二栅线142(第二栅线142的第二线连接部1423)在第二源漏层上的正投影与第二漏极的远离第二源极一侧的区域交叠。
例如,如图5H所示,第二凸起144在第二源漏极之一1341(例如,第二漏极)上的正投影与第二源漏极之一1341(例如,第二漏极)至少部分交叠,第二凸起144在第二源漏极之一1341(例如,第二漏极)上的正投影与两个第二源漏极之一1341(例如,第二漏极)的交叠区域为第三交叠区域147。例如,如图5H所示,第二栅极部1421在第二漏极上的正投影与第二漏极的交叠区域为第四交叠区域148。例如,相比于未设置第三交叠区域147的示例,通过设置第三交叠区域147,可以降低栅线和第二源漏层之间的形成的电容(Cgs2)取值的变化(因第二源漏层相对于第一电极层172偏移而导致)的幅度,由此可以抑制包含该阵列基板100的显示面板和显示装置的摇头纹不良。
例如,第三交叠区域147具有在与第一方向D1交叉的第二方向D2上的第三交叠边缘1471,第四交叠区域148具有在与第一方向D1交叉的第二方向D2上的第四交叠边缘1481,第三交叠边缘1471的长度和第四交叠边缘1481的长度相等;此种情况下,可以进一步地可以降低栅线和第二源漏层之间的形成的电容(Cgs2)的取值的变化(因第二源漏层相对于第一电极层172偏移而导致)的幅度以及第二像素的像素电压跳变量的变化幅度。
在一些示例中,第一交叠区域145的平面形状、第二交叠区域146的平面形状、第三交叠区域147的平面形状以及第四交叠区域148的平面形状实质上均为矩形,第一交叠区域145在第二方向D2上的尺寸等于第二交叠区域146在第二方向D2上的尺寸,且第三交叠区域147在第二方向D2上的尺寸等于第四交叠区域148在第二方向D2上的尺寸。需要说明的是,在一些示例中,在确定第二交叠区域146时,可以将设置在第一栅极部1411和第一漏极之间的第一半导体层125纳入考虑,也即,将第一漏极和第一半导体层125的结合结构在第一栅极部1411上的正投影与第一栅极部1411的交叠区域作为第二交叠区域146;对应地,在确定第四交叠区域148时,可以将第二漏极和第二半导体层的结合结构在第二栅极部1421上的正投影与第二栅极部1421的交叠区域作为第四交叠区域148。
例如,第一栅线141在第一源漏层上的正投影与两个第一源漏极之一1241的交叠面积为第一值,第二栅线142在第二源漏层上的正投影与两个第二源漏极之一1341的交叠面积为第二值,第一值等于第二值;此种情况下,栅线和第一源漏层之间的形成的电容(Cgs1)以及栅线和第二源漏层之间的形成的电容(Cgs2)彼此相等,以及第一像素的像素电压跳变量以及第二像素的像素电压跳变量比较接近(例如,相等),由此可以进一步地抑制包含该阵列基板100的显示面板和显示装置的摇头纹不良。
以下结合图9阐述图4A所示的阵列基板的其它用于提升包括该阵列基板的显示面板的显示均匀度的技术方案。
在一个示例中,第一像素电极121与驱动第一像素的栅线在第二方向D2上彼此交叠,第二像素电极131与驱动第二像素的栅线在第二方向D2上彼此交叠。图9示出了本公开至少一个实施例提供的像素电极与驱动该像素电极所在的像素的栅线的间距和交叠长度的示意图。
如图9所示,第一像素电极121与驱动第一像素的栅线的横向间距dpg1是第一像素电极121的靠近用于驱动第一像素的栅线(例如,图9所示的第一栅线141)的边缘与用于驱动第一像素的栅线之间的间距,第二像素电极131与驱动第二像素的栅线(例如,图9所示的第二栅线142)的横向间距dpg2是第二像素电极131的靠近用于驱动第二像素的栅线的边缘与用于驱动第二像素的栅线之间的间距。例如,由于第一像素电极121所在的第三电极层177以及用于驱动第一像素的栅线所在的第一电极层172的间距(在垂直于第一电极层172方向上的间距)较小,如图9所示,可以将第一像素电极121与用于驱动第一像素的栅线(例如,图9所示的第一栅线141)在第二方向D2上的间距作为横向间距dpg1,将第二像素电极131与用于驱动第二像素的栅线(例如,图9所示的第二栅线142)在第二方向D2上的间距作为横向间距dpg2。本公开的其它实施例的横向间距具有类似的定义,不再赘述。
如图9所示,第一像素电极121和第一连接部122的结合结构与驱动第一像素的栅线的有效交叠长度是指驱动第一像素的栅线的对应于横向间距dpg1小于等于预定间距(例如,六微米)的区域在第一方向D1上的长度;第二像素电极131和第二连接部132的结合结构与驱动第二像素的栅线的有效交叠长度是指驱动第二像素的栅线的对应于横向间距dpg2小于等于预定间距(例如,六微米)的区域在第一方向D1上的长度。
在一个示例中,第一像素电极121与驱动第一像素的栅线的横向间距大于五微米,第二像素电极131与驱动第二像素的栅线的横向间距大于五微米。例如,本公开的发明人通过多次试验和分析得到,通过使得第一像素电极121与驱动第一像素的栅线的横向间距大于五微米可以降低以下因素对第一像素的电容Cpg的影响:第一像素电极121与驱动第一像素的栅线的横向间距(例如,因制造工艺导致的变化)的变化;第一像素电极121和第一连接部122与驱动第一像素的栅线的有效交叠长度的变化;通过使得第二像素电极131与驱动第二像素的栅线的横向间距大于五微米,可以降低降低以下因素对第二像素的电容Cpg的影响:第二像素电极131与驱动第二像素的栅线的横向间距的变化;第二像素电极131和第二连接部132与驱动第二像素的栅线的有效交叠长度的变化;因此,可以在不劣化摇头纹的情况下,可以降低对制造工艺的要求。
在一个示例中,如图9所示,第一连接部122的延伸长度小于第二连接部132的延伸长度,第一像素电极和第一连接部的结合结构与第一栅线的有效交叠长度小于第二像素电极和第二连接部的结合结构与第二栅线的有效交叠长度,第二像素电极131的靠近驱动第二像素的栅线的一侧具有凹陷部。
例如,通过使得长连接像素(例如,第二像素)的像素电极的靠近驱动该长连接像素的栅线的一侧具有凹陷部,可以缩短长连接像素的像素电极和连接部的结合结构与栅线的有效交叠长度lpg;此种情况下,长连接像素的像素电极和连接部的结合结构与栅线的有效交叠长度与短连接像素(例如,第一像素)的像素电极和连接部的结合结构与栅线的有效交叠长度更为接近,因此,可以使得长连接像素的电容Cpg与短连接像素的电容Cpg更为接近,由此可以进一步地抑制摇头纹不良。
在一个示例中,第一像素电极121和第一连接部122的结合结构与驱动第一像素的栅线的有效交叠长度等于第二像素电极131和第二连接部132的结合结构与驱动第二像素的栅线的有效交叠长度,由此可以进一步地抑制摇头纹不良。
在一个示例中,第一像素电极121以及与第一像素电极121相邻的栅线(但不用于驱动该第一像素电极121所在的第一像素)在第二方向D2上彼此交叠,第二像素电极131以及与第二像素电极131相邻的栅线(但不用于驱动该第二像素电极131所在的第二像素)在第二方向D2上彼此交叠。
需要说明的是,在与第二像素电极131相邻的栅线位于上述第二像素电极131上方时,与第二像素电极131相邻的栅线对上述第二像素电极131充电过程的影响较小或没有影响,因此,在以下描述Cpg’对显示面板显示均匀性的影响时阐述的长连接像素的第二像素电极131位于与其相邻的栅线(但不驱动该像素)的上方,也即,在以下描述Cpg’对显示面板显示均匀性的影响时涉及的第一像素电极121和第二像素电极131不是位于同一像素单元组而是位于同一列。
在一些示例中,为了进一步地降低长连接像素以及短连接像素的电容Cpg’对显示面板显示均匀性的影响,抑制摇头纹不良,可以使得横向间距dpg1’(例如,将第一像素电极121以及与该第一像素电极121相邻的栅线在第二方向D2上的间距)和横向间距dpg2’(例如,第二像素电极131以及与该第二像素电极131相邻的栅线在第二方向D2上的间距)尽可能的大,并使得有效交叠长度lpg1’(例如,第一像素电极121以及与该第一像素电极121相邻的栅线之间的有效交叠长度)等于有效交叠长度lpg2’(第二像素电极131以及与该第二像素电极131相邻的栅线之间的有效交叠长度);或者可以使得长连接像素以及短连接像素的电容Cpg对显示面板显示均匀性的影响完全相同或相近。
以下将结合图10和图11阐述多个公共电极图案150的结构和彼此之间的连接关系。图10是本公开至少一个实施例提供的阵列基板100的阵列排布的公共电极图案150的平面示意图,图11是本公开至少一个实施例提供的阵列基板100的公共电极图案150的平面示意图。
如图10所示,在第一方向D1上相邻的公共电极图案150通过第一公共电极连接部151彼此电连接,第一公共电极连接部151与公共电极图案150同层,位于不同行的公共电极图案150彼此间隔设置。
如图10所示,在第二方向D2上相邻的公共电极图案150通过第二公共电极连接部152彼此电连接,第二公共电极连接部152与第一连接部122同层,第二公共电极连接部152与对应的公共电极图案150通过第三过孔153电连接。
如图10和图11所示,至少一个(每个)公共电极图案150包括主体部154以及从主体部154的第一侧伸出的第一凸出部155以及两个第二凸出部156构成;第一凸出部155以及两个第二凸出部156分别沿第二方向D2延伸;第一凸出部155在第一方向D1上设置在两个第二凸出部156之间,第一公共电极连接部151设置在在第一方向D1上相邻的两个公共电极图案150的第二凸出部156之间,且第一公共电极连接部151的两端分别与在第一方向D1上相邻的两个公共电极图案150的第二凸出部156直接电性相连。
如图10所示,在第二方向D2上相邻的公共电极图案150通过相邻的公共电极图案150的第一凸出部155和第三过孔153电连接。例如,第一凸出部155的不与主体部154相连的一端包括扩大部158,在第二方向D2上相邻的公共电极图案150通过相邻的公共电极图案150的扩大部158、第三过孔153和第二公共电极连接部152电连接。例如,通过使得第一凸出部155的不与主体部154相连的一端包括扩大部158,可以提升第二公共电极连接部152的设计自由度。
需要说明的是,图10所示的第二公共电极连接部152仅用于示意性的示出位于不同行的公共电极图案150的连接方式,但第二公共电极连接部152的形状和结构不限于此。例如,第二公共电极连接部152还可以采用如图6所示的第二公共电极连接部152的形状和结构,不再赘述。
如图10所示,至少一个(每个)公共电极图案150的平面形状可以为“E”型,且上述至少一个(每个)公共电极图案150的开口方向(也即,“E”型的开口方)与列方向上相邻的公共电极图案150的开口方向均相反。例如,每个公共电极图案150的主体部154和与上述每个公共电极图案150在第二方向上相邻的一个公共电极图案150的主体部154对置,且每个公共电极图案150的开口和与上述每个公共电极图案150第二方向上相邻的另一个公共电极图案150的开口对置。
在一个示例中,如图10所示,对于位于同一列的公共电极图案,位于奇数列的公共电极图案150的开口方向彼此相同,位于偶数列的公共电极图案150的开口方向彼此相同,在第二方向上相邻的两个公共电极图案150的开口方向彼此不同。
如图10所示,至少一个(每个)公共电极图案150的主体部154的远离该公共电极图案150的第一凸出部155的一侧具有凹陷部,并且,如图4B所示,上述至少一个(每个)公共电极图案150的主体部154的凹陷部与对应的公共电极图案150的凹陷部对应(例如,至少部分重叠)。
例如,如图4B、图6和图10所示,每个公共电极图案150的主体部154在第二方向上设置在设置了对应于该公共电极图案150的像素单元组110的第二连接部132的一侧,每个公共电极图案150的开口在第二方向上设置在设置了对应于该公共电极图案150的像素单元组110的第一连接部122的一侧。
需要说明的是,在一些示例中,公共电极图案150还可以被称为公共电极线或公共数据线。
在一些示例中(对于TN模式的显示面板),显示面板的对置基板还包括一层公共电极层(例如,由诸如ITO的透明导电材料制成),公共电极层与公共电极图案150通过导电部(例如,导电金球)电连接。
在另一些示例中(对于基于高级超维场转换技术的显示面板),阵列基板还包括一层公共电极层(例如,图案化的公共电极层,其与栅线彼此绝缘),公共电极图案150与公共电极层彼此电连接。例如,公共电极图案150与公共电极层可以直接电性连接或通过过孔连接。例如,在公共电极图案150与公共电极层直接电性连接时,公共电极层可以位于公共电极图案150的远离数据线的一侧。
本公开的至少一个实施例还提供了一种摇头纹的实验分析方法,通过实验数据分析得出,在显示面板显示灰度为127的图像且像素之间相差6个灰阶时,即可看到明显的摇头纹。下面对摇头纹的实验分析方法以及用于摇头纹研究的实验设计方案。
例如,用于摇头纹研究的实验设备包括点灯机,探测器(例如,型号为CA310)以及直流电源。
摇头纹研究的实验包括以下的步骤S501-步骤S505。
步骤S501:将待检的样品(显示面板)进行外灌公共电压Vcom处理,也即,使用显示面板外部的直流电源(直流电压),向显示面板内的公共电极或公共电极图案施加公共电压Vcom。
步骤S502:用点灯机编辑图形,将相同结构、相同极性的像素点亮(127灰阶),其他像素不亮(0灰阶)。
步骤S503:将探测器(例如,型号为CA310)的测量探头垂直放置于样品中间,用于测试其闪烁程度(闪烁值)。
步骤S504:调节公共电压Vcom,直至闪烁值最小,则此时的公共电压Vcom即为此像素结构的最佳公共电压Vcom。
步骤S505:针对一个周期内所有子像素,重复上述步骤步骤S501-步骤S504,直至测试出一个周期内所有子像素(12个)的最佳公共电压Vcom。
然后基于以上测试结果进行摇头纹分析。
根据闪烁的机理,当闪烁值最小时,可近似认为此时像素的正负帧亮度相同,因此,当闪烁值最小时,公共电压Vcom与像素电压的跳变量△Vp关系如下所示,
Vcom=Vcenter-△Vp。
因此,当闪烁值最小时,公共电压Vcom与像素电压的跳变量△Vp成反比,由此可通过Vcom的差异推算出不同像素之间的像素电压的跳变量△Vp的差异。
表1示出了一款21.5英寸的扭曲向列型显示面板(全高清)的一个周期内像素(像素P1-P6)的最佳公共电压Vcom,像素P1-P6例如分别为红色、绿色、蓝色、红色、绿色和蓝色子像素。
表1 21.5英寸的扭曲向列型显示面板(全高清)的子像素的最佳公共电压
如表1所示,当显示面板存在摇头纹不良时,不同子像素的最佳公共电压Vcom差值为0.05V;当显示面板不存在摇头纹不良时,不同子像素的最佳公共电压Vcom差值为0.02V。例如,基于表1中的数据,可以拟合出在127灰阶附近的VT曲线(也即,电压与显示面板透射率之间的曲线),并结合gamma曲线可以得出,在像素电压差异0.05V,灰阶差异为6个灰阶时,摇头纹比较明显。
本公开的至少一个实施例还提供了一种显示面板,其包括本公开的实施例提供的任一阵列基板。本公开的至少一个实施例还提供了一种显示装置,其包括本公开的实施例提供的任一阵列基板或本公开的实施例提供的任一显示面板。
图12示出了一种显示面板的示例性框图以及一种显示装置的示例性框图。如图12所示,该显示面板10包括阵列基板100,该显示装置包括显示面板10。
需要说明的是,对于该显示基板10和显示装置20的其它组成部分(例如,薄膜晶体管、控制装置、图像数据编码/解码装置、行扫描驱动器、列扫描驱动器、时钟电路等)可以采用适用的部件,这些均是本领域的普通技术人员所应该理解的,在此不做赘述,也不应作为对本公开的限制。该显示基板10和显示装置20具体提升开口率的能力或基础。
本公开的至少一个实施例还提供了一种阵列基板的制作方法,其包括:形成像素单元组。像素单元组包括在第一方向上并列布置的第一像素和第二像素;第一像素包括第一像素电极、第一开关元件以及从第一像素电极延伸突出的第一连接部,第二像素包括第二像素电极、第二开关元件以及从第二像素电极延伸突出的第二连接部;第一像素电极和第一开关元件经由第一连接部彼此电连接,第二像素电极和第二开关元件经由第二连接部彼此电连接;以及第一连接部的长度不等于第二连接部的长度。
例如,形成像素单元组包括:使用同一构图工艺对相同的膜层构图形成第一连接部、第一像素电极、第二连接部和第二像素电极。
例如,该阵列基板的制作方法可以包括以下的步骤S101-步骤S108。
步骤S101:提供衬底基板。
步骤S102:在衬底基板上形成第一电极层。
步骤S103:在形成了第一电极层的衬底基板上形成第一绝缘层。
步骤S104:在形成了第一绝缘层的衬底基板上形成半导体层。
步骤S105:在形成了半导体层的衬底基板上形成第二电极层。
步骤S106:在形成了第二电极层的衬底基板上形成第二绝缘层。
步骤S107:在第二绝缘层中形成第一过孔、第二过孔和第三过孔。
步骤S108:在形成了第一过孔、第二过孔和第三过孔的衬底基板上形成第三电极层。
下面以图4A示出的阵列基板对本公开的至少一个实施例提供的阵列基板的制作方法进行示例性说明。
例如,衬底基板可以是玻璃基板、石英基板、塑料基板(例如聚对苯二甲酸乙二醇酯(PET)基板)或者由其它适合的材料制成的基板。
例如,第一电极层(参见图4C)包括多根第一栅线、多根第二栅线、阵列排布的公共电极图案以及多个第一公共电极连接部。例如,步骤S102包括:在衬底基板上形成第一电极膜;使用同一构图工艺对第一电极膜构图形成多根第一栅线、多根第二栅线、阵列排布的公共电极图案以及多个第一公共电极连接部,也即,形成第一电极层。例如第一电极层可以采用金属材料(例如,铜、铝或者铝合金)或其它适用的材料形成。
例如,第一绝缘层(参见图5C)的材料可以是氧化硅(SiOx)、氧氮化硅(SiNxOy)、氮化硅(SiNx)或者其它适合的材料。
例如,半导体层(参见图5A和图5C)的材料可以由氧化物半导体材料制成,但本公开的实施例不限于此。例如,该氧化物半导体材料例如可以包括ZnO、MgZnO、Zn-Sn-O(ZTO)、In-Zn-O(IZO)、SnO2、Ga2O3、In-Ga-O(IGO)、In2O3、In-Sn-O(ITO)、In-Ga-Zn-O(IGZO)、In-Zn-Sn-O(IZTO)、In-Ga-Zn-Sn-O(IGZTO)和InAlZnO(IAZO)等,但本公开的实施例的半导体层不限于由上述具体的氧化物半导体材料制成。
例如,第二电极层(参见图5A)包括多根数据线、多个开关元件的源极和漏极。例如,步骤S105包括:在半导体层上形成第二电极膜;使用同一构图工艺对第二电极膜构图形成多根数据线、多个开关元件的源极和漏极,也即,形成第二金属层。例如,第二电极层可以采用金属材料(例如,铜、铝或者铝合金)或其它适用的材料形成。
例如,第二绝缘层可以采用无机或有机材料形成。例如,第二绝缘层可以采用有机树脂、氧化硅(SiOx)、氧氮化硅(SiNxOy)或者氮化硅(SiNx)形成。
例如,在步骤S107中,在第二绝缘层中对应于两个第一源漏极之一的远离U型电极(两个第一源漏极的另一个)一侧的端部的位置处形成第一过孔,在第二绝缘层中对应于第二源漏极之一的远离U型电极(两个第二源漏极的另一个)一侧的端部的位置处形成第二过孔,在第二绝缘层中对应于公共电极图案的第一凸出部(例如,第一凸出部的扩大部158)的位置处形成第三过孔。
例如,第三电极层177(参见图6)包括第一像素电极、第二像素电极、第一连接部、第二连接部和第二公共电极连接部。
例如,步骤S108包括:在形成了第一过孔、第二过孔和第三过孔的衬底基板上形成第三电极膜;使用同一构图工艺对第三电极膜构图形成第一像素电极、第二像素电极、第一连接部、第二连接部和第二公共电极连接部。例如,第三电极层可以采用透明导电材料形成。例如,透明导电材料为氧化铟锡(ITO)或氧化铟锌(IZO)。
虽然上文中已经用一般性说明及具体实施方式,对本公开作了详尽的描述,但在本公开实施例基础上,可以对之作一些修改或改进,这对本领域技术人员而言是显而易见的。因此,在不偏离本公开精神的基础上所做的这些修改或改进,均属于本公开要求保护的范围。
以上所述仅是本公开的示范性实施方式,而非用于限制本公开的保护范围,本公开的保护范围由所附的权利要求确定。

Claims (21)

1.一种阵列基板,包括:像素单元组,其中,所述像素单元组包括在第一方向上并列紧邻布置的第一像素和第二像素;
所述第一像素包括第一像素电极、第一开关元件以及从所述第一像素电极延伸突出的第一连接部,
所述第二像素包括第二像素电极、第二开关元件以及从所述第二像素电极延伸突出的第二连接部;
所述第一像素电极和所述第一开关元件经由所述第一连接部彼此电连接,
所述第二像素电极和所述第二开关元件经由所述第二连接部彼此电连接;以及
所述第一连接部的延伸长度不等于所述第二连接部的延伸长度,其中
所述像素单元组包括在所述第一方向上彼此相对的第一边缘和第二边缘,
相对于所述第二边缘,所述第一开关元件和所述第二开关元件在所述第一方向均更靠近所述像素单元组的第一边缘。
2.根据权利要求1所述的阵列基板,其中,在与所述第一方向交叉的第二方向上,所述第一像素电极位于所述第一开关元件和所述第二开关元件之间;
所述第一连接部的延伸突出的方向为所述第二方向,所述第二连接部的延伸突出的方向为所述第一方向;
在所述第二方向上,所述第二连接部与所述第一像素电极至少部分重叠;以及
所述第一开关元件和所述第二开关元件相对于所述第一像素电极在所述第二方向上且沿所述第一方向延伸的中线对称设置。
3.根据权利要求1所述的阵列基板,其中,所述第一连接部与所述第一像素电极使用相同的材料一体形成,所述第二连接部与所述第二像素电极使用相同的材料一体形成。
4.根据权利要求1所述的阵列基板,其中,所述第一开关元件包括第一源漏层,所述第一源漏层包括彼此相对且间隔设置的两个第一源漏极;
所述第二开关元件包括第二源漏层,所述第二源漏层包括彼此相对且间隔设置的两个第二源漏极;
所述第一连接部与所述第一像素电极直接电性连接,所述第一连接部还经由第一过孔与所述两个第一源漏极之一电连接;以及
所述第二连接部与所述第二像素电极直接电性连接,所述第二连接部还经由第二过孔与所述两个第二源漏极之一电连接。
5.根据权利要求4所述的阵列基板,其中,所述两个第一源漏极之一覆盖所述第一过孔的开口区域的一部分,所述第一过孔的开口区域的另一部分位于所述第一源漏极之一的靠近所述第一像素电极的一侧;以及
所述两个第二源漏极之一覆盖所述第二过孔的开口区域的一部分,所述第二过孔的开口区域的另一部分位于所述第二源漏极之一的靠近所述第一像素电极的一侧。
6.根据权利要求4所述的阵列基板,其中,所述阵列基板还包括分别沿所述第一方向延伸的第一栅线和第二栅线;
所述第一栅线和所述第二栅线在与所述第一方向交叉的第二方向上位于所述像素单元组的两侧;以及
所述第一栅线在所述第一源漏层上的正投影与所述两个第一源漏极之一在至少两个不同的位置处交叠和所述第二栅线在所述第二源漏层上的正投影与所述两个第二源漏极之一在至少两个不同的位置处交叠。
7.根据权利要求6所述的阵列基板,其中,所述第一栅线包括顺次相连的第一栅极部、第一线部、第一线连接部;
所述第二栅线包括顺次相连的第二栅极部、第二线部、第二线连接部;
所述第一栅极部被配置为所述第一开关元件的栅极,所述第二栅极部被配置为所述第二开关元件的栅极;
所述第一栅线在所述第一源漏层上的正投影与所述两个第一源漏极之一在所述第一方向上的两侧至少部分交叠;以及
所述第二栅线在所述第二源漏层上的正投影与所述两个第二源漏极之一在所述第一方向上的两侧至少部分交叠。
8.根据权利要求7所述的阵列基板,其中,所述第一栅线的第一线连接部在所述两个第一源漏极之一上的正投影与所述两个第一源漏极之一至少部分交叠,
所述第二栅线的第二线连接部在所述两个第二源漏极之一上的正投影与所述两个第二源漏极之一至少部分交叠。
9.根据权利要求8所述的阵列基板,其中,所述第一线连接部包括朝向所述第一栅极部凸出的第一凸起,所述第二线连接部包括朝向所述第二栅极部凸出的第二凸起;以及
所述第一凸起在所述两个第一源漏极之一上的正投影与所述两个第一源漏极之一至少部分交叠,所述第二凸起在所述两个第二源漏极之一上的正投影与所述两个第二源漏极之一至少部分交叠。
10.根据权利要求9所述的阵列基板,其中,所述第一凸起在所述两个第一源漏极之一上的正投影与所述两个第一源漏极之一的交叠区域为第一交叠区域,且所述第一交叠区域具有在与所述第一方向交叉的第二方向上的第一交叠边缘;
所述第一栅极部在所述两个第一源漏极之一上的正投影与所述两个第一源漏极之一的交叠区域为第二交叠区域,所述第二交叠区域具有在所述第二方向上的第二交叠边缘;
所述第一交叠边缘的长度和所述第二交叠边缘的长度相等;
所述第二凸起在所述两个第二源漏极之一上的正投影与所述两个第二源漏极之一的交叠区域为第三交叠区域,所述第三交叠区域具有在所述第二方向上的第三交叠边缘;
所述第二栅极部在所述两个第二源漏极之一的正投影与所述两个第二源漏极之一的交叠区域为第四交叠区域,所述第四交叠区域具有在所述第二方向上的第四交叠边缘;以及
所述第三交叠边缘的长度和所述第四交叠边缘的长度相等。
11.根据权利要求6所述的阵列基板,其中,所述第一栅线在所述第一源漏层上的正投影与所述两个第一源漏极之一的交叠面积为第一值;
所述第二栅线在所述第二源漏层上的正投影与所述两个第二源漏极之一的交叠面积为第二值;以及
所述第一值等于所述第二值。
12.根据权利要求4所述的阵列基板,其中,所述阵列基板还包括分别沿所述第一方向延伸的第一栅线和第二栅线;
所述第一栅线和所述第二栅线在与所述第一方向交叉的第二方向上位于所述像素单元组的两侧;以及
所述第一栅线在所述第一源漏层上的正投影与所述两个第一源漏极之一在至少两个不同的位置处交叠或所述第二栅线在所述第二源漏层上的正投影与所述两个第二源漏极之一在至少两个不同的位置处交叠。
13.根据权利要求6所述的阵列基板,其中,所述第一连接部和所述第二连接部在与所述第一方向垂直的第二方向上分别位于所述第一像素电极的两侧;
所述第一连接部和所第二连接部在所述第二方向上均位于所述第一栅线和所述第二栅线之间;以及
所述第一栅线和所述第二栅线相对于所述像素单元组在所述第二方向上的沿所述第一方向延伸的中线对称设置。
14.根据权利要求6所述的阵列基板,其中,所述阵列基板包括阵列排布的多个所述像素单元组;
用于驱动每个所述像素单元组的第一栅线与用于驱动与所述每个像素单元组在所述第二方向上相邻的像素单元组的第二栅线在所述第一方向上部分交叠;
所述阵列基板还包括设置在相邻的所述像素单元组之间的数据线;以及
每个所述像素单元组的第一开关元件和第二开关元件均与同一根数据线相连。
15.根据权利要求14所述的阵列基板,其中,所述阵列基板还包括阵列排布的多个公共电极图案;
所述多个公共电极图案和所述多个像素单元组一一对应;
位于同一行的多个公共电极图案位于用于驱动与所述同一行的多个公共电极图案对应的像素单元组的第一栅线和第二栅线之间;
在所述第一方向上相邻的所述公共电极图案通过第一公共电极连接部彼此电连接,所述第一公共电极连接部与所述公共电极图案同层;以及
在所述第二方向上相邻的所述公共电极图案通过第二公共电极连接部彼此电连接,所述第二公共电极连接部与所述第一连接部同层,所述第二公共电极连接部与对应的公共电极图案通过第三过孔电连接。
16.根据权利要求15所述的阵列基板,其中,每个所述公共电极图案包括主体部以及从所述主体部的第一侧伸出的第一凸出部构成;
所述第一凸出部沿所述第二方向延伸;
在所述第二方向上相邻的所述公共电极图案通过所述相邻的公共电极图案的第一凸出部和所述第三过孔电连接。
17.根据权利要求1所述的阵列基板,其中,所述第一像素电极与驱动所述第一像素的栅线的横向间距大于五微米;所述第二像素电极与驱动所述第二像素的栅线的横向间距大于五微米。
18.根据权利要求1所述的阵列基板,其中,所述第一连接部的延伸长度小于所述第二连接部的延伸长度;
所述第二像素电极的靠近驱动所述第二像素的栅线的一侧具有凹陷部;
所述第一像素电极与驱动所述第一像素的栅线在与所述第一方向交叉的第二方向上彼此交叠,所述第二像素电极与驱动所述第二像素的栅线在与所述第一方向交叉的第二方向上彼此交叠;以及
所述第一像素电极和所述第一连接部的结合结构与驱动所述第一像素的栅线的有效交叠长度等于所述第二像素电极和所述第二连接部的结合结构与驱动所述第二像素的栅线的有效交叠长度。
19.一种显示面板,包括如权利要求1-18中任一所述的阵列基板。
20.一种显示装置,包括如权利要求1-18中任一所述的阵列基板或如权利要求19所述的显示面板。
21.一种阵列基板的制作方法,包括:形成像素单元组,
其中,所述像素单元组包括在第一方向上并列布置的第一像素和第二像素;
所述第一像素包括第一像素电极、第一开关元件以及从所述第一像素电极延伸突出的第一连接部,
所述第二像素包括第二像素电极、第二开关元件以及从所述第二像素电极延伸突出的第二连接部;
所述第一像素电极和所述第一开关元件经由所述第一连接部彼此电连接,
所述第二像素电极和所述第二开关元件经由所述第二连接部彼此电连接;以及
所述第一连接部的长度不等于所述第二连接部的长度,其中
所述像素单元组包括在所述第一方向上彼此相对的第一边缘和第二边缘,
相对于所述第二边缘,所述第一开关元件和所述第二开关元件在所述第一方向均更靠近所述像素单元组的第一边缘。
CN201980001044.7A 2019-07-16 2019-07-16 阵列基板、显示面板、显示装置和阵列基板的制作方法 Active CN112513725B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2019/096151 WO2021007774A1 (zh) 2019-07-16 2019-07-16 阵列基板、显示面板、显示装置和阵列基板的制作方法

Publications (2)

Publication Number Publication Date
CN112513725A CN112513725A (zh) 2021-03-16
CN112513725B true CN112513725B (zh) 2023-10-13

Family

ID=74210127

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201980001044.7A Active CN112513725B (zh) 2019-07-16 2019-07-16 阵列基板、显示面板、显示装置和阵列基板的制作方法

Country Status (5)

Country Link
US (1) US11402711B2 (zh)
EP (1) EP4002004B1 (zh)
JP (2) JP7456773B2 (zh)
CN (1) CN112513725B (zh)
WO (1) WO2021007774A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113745248B (zh) * 2021-08-23 2023-10-10 Tcl华星光电技术有限公司 显示面板
CN117321496A (zh) * 2022-04-29 2023-12-29 京东方科技集团股份有限公司 显示基板和显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103116238A (zh) * 2013-02-05 2013-05-22 北京京东方光电科技有限公司 一种阵列基板及液晶显示面板
CN103474432A (zh) * 2013-08-28 2013-12-25 合肥京东方光电科技有限公司 一种阵列基板及其制备方法和显示装置
KR20140031191A (ko) * 2011-11-25 2014-03-12 상하이 티안마 마이크로-일렉트로닉스 컴퍼니., 리미티드 Tft 어레이 기판 및 그의 형성 방법, 및 디스플레이 패널
CN106169483A (zh) * 2016-07-01 2016-11-30 京东方科技集团股份有限公司 阵列基板及其制备方法、显示装置
CN106449652A (zh) * 2016-09-26 2017-02-22 京东方科技集团股份有限公司 阵列基板及其制造方法、显示面板和显示设备
CN107290910A (zh) * 2017-05-09 2017-10-24 友达光电股份有限公司 像素阵列

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3210437B2 (ja) * 1991-09-24 2001-09-17 株式会社東芝 液晶表示装置
US5402141A (en) * 1992-03-11 1995-03-28 Honeywell Inc. Multigap liquid crystal color display with reduced image retention and flicker
DE60336441D1 (de) * 2002-09-02 2011-05-05 Samsung Electronics Co Ltd Kontaktstruktur für eine Halbleitervorrichtung, dünnschichtige Transistoranordnung mit einer solchen Kontaktstruktur und dessen Herstellungsmethode
KR101198819B1 (ko) * 2003-06-25 2012-11-07 엘지디스플레이 주식회사 씨오티 구조 액정표시장치 및 그 제조방법
CN1959508A (zh) * 2006-11-10 2007-05-09 京东方科技集团股份有限公司 一种tft lcd阵列基板结构和制造方法
CN102566166A (zh) * 2010-12-22 2012-07-11 北京京东方光电科技有限公司 一种双栅的tft基板及其制造方法
KR102009319B1 (ko) * 2012-11-22 2019-08-09 엘지디스플레이 주식회사 액정표시장치와 그의 제조방법
KR102076841B1 (ko) * 2013-06-26 2020-02-12 엘지디스플레이 주식회사 보조 공통 배선을 구비한 평판 표시장치용 박막 트랜지스터 기판
CN104898343B (zh) 2015-06-30 2017-12-22 重庆京东方光电科技有限公司 阵列基板、显示面板及显示装置
CN105140235B (zh) 2015-07-27 2018-05-18 合肥鑫晟光电科技有限公司 一种阵列基板及显示装置
KR102552594B1 (ko) * 2015-12-31 2023-07-05 엘지디스플레이 주식회사 액정표시장치
KR20180063937A (ko) * 2016-12-02 2018-06-14 삼성디스플레이 주식회사 표시 패널 및 이를 리페어하기 위한 방법
CN207181908U (zh) * 2017-09-29 2018-04-03 京东方科技集团股份有限公司 一种阵列基板、显示面板及显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20140031191A (ko) * 2011-11-25 2014-03-12 상하이 티안마 마이크로-일렉트로닉스 컴퍼니., 리미티드 Tft 어레이 기판 및 그의 형성 방법, 및 디스플레이 패널
CN103116238A (zh) * 2013-02-05 2013-05-22 北京京东方光电科技有限公司 一种阵列基板及液晶显示面板
CN103474432A (zh) * 2013-08-28 2013-12-25 合肥京东方光电科技有限公司 一种阵列基板及其制备方法和显示装置
CN106169483A (zh) * 2016-07-01 2016-11-30 京东方科技集团股份有限公司 阵列基板及其制备方法、显示装置
CN106449652A (zh) * 2016-09-26 2017-02-22 京东方科技集团股份有限公司 阵列基板及其制造方法、显示面板和显示设备
CN107290910A (zh) * 2017-05-09 2017-10-24 友达光电股份有限公司 像素阵列

Also Published As

Publication number Publication date
EP4002004A4 (en) 2022-07-27
WO2021007774A1 (zh) 2021-01-21
JP2024063174A (ja) 2024-05-10
JP7456773B2 (ja) 2024-03-27
CN112513725A (zh) 2021-03-16
US11402711B2 (en) 2022-08-02
EP4002004B1 (en) 2024-02-21
EP4002004A1 (en) 2022-05-25
US20210325748A1 (en) 2021-10-21
JP2022548184A (ja) 2022-11-17

Similar Documents

Publication Publication Date Title
JP4571855B2 (ja) 液晶表示装置用基板及びそれを備えた液晶表示装置及びその駆動方法
KR101702105B1 (ko) 액정 표시 장치 및 그 구동 방법
US10571770B2 (en) Liquid crystal display including transistor with improved charging rate
KR101265286B1 (ko) 어레이 기판, 이를 갖는 표시장치 및 표시장치의 구동방법
KR101657217B1 (ko) 액정 표시 장치 및 그 구동 방법
WO2017000505A1 (en) Array substrate, display panel, display device and electronic device
EP2538271A1 (en) Active matrix substrate, liquid crystal panel, liquid crystal display device, television receiver
US20080180372A1 (en) Display device
KR101708384B1 (ko) 액정 표시 장치
US9230497B2 (en) Display device having each pixel divided into sub pixels for improved view angle characteristic
US20170097546A1 (en) Liquid crystal display device
KR101590945B1 (ko) 액정 표시 장치
JP2024063174A (ja) アレイ基板、ディスプレイパネル、表示装置及びアレイ基板の製造方法
US20150187290A1 (en) Display device and driving method thereof
US10031390B2 (en) Display device including parasitic capacitance electrodes
US10127880B2 (en) Liquid-crystal display device having control line groups
US9001162B2 (en) Display apparatus
KR20040021893A (ko) 액정 표시 장치 및 그 구동 방법
US9625778B2 (en) Liquid crystal display
KR101636432B1 (ko) 액정 표시 장치
KR100925473B1 (ko) 액정 표시 장치
KR20100030646A (ko) 액정 표시 장치
KR20120039609A (ko) 액정 표시 장치
KR20090036557A (ko) 액정 표시 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant