CN112289251B - Goa电路及显示面板 - Google Patents

Goa电路及显示面板 Download PDF

Info

Publication number
CN112289251B
CN112289251B CN202011203876.8A CN202011203876A CN112289251B CN 112289251 B CN112289251 B CN 112289251B CN 202011203876 A CN202011203876 A CN 202011203876A CN 112289251 B CN112289251 B CN 112289251B
Authority
CN
China
Prior art keywords
goa
circuit
thin film
fully
module
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011203876.8A
Other languages
English (en)
Other versions
CN112289251A (zh
Inventor
潘优
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN202011203876.8A priority Critical patent/CN112289251B/zh
Priority to PCT/CN2020/130525 priority patent/WO2022088318A1/zh
Priority to US16/972,626 priority patent/US11710436B2/en
Publication of CN112289251A publication Critical patent/CN112289251A/zh
Application granted granted Critical
Publication of CN112289251B publication Critical patent/CN112289251B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/062Waveforms for resetting a plurality of scan lines at a time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • G09G2310/063Waveforms for resetting the whole screen at once
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/027Arrangements or methods related to powering off a display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2354/00Aspects of interface with display user

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种GOA电路及显示面板,不同于现有的GOA电路需要在显示面板的左、右两边分别都接入全开模块和全关模块来实现全开功能和全关功能,该GOA电路在显示面板左、右两边的GOA子电路中处于同一级的两个GOA单元中的其中一个GOA单元中仅接入全开模块,且在另一个GOA单元中仅接入全关模块,由此使得GOA电路所需的全开模块和全关模块的数量均减半,将该GOA电路应用于双边驱动逐行扫描架构的显示面板时,能在不影响全开功能和全关功能的前提下,减少GOA电路在显示面板上占用的面积,有利于实现高分辨率、窄边框的显示面板。

Description

GOA电路及显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种GOA电路及显示面板。
背景技术
GOA(Gate Driver On Array)技术是指将显示面板的栅极驱动电路集成在玻璃基板上实现对显示面板的扫描驱动,GOA技术能减少外接IC的绑定(bonding)工序,降低产品成本,适合制作窄边框显示产品。
GOA电路包括多个级联的GOA单元,每一级GOA单元通过扫描线输出扫描信号驱动对应的一行像素的薄膜晶体管打开或关闭。GOA电路具有全开(All Gate on)功能和全关(All Gate off)功能,其中,全开功能是指在显示面板关机或开机时,使每一级GOA单元同时输出高电位的扫描信号以将所有像素的薄膜晶体管打开,同时向所有像素施加黑电压或中间电压来清空显示面板的残留电荷,以防止显示面板出现残影;全关功能是指在显示面板由显示阶段切换为触控阶段时,使每一级GOA单元同时输出低电位的扫描信号以将所有像素的薄膜晶体管关闭,防止触控阶段受到其他信号干扰。
图1为现有技术的双边驱动GOA电路的结构示意图,如图1所示,目前的双边驱动GOA电路通常是在显示面板的左、右两边分别都接入全开模块和全关模块,以此来实现GOA电路的全开功能和全关功能,这样会使得GOA电路的结构复杂,占用面积大,使显示面板的宽度较大,不利于实现窄边框的显示面板。
发明内容
为了缩减GOA电路在显示面板上占用的面积,从而减小显示面板的边框尺寸,本申请提供一种GOA电路,该GOA电路包括分别设置于显示面板一侧的第一GOA子电路和设置于所述显示面板另一侧的第二GOA子电路,所述第一GOA子电路和所述第二GOA子电路分别包括多个级联的GOA单元,所述第一GOA子电路和所述第二GOA子电路中同一级的两个所述GOA单元用于共同驱动同一条扫描线,同一级的两个所述GOA单元中的其中一个所述GOA单元包括全开模块和全关模块中的一种,另一个所述GOA单元包括所述全关模块和所述全开模块中的另一种,所述全开模块用于使所述扫描线连接的所有像素的薄膜晶体管同时打开,所述全关模块用于使所述扫描线连接的所有像素的薄膜晶体管同时关闭。
在一些实施例中,所述第一GOA子电路仅包括所述全开模块,所述第二GOA子电路仅包括所述全关模块。
在一些实施例中,所述第一GOA子电路仅包括所述全关模块,所述第二GOA子电路仅包括所述全开模块。
在一些实施例中,所述第一GOA子电路和所述第二GOA子电路中级联的两个所述GOA单元中的其中一个所述GOA单元仅包括所述全开模块,且另一个所述GOA单元仅包括所述全关模块。
在一些实施例中,所述全开模块包括第一薄膜晶体管,所述第一薄膜晶体管的栅极和源极接入全开信号,所述第一薄膜晶体管的漏极连接对应的扫描信号输出端。
在一些实施例中,所述全关模块包括第二薄膜晶体管,所述第二薄膜晶体管的栅极接入全关信号,所述第二薄膜晶体管的源极接入恒压低电位,所述第二薄膜晶体管的漏极连接对应的所述扫描信号输出端。
在一些实施例中,若所述第一薄膜晶体管为N型薄膜晶体管,则所述全开信号为高电位信号;若所述第一薄膜晶体管为P型薄膜晶体管,则所述全开信号为低电位信号。
在一些实施例中,若所述第二薄膜晶体管为N型薄膜晶体管,则所述全关信号为高电位信号;若所述第二薄膜晶体管为P型薄膜晶体管,则所述全关信号为低电位信号。
在一些实施例中,所述第一GOA子电路和所述第二GOA子电路中同一级的两个所述GOA单元接入同一时钟信号,或分别接入两个时序相同的时钟信号。
另外,本申请还提供一种显示面板,该显示面板包括如上所述的GOA电路。
本申请提供一种GOA电路及显示面板,不同于现有的GOA电路需要在显示面板的左、右两边分别都接入全开模块和全关模块来实现全开功能和全关功能,该GOA电路在显示面板左、右两边的GOA子电路中处于同一级的两个GOA单元中的其中一个GOA单元中仅接入全开模块,且在另一个GOA单元中仅接入全关模块,由此使得GOA电路所需的全开模块和全关模块的数量均减半,将该GOA电路应用于双边驱动逐行扫描架构的显示面板时,能在不影响全开功能和全关功能的前提下,减少GOA电路在显示面板上占用的面积,有利于实现高分辨率、窄边框的显示面板。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为现有技术的双边驱动GOA电路的结构示意图。
图2为本申请实施例提供的GOA电路的第一种结构示意图。
图3为本申请实施例提供的GOA电路的第二种结构示意图。
图4(a)为本申请实施例提供的GOA电路的全开功能时序示意图。
图4(b)为本申请实施例提供的GOA电路的全关功能时序示意图。
图5为本申请实施例提供的显示面板的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请所有实施例为区分薄膜晶体管除栅极之外的两极,将其中一极称为源极,另一极称为漏极。由于薄膜晶体管的源极和漏极是对称的,因此其源极和漏极是可以互换的。按附图中的形态规定薄膜晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,本申请所有实施例采用的薄膜晶体管可以包括P型和/或N型晶体管两种,其中,P型薄膜晶体管在栅极为低电位时打开,在栅极为高电位时关闭;N型薄膜晶体管在栅极为高电位时打开,在栅极为低电位时关闭。
目前的GOA电路通常是在显示面板的左、右两边分别都接入全开模块和全关模块,以此来实现GOA电路的全开功能和全关功能,这样会使得GOA电路的结构复杂,占用面积大,使显示面板的宽度较大,不利于实现窄边框的显示面板。
为了解决上述问题,本申请实施例提供一种GOA电路,该GOA电路包括分别设置于显示面板一侧的第一GOA子电路和设置于显示面板另一侧的第二GOA子电路,第一GOA子电路和第二GOA子电路分别包括多个级联的GOA单元,第一GOA子电路和第二GOA子电路中同一级的两个GOA单元用于共同驱动同一条扫描线,同一级的两个GOA单元中的其中一个GOA单元包括全开模块101和全关模块102中的一种,另一个GOA单元包括全关模块102和全开模块101中的另一种,全开模块101用于使扫描线连接的所有像素的薄膜晶体管同时打开,全关模块102用于使扫描线连接的所有像素的薄膜晶体管同时关闭。
具体地,本申请实施例提供的GOA电路,在显示面板左、右两边的GOA子电路中处于同一级的两个GOA单元中的其中一个GOA单元中仅接入全开模块101,且在另一个GOA单元中仅接入全关模块102,由此使得GOA电路包括全开模块101和全关模块102的数量均减半,将该GOA电路应用于双边驱动逐行扫描架构的显示面板时,能在不影响全开功能和全关功能的前提下,减少GOA电路在显示面板上占用的面积,有利于实现高分辨率、窄边框的显示面板。
需要说明的是,利用GOA电路实现显示面板的双边驱动,是指在显示面板的显示区的左、右两边分别设置一GOA子电路,每一GOA子电路分别包括第一级至最后一级GOA单元,两边的GOA子电路分别从左、右两边实现对显示面板的驱动。其中,双边驱动逐行扫描架构是指:两边的GOA子电路的时序相同,且同一级的两个GOA单元共同作用于同一行像素的驱动;双边驱动隔行扫描架构是指:两边的GOA子电路的时序不同,其中一边的GOA子电路用于奇数行像素的驱动,另一边的GOA子电路用于偶数行像素的驱动,两边的GOA子电路轮流的间隔驱动奇数行和偶数行的像素。
在双边驱动逐行扫描架构中,由于某一行像素是由一侧的GOA子电路或另一侧的GOA子电路共同驱动,因此在一侧的GOA子电路和另一侧的GOA子电路中分别仅设置全开模块101和仅设置全关模块102,同一级的全开模块101和全关模块102可以作用于同一行像素;而在双边驱动隔行扫描架构中,由于某一行像素只由一侧的GOA子电路或者另一侧的GOA子电路驱动,所以一侧的GOA子电路或另一侧的GOA子电路分别仅设置全开模块101和仅设置全关模块102,该行像素只能具有全开模块101或者全关模块102,因此只能实现全开功能或全开功能,而不能同时实现全开和全关两种功能,因此为了使同一行像素同时具有全开功能和全关功能,本申请实施例提供的GOA电路仅适用于双边驱动逐行扫描架构的显示面板,而不适用于双边驱动隔行扫描架构的显示面板。
可以理解的是,同一级两个GOA单元中的其中一个GOA单元中仅接入全开模块101,且在另一个GOA单元中仅接入全关模块102,可以为在同一边仅设置全开模块101且在另一边仅设置全关模块102,也可以为在同一边级联的N个GOA单元间隔设置全开模块101和全关模块102。基于此,以下给出该GOA电路的两种结构的具体实施例。
其中,本申请实施例的各附图中的G(N-1)、G(N)、G(N+1)……分别表示该GOA电路中第一GOA子电路和第二GOA子电路的同一级GOA单元的扫描信号输出端,用于输出每一级GOA单元的扫描信号;Q(N-1)、Q(N)、Q(N+1)……表示该GOA电路中第一GOA子电路和第二GOA子电路的同一级GOA单元的上拉节点,用于上拉每一级GOA单元的扫描信号;P(N-1)、P(N)、P(N+1)……表示该GOA电路中第一GOA子电路和第二GOA子电路的同一级GOA单元的下拉节点,用于下拉每一级GOA单元的扫描信号。
图2为本申请实施例提供的GOA电路的第一种结构示意图,如图2所示,该GOA电路的结构可以为第一GOA子电路仅包括全开模块101,第二GOA子电路仅包括全关模块102。
同理,该GOA电路的结构还可以为第一GOA子电路仅包括全关模块102,第二GOA子电路仅包括全开模块101。
图3为本申请实施例提供的GOA电路的第二种结构示意图,如图3所示,第一GOA子电路和第二GOA子电路中级联的两个GOA单元中的其中一个GOA单元仅包括全开模块101,且另一个GOA单元仅包括全关模块102。
如图2或图3所示,全开模块101包括第一薄膜晶体管T1,第一薄膜晶体管T1的栅极和源极接入全开信号GAS1,第一薄膜晶体管T1的漏极连接对应的扫描信号输出端。
或者,还可以将第一薄膜晶体管T1的栅极接入全开信号GAS1,第一薄膜晶体管T1的源极接入恒压高电位VGH(图中未示出),第一薄膜晶体管T1的漏极连接对应的扫描信号输出端。
如图2或图3所示,全关模块102包括第二薄膜晶体管T2,第二薄膜晶体管T2的栅极接入全关信号GAS2,第二薄膜晶体管T2的源极接入恒压低电位VGL,第二薄膜晶体管T2的漏极连接对应的扫描信号输出端。
在一些实施例中,若第一薄膜晶体管T1为N型薄膜晶体管,则全开信号GAS1为高电位信号;若第一薄膜晶体管T1为P型薄膜晶体管,则全开信号GAS1为低电位信号。
在一些实施例中,若第二薄膜晶体管T2为N型薄膜晶体管,则全关信号GAS2为高电位信号;若第二薄膜晶体管T2为P型薄膜晶体管,则全关信号GAS2为低电位信号。
需要说明的是,在双边驱动逐行扫描架构中,两边的GOA子电路的时序相同,因此第一GOA子电路和第二GOA子电路中同一级的两个GOA单元接入同一时钟信号,或分别接入两个时序相同的时钟信号,例如,第一GOA子电路和第二GOA子电路中同一级的两个GOA单元均接入同一时钟信号CK,或者,第一GOA子电路的一个GOA单元接入时钟信号CKA且第二GOA子电路的同一级的一个GOA单元接入时钟信号CKB,其中,时钟信号CKA和时钟信号GKB为时序相同的两个时钟信号。
还需要说明的是,全开模块101一般作用于显示面板的开机阶段或关机阶段,全关模块102一般作用于显示面板的触控阶段。
具体地,假设显示面板的像素中的薄膜晶体管均采用N型薄膜晶体管,则扫描信号为高电位时,像素的薄膜晶体管打开;扫描信号为低电位时,像素的薄膜晶体管关闭。下面以第N-1级GOA单元的扫描信号输出端G(N-1)、第N级GOA单元的扫描信号输出端G(N)和第N+1级GOA单元的扫描信号输出端G(N+1)为例,说明全开信号GAS1为高电位或全关信号GAS2为高电位时的情况。
图4(a)为本申请实施例提供的GOA电路的全开功能时序示意图,结合图2、图3和图4(a)所示,当全开信号GAS1为高电位时,第N-1级GOA单元的扫描信号输出端G(N-1)、第N级GOA单元的扫描信号输出端G(N)和第N+1级GOA单元的扫描信号输出端G(N+1)全部为高电位,所有像素的薄膜晶体管均打开。
图4(b)为本申请实施例提供的GOA电路的全关功能时序示意图,结合图2、图3和图4(b)所示,当全关信号GAS2为高电位时,第N-1级GOA单元的扫描信号输出端G(N-1)、第N级GOA单元的扫描信号输出端G(N)和第N+1级GOA单元的扫描信号输出端G(N+1)全部为低电位,所有像素均关闭,此处,为了体现在此时刻扫描信号变为低电位,假设第N级GOA单元的扫描信号输出端G(N)在前一时刻为高电位。
基于同一发明构思,本申请实施例还提供一种显示面板1,图5为本申请实施例提供的显示面板的结构示意图,如图5所示,显示面板1包括如上所述的GOA电路2,GOA电路2包括设置在显示面板1的左、右两边的GOA子电路,左、右两边的GOA子电路中同一级的两个GOA单元用于共同驱动同一行像素。显示面板1与该GOA电路2具有相同的结构和有益效果,由于上述实施例已经对该GOA电路2进行了详细的描述,此处不再赘述。
需要强调的是,由于本申请实施例提供的GOA电路2仅适用于双边驱动逐行扫描架构的显示面板,而不适用于双边驱动隔行扫描架构的显示面板,因此显示面板1应为双边驱动逐行扫描架构的显示面板。
在上述实施例中,对各个实施例的描述都各有边重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (7)

1.一种GOA电路,包括分别设置于显示面板一侧的第一GOA子电路和设置于所述显示面板另一侧的第二GOA子电路,所述第一GOA子电路和所述第二GOA子电路分别包括多个级联的GOA单元,所述第一GOA子电路和所述第二GOA子电路中同一级的两个所述GOA单元用于共同驱动同一条扫描线,其特征在于,同一级的两个所述GOA单元中的其中一个所述GOA单元包括全开模块和全关模块中的一种,另一个所述GOA单元包括所述全关模块和所述全开模块中的另一种,其中,所述第一GOA子电路仅包括所述全开模块,所述第二GOA子电路仅包括所述全关模块;或者,所述第一GOA子电路仅包括所述全关模块,所述第二GOA子电路仅包括所述全开模块;或者,所述第一GOA子电路和所述第二GOA子电路中级联的两个所述GOA单元中的其中一个所述GOA单元仅包括所述全开模块,且另一个所述GOA单元仅包括所述全关模块;所述全开模块用于使所述扫描线连接的所有像素的薄膜晶体管同时打开,所述全关模块用于使所述扫描线连接的所有像素的薄膜晶体管同时关闭。
2.如权利要求1所述的GOA电路,其特征在于,所述全开模块包括第一薄膜晶体管,所述第一薄膜晶体管的栅极和源极均接入全开信号,所述第一薄膜晶体管的漏极连接对应的扫描信号输出端。
3.如权利要求1所述的GOA电路,其特征在于,所述全关模块包括第二薄膜晶体管,所述第二薄膜晶体管的栅极接入全关信号,所述第二薄膜晶体管的源极接入恒压低电位,所述第二薄膜晶体管的漏极连接对应的扫描信号输出端。
4.如权利要求2所述的GOA电路,其特征在于,若所述第一薄膜晶体管为N型薄膜晶体管,则所述全开信号为高电位信号;若所述第一薄膜晶体管为P型薄膜晶体管,则所述全开信号为低电位信号。
5.如权利要求3所述的GOA电路,其特征在于,若所述第二薄膜晶体管为N型薄膜晶体管,则所述全关信号为高电位信号;若所述第二薄膜晶体管为P型薄膜晶体管,则所述全关信号为低电位信号。
6.如权利要求1所述的GOA电路,其特征在于,所述第一GOA子电路和所述第二GOA子电路中同一级的两个所述GOA单元接入同一时钟信号,或分别接入两个时序相同的时钟信号。
7.一种显示面板,其特征在于,包括如权利要求1~6任一项所述的GOA电路。
CN202011203876.8A 2020-11-02 2020-11-02 Goa电路及显示面板 Active CN112289251B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202011203876.8A CN112289251B (zh) 2020-11-02 2020-11-02 Goa电路及显示面板
PCT/CN2020/130525 WO2022088318A1 (zh) 2020-11-02 2020-11-20 Goa电路及显示面板
US16/972,626 US11710436B2 (en) 2020-11-02 2020-11-20 GOA circuit and display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011203876.8A CN112289251B (zh) 2020-11-02 2020-11-02 Goa电路及显示面板

Publications (2)

Publication Number Publication Date
CN112289251A CN112289251A (zh) 2021-01-29
CN112289251B true CN112289251B (zh) 2022-10-04

Family

ID=74354170

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011203876.8A Active CN112289251B (zh) 2020-11-02 2020-11-02 Goa电路及显示面板

Country Status (3)

Country Link
US (1) US11710436B2 (zh)
CN (1) CN112289251B (zh)
WO (1) WO2022088318A1 (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108010498A (zh) * 2017-11-28 2018-05-08 武汉华星光电技术有限公司 一种goa电路及液晶面板、显示装置
CN109859698A (zh) * 2018-08-21 2019-06-07 信利半导体有限公司 一种goa驱动电路
CN111754916A (zh) * 2020-07-09 2020-10-09 武汉华星光电技术有限公司 Goa电路及显示面板

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7336269B2 (en) * 2004-09-24 2008-02-26 Chunghwa Picture Tubes, Ltd. Electronic discharging control circuit and method thereof for LCD
JP4196922B2 (ja) * 2004-09-30 2008-12-17 セイコーエプソン株式会社 液晶パネル用基板の検査方法
US9773452B2 (en) * 2013-07-18 2017-09-26 Joled Inc. EL display apparatus having a control circuit for protection of a gate driver circuit
US9842551B2 (en) * 2014-06-10 2017-12-12 Apple Inc. Display driver circuitry with balanced stress
CN104966506B (zh) * 2015-08-06 2017-06-06 京东方科技集团股份有限公司 一种移位寄存器、显示面板的驱动方法及相关装置
CN105118464B (zh) * 2015-09-23 2018-01-26 深圳市华星光电技术有限公司 一种goa电路及其驱动方法、液晶显示器
CN105206237B (zh) * 2015-10-10 2018-04-27 武汉华星光电技术有限公司 应用于In Cell型触控显示面板的GOA电路
CN106128401A (zh) * 2016-08-31 2016-11-16 深圳市华星光电技术有限公司 一种双边阵列基板行驱动电路、液晶显示面板、驱动方法
CN108806581B (zh) * 2018-06-29 2021-08-13 厦门天马微电子有限公司 扫描驱动电路和显示面板
CN108735141A (zh) * 2018-07-27 2018-11-02 武汉华星光电技术有限公司 驱动电路
CN109147711B (zh) * 2018-11-27 2019-02-26 南京中电熊猫平板显示科技有限公司 一种双边驱动栅极扫描电路及显示装置
CN109360533B (zh) * 2018-11-28 2020-09-01 武汉华星光电技术有限公司 液晶面板及其栅极驱动电路
CN109581773B (zh) * 2018-12-29 2021-11-19 厦门天马微电子有限公司 显示面板和显示装置
CN111477155A (zh) * 2020-05-13 2020-07-31 武汉华星光电技术有限公司 驱动电路及显示面板

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108010498A (zh) * 2017-11-28 2018-05-08 武汉华星光电技术有限公司 一种goa电路及液晶面板、显示装置
CN109859698A (zh) * 2018-08-21 2019-06-07 信利半导体有限公司 一种goa驱动电路
CN111754916A (zh) * 2020-07-09 2020-10-09 武汉华星光电技术有限公司 Goa电路及显示面板

Also Published As

Publication number Publication date
WO2022088318A1 (zh) 2022-05-05
CN112289251A (zh) 2021-01-29
US20220351658A1 (en) 2022-11-03
US11710436B2 (en) 2023-07-25

Similar Documents

Publication Publication Date Title
US10095058B2 (en) Shift register and driving method thereof, gate driving device
KR100838653B1 (ko) 시프트 레지스터 회로 및 그것을 구비한 화상표시장치
CN107507599B (zh) 移位寄存单元及其驱动方法、栅极驱动电路和显示装置
US10217428B2 (en) Output control unit for shift register, shift register and driving method thereof, and gate driving device
KR100847092B1 (ko) 시프트 레지스터 회로 및 그것을 구비하는 화상표시장치
US8519764B2 (en) Shift register, scanning signal line drive circuit provided with same, and display device
JP4912000B2 (ja) シフトレジスタ回路およびそれを備える画像表示装置
JP5128102B2 (ja) シフトレジスタ回路およびそれを備える画像表示装置
JP4912023B2 (ja) シフトレジスタ回路
US7872506B2 (en) Gate driver and method for making same
US6989810B2 (en) Liquid crystal display and data latch circuit
JP2008112550A (ja) シフトレジスタ回路およびそれを備える画像表示装置
JP2008217902A (ja) シフトレジスタ回路およびそれを備える画像表示装置
KR20070105271A (ko) 시프트 레지스터 회로 및 그것을 구비하는 화상표시장치
GB2452279A (en) An LCD scan pulse shift register stage with a gate line driver and a separate logic output buffer
CN108877721B (zh) 移位寄存器单元、栅极驱动电路、显示装置以及驱动方法
JP2008251094A (ja) シフトレジスタ回路およびそれを備える画像表示装置
JP2007207411A (ja) シフトレジスタ回路およびそれを備える画像表示装置
CN108806581B (zh) 扫描驱动电路和显示面板
CN110782940B (zh) 移位寄存单元、栅极驱动电路、阵列基板及显示装置
JP2008140522A (ja) シフトレジスタ回路およびそれを備える画像表示装置、並びに電圧信号生成回路
JP5044876B2 (ja) 液晶表示装置の駆動方法および液晶表示装置
CN110415659B (zh) 显示装置
JP2009134814A (ja) シフトレジスタおよびそれを備える画像表示装置
CN101364446A (zh) 移位缓存器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant