CN111988037B - 一种电容共享结构的Sigma-Delta调制器 - Google Patents
一种电容共享结构的Sigma-Delta调制器 Download PDFInfo
- Publication number
- CN111988037B CN111988037B CN201910433441.3A CN201910433441A CN111988037B CN 111988037 B CN111988037 B CN 111988037B CN 201910433441 A CN201910433441 A CN 201910433441A CN 111988037 B CN111988037 B CN 111988037B
- Authority
- CN
- China
- Prior art keywords
- switch
- capacitor
- feedback
- sampling
- thirty
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 263
- 238000005070 sampling Methods 0.000 claims description 140
- 230000010354 integration Effects 0.000 claims description 24
- 230000000295 complement effect Effects 0.000 claims description 11
- 238000004364 calculation method Methods 0.000 claims description 10
- 238000013139 quantization Methods 0.000 claims description 9
- 238000000034 method Methods 0.000 claims description 8
- 230000003321 amplification Effects 0.000 claims description 5
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 5
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 5
- 229920005591 polysilicon Polymers 0.000 claims description 5
- 230000003071 parasitic effect Effects 0.000 abstract description 6
- 238000010586 diagram Methods 0.000 description 10
- 230000002265 prevention Effects 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 3
- 238000007493 shaping process Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
- H03M1/08—Continuously compensating for, or preventing, undesired influence of physical parameters of noise
- H03M1/0863—Continuously compensating for, or preventing, undesired influence of physical parameters of noise of switching transients, e.g. glitches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
- H03M1/1009—Calibration
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
本发明涉及模数转换器中的调制器技术领域,具体涉及一种电容共享结构的Sigma‑Delta调制器,其包括其包括顺序连接的信号输入端、开关电容电路、减法器、积分器和一位量化器以及数模转换器;一位量化器的输出端与数模转换器的输入端连接,数模转换器的输出端与减法器的反向输入端连接;本发明的调制器能够减少调制器中的积分器的输入端并联电容的数量和总大小,从而降低调制器来自开关电容热噪声的贡献,提高调制器的动态范围,而且减小了芯片的占用面积,此外,开关电容电路对节点的寄生电容不敏感,能减小寄生参数的影响。
Description
技术领域
本发明属于模数转换器中的调制器技术领域,具体涉及一种电容共享结构的Sigma-Delta调制器。
背景技术
模数转换器的功能是将时间和幅度上都连续的信号转变为时间和幅度上都离散的数字信号。各种模拟世界的信号,如声音、图像等物理量都要通过模数转换器的转换,变成数字信号,才能给DSP(Digital Signal Processer,数字信号处理器)或CPU(CentralProcessing Unit,中央处理器)等计算处理。根据结构的不同,模数转换器可分为全并行结构、逐次逼近结构、流水线结构和Sigma-Delta结构。Sigma-Delta结构的模数转换器由Sigma-Delta调制器和数字滤波器组成。Sigma-Delta调制器通过噪声整形和过采样,将量化噪声移到感兴趣的频带外,数字滤波器再将带外信号滤除。
根据Sigma-Delta调制器内滤波器的反馈环路,可以将Sigma-Delta调制器大致分为单环结构和级联结构;根据滤波器的阶数可以将Sigma-Delta调制器分为单阶和多阶结构;根据量化器的精度又可以将Sigma-Delta调制器分为单比特量化结构和多比特量化结构;根据积分器的类型可以将Sigma-Delta调制器分为离散时间结构和连续时间结构。
目前,现有的高精度模数转换器以Sigma-Delta类型为主,或者是该结构的变种,或者是包含该结构的混合方式。目前,现有的高精度模数转换器主要包括两类:采用开关电容电路实现离散时间类型和采用跨导-电容(Gm-C)电路实现连续时间类型。其中,在开关电容电路实现离散时间的Sigma-Delta调制器这一类中,传统的Sigma-Delta调制器是将信号采样、数模转换反馈、输入共模稳定三条路径分别独立设计,在两相非交叠时钟下完成采样相和积分相,实现Sigma-Delta调制器功能:输出的信号预测并跟随输入的信号。但是,由于开关电容电路存储电路热噪声的器件是电容,当积分器输入端同时并联的电容越多时,存储的噪声电荷越多,继而积分到积分电容上的噪声电荷也越多,会产生越多的等效输入噪声,从而减小调制器的动态范围,降低调制器性能。此外,现有的Sigma-Delta调制器中的开关电容电路中的电容普遍很多,占用了较大的芯片面积。
发明内容
本发明的目的在于,为解决现有的Sigma-Delta调制器存在的上述缺陷,本发明提出了一种电容共享结构的Sigma-Delta调制器,该调制器中的信号流既有前向路径也有反馈路径,通过两相非交叠时钟,控制调制器的采样、反馈和积分操作,基于开关电容电路的电容共享结构,重复利用采样电容和反馈电容中的较小者,具体地,当缩放系数大于反馈系数时,在采样相时,重复利用采样电容和反馈电容中的较小者,将其和采样电容之和作为最终的采样电容;当缩放系数小于反馈系数时,在积分相时,重复利用采样电容和反馈电容中的较小者,将其和反馈电容之和作为最终的反馈电容;减少调制器中的积分器的输入端并联电容的数量和总大小,从而降低调制器来自开关电容热噪声的贡献,提高调制器的动态范围,而且减小了芯片的占用面积,此外,开关电容电路对节点的寄生电容不敏感,能减小寄生参数的影响。
为了实现上述目的,本发明提出了一种电容共享结构的Sigma-Delta调制器,该调制器为离散时间型的Sigma-Delta调制器,其包括顺序连接的信号输入端、开关电容电路、减法器、积分器和一位量化器以及数模转换器;一位量化器的输出端与数模转换器的输入端连接,数模转换器的输出端与减法器的反向输入端连接;
所述信号输入端用于模拟信号输入至开关电容电路;
所述开关电容电路,用于判断采样电容与反馈电容之间的大小关系,根据判断结果,确定最终的采样电容和反馈电容;并在时域上被离散化,获得离散化后的输入信号和反馈信号;
所述积分器,用于将离散化后的输入信号进行积分处理,获得处理后的输入信号;还用于将离散化后的反馈信号进行积分处理,获得处理后的反馈信号;
所述一位量化器,用于将处理后的输入信号进行量化处理,将经过量化的带有缩放系数的数字信号进行输出;还用于将处理后的反馈信号进行量化处理,将经过量化的反馈的数字信号输出至数模转换器;
所述数模转换器,用于将反馈的数字信号转换为带有反馈系数的模拟信号,转换后的带有反馈系数的模拟信号反馈回减法器的反向输入端;
所述减法器,用于对带有反馈系数的模拟信号与从信号输入端输入的模拟信号进行相减处理,将处理后的模拟信号作为模拟信号输入至开关电容电路。
其中,减法操作遵循的理论原理是电荷守恒,在采样相和积分相两个状态,采样电容、反馈电容、积分电容三者的电荷之和是相等的,通过减法器的减法操作,输入端的模拟信号与反馈信号相减,当量化器输出是高电平时,减法器操作使得积分器的输出电压减少g1p×(Vrp-Vrn),当量化器输出是低电平时,减法器操作使得积分器的输出电压增加g1p×(Vrp-Vrn),其中Vrp是正参考电压,Vrn是负参考电压。
作为上述技术方案的改进之一,所述开关电容电路包括:第一开关q1、第二开关q2、第三开关q3、第四开关q4、第五开关q5、第六开关q6、第七开关q7、第九开关q9、第十开关q10、第十一开关q11、第十二开关q12、第十三开关q13、第十四开关q14、第十五开关q15、第一个反馈电容CS1和第一个采样电容CS2;其中,CS2<CS1;
具体的电路连接方式为:
输入信号正端Vip连接到第一开关q1,第一开关q1的另两个选择端分别对应地连接第二开关q2和第一个采样电容CS2;第二开关q2的另三个选择端分别对应地连接第四开关q4、第五开关q5和第三开关q3;第三开关q3的另两个选择端分别对应地连接第六开关q6和第一个反馈电容CS1;第一个反馈电容CS1的另一端和第一个采样电容CS2的另一端连接,且二者的另一端均与第七开关q7的一个选择端连接;
输入信号负端Vin连接到第九开关q9,第九开关q9的另两个选择端分别对应地连接第十开关q10和第一个采样电容CS2;第十开关q10的另三个选择端分别对应地连接第十二q12、第十三开关q13和第十一开关q11;第十一开关q11的另两个选择端分别对应地连接第十四开关q14和第一个反馈电容CS1;第一个反馈电容CS1的另一端和第一个采样电容CS2的另一端连接,且二者的另一端均与第十五开关q15的一个选择端连接。
或者所述开关电容电路包括:第十七开关q17、第十八开关q18、第十九开关q19、第二十开关q20、第二十一开关q21、第二十三开关q23、第二十四开关q24、第二十五开关q25、第二十六开关q26、第二十七开关q27和第二个采样电容CS3;其中,第二个反馈电容和第二个采样电容相等,二者均为CS3;
具体的电路连接方式为:输入信号正端Vip连接到第十七开关q17,第十七开关q17的另两个选择端分别对应地连接第十八开关q18和第二个采样电容CS3;第十八开关q18的另两个选择端分别对应地连接第十九开关q19和第二十开关q20;第二个采样电容CS3的另一端与第二十一开关q21的一个选择端连接;
输入信号负端Vin连接到第二十三开关q23,第二十三开关q23的另两个选择端分别对应地连接第二十四开关q24和第二个采样电容CS3;第二十四开关q24的另两个选择端分别对应地连接第二十五开关q25和第二十六开关q26;第二个采样电容CS3的另一端与第二十七开关q27的一个选择端连接;
或者所述开关电容电路包括:第二十九开关q29、第三十开关q30、第三十一开关q31、第三十二开关q32、第三十三开关q33、第三十四开关q34、第三十六开关q36、第三十七开关q37、第三十八开关q38、第三十九开关q39、第四十开关q40、第四十一开关q41、第三个采样电容CS4和第三个反馈电容CS5;其中,第三个采样电容CS4>第三个反馈电容CS5,即CS4>CS5;
具体的电路连接方式为:输入信号正端Vip分别连接到第二十九开关q29和第三十二开关q32,第二十九开关q29的另三个选择端分别连接第三十开关q30、第三十一开关q31和第三个反馈电容;第三十二开关q32的另两个选择端分别连接第三十三开关q33和第三个采样电容CS4;第三反馈电容CS5的另一端和第三采样电容CS4的另一端连接,且二者的另一端均与第三十四开关q34的一个选择端连接;
输入信号负端Vin分别连接到第三十六开关q36和第三十九开关q39,第三十六开关q36的另三个选择端分别连接第三十七开关q37、第三十八开关q38和第三个反馈电容;第三十九开关q39的另两个选择端分别连接第四十开关q40和第三个采样电容CS4;第三反馈电容CS5的另一端和第三采样电容CS4的另一端连接,且二者的另一端均与第四十一开关q41的一个选择端连接。
作为上述技术方案的改进之一,所述判断开关电容电路中的采样电容与反馈电容之间的大小关系,采样电容和反馈电容中的较小者与采样电容或反馈电容之和作为最终的采样电容或反馈电容;具体包括:
采样电容小于反馈电容时,最终的采样电容为第一个采样电容;最终的反馈电容为第一个采样电容与第一个反馈电容之和;
采样电容等于反馈电容时,最终的采样电容为第二个采样电容;最终的反馈电容为第二个采样电容;
采样电容大于反馈电容时,最终的采样电容为第三个采样电容与第三个反馈电容之和;最终的采样电容为第三个反馈电容。
作为上述技术方案的改进之一,所述积分器包括:第八开关q8、第十六开关q16、运算放大器和第一积分电容;
具体的电路连接方式为:第八开关q8的一个选择端与第七开关q7的另一个选择端连接,第八开关q8的另两个选择端分别对应地连接第一个积分电容Ci1和运算放大器;第一个积分电容的另一个选择端与远算放大器的另一个选择端连接,并连接一位量化器的正向输入端;
第十六开关q16的一个选择端与第十五开关q15的另一个选择端连接,第十六开关q16的另两个选择端分别对应地连接第一个积分电容Ci1和运算放大器;第一个积分电容的另一个选择端与远算放大器的另一个选择端连接,并连接一位量化器的反向输入端。
作为上述技术方案的改进之一,所述第一开关q1、第二开关q2、第三开关q3、第四开关q4、第五开关q5、第六开关q6、第七开关q7、第九开关、q9、第十开关q10、第十一开关q11、第十二开关q12、第十三开关q13、第十四开关q14、第十五开关q15均为CMOS互补开关,且均由两相非交叠时钟控制Sigma-Delta调制器的采样相和积分相。
作为上述技术方案的改进之一,所述第一个采样电容CS2、第一个反馈电容CS1、第一个积分电容Ci1均是由若干多晶硅-绝缘层-多晶硅三层式结构的单位电容组成。
作为上述技术方案的改进之一,所述一位量化器包括三级级联的输入预放大级、正反馈跟踪级和锁存输出级;在采样相时,完成输入预防大和正反馈跟踪,在积分相时,完成锁存输出。
作为上述技术方案的改进之一,所述数模转换器为电压类型数模转换器,数字输入是电压信号,模拟输出也是电压信号。
本发明相比于现有技术的有益效果在于:
本发明提出的电容共享结构的Sigma-Delta调制器既能保持原调制器过采样率和噪声整形的优势,又能降低电路实现时不可避免引入的开关电容热噪声,而且能减少芯片面积;另外,本发明提出的电容共享结构的Sigma-Delta调制器能满足缩放系数和反馈系数各种大小关系下的电路实现;此外,本发明提出的电容共享结构的Sigma-Delta调制器具有对各个节点的寄生电容不敏感的特性,减弱了芯片版图中不可避免的寄生电容的影响。
附图说明
图1是缩放系数g1小于反馈系数g1p的情况时,本发明的电容共享结构的Sigma-Delta调制器电路原理图;
图2是缩放系数g1小于反馈系数g1p的情况时,本发明的电容共享结构的Sigma-Delta调制器在采样相时的交流等效电路原理图;
图3是缩放系数g1小于反馈系数g1p的情况时,本发明的电容共享结构的Sigma-Delta调制器在积分相时的交流等效电路原理图;
图4是缩放系数g1等于反馈系数g1p的情况时,本发明的电容共享结构的Sigma-Delta调制器电路原理图;
图5是缩放系数g1等于反馈系数g1p的情况时,本发明的电容共享结构的Sigma-Delta调制器在采样相时的交流等效电路原理图;
图6是缩放系数g1等于反馈系数g1p的情况时,本发明的电容共享结构的Sigma-Delta调制器在积分相时的交流等效电路原理图;
图7是缩放系数g1大于反馈系数g1p的情况时,本发明的电容共享结构的Sigma-Delta调制器电路原理图;
图8是缩放系数g1大于反馈系数g1p的情况时,本发明的电容共享结构的Sigma-Delta调制器在采样相时的交流等效电路原理图;
图9是缩放系数g1大于反馈系数g1p的情况时,本发明的电容共享结构的Sigma-Delta调制器在积分相时的交流等效电路原理图;
图10是本发明的电容共享结构的Sigma-Delta调制器的两相非交叠时钟示意图。
具体实施方式
现结合附图对本发明作进一步的描述。
如图1所示,本发明提出了一种电容共享结构的Sigma-Delta调制器,该调制器为离散时间型的Sigma-Delta调制器,通过电容共享结构的开关电容电路,降低了位于Sigma-Delta调制器的输入端的开关电容电路中的开关电容热噪声,同时减小了Sigma-Delta调制器所需要的电容面积。其包括
顺序连接的信号输入端、开关电容电路、减法器、积分器和一位量化器以及数模转换器;一位量化器的输出端与数模转换器的输入端连接,数模转换器的输出端与减法器的反向输入端连接;
所述信号输入端用于模拟信号输入至开关电容电路;
所述开关电容电路,用于判断采样电容与反馈电容之间的大小关系,根据判断结果,确定最终的采样电容和反馈电容;并在时域上被离散化,获得离散化后的输入信号和反馈信号;
所述积分器,用于将离散化后的输入信号进行积分处理,获得处理后的输入信号;还用于将离散化后的反馈信号进行积分处理,获得处理后的反馈信号;
所述一位量化器,用于将处理后的输入信号进行量化处理,将经过量化的带有缩放系数的数字信号进行输出;还用于将处理后的反馈信号进行量化处理,将经过量化的反馈的数字信号输出至数模转换器;
所述数模转换器,用于将反馈的数字信号转换为带有反馈系数的模拟信号,转换后的带有反馈系数的模拟信号反馈回减法器的反向输入端;
所述减法器,用于对带有反馈系数的模拟信号与从信号输入端输入的模拟信号进行相减处理,将处理后的模拟信号作为模拟信号输入至开关电容电路。
其中,减法操作遵循的理论原理是电荷守恒,在采样相和积分相两个状态,采样电容、反馈电容、积分电容三者的电荷之和是相等的,通过减法器的减法操作,输入端的模拟信号与反馈信号相减,当量化器输出是高电平时,减法器操作使得积分器的输出电压减少g1p×(Vrp-Vrn),当量化器输出是低电平时,减法器操作使得积分器的输出电压增加g1p×(Vrp-Vrn),其中Vrp是正参考电压,Vrn是负参考电压。其中,本发明中的输入信号端是差分输入方式,输入信号共模电平为电源电压的中点Vcm,因此有最大的差分输入范围。
将模拟信号输入至输入信号端,经过开关电容电路,,完成该模拟信号在时间上的离散化,获得离散化后的输入信号和反馈信号,离散化后的输入信号顺序输入至积分器、一位量化器,并从一位量化器输出经过量化的带有缩放系数的数字信号,再经过外界的数字滤波器输出滤波后的数字信号;离散化后的反馈信号顺序输入至积分器、一位量化器,并从一位量化器输出反馈的数字信号,并通过数模转换器将反馈的数字信号转换为带有反馈系数的模拟信号,转换后的带有反馈系数的模拟信号反馈回减法器的反向输入端。其中,缩放系数和反馈系数分别是两对电容器的电容比值,电压施加在电容器上,实现电荷分配,带延迟的积分器由电容闭环负反馈的模拟运算放大器来实现,一位量化器由动态锁存比较器实现,量化器输出的结果经过一位电压型数模转换器将结果反馈回减法器的反向输入端。
实施例1、
在本实施例中,在开关电容电路中,采样电容小于反馈电容,即缩放系数g1小于反馈系数g1p;所述开关电容电路涉及的开关包括:q1~q42;开关q1~q42涉及的控制信号包括:N11、P11、C1、C2d、C1d;开关电容电路涉及的电容有:第一个反馈电容CS1和第一个采样电容CS2;
如图1所示,所述开关电容电路包括:第一开关q1、第二开关q2、第三开关q3、第四开关q4、第五开关q5、第六开关q6、第七开关q7、第九开关q9、第十开关q10、第十一开关q11、第十二开关q12、第十三开关q13、第十四开关q14、第十五开关q15、第一个反馈电容CS1和第一个采样电容CS2;其中,CS2<CS1;
具体的电路连接方式为:输入信号正端Vip连接到第一开关q1,第一开关q1的另两个选择端分别对应地连接第二开关q2和第一个采样电容CS2;第二开关q2的另三个选择端分别对应地连接第四开关q4、第五开关q5和第三开关q3;第三开关q3的另两个选择端分别对应地连接第六开关q6和第一个反馈电容CS1;第一个反馈电容CS1的另一端和第一个采样电容CS2的另一端连接,且二者的另一端均与第七开关q7的一个选择端连接;
输入信号负端Vin连接到第九开关q9,第九开关q9的另两个选择端分别对应地连接第十开关q10和第一个采样电容CS2;第十开关q10的另三个选择端分别对应地连接第十二q12、第十三开关q13和第十一开关q11;第十一开关q11的另两个选择端分别对应地连接第十四开关q14和第一个反馈电容CS1;第一个反馈电容CS1的另一端和第一个采样电容CS2的另一端连接,且二者的另一端均与第十五开关q15的一个选择端连接。
如图2所示,所述Sigma-Delta调制器在采样相时,受时钟C1和C1d控制的第六开关q6、第七开关q7、第十四开关q14、第十五开关q15、第一开关q1、第九开关q9全部导通,受时钟C2和C2d控制的第二开关q2、第三开关q3、第十开关q10、第十一开关q11、第八开关q8、第十六开关q16全部关断;
如图3所示,所述Sigma-Delta调制器在积分相时,受时钟C2和C2d控制的第二开关q2、第三开关q3、第十开关q10、第十一开关q11、第八开关q8、第十六开关q16全部导通,受时钟C1和C1d控制的第六开关q6、第七开关q7、第十四开关q14、第十五开关q15、第一开关q1、第九开关q9全部关断;
其中,缩放系数反馈系数
其中,Ci1为第一个积分电容;CS1为第一个反馈电容;CS2为第一个采样电容。
其中,所述缩放系数等于采样电容与积分电容的比值,具体地,缩放系数为对输入信号的幅值进行缩放;
所述反馈系数等于反馈电容与积分电容的比值,具体地,所述反馈系数为对带有反馈系数的信号进行缩放。
所述第一开关q1、第二开关q2、第三开关q3、第四开关q4、第五开关q5、第六开关q6、第七开关q7、第九开关、q9、第十开关q10、第十一开关q11、第十二开关q12、第十三开关q13、第十四开关q14、第十五开关q15均为CMOS互补开关,且均由两相非交叠时钟控制Sigma-Delta调制器的采样相和积分相,具有较小的导通电阻非线性;具体地,Sigma-Delta调制器的时序是两相非交叠时钟,每对时钟在高电平相位时不交叠,两对时钟里面,其中一对时钟是通过另一对时钟的延时得到的。单个的开关电容电路具体包括:工作在线性区和截止区的CMOS互补开关,以及在开关通路上的电容;其中,CMOS互补开关是用于控制该开关是否导通的电平信号。
作为上述技术方案的改进之一,所述积分器包括:第八开关q8、第十六开关q16、运算放大器和第一积分电容;
具体的电路连接方式为:第八开关q8的一个选择端与第七开关q7的另一个选择端连接,第八开关q8的另两个选择端分别对应地连接第一个积分电容Ci1和运算放大器;第一个积分电容的另一个选择端与远算放大器的另一个选择端连接,并连接一位量化器的正向输入端;
第十六开关q16的一个选择端与第十五开关q15的另一个选择端连接,第十六开关q16的另两个选择端分别对应地连接第一个积分电容Ci1和运算放大器;第一个积分电容的另一个选择端与远算放大器的另一个选择端连接,并连接一位量化器的反向输入端。
其中,运算放大器是全差分输入输出结构,输入共模电平由输入端稳定在Vcmi,输出共模电平通过共模反馈电路稳定在电源电压的中点Vcm,因此有最大的差分输出范围。运算放大器的直流增益、带宽、摆率和输出摆幅等越大,实际电路的特性越接近理想的线性模型,否则,这些非线性因素会降低Sigma-Delta调制器性能。调制器中的开关和电容组成的时间常数应尽可能地小,或者两相非交叠时钟不能太高,避免建立时间不足产生建立误差。
所述一位量化器包括三级级联的输入预放大级、正反馈跟踪级和锁存输出级;在采样相时,完成输入预防大和正反馈跟踪,在积分相时,完成锁存输出。其中,在其他具体实施例中,一位量化器可以替换为多位的量化器,能增加***的稳定性,不过同时也会增加电路的复杂度和功耗等开销。
所述数模转换器为电压类型数模转换器,数字输入是电压信号,模拟输出也是电压信号。
所述第一个采样电容CS2、第一个反馈电容CS1、第一个积分电容Ci1均是由若干多晶硅-绝缘层-多晶硅三层式结构的单位电容组成;所述单位电容彼此之间需要做质心对称匹配,以减小在制作采样电容、反馈电容或积分电容过程中的失配。
实施例2、
在本实施例中,在开关电容电路中,采样电容等于反馈电容,即缩放系数g1等于反馈系数g1p;所述开关电容电路涉及的开关包括:q17~q28;开关q17~q28涉及的控制信号包括:N11、P11、C1、C2d、C1d;开关电容电路涉及的电容有:第二个采样电容CS3;
如图4所示,所述开关电容电路包括:第十七开关q17、第十八开关q18、第十九开关q19、第二十开关q20、第二十一开关q21、第二十三开关q23、第二十四开关q24、第二十五开关q25、第二十六开关q26、第二十七开关q27和第二个采样电容CS3;其中,第二个反馈电容和第二个采样电容相等,二者均为CS3;
具体的电路连接方式为:输入信号正端Vip连接到第十七开关q17,第十七开关q17的另两个选择端分别对应地连接第十八开关q18和第二个采样电容CS3;第十八开关q18的另两个选择端分别对应地连接第十九开关q19和第二十开关q20;第二个采样电容CS3的另一端与第二十一开关q21的一个选择端连接;
输入信号负端Vin连接到第二十三开关q23,第二十三开关q23的另两个选择端分别对应地连接第二十四开关q24和第二个采样电容CS3;第二十四开关q24的另两个选择端分别对应地连接第二十五开关q25和第二十六开关q26;第二个采样电容CS3的另一端与第二十七开关q27的一个选择端连接;
如图5所示,所述Sigma-Delta调制器在采样相时,受时钟C1和C1d控制的第二十一开关q21、第二十七开关q27、第十七开关q17、第二十三开关q23全部导通,受时钟C2和C2d控制的第二十二开关q22、第二十八开关q28、第十八开关q18、第二十四开关q24全部关断;
如图6所示,所述Sigma-Delta调制器在积分相时,受时钟C2和C2d控制的第二十二开关q22、第二十八开关q28、第十八开关q18、第二十四开关q24全部导通,受时钟C1和C1d控制的第二十一开关q21、第二十七开关q27、第十七开关q17、第二十三开关q23全部关断;
其中,缩放系数反馈系数g1=g1p;
其中,Ci2为第二个积分电容。
其中,所述缩放系数等于采样电容与积分电容的比值,具体地,缩放系数为对输入信号的幅值进行缩放;
所述反馈系数等于反馈电容与积分电容的比值,具体地,所述反馈系数为对带有反馈系数的信号进行缩放。
作为上述技术方案的改进之一,所述第十七开关q17、第十八开关q18、第十九开关q19、第二十开关q20、第二十一开关q21、第二十三开关q23、第二十四开关q24、第二十五开关q25、第二十六开关q26、第二十七开关q27、第二十二开关q22、第二十八开关q28均为CMOS互补开关,且均由两相非交叠时钟控制Sigma-Delta调制器的采样相和积分相,具有较小的导通电阻非线性;具体地,Sigma-Delta调制器的时序是两相非交叠时钟,每对时钟在高电平相位时不交叠,两对时钟里面,其中一对时钟是通过另一对时钟的延时得到的。单个的开关电容电路具体包括:工作在线性区和截止区的CMOS互补开关,以及在开关通路上的电容;其中,CMOS互补开关是用于控制该开关是否导通的电平信号。
作为上述技术方案的改进之一,所述积分器包括:第二十二开关q22、第二十八开关q28、运算放大器和第二个积分电容;
具体的电路连接方式为:第二十二开关q22的一个选择端与第二十一开关q21的另一个选择端连接,第二十二开关q22的另两个选择端分别对应地连接第二个积分电容Ci2和运算放大器;第二个积分电容的另一个选择端与远算放大器的另一个选择端连接,并连接一位量化器的正向输入端;
第二十八开关q28的一个选择端与第二十七开关q27的另一个选择端连接,第二十八开关q28的另两个选择端分别对应地连接第二个积分电容Ci2和运算放大器;第二个积分电容的另一个选择端与远算放大器的另一个选择端连接,并连接一位量化器的反向输入端。
其中,运算放大器是全差分输入输出结构,输入共模电平由输入端稳定在Vcmi,输出共模电平通过共模反馈电路稳定在电源电压的中点Vcm,因此有最大的差分输出范围。运算放大器的直流增益、带宽、摆率和输出摆幅等越大,实际电路的特性越接近理想的线性模型,否则,这些非线性因素会降低Sigma-Delta调制器性能。调制器中的开关和电容组成的时间常数应尽可能地小,或者两相非交叠时钟不能太高,避免建立时间不足产生建立误差。
作为上述技术方案的改进之一,所述一位量化器包括三级级联的输入预放大级、正反馈跟踪级和锁存输出级;在采样相时,完成输入预防大和正反馈跟踪,在积分相时,完成锁存输出。其中,在其他具体实施例中,一位量化器可以替换为多位的量化器,能增加***的稳定性,不过同时也会增加电路的复杂度和功耗等开销。
作为上述技术方案的改进之一,所述数模转换器为电压类型数模转换器,数字输入是电压信号,模拟输出也是电压信号。
作为上述技术方案的改进之一,所述第一个采样电容CS3、第一个反馈电容CS3、第一个积分电容Ci2均是由若干多晶硅-绝缘层-多晶硅三层式结构的单位电容组成;所述单位电容彼此之间需要做质心对称匹配,以减小在制作采样电容、反馈电容或积分电容过程中的失配。
实施例3、
在本实施例中,在开关电容电路中,采样电容大于反馈电容,即缩放系数g1大于反馈系数g1p;所述开关电容电路涉及的开关包括:q29~q42;开关q29~q42涉及的控制信号包括:N11、P11、C1、C2d、C1d;开关电容电路涉及的电容有:第三个采样电容CS4和第三个反馈电容CS5;
如图7所示,所述开关电容电路包括:第二十九开关q29、第三十开关q30、第三十一开关q31、第三十二开关q32、第三十三开关q33、第三十四开关q34、第三十六开关q36、第三十七开关q37、第三十八开关q38、第三十九开关q39、第四十开关q40、第四十一开关q41、第三个采样电容CS4和第三个反馈电容CS5;其中,第三个采样电容CS4>第三个反馈电容CS5,即CS4>CS5;
具体的电路连接方式为:输入信号正端Vip分别连接到第二十九开关q29和第三十二开关q32,第二十九开关q29的另三个选择端分别连接第三十开关q30、第三十一开关q31和第三个反馈电容;第三十二开关q32的另两个选择端分别连接第三十三开关q33和第三个采样电容CS4;第三反馈电容CS5的另一端和第三采样电容CS4的另一端连接,且二者的另一端均与第三十四开关q34的一个选择端连接;
输入信号负端Vin分别连接到第三十六开关q36和第三十九开关q39,第三十六开关q36的另三个选择端分别连接第三十七开关q37、第三十八开关q38和第三个反馈电容;第三十九开关q39的另两个选择端分别连接第四十开关q40和第三个采样电容CS4;第三反馈电容CS5的另一端和第三采样电容CS4的另一端连接,且二者的另一端均与第四十一开关q41的一个选择端连接;
如图8所示,所述Sigma-Delta调制器在采样相时,受时钟C1和C1d控制的第三十四开关q34、第四十一开关q41、第二十九开关q29、第三十六开关q36全部导通,受时钟C2控制的第三十三开关q33、第三十五开关q35、第四十开关q40、第四十二开关q42全部关断;
如图9所示,所述Sigma-Delta调制器在积分相时,受时钟C2和C2d控制的第三十三开关q33、第三十五开关q35、第四十开关q40、第四十二开关q42全部导通,受时钟C1和C1d控制的第三十四开关q34、第四十一开关q41、第二十九开关q29、第三十六开关q36全部关断;
其中,缩放系数反馈系数g1>g1p;
其中,Ci3为第三个积分电容。
其中,所述缩放系数等于采样电容与积分电容的比值,具体地,缩放系数为对输入信号的幅值进行缩放;
所述反馈系数等于反馈电容与积分电容的比值,具体地,所述反馈系数为对带有反馈系数的信号进行缩放。
作为上述技术方案的改进之一,所述第二十九开关q29、第三十开关q30、第三十一开关q31、第三十二开关q32、第三十三开关q33、第三十四开关q34、第三十六开关q36、第三十七开关q37、第三十八开关q38、第三十九开关q39、第四十开关q40、第四十一开关q41、第三十五开关q35和第四十二开关q42均为CMOS互补开关,且均由两相非交叠时钟控制Sigma-Delta调制器的采样相和积分相,具有较小的导通电阻非线性;具体地,Sigma-Delta调制器的时序是两相非交叠时钟,每对时钟在高电平相位时不交叠,两对时钟里面,其中一对时钟是通过另一对时钟的延时得到的。单个的开关电容电路具体包括:工作在线性区和截止区的CMOS互补开关,以及在开关通路上的电容;其中,CMOS互补开关是用于控制该开关是否导通的电平信号。
作为上述技术方案的改进之一,所述积分器包括:第三十五开关q35、第四十二开关q42、运算放大器和第三个积分电容;
具体的电路连接方式为:第三十五开关q35的一个选择端与第三十四开关q34的另一个选择端连接,第三十五开关q35的另两个选择端分别对应地连接第三积分电容Ci3和运算放大器;第三积分电容的另一个选择端与远算放大器的另一个选择端连接,并连接一位量化器的正向输入端;
第四十二开关q42的一个选择端与第四十一开关q41的另一个选择端连接,第四十二开关q42的另两个选择端分别对应地连接第三积分电容Ci3和运算放大器;第三积分电容的另一个选择端与远算放大器的另一个选择端连接,并连接一位量化器的反向输入端。
其中,运算放大器是全差分输入输出结构,输入共模电平由输入端稳定在Vcmi,输出共模电平通过共模反馈电路稳定在电源电压的中点Vcm,因此有最大的差分输出范围。运算放大器的直流增益、带宽、摆率和输出摆幅等越大,实际电路的特性越接近理想的线性模型,否则,这些非线性因素会降低Sigma-Delta调制器性能。调制器中的开关和电容组成的时间常数应尽可能地小,或者两相非交叠时钟不能太高,避免建立时间不足产生建立误差。
所述一位量化器包括三级级联的输入预放大级、正反馈跟踪级和锁存输出级;在采样相时,完成输入预防大和正反馈跟踪,在积分相时,完成锁存输出。其中,在其他具体实施例中,一位量化器可以替换为多位的量化器,能增加***的稳定性,不过同时也会增加电路的复杂度和功耗等开销。
所述数模转换器为电压类型数模转换器,数字输入是电压信号,模拟输出也是电压信号。
所述第一个采样电容CS4、第一个反馈电容CS5、第一个积分电容Ci3均是由若干多晶硅-绝缘层-多晶硅三层式结构的单位电容组成;所述单位电容彼此之间需要做质心对称匹配,以减小在制作采样电容、反馈电容或积分电容过程中的失配。
如图10所示,为电容共享结构的Sigma-Delta调制器的两相非交叠时钟示意图;控制该Sigma-Delta调制器的时序是两对两相非交叠时钟:C1和C2是一对,C1d和C2d是一对。
每对时钟的两个信号在高电平相位时不交叠,即不同时为高电平。
两对时钟里面,其中一对时钟是通过另一对时钟的延时得到的,即C1d是C1的延时,C2d是C2的延时。
C1和C1d有相同的占空比,C2和C2d有相同的占空比,且这四个信号的占空比大小值相近。
两相非交叠时钟控制调制器中的开关的开启和关断,调控采样相和积分相两个状态时序。
在其他具体实施例中,所述开关电容电路的共享电容结构也可应用在更高阶单环或级联架构的Sigma-Delta调制器中。
最后所应说明的是,以上实施例仅用以说明本发明的技术方案而非限制。尽管参照实施例对本发明进行了详细说明,本领域的普通技术人员应当理解,对本发明的技术方案进行修改或者等同替换,都不脱离本发明技术方案的精神和范围,其均应涵盖在本发明的权利要求范围当中。
Claims (8)
1.一种电容共享结构的Sigma-Delta调制器,其特征在于,其包括顺序连接的信号输入端、开关电容电路、减法器、积分器和一位量化器以及数模转换器;一位量化器的输出端与数模转换器的输入端连接,数模转换器的输出端与减法器的反向输入端连接;
所述信号输入端用于模拟信号输入至开关电容电路;
所述开关电容电路,用于判断采样电容与反馈电容之间的大小关系,根据判断结果,确定最终的采样电容和反馈电容;并在时域上被离散化,获得离散化后的输入信号和反馈信号;
所述积分器,用于将离散化后的输入信号进行积分处理,获得处理后的输入信号;还用于将离散化后的反馈信号进行积分处理,获得处理后的反馈信号;
所述一位量化器,用于将处理后的输入信号进行量化处理,将经过量化的带有缩放系数的数字信号进行输出;还用于将处理后的反馈信号进行量化处理,将经过量化的反馈的数字信号输出至数模转换器;
所述数模转换器,用于将反馈的数字信号转换为带有反馈系数的模拟信号,转换后的带有反馈系数的模拟信号反馈回减法器的反向输入端;
所述减法器, 用于对带有反馈系数的模拟信号与从信号输入端输入的模拟信号进行相减处理,将处理后的模拟信号作为模拟信号输入至开关电容电路;
所述一位量化器包括三级级联的输入预放大级、正反馈跟踪级和锁存输出级;
所述数模转换器为电压类型数模转换器。
2.根据权利要求1所述的电容共享结构的Sigma-Delta调制器,其特征在于,所述开关电容电路包括:第一开关(q1)、第二开关(q2)、第三开关(q3)、第四开关(q4)、第五开关(q5)、第六开关(q6)、第七开关(q7)、第九开关(q9)、第十开关(q10)、第十一开关(q11)、第十二开关(q12)、第十三开关(q13)、第十四开关(q14)、第十五开关(q15)、第一个反馈电容()和第一个采样电容(); 其中,第一个采样电容()<第一个反馈电容();
输入信号正端(Vip)连接到第一开关(q1),第一开关(q1)的另两个选择端分别对应地连接第二开关(q2)和第一个采样电容();第二开关(q2)的另三个选择端分别对应地连接第四开关(q4)、第五开关(q5)和第三开关(q3);第三开关(q3)的另两个选择端分别对应地连接第六开关(q6)和第一个反馈电容();第一个反馈电容()的另一端和第一个采样电容()的另一端连接,且二者的另一端均与第七开关(q7)的一个选择端连接;
输入信号负端(Vin)连接到第九开关(q9),第九开关(q9)的另两个选择端分别对应地连接第十开关(q10)和第一个采样电容();第十开关(q10)的另三个选择端分别对应地连接第十二(q12)、第十三开关(q13)和第十一开关(q11);第十一开关(q11)的另两个选择端分别对应地连接第十四开关(q14)和第一个反馈电容();第一个反馈电容()的另一端和第一个采样电容()的另一端连接,且二者的另一端均与第十五开关(q15)的一个选择端连接。
3.根据权利要求2所述的电容共享结构的Sigma-Delta调制器,其特征在于,所述开关电容电路包括:第十七开关(q17)、第十八开关(q18)、第十九开关(q19)、第二十开关(q20)、第二十一开关(q21)、第二十三开关(q23)、第二十四开关(q24)、第二十五开关(q25)、第二十六开关(q26)、第二十七开关(q27)和第二个采样电容();
输入信号正端(Vip)连接到第十七开关(q17),第十七开关(q17)的另两个选择端分别对应地连接第十八开关(q18)和第二个采样电容();第十八开关(q18)的另两个选择端分别对应地连接第十九开关(q19)和第二十开关(q20);第二个采样电容()的另一端与第二十一开关(q21)的一个选择端连接;
输入信号负端(Vin)连接到第二十三开关(q23),第二十三开关(q23)的另两个选择端分别对应地连接第二十四开关(q24)和第二个采样电容();第二十四开关(q24)的另两个选择端分别对应地连接第二十五开关(q25)和第二十六开关(q26);第二个采样电容()的另一端与第二十七开关(q27)的一个选择端连接。
4.根据权利要求2所述的电容共享结构的Sigma-Delta调制器,其特征在于,所述开关电容电路包括:第二十九开关(q29)、第三十开关(q30)、第三十一开关(q31)、第三十二开关(q32)、第三十三开关(q33)、第三十四开关(q34)、第三十六开关(q36)、第三十七开关(q37)、第三十八开关(q38)、第三十九开关(q39)、第四十开关(q40)、第四十一开关(q41)、第三个采样电容()和第三个反馈电容(); 其中,第三个采样电容()>第三个反馈电容();
输入信号正端(Vip)分别连接到第二十九开关(q29)和第三十二开关(q32),第二十九开关(q29)的另三个选择端分别连接第三十开关(q30)、第三十一开关(q31)和第三个反馈电容();第三十二开关(q32)的另两个选择端分别连接第三十三开关(q33)和第三个采样电容();第三反馈电容()的另一端和第三采样电容()的另一端连接,且二者的另一端均与第三十四开关(q34)的一个选择端连接;
输入信号负端(Vin)分别连接到第三十六开关(q36)和第三十九开关(q39),第三十六开关(q36)的另三个选择端分别连接第三十七开关(q37)、第三十八开关(q38)和第三个反馈电容();第三十九开关(q39)的另两个选择端分别连接第四十开关(q40)和第三个采样电容();第三反馈电容()的另一端和第三采样电容()的另一端连接,且二者的另一端均与第四十一开关(q41)的一个选择端连接。
5.根据权利要求2所述的电容共享结构的Sigma-Delta调制器,其特征在于,所述判断采样电容与反馈电容之间的大小关系,根据判断结果,确定最终的采样电容和反馈电容;具体包括:
采样电容小于反馈电容时,最终的采样电容为第一个采样电容();最终的反馈电容为第一个采样电容()与第一个反馈电容()之和;
采样电容等于反馈电容时,最终的采样电容为第二个采样电容();最终的反馈电容为第二个采样电容();
采样电容大于反馈电容时,最终的采样电容为第三个采样电容()与第三个反馈电容()之和;最终的采样电容为第三个反馈电容()。
6.根据权利要求5所述的电容共享结构的Sigma-Delta调制器,其特征在于,所述积分器包括:第八开关(q8)、第十六开关(q16)、运算放大器和第一个积分电容(Ci1);
具体的电路连接方式为:第八开关(q8)的一个选择端与第七开关(q7)的另一个选择端连接,第八开关(q8)的另两个选择端分别对应地连接第一个积分电容(Ci1)和运算放大器;第一个积分电容(Ci1)的另一个选择端与远算放大器的另一个选择端连接,并连接一位量化器的正向输入端;
第十六开关(q16)的一个选择端与第十五开关(q15)的另一个选择端连接,第十六开关(q16)的另两个选择端分别对应地连接第一个积分电容(Ci1)和运算放大器;第一个积分电容(Ci1)的另一个选择端与远算放大器的另一个选择端连接,并连接一位量化器的反向输入端。
7.根据权利要求6所述的电容共享结构的Sigma-Delta调制器,其特征在于,所述第一开关(q1)、第二开关(q2)、第三开关(q3)、第四开关(q4)、第五开关(q5)、第六开关(q6)、第七开关(q7)、第九开关(q9)、第十开关(q10)、第十一开关(q11)、第十二开关(q12)、第十三开关(q13)、第十四开关(q14)、第十五开关(q15)、第八开关(q8)和第十六开关(q16)均为CMOS互补开关,且均由两相非交叠时钟控制Sigma-Delta调制器的采样相和积分相。
8.根据权利要求6所述的电容共享结构的Sigma-Delta调制器,其特征在于,所述第一个采样电容()、第一个反馈电容()、第一个积分电容(Ci1)均是由若干多晶硅-绝缘层-多晶硅三层式结构的单位电容组成。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910433441.3A CN111988037B (zh) | 2019-05-23 | 2019-05-23 | 一种电容共享结构的Sigma-Delta调制器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910433441.3A CN111988037B (zh) | 2019-05-23 | 2019-05-23 | 一种电容共享结构的Sigma-Delta调制器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111988037A CN111988037A (zh) | 2020-11-24 |
CN111988037B true CN111988037B (zh) | 2024-07-09 |
Family
ID=73436490
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910433441.3A Active CN111988037B (zh) | 2019-05-23 | 2019-05-23 | 一种电容共享结构的Sigma-Delta调制器 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111988037B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113114251B (zh) * | 2021-04-22 | 2024-02-20 | 锐迪科创微电子(北京)有限公司 | 模数转换器、积分三角调制器及其控制电路 |
JP2024079094A (ja) * | 2022-11-30 | 2024-06-11 | 株式会社デンソー | 全差動スイッチトキャパシタアンプ |
CN115866428B (zh) * | 2022-11-30 | 2024-05-03 | 天津大学 | 类似于sigma-delta的相关多次采样读出电路 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN210157173U (zh) * | 2019-05-23 | 2020-03-17 | 中国科学院声学研究所 | 一种电容共享结构的Sigma-Delta调制器 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103312333A (zh) * | 2013-05-27 | 2013-09-18 | 四川和芯微电子股份有限公司 | 适用于Sigma-Delta ADC电路的零点优化积分器电路 |
CN104639168B (zh) * | 2015-02-15 | 2017-11-10 | 芯原微电子(上海)有限公司 | Sigma‑Delta型模数转换器模拟前端电路 |
CN105406822B (zh) * | 2015-12-01 | 2018-04-20 | 浙江大学 | 开关电容型带通前馈sigma‑delta调制器 |
-
2019
- 2019-05-23 CN CN201910433441.3A patent/CN111988037B/zh active Active
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN210157173U (zh) * | 2019-05-23 | 2020-03-17 | 中国科学院声学研究所 | 一种电容共享结构的Sigma-Delta调制器 |
Also Published As
Publication number | Publication date |
---|---|
CN111988037A (zh) | 2020-11-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP3143567B2 (ja) | デルタシグマ変調器 | |
US7423567B2 (en) | Analog-to-digital converter (ADC) having a reduced number of quantizer output levels | |
CN111988037B (zh) | 一种电容共享结构的Sigma-Delta调制器 | |
TWI489789B (zh) | 類比至數位轉換器 | |
US7679422B1 (en) | Configurable switched capacitor block | |
JPH04225624A (ja) | シグマデルタアナログ−デジタル変換器 | |
TWI650956B (zh) | 連續漸近暫存器式量化器與連續時間三角積分調變器 | |
US6313775B1 (en) | Delta-sigma modulator with two-step quantization, and method for using two-step quantization in delta-sigma modulation | |
WO2013157127A1 (ja) | Δς変調器及びδς型a/d変換器 | |
US20080074303A1 (en) | Incremental delta-sigma data converters with improved stability over wide input voltage ranges | |
JPH01204528A (ja) | A/d変換器 | |
JPH04229722A (ja) | 過サンプリング変換器 | |
JPH08508624A (ja) | スイッチド・キャパシタ1ビッド・ディジタル/アナログ・コンバータ | |
US6147631A (en) | Input sampling structure for delta-sigma modulator | |
JPH1155121A (ja) | D/a変換器およびデルタシグマ型d/a変換器 | |
KR20060052937A (ko) | 공간 효율적 저전력 주기적 a/d 변환기 | |
CN110875742B (zh) | 一种用于delta-sigma调制器的离散型低功耗积分器 | |
US8643524B1 (en) | Feed-forward analog-to-digital converter (ADC) with a reduced number of amplifiers and feed-forward signal paths | |
CN108900195B (zh) | 过采样模数转换器及其反馈数模转换器动态误差校准方法 | |
US9419643B2 (en) | Delta sigma modulator | |
CN210157173U (zh) | 一种电容共享结构的Sigma-Delta调制器 | |
JP2013042488A (ja) | 構成変更可能な連続時間シグマデルタアナログ−デジタル変換器 | |
US9859916B1 (en) | Multistage noise shaping sigma-delta modulator | |
TWI730711B (zh) | 增量式類比數位轉換器 | |
JPH07283736A (ja) | シグマ−デルタ形アナログ−ディジタル変換器の分解能の延長方法および装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |