CN111693901A - 一种用于多节锂电池保护芯片的断线检测*** - Google Patents

一种用于多节锂电池保护芯片的断线检测*** Download PDF

Info

Publication number
CN111693901A
CN111693901A CN202010737795.XA CN202010737795A CN111693901A CN 111693901 A CN111693901 A CN 111693901A CN 202010737795 A CN202010737795 A CN 202010737795A CN 111693901 A CN111693901 A CN 111693901A
Authority
CN
China
Prior art keywords
disconnection detection
output
battery
nmos
pmos
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010737795.XA
Other languages
English (en)
Inventor
涂再林
张洪俞
施泉
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NANJING MICRO ONE ELECTRONICS Inc
Original Assignee
NANJING MICRO ONE ELECTRONICS Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NANJING MICRO ONE ELECTRONICS Inc filed Critical NANJING MICRO ONE ELECTRONICS Inc
Priority to CN202010737795.XA priority Critical patent/CN111693901A/zh
Publication of CN111693901A publication Critical patent/CN111693901A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/50Testing of electric apparatus, lines, cables or components for short-circuits, continuity, leakage current or incorrect line connections
    • G01R31/54Testing for continuity
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/00302Overcharge protection
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/00306Overdischarge protection
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J7/00Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
    • H02J7/0029Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits
    • H02J7/0036Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with safety or protection devices or circuits using connection detecting circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Charge And Discharge Circuits For Batteries Or The Like (AREA)

Abstract

一种多节锂电池保护芯片的断线检测***,包括逻辑时序电路、电平移位电路和断线检测电路,逻辑时序电路产生初始断线检测时序信号给电平移位电路,经电平移位电路得到最终的断线检测时序信号传递给断线检测电路,断线检测电路设有与电池节数相同数量的断线检测单元,各断线检测单元的输出信号分别输入至断线检测信号输出单元,该输出单元输出信号连接保护芯片IC的充、放电控制端子,正常状态没有发生断线时,充放电控制端子输出高电平,充放电NMOS管开启,进行正常的充电和放电,任一节电池发生断线现象时,断线检测信号输出单元的输出信号控制充、放电控制端子输出低电平,充放电NMOS管关闭,实现断线状态下***的充电及放电保护。

Description

一种用于多节锂电池保护芯片的断线检测***
技术领域
本发明涉及多节锂电保护芯片,尤其是一种用于多节锂电池保护芯片的断线检测***。
背景技术
近年来,电动工具、电动车等逐渐融入我们的生活,分析其供电***发现基本都是采用多节锂电池来当作它的主要电源,究其原因不外乎其体积小、能量密度高、无记忆效应、循环寿命高、电池电压高、自放电率低等优点。但是锂电池本身也存在安全隐患,过度的充电会使电池电压升高,电池膨胀发生***,过度放电会损坏电池特性,严重影响电池的使用寿命,这种情况在多节锂电池供电的***中尤为严重。普通的锂电池保护芯片针对电池的过度充电、过度放电等已有相应的保护机制,但是当电池与保护芯片之间连线发生断开时,***没法检测出这种状态,整个电池组仍然在充电或是放电,存在严重的安全隐患。
发明内容
为解决多节锂电保护芯片中电池与保护芯片连接断开,***无法识别出这种状态,仍继续充电或放电的问题,特提出一种多节锂电池保护芯片的断线检测***,以便当电池与保护芯片连接断开时候,***能检测出这种断线状态,终止电池组的充电或是放电,防止电池过度充电或过度放电造成的安全隐患,提升***的安全性。
为实现以上目的,本发明采用的技术方案是:一种用于多节锂电池保护芯片的断线检测***,保护芯片的供电电源为至少4节锂电池,其特征在于:断线检测***包括依次连接的逻辑时序电路、电平移位电路和断线检测电路,逻辑时序电路产生初始的断线检测时序信号输出给电平移位电路,经电平移位电路后得到最终的断线检测时序信号传递给断线检测电路,该断线检测电路设有与电池节数对应数量的断线检测单元,每个检测单元对应一个输出信号,各断线检测单元的输出信号分别输入至断线检测信号输出单元,断线检测信号输出单元将输出控制信号连接保护芯片IC的充电控制端子COUT和放电控制端子DOUT,正常状态没有发生断线保护时,充电控制端子COUT和放电控制端子DOUT输出高电平,对应控制的充放电NMOS管开启,能进行正常的充电和放电,任一节电池发生断线现象时,断线检测信号输出单元的输出控制信号控制充电控制端子COUT和放电控制端子DOUT输出低电平,对应控制的充放电NMOS管关闭,实现断线状态下***的充电及放电保护。
所述逻辑时序电路包括NMOS管NM4、比较器COMP1和COMP2、反相器INV1、INV2、INV3和INV4、与非门NAND1和NAND1以及D触发器DFF、电容C1和电流源;电流源的正端连接VCC,电流源的负端连接电容C1的一端以及NMOS管NM4的漏极、比较器COMP1的正端和比较器COMP2的正端,电容C1的另一端连接NMOS管NM4的源极并接地,比较器COMP1的负端连接基准电压Vstart,比较器COMP2的负端连接基准电压Vend,比较器COMP1的输出连接反相器INV1的输入以及非门NAND1的输入端B和与非门NAND2的输入端A,反相器INV1的输出连接D触发器DFF的时钟端CLK,D触发器DFF的输出端Q与输入端D互连并连接反相器INV2输入和与非门NAND1的另一个输入端A,比较器COMP2的输出连接NMOS管NM4的栅极,反相器INV2的输出连接与非门NAND2的另一个输入端B,与非门NAND1的输出信号ODD连接反相器INV3的输入,反相器INV3输出信号ODD_N,与非门NAND2的输出信号EVEN连接反相器INV4的输入,反相器INV4输出信号EVEN_N;
所述电平移位电路包括两个结构相同的电平移位单元,只是两个电平移位单元中的输入信号和输出信号不一样,每个电平移位单元均包括两个PMOS管和两个NMOS管;
第一电平移位单元包括PMOS管PM1和PM2以及NMOS管NM5和NM6,PMOS管PM1的源极与PMOS管PM2的源极互连并连接VDD,PMOS管PM1的栅极连接PMOS管PM2的漏极和NMOS管NM6的漏极并作为第一电平移位单元的输出端,输出信号为EVEN_SW,PMOS管PM2的栅极连接PMOS管PM1的漏极和NMOS管NM5的漏极,NMOS管NM5的栅极为第一电平移位单元的输入端连接逻辑时序电路中与非门NAND2的输出信号EVEN,NMOS管NM5的源极与NMOS管NM6的源极互连并接地,NMOS管NM6的栅极为第一电平移位单元的另一个输入端连接输出信号EVEN经反相器INV4后的输出信号EVEN_N;
第二电平移位单元包括PMOS管PM100和PM200以及NMOS管NM500和NM600,PMOS管PM100的源极与PMOS管PM200的源极互连并连接VDD,PMOS管PM100的栅极连接PMOS管PM200的漏极和NMOS管NM600的漏极并作为第二电平移位单元的输出端,输出信号为ODD_SW,PMOS管PM200的栅极连接PMOS管PM00的漏极和NMOS管NM500的漏极,NMOS管NM500的栅极为第二电平移位单元的输入端连接逻辑时序电路中与非门NAND1的输出信号ODD,NMOS管NM500的源极与NMOS管NM600的源极互连并接地,NMOS管NM600的栅极为第二电平移位单元的另一个输入端连接输出信号ODD经反相器INV3后的输出信号ODD_N。
所述断线检测电路设有与电池节数对应数量的断线检测单元和一个断线检测信号输出单元,每个断线检测单元均包括三个电阻、一个比较器、两个NMOS管和一个PMOS管。从第一节电池开始,第一电阻的一端和第二电阻的一端以及比较器的电源端和PMOS管的源极均连接本节电池的正极电压,第一电阻的另一端连接第一NMOS管的漏极,第一NMOS管的栅极连接第二电平移位单元的输出信号ODD_SW,第二电阻的另一端连接第三电阻的一端和比较器的负输入端,比较器的正输入端连接基准电压,第三电阻的另一端连接比较器的接地端和第一NMOS管的源极并连接下一节电池的正极电压,比较器的输出连接PMOS管的栅极,PMOS管的漏极连接第二NMOS管的漏极并作为本节电池断线检测单元的输出端,第二NMOS管的栅极连接配置电压,第二NMOS管的源极接地VSS;第二节电池、第三节电池…以此类推,但需要注意的是,奇数节电池断线检测电路中的第一NMOS管的栅极连接第二电平移位单元的输出信号ODD_SW,偶数节电池断线检测电路中的第一NMOS管的栅极连接第一电平移位单元的输出信号EVEN_SW,即奇数节电池断线检测电路中的第一NMOS管的栅极共用ODD_SW检测信号,偶数节电池断线检测电路中的第一NMOS管的栅极共用EVEN_SW检测信号,且最后一节电池断线检测电路中的第三电阻的另一端连接比较器的接地端以及第一NMOS管的源极并接地VSS;
断线检测信号输出单元中设有与电池节数及断线检测电路数量相同的NMOS管和一个PMOS管,各NMOS管的栅极分别对应依次连接各节电池断线检测单元的输出信号,各NMOS管的源极连接在一起并接地VSS,各NMOS管的漏极连接在一起并连接PMOS管的漏极作为断线检测电路的断线检测信号输出端,连接保护芯片IC的充电控制端子COUT和放电控制端子DOUT,PMOS管的栅极连接偏置电压,PMOS管的源极连接VDD。
所述保护芯片的供电电源可采用5节锂电池。
本发明具有如下优点及有益效果:多节锂电保护的应用中,当电池与保护芯片之间连线断开时,本发明***能够检测出这种状态,终止电池组的充电或是放电,防止电池过度充电或过度放电造成的安全隐患,提升了***的安全性和可靠性。
附图说明
图1是多节锂电保护***简化应用图;
图2是本发明断线检测***框图;
图3是本发明断线检测***中的逻辑时序电路图;
图4a是本发明断线检测***中的一个电平移位电路图;
图4b是本发明断线检测***中的另一个电平移位电路图;
图5是本发明断线检测***中的断线检测电路图;
图6是本发明的检测时序图一;
图7是本发明的检测时序图二。
具体实施方式
图1为已知的一种5节锂电保护***简化应用图。电池充电、放电电路包括锂电池1、锂电池2、锂电池3、锂电池4、锂电池5,齐纳二极管ZD1、电阻RVC1、RVC2、RVC3、RVC4、RVC5、RVDD、RSE、RSENS、RDRAIN、RCO1、RCO2、RVMP,电容CVC1、CVC2、CVC3、CVC4、CVC5、CVDD,NMOS管NM1、NM2、NM3和保护芯片IC,保护芯片IC的VDD(电源端子)端口连接电容CVDD的一端、ZD1正极、电阻RVDD的一端,电容CVDD的另一端、ZD1的负极接地,电阻RVDD的另一端连接锂电池1的正极和PB+(充电器和负载正极),保护芯片IC的VC1(电池1电压监测端子)端口连接电容CVC1的一端和电阻RVC1的一端,电容CVC1的另一端连接保护芯片IC的VC2(电池2电压监测端子),电阻RVC1的另一端连接锂电池1的正极,保护芯片IC的VC2(电池2电压监测端子)端口连接电容CVC2的一端和电阻RVC2的一端,电容CVC2的另一端连接保护芯片IC的VC3(电池3电压监测端子),电阻RVC2的另一端连接锂电池2的正极和锂电池1的负极,保护芯片IC的VC3(电池3电压监测端子)端口连接电容CVC3的一端和电阻RVC3的一端,电容CVC3的另一端连接保护芯片IC的VC4(电池4电压监测端子),电阻RVC3的另一端连接锂电池3的正极和锂电池2的负极,保护芯片IC的VC4(电池4电压监测端子)端口连接电容CVC4的一端和电阻RVC4的一端,电容CVC4的另一端连接保护芯片IC的VC5(电池5电压监测端子),电阻RVC4的另一端连接锂电池4的正极和锂电池3的负极,保护芯片IC的VC5(电池5电压监测端子)端口连接电容CVC5的一端和电阻RVC5的一端,电容CVC5的另一端连接保护芯片IC的VSS(芯片的地),电阻RVC5的另一端连接锂电池5的正极和锂电池4的负极,电池5负极节VSS,保护芯片IC的电阻RSENS一端接VSS,另一端接RSE和NM1源级,RSE另一端接保护芯片IC的SENS(电流检测端子),NM1栅极接保护芯片IC的DOUT(放电控制端子),NM1漏级接NM2漏级和电阻RDRAIN的一端,RDRAIN的另一端接NM3的漏级,NM3的源级接VSS,栅极接保护芯片IC的DRAIN(过流保护解除端子),NM2栅极接电阻RCO1一端、电阻RCO2一端,电阻RCO1另一端接保护芯片IC的COUT(充电控制端子),电阻RCO2另一端接NM2源级、RVMP一端和PB-(充电器、负载负极),RVMP另一端接保护芯片IC的VMP(充电器、负载检测端子)。
如果没有断线保护,电池处于正常状态时,例如VSS=0V,VC5=3.5V,VC4=7.0V,VC3=10.5V,VC2=14.0V,VC1=17.5V,VDD=17.5V时,能进行正常的充电和放电,***充电的时候,如果发生断线,由于没有断线检测电路,断线电池电压不能被***实时正确监测,电池电压可以被充电到很高的电位,容易发生***,***放电的时候,如果发生断线,由于没有断线检测电路,断线电池电压不能被***实时正确监测,电池电压可以被放电到很低的电位,对电池造成损伤,降低电池的使用寿命。
如图2,本发明断线检测***包括依次连接的逻辑时序电路、电平移位电路和断线检测电路,逻辑时序电路产生初始的断线检测时序信号ODD、ODD_N、EVEN和EVEN_N输出给电平移位电路,经电平移位电路后得到最终的断线检测时序信号ODD_SW和EVEN_SW传递给断线检测电路,当任一节电池发生断线现象时,断线检测电路输出的断线保护控制信号OUT控制保护芯片IC的充电控制端子COUT和放电控制端子DOUT的输出,实现断线状态下***的充电及放电保护。
如图3,逻辑时序电路中电容C1上极板与电流源、比较器COMP1、COMP2的正向输入端以及NM4的漏极连接,电容C1下极板和NM4的源极接地VSS,COMP1负向输入端接基准电压Vstart,COMP1输出信号连接反相器INV1输入以及与非门NAND1的B输入端和与非门NAND2的A输入端,COMP2的负向输入端接基准电压Vend,COMP2输出端接NM4的栅极,INV1输出接D触发器时钟CLK端,D触发器输出端Q和输入端D相连,同时和反相器INV2输入、与非门NAND1的A输入端相连,反相器INV2输出信号和与非门NAND2的B输入端相连,NAND1输出ODD信号并和反相器INV3输入连接,INV3输出ODD_N信号,NAND2输出EVEN信号并和反相器INV4输入连接,INV4输出EVEN_N信号。
电平移位电路包括两个结构相同的电平移位单元,只是两个电平移位单元中的输入信号和输出信号不一样,每个电平移位单元均包括两个PMOS管和两个NMOS管;
图4a为第一电平移位单元,PM1与PM2源极接VDD电位,PM1漏极接PM2栅极和NM5漏极,NM5栅极接EVEN信号,NM5源极和NM6源级接地VSS电位,PM1栅极、PM2漏极、NM6漏极连接到一起输出信号EVEN_SW,NM6栅极接EVEN的反向信号EVEN_N,实现输入信号EVEN、EVEN_N到输出信号EVEN_SW的电平移动。
图4b为第二电平移位单元,PM100与PM200源极接VDD电位,PM100漏极接PM200栅极、NM500漏极,NM500栅极接ODD信号,源极和NM600源级相连接VSS电位,PM100栅极、PM200漏极、NM600漏极连接到输出信号ODD_SW,NM6栅极接ODD的反向信号ODD_N,实现输入信号ODD、ODD_N到输出信号ODD_SW的电平移动。
以ODD_SW的移位为例,当输入ODD信号为低电平时,ODD_N信号为高电平(3.7V),此时输出ODD_SW信号为低电平,当ODD信号为高电平(3.7V),ODD_N信号为低电平,此时输出ODD_SW信号为高电平(VDD电平),实现了电平移位,EVEN_SW的移位与此类似。
参看图5,以5节电池为例,断线检测电路设有与电池节数对应数量的5个断线检测单元和一个断线检测信号输出单元,每个断线检测单元均包括三个电阻、一个比较器、两个NMOS管和一个PMOS管。
第一节电池的断线检测单元包括电阻R1、R2和R3,比较器COMP3,PMOS管PM3以及NMOS管NM7和NM8,电阻R1的一端连接电阻R2的一端以及比较器COMP3的电源端和PMOS管PM3的源极并连接第一节电池的正极电压VC1,电阻R1的另一端连接NMOS管NM7漏极,NMOS管NM7的栅极连接第二电平移位单元的输出信号ODD_SW,电阻R2的另一端连接比较器COMP3的负输入端和电阻R3的一端,比较器COMP3的正输入端连接基准电压VREF1,电阻R3的另一端连接NMOS管NM7的源极和比较器COMP3的接地端并连接第二节电池的正极电压VC2,比较器COMP3的输出连接PMOS管PM3的栅极,PMOS管PM3的漏极连接NMOS管NM8的漏极并作为第一节电池断线检测电路的输出端,NMOS管NM8的栅极连接偏置电压VBIAS,NMOS管NM8的源极接地VSS;
第二节电池的断线检测电路包括电阻R4、R5和R6,比较器COMP4,PMOS管PM4以及NMOS管NM9和NM10,电阻R4的一端连接电阻R5的一端以及比较器COMP4的电源端和PMOS管PM4的源极并连接第二节电池的正极电压VC2,电阻R4的另一端连接NMOS管NM9漏极,NMOS管NM9的栅极连接第一电平移位单元的输出信号EVEN_SW,电阻R5的另一端连接比较器COMP4的负输入端和电阻R6的一端,比较器COMP4的正输入端连接基准电压VREF2,电阻R6的另一端连连接NMOS管NM9的源极和比较器COMP4的接地端并连接第三节电池的正极电压VC3,比较器COMP4的输出连接PMOS管PM4的栅极,PMOS管PM4的漏极连接NMOS管NM10的漏极并作为第二节电池断线检测电路的输出端,NMOS管NM10的栅极连接偏置电压VBIAS,NMOS管NM10的源极接地VSS;
第三节电池的断线检测电路包括电阻R7、R8和R9,比较器COMP5,PMOS管PM5以及NMOS管NM11和NM12,电阻R7的一端连接电阻R8的一端以及比较器COMP5的电源端和PMOS管PM5的源极并连接第三节电池的正极电压VC3,电阻R7的另一端连接NMOS管NM11漏极,NMOS管NM11的栅极连接第二电平移位单元的输出信号ODD_SW,电阻R8的另一端连接比较器COMP5的负输入端和电阻R9的一端,比较器COMP5的正输入端连接基准电压VREF3,电阻R9的另一端连连接NMOS管NM11的源极和比较器COMP5的接地端并连接第四节电池的正极电压VC4,比较器COMP5的输出连接PMOS管PM5的栅极,PMOS管PM5的漏极连接NMOS管NM112的漏极并作为第三节电池断线检测电路的输出端,NMOS管NM12的栅极连接偏置电压VBIAS,NMOS管NM12的源极接地VSS;
第四节电池的断线检测电路包括电阻R10、R11和R12,比较器COMP6,PMOS管PM6以及NMOS管NM13和NM14,电阻R10的一端连接电阻R11的一端以及比较器COMP6的电源端和PMOS管PM6的源极并连接第四节电池的正极电压VC4,电阻R10的另一端连接NMOS管NM13漏极,NMOS管NM13的栅极连接第一电平移位单元的输出信号EVEN_SW,电阻R11的另一端连接比较器COMP4的负输入端和电阻R12的一端,比较器COMP6的正输入端连接基准电压VREF4,电阻R12的另一端连连接NMOS管NM13的源极和比较器COMP6的接地端并连接第五节电池的正极电压VC5,比较器COMP6的输出连接PMOS管PM6的栅极,PMOS管PM6的漏极连接NMOS管NM14的漏极并作为第四节电池断线检测电路的输出端,NMOS管NM14的栅极连接偏置电压VBIAS,NMOS管NM14的源极接地VSS;
第五节电池的断线检测电路包括电阻R13、R14和R15,比较器COMP7,PMOS管PM7以及NMOS管NM15和NM16,电阻R13的一端连接电阻R14的一端以及比较器COMP7的电源端和PMOS管PM7的源极并连接第五节电池的正极电压VC5,电阻R13的另一端连接NMOS管NM15漏极,NMOS管NM15的栅极连接第二电平移位单元的输出信号ODD_SW,电阻R14的另一端连接比较器COMP7的负输入端和电阻R15的一端,比较器COMP7的正输入端连接基准电压VREF5,电阻R15的另一端连连接NMOS管NM15的源极和比较器COMP7的接地端并接地VSS,比较器COMP7的输出连接PMOS管PM7的栅极,PMOS管PM7的漏极连接NMOS管NM16的漏极并作为第五节电池断线检测电路的输出端,NMOS管NM16的栅极连接偏置电压VBIAS,NMOS管NM16的源极接地VSS;
断线检测信号输出单元包括NM17、NM18、NM19、NM20和NM21五个NMOS管以及PMOS管PM8,NMOS管NM17、NM18、NM19、NM20和NM21的漏极与PMOS管PM8的漏极连接在一起并作为整个断线检测电路的断线检测信号输出端OUT连接保护芯片的充电控制端子COUT和放电控制端子DOUT,PMOS管PM8的栅极连接偏置电压VBIASP,PMOS管PM8的源极连接VDD,NMOS管NM17、NM18、NM19、NM20和NM21的源极连接在一起并接地VSS。
如果图1增加了本发明***,断线保护的原理及过程如下:电池处于正常状态时,例如VSS=0V,VC5=3.5V,VC4=7.0V,VC3=10.5V,VC2=14.0V,VC1=17.5V,VDD=17.5V时,内部电路开始工作,能进行正常的充电和放电,产生内部低压供电电压VCC,输出为3.7V给低压模块供电,基准偏置电流开始建立,逻辑时序电路模块电流开始给电容C1充电,一旦C1电压超过COMP1负极输入基准电压Vstart,COMP1输出信号从0变到高电平(VCC电平),断线检测开启,直到C1电压超过COMP2负极基准电压Vend,COMP2输出翻转为高电平(VCC电平),NMOS管NM4开启把C1电压重置为0,新一轮断线检测重新开始,由上述可知通过设置C1的大小可以调整检测周期,基准电压Vend和Vstart之间电压差值决定了有效检测时间。COMP1输出信号经过D触发器和相关逻辑电路处理后,得到断线检测时序信号ODD、ODD_N、EVEN、EVEN_N,由于此处的供电电压是低压的VCC为3.7V,而电池最高电压此时是17.5V,需要将信号经过电平移位电路进行转化,得到的ODD_SW、EVEN_SW为最终断线检测时序信号,输出低电平时为VSS电压,输出高电平时为VDD电压,其中电池1、电池3、电池5共用ODD_SW检测信号,电池2、电池4共用EVEN_SW检测信号。如图5所示,正常状态电池与保护板之间连线没有断开,开始时EVEN_SW、ODD_SW为低电平,电池1、电池2、电池3、电池4、电池5之间的低阻抗通路NMOS NM7、NM9、NM11、NM13、NM15关闭,各节电池电压保持不变,随后EVEN_SW、ODD_SW交替开启,相应的低阻抗通路MOS开启,然而电池与保护板连接完好,电压还是不发生变化,能正常进行充电、放电,当电池与保护板之间连线断开。以第五节电池VC5发生断线为例,断线发生后等待相应断线检测时序的到来,当EVEN_SW为高电平(VDD电位)时,NM13开启,和R10组成低阻抗通路,由于电池4连接完好,电池5连线断开,VC5电压被上拉到接近VC4的电压,当VC5电压超过一定值时,R14、R15分压超过基准电压VREF5,比较器COMP7输出翻转,从VC5电平跳变到VSS电平,PMOS PM7开启,OUT5输出翻转,从VSS电平跳变到VC5电平,与之对应NMOS NM21开启,输出信号OUT从VCC高电平跳变到VSS电平,经过相关逻辑处理后控制图1中多节保护***中的COUT、DOUT输出为低电平,关闭充电NM2、放电NM1,从而关闭相应的充电、放电回路,实现电池断线保护。
断线检测信号传递过程如下:电池各节电压正常上电后,基准电压、偏置电压、电流源开始正常工作,逻辑时序开始工作,输出信号ODD、ODD_N、EVEN、EVEN_N,其中ODD、ODD_N为反向信号,EVEN、EVEN_N为反向信号,上面4个信号传递到电平移位电路(2个一样的模块电路),得到电平移位输出信号ODD_SW、EVEN_SW,上面2个信号传递到断线检测电路,检测各节电池是否发生了断线状态,断线检测电路输出信号OUT经过逻辑处理后控制保护芯片IC的COUT、DOUT端子输出,实现断线状态下***的充电、放电保护。
断线检测过程如下:正常状态电池与保护板之间连线没有断开,在断线检测电路中,开始时EVEN_SW、ODD_SW为低电平,电池1、电池2、电池3、电池4、电池5之间的低阻抗通路NMOS NM7、NM9、NM11、NM13、NM15关闭,各节电池电压保持不变,随后EVEN_SW、ODD_SW交替开启,相应的低阻抗通路MOS开启,然而电池与保护板连接完好,电压还是不发生变化,能正常进行充电、放电,当电池与保护板之间连线断开,以第五节电池VC5发生断线为例,断线发生后等待相应断线检测时序来临,当EVEN_SW为高电平(VDD电位)时,NM13开启,和R10组成低阻抗通路,由于电池4连接完好,电池5连线断开,VC5电压被上拉到低于VC4的电压,当VC5电压超过一定值时,R14、R15分压超过VREF5,比较器COMP7输出翻转,从VC5电平跳变到VSS电平,PMOS PM7开启,漏极输出翻转,从VSS电平跳变到VC5电平,从而NMOS NM21开启,输出信号OUT从VDD电平跳变到VSS电平,逻辑信号处理后,最终关闭保护芯片IC的充电控制COUT、放电控制DOUT,从而终止***的充放电。
如图6所示,CT1电压周期性升高或降低,经过逻辑处理得到断线检测低压时序信号EVEN、EVEN_SW、ODD、ODD_N,信号经过电平移位后转化为EVEN_SW、ODD_SW信号,周期性开启或关闭断线检测支路。
如图7所示,当VC5处发生断线,且相应的断线检测信号到来时,低阻抗断线检测支路开启,此时VC4没有断线,电压保持恒定,VC5电位被上拉到VC4电位,此情况被内部VC5断线检测电路检测出,最终逻辑处理使得图5中输出信号OUT从高电平变为低电平,此信号逻辑处理后控制图1多节锂电保护***中COUT、DOUT输出变为低电平,关闭充电、放电的MOSNM2、NM1,从而关闭***充电、放电回路,确保了***的安全,提升了***可靠性。

Claims (5)

1.一种用于多节锂电池保护芯片的断线检测***,保护芯片的供电电源为至少4节锂电池,其特征在于:断线检测***包括依次连接的逻辑时序电路、电平移位电路和断线检测电路,逻辑时序电路产生初始的断线检测时序信号输出给电平移位电路,经电平移位电路后得到最终的断线检测时序信号传递给断线检测电路,该断线检测电路设有与电池节数对应数量的断线检测单元,每个检测单元对应一个输出信号,各断线检测单元的输出信号分别输入至断线检测信号输出单元,断线检测信号输出单元将输出控制信号连接保护芯片IC的充电控制端子COUT和放电控制端子DOUT,正常状态没有发生断线保护时,充电控制端子COUT和放电控制端子DOUT输出高电平,对应控制的充放电NMOS管开启,能进行正常的充电和放电,任一节电池发生断线现象时,断线检测信号输出单元的输出控制信号控制充电控制端子COUT和放电控制端子DOUT输出低电平,对应控制的充放电NMOS管关闭,实现断线状态下***的充电及放电保护。
2.根据权利要求1所述的用于多节锂电池保护芯片的断线检测***,其特征在于:
所述逻辑时序电路包括NMOS管NM4、比较器COMP1和COMP2、反相器INV1、INV2、INV3和INV4、与非门NAND1和NAND1以及D触发器DFF、电容C1和电流源;电流源的正端连接VCC,电流源的负端连接电容C1的一端以及NMOS管NM4的漏极、比较器COMP1的正端和比较器COMP2的正端,电容C1的另一端连接NMOS管NM4的源极并接地,比较器COMP1的负端连接基准电压Vstart,比较器COMP2的负端连接基准电压Vend,比较器COMP1的输出连接反相器INV1的输入以及非门NAND1的输入端B和与非门NAND2的输入端A,反相器INV1的输出连接D触发器DFF的时钟端CLK,D触发器DFF的输出端Q与输入端D互连并连接反相器INV2输入和与非门NAND1的另一个输入端A,比较器COMP2的输出连接NMOS管NM4的栅极,反相器INV2的输出连接与非门NAND2的另一个输入端B,与非门NAND1的输出信号ODD连接反相器INV3的输入,反相器INV3输出信号ODD_N,与非门NAND2的输出信号EVEN连接反相器INV4的输入,反相器INV4输出信号EVEN_N。
3.根据权利要求1所述的用于多节锂电池保护芯片的断线检测***,其特征在于:
所述电平移位电路包括两个结构相同的电平移位单元,只是两个电平移位单元中的输入信号和输出信号不一样,每个电平移位单元均包括两个PMOS管和两个NMOS管;
第一电平移位单元包括PMOS管PM1和PM2以及NMOS管NM5和NM6,PMOS管PM1的源极与PMOS管PM2的源极互连并连接VDD,PMOS管PM1的栅极连接PMOS管PM2的漏极和NMOS管NM6的漏极并作为第一电平移位单元的输出端,输出信号为EVEN_SW,PMOS管PM2的栅极连接PMOS管PM1的漏极和NMOS管NM5的漏极,NMOS管NM5的栅极为第一电平移位单元的输入端连接逻辑时序电路中与非门NAND2的输出信号EVEN,NMOS管NM5的源极与NMOS管NM6的源极互连并接地,NMOS管NM6的栅极为第一电平移位单元的另一个输入端连接输出信号EVEN经反相器INV4后的输出信号EVEN_N;
第二电平移位单元包括PMOS管PM100和PM200以及NMOS管NM500和NM600,PMOS管PM100的源极与PMOS管PM200的源极互连并连接VDD,PMOS管PM100的栅极连接PMOS管PM200的漏极和NMOS管NM600的漏极并作为第二电平移位单元的输出端,输出信号为ODD_SW,PMOS管PM200的栅极连接PMOS管PM00的漏极和NMOS管NM500的漏极,NMOS管NM500的栅极为第二电平移位单元的输入端连接逻辑时序电路中与非门NAND1的输出信号ODD,NMOS管NM500的源极与NMOS管NM600的源极互连并接地,NMOS管NM600的栅极为第二电平移位单元的另一个输入端连接输出信号ODD经反相器INV3后的输出信号ODD_N。
4.根据权利要求1所述的用于多节锂电池保护芯片的断线检测***,其特征在于:
所述断线检测电路设有与电池节数对应数量的断线检测单元和一个断线检测信号输出单元,每个断线检测单元均包括三个电阻、一个比较器、两个NMOS管和一个PMOS管,从第一节电池开始,第一电阻的一端和第二电阻的一端以及比较器的电源端和PMOS管的源极均连接本节电池的正极电压,第一电阻的另一端连接第一NMOS管的漏极,第一NMOS管的栅极连接第二电平移位单元的输出信号ODD_SW,第二电阻的另一端连接第三电阻的一端和比较器的负输入端,比较器的正输入端连接基准电压,第三电阻的另一端连接比较器的接地端和第一NMOS管的源极并连接下一节电池的正极电压,比较器的输出连接PMOS管的栅极,PMOS管的漏极连接第二NMOS管的漏极并作为本节电池断线检测单元的输出端,第二NMOS管的栅极连接配置电压,第二NMOS管的源极接地VSS;第二节电池、第三节电池…以此类推,但需要注意的是,奇数节电池断线检测电路中的第一NMOS管的栅极连接第二电平移位单元的输出信号ODD_SW,偶数节电池断线检测电路中的第一NMOS管的栅极连接第一电平移位单元的输出信号EVEN_SW,即奇数节电池断线检测电路中的第一NMOS管的栅极共用ODD_SW检测信号,偶数节电池断线检测电路中的第一NMOS管的栅极共用EVEN_SW检测信号,且最后一节电池断线检测电路中的第三电阻的另一端连接比较器的接地端以及第一NMOS管的源极并接地VSS;
断线检测信号输出单元中设有与电池节数及断线检测电路数量相同的NMOS管和一个PMOS管,各NMOS管的栅极分别对应依次连接各节电池断线检测单元的输出信号,各NMOS管的源极连接在一起并接地VSS,各NMOS管的漏极连接在一起并连接PMOS管的漏极作为断线检测电路的断线检测信号输出端,连接保护芯片IC的充电控制端子COUT和放电控制端子DOUT,PMOS管的栅极连接偏置电压,PMOS管的源极连接VDD。
5.根据权利要求1所述的用于多节锂电池保护芯片的断线检测***,其特征在于:所述保护芯片IC的供电电源采用5节锂电池。
CN202010737795.XA 2020-07-28 2020-07-28 一种用于多节锂电池保护芯片的断线检测*** Pending CN111693901A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010737795.XA CN111693901A (zh) 2020-07-28 2020-07-28 一种用于多节锂电池保护芯片的断线检测***

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010737795.XA CN111693901A (zh) 2020-07-28 2020-07-28 一种用于多节锂电池保护芯片的断线检测***

Publications (1)

Publication Number Publication Date
CN111693901A true CN111693901A (zh) 2020-09-22

Family

ID=72486838

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010737795.XA Pending CN111693901A (zh) 2020-07-28 2020-07-28 一种用于多节锂电池保护芯片的断线检测***

Country Status (1)

Country Link
CN (1) CN111693901A (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113848491A (zh) * 2021-08-12 2021-12-28 深圳市创芯微微电子有限公司 多节电池断线检测电路和电池保护电路板
CN114217203A (zh) * 2021-11-17 2022-03-22 深圳市创芯微微电子有限公司 电池保护芯片和测试***
CN114744731A (zh) * 2022-05-17 2022-07-12 上海摩芯半导体技术有限公司 一种针对异口应用的电池保护芯片的充电器检测电路

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101159430A (zh) * 2007-11-15 2008-04-09 电子科技大学 窄脉冲下拉电流式电平位移电路
CN102739232A (zh) * 2012-07-09 2012-10-17 友达光电股份有限公司 一种电平移位电路
CN103825252A (zh) * 2012-11-19 2014-05-28 比亚迪股份有限公司 一种电池连接断线的保护装置及保护***
JP2016223797A (ja) * 2015-05-27 2016-12-28 株式会社マキタ バッテリの断線検出装置、充電装置及びバッテリパック
CN107947784A (zh) * 2017-10-20 2018-04-20 上海华力微电子有限公司 一种高性能输出驱动电路
CN109742937A (zh) * 2019-01-23 2019-05-10 电子科技大学 一种带数字逻辑复用控制的软启动电路
CN110061478A (zh) * 2019-04-28 2019-07-26 南京中感微电子有限公司 一种电池组断线保护方法及***

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101159430A (zh) * 2007-11-15 2008-04-09 电子科技大学 窄脉冲下拉电流式电平位移电路
CN102739232A (zh) * 2012-07-09 2012-10-17 友达光电股份有限公司 一种电平移位电路
CN103825252A (zh) * 2012-11-19 2014-05-28 比亚迪股份有限公司 一种电池连接断线的保护装置及保护***
JP2016223797A (ja) * 2015-05-27 2016-12-28 株式会社マキタ バッテリの断線検出装置、充電装置及びバッテリパック
CN107947784A (zh) * 2017-10-20 2018-04-20 上海华力微电子有限公司 一种高性能输出驱动电路
CN109742937A (zh) * 2019-01-23 2019-05-10 电子科技大学 一种带数字逻辑复用控制的软启动电路
CN110061478A (zh) * 2019-04-28 2019-07-26 南京中感微电子有限公司 一种电池组断线保护方法及***

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113848491A (zh) * 2021-08-12 2021-12-28 深圳市创芯微微电子有限公司 多节电池断线检测电路和电池保护电路板
CN114217203A (zh) * 2021-11-17 2022-03-22 深圳市创芯微微电子有限公司 电池保护芯片和测试***
CN114744731A (zh) * 2022-05-17 2022-07-12 上海摩芯半导体技术有限公司 一种针对异口应用的电池保护芯片的充电器检测电路

Similar Documents

Publication Publication Date Title
CN111693901A (zh) 一种用于多节锂电池保护芯片的断线检测***
JP5020546B2 (ja) 充放電保護回路、該充放電保護回路を組み込んだバッテリーパック、該バッテリーパックを用いた電子機器、携帯ゲーム機
JP5621446B2 (ja) 電圧切り替え回路、該電圧切り替え回路を備える充放電保護回路、該充放電保護回路を組み込んだバッテリーパック、および該バッテリーパックを用いた電子機器
CN107894567B (zh) 电池包以及电池包接口状态的检测***和检测方法
US20140239896A1 (en) Charge/discharge control circuit and method for controlling charge/discharge
US9048672B2 (en) Semiconductor integrated circuit, protection circuit and battery pack
CN104849536A (zh) 一种应用于可串联锂电池组保护芯片的检测电路
CN204258279U (zh) 一种锂电池低电压保护电路
CN104143850A (zh) 电池充放电管理电路及其应用的电子设备
CN105680422B (zh) 改进型电池保护电路及***
CN103236832B (zh) 逻辑时序控制电路及并联充电串联放电的控制电路
US20130113493A1 (en) Protective semiconductor apparatus for an assembled battery, a battery pack including the protective semiconductor apparatus, and an electronic device
CN108141034B (zh) 一种嵌入式电池保护电路、控制电路和信号处理电路
CN1877946B (zh) 充电电池保护芯片
CN101604849A (zh) 充电装置,以及充电装置和电池包的组合
JP3862012B2 (ja) 外部保護回路を備えた二次電池ユニット
CN102983557B (zh) 一种电池保护电路及其充电功率开关控制信号产生电路
CN101662048B (zh) 电池包,以及电池包和电气装置的组合
US8138719B2 (en) Battery state monitoring circuit and battery device
CN109546627B (zh) 一种锂电池组安全充电保护方法及其充电保护电路
CN103178499A (zh) 具有零伏充电功能的可充电电池保护电路
CN113824179B (zh) 级联电池保护***和电池保护设备
CN110429689A (zh) 一种锂电保护芯片零伏电池充电电路的优化控制***
CN102684826B (zh) 通信方法、通信***及其设备
CN202914856U (zh) 一种电容式断线关阀控制器

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20200922

WD01 Invention patent application deemed withdrawn after publication